17433874eSRafał Miłecki /* 27433874eSRafał Miłecki * Permission is hereby granted, free of charge, to any person obtaining a 37433874eSRafał Miłecki * copy of this software and associated documentation files (the "Software"), 47433874eSRafał Miłecki * to deal in the Software without restriction, including without limitation 57433874eSRafał Miłecki * the rights to use, copy, modify, merge, publish, distribute, sublicense, 67433874eSRafał Miłecki * and/or sell copies of the Software, and to permit persons to whom the 77433874eSRafał Miłecki * Software is furnished to do so, subject to the following conditions: 87433874eSRafał Miłecki * 97433874eSRafał Miłecki * The above copyright notice and this permission notice shall be included in 107433874eSRafał Miłecki * all copies or substantial portions of the Software. 117433874eSRafał Miłecki * 127433874eSRafał Miłecki * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 137433874eSRafał Miłecki * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 147433874eSRafał Miłecki * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 157433874eSRafał Miłecki * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 167433874eSRafał Miłecki * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 177433874eSRafał Miłecki * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 187433874eSRafał Miłecki * OTHER DEALINGS IN THE SOFTWARE. 197433874eSRafał Miłecki * 207433874eSRafał Miłecki * Authors: Rafał Miłecki <zajec5@gmail.com> 2156278a8eSAlex Deucher * Alex Deucher <alexdeucher@gmail.com> 227433874eSRafał Miłecki */ 237433874eSRafał Miłecki #include "drmP.h" 247433874eSRafał Miłecki #include "radeon.h" 25f735261bSDave Airlie #include "avivod.h" 267433874eSRafał Miłecki 27c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100 28c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200 2973a6d3fcSRafał Miłecki #define RADEON_WAIT_VBLANK_TIMEOUT 200 302031f77cSAlex Deucher #define RADEON_WAIT_IDLE_TIMEOUT 200 31c913e23aSRafał Miłecki 32c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev); 33c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev); 34c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work); 35c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev); 36c913e23aSRafał Miłecki 37c913e23aSRafał Miłecki static const char *pm_state_names[4] = { 38c913e23aSRafał Miłecki "PM_STATE_DISABLED", 39c913e23aSRafał Miłecki "PM_STATE_MINIMUM", 40c913e23aSRafał Miłecki "PM_STATE_PAUSED", 41c913e23aSRafał Miłecki "PM_STATE_ACTIVE" 42c913e23aSRafał Miłecki }; 437433874eSRafał Miłecki 440ec0e74fSAlex Deucher static const char *pm_state_types[5] = { 450ec0e74fSAlex Deucher "Default", 460ec0e74fSAlex Deucher "Powersave", 470ec0e74fSAlex Deucher "Battery", 480ec0e74fSAlex Deucher "Balanced", 490ec0e74fSAlex Deucher "Performance", 500ec0e74fSAlex Deucher }; 510ec0e74fSAlex Deucher 5256278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev) 5356278a8eSAlex Deucher { 5456278a8eSAlex Deucher int i, j; 5556278a8eSAlex Deucher bool is_default; 5656278a8eSAlex Deucher 5756278a8eSAlex Deucher DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states); 5856278a8eSAlex Deucher for (i = 0; i < rdev->pm.num_power_states; i++) { 59*a48b9b4eSAlex Deucher if (rdev->pm.default_power_state_index == i) 6056278a8eSAlex Deucher is_default = true; 6156278a8eSAlex Deucher else 6256278a8eSAlex Deucher is_default = false; 630ec0e74fSAlex Deucher DRM_INFO("State %d %s %s\n", i, 640ec0e74fSAlex Deucher pm_state_types[rdev->pm.power_state[i].type], 650ec0e74fSAlex Deucher is_default ? "(default)" : ""); 6656278a8eSAlex Deucher if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP)) 6756278a8eSAlex Deucher DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].non_clock_info.pcie_lanes); 68*a48b9b4eSAlex Deucher if (rdev->pm.power_state[i].flags & RADEON_PM_SINGLE_DISPLAY_ONLY) 69*a48b9b4eSAlex Deucher DRM_INFO("\tSingle display only\n"); 7056278a8eSAlex Deucher DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes); 7156278a8eSAlex Deucher for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) { 7256278a8eSAlex Deucher if (rdev->flags & RADEON_IS_IGP) 7356278a8eSAlex Deucher DRM_INFO("\t\t%d engine: %d\n", 7456278a8eSAlex Deucher j, 7556278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10); 7656278a8eSAlex Deucher else 7756278a8eSAlex Deucher DRM_INFO("\t\t%d engine/memory: %d/%d\n", 7856278a8eSAlex Deucher j, 7956278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10, 8056278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].mclk * 10); 8156278a8eSAlex Deucher } 8256278a8eSAlex Deucher } 8356278a8eSAlex Deucher } 8456278a8eSAlex Deucher 85bae6b562SAlex Deucher void radeon_sync_with_vblank(struct radeon_device *rdev) 86d0d6cb81SRafał Miłecki { 87d0d6cb81SRafał Miłecki if (rdev->pm.active_crtcs) { 88d0d6cb81SRafał Miłecki rdev->pm.vblank_sync = false; 89d0d6cb81SRafał Miłecki wait_event_timeout( 90d0d6cb81SRafał Miłecki rdev->irq.vblank_queue, rdev->pm.vblank_sync, 91d0d6cb81SRafał Miłecki msecs_to_jiffies(RADEON_WAIT_VBLANK_TIMEOUT)); 92d0d6cb81SRafał Miłecki } 93d0d6cb81SRafał Miłecki } 94d0d6cb81SRafał Miłecki 957433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev) 967433874eSRafał Miłecki { 97c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_DISABLED; 98c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 99*a48b9b4eSAlex Deucher rdev->pm.can_upclock = true; 100*a48b9b4eSAlex Deucher rdev->pm.can_downclock = true; 101c913e23aSRafał Miłecki 10256278a8eSAlex Deucher if (rdev->bios) { 10356278a8eSAlex Deucher if (rdev->is_atom_bios) 10456278a8eSAlex Deucher radeon_atombios_get_power_modes(rdev); 10556278a8eSAlex Deucher else 10656278a8eSAlex Deucher radeon_combios_get_power_modes(rdev); 10756278a8eSAlex Deucher radeon_print_power_mode_info(rdev); 10856278a8eSAlex Deucher } 10956278a8eSAlex Deucher 1107433874eSRafał Miłecki if (radeon_debugfs_pm_init(rdev)) { 111c142c3e5SRafał Miłecki DRM_ERROR("Failed to register debugfs file for PM!\n"); 1127433874eSRafał Miłecki } 1137433874eSRafał Miłecki 114c913e23aSRafał Miłecki INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler); 115c913e23aSRafał Miłecki 116c913e23aSRafał Miłecki if (radeon_dynpm != -1 && radeon_dynpm) { 117c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 118c913e23aSRafał Miłecki DRM_INFO("radeon: dynamic power management enabled\n"); 119c913e23aSRafał Miłecki } 120c913e23aSRafał Miłecki 121c913e23aSRafał Miłecki DRM_INFO("radeon: power management initialized\n"); 122c913e23aSRafał Miłecki 1237433874eSRafał Miłecki return 0; 1247433874eSRafał Miłecki } 1257433874eSRafał Miłecki 12629fb52caSAlex Deucher void radeon_pm_fini(struct radeon_device *rdev) 12729fb52caSAlex Deucher { 12829fb52caSAlex Deucher if (rdev->pm.i2c_bus) 12929fb52caSAlex Deucher radeon_i2c_destroy(rdev->pm.i2c_bus); 13029fb52caSAlex Deucher } 13129fb52caSAlex Deucher 132c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev) 133c913e23aSRafał Miłecki { 134c913e23aSRafał Miłecki struct drm_device *ddev = rdev->ddev; 135*a48b9b4eSAlex Deucher struct drm_crtc *crtc; 136c913e23aSRafał Miłecki struct radeon_crtc *radeon_crtc; 137c913e23aSRafał Miłecki 138c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_DISABLED) 139c913e23aSRafał Miłecki return; 140c913e23aSRafał Miłecki 141c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 142c913e23aSRafał Miłecki 143c913e23aSRafał Miłecki rdev->pm.active_crtcs = 0; 144*a48b9b4eSAlex Deucher rdev->pm.active_crtc_count = 0; 145*a48b9b4eSAlex Deucher list_for_each_entry(crtc, 146*a48b9b4eSAlex Deucher &ddev->mode_config.crtc_list, head) { 147*a48b9b4eSAlex Deucher radeon_crtc = to_radeon_crtc(crtc); 148*a48b9b4eSAlex Deucher if (radeon_crtc->enabled) { 149c913e23aSRafał Miłecki rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id); 150*a48b9b4eSAlex Deucher rdev->pm.active_crtc_count++; 151c913e23aSRafał Miłecki } 152c913e23aSRafał Miłecki } 153c913e23aSRafał Miłecki 154*a48b9b4eSAlex Deucher if (rdev->pm.active_crtc_count > 1) { 155c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE) { 156c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 157c913e23aSRafał Miłecki 158c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 159c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 160c913e23aSRafał Miłecki radeon_pm_set_clocks(rdev); 161c913e23aSRafał Miłecki 162c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management deactivated\n"); 163c913e23aSRafał Miłecki } 164*a48b9b4eSAlex Deucher } else if (rdev->pm.active_crtc_count == 1) { 165c913e23aSRafał Miłecki /* TODO: Increase clocks if needed for current mode */ 166c913e23aSRafał Miłecki 167c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_MINIMUM) { 168c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 169c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 17073a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 171c913e23aSRafał Miłecki 172c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 173c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 174*a48b9b4eSAlex Deucher } else if (rdev->pm.state == PM_STATE_PAUSED) { 175c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 176c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 177c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 178c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management activated\n"); 179c913e23aSRafał Miłecki } 180*a48b9b4eSAlex Deucher } else { /* count == 0 */ 181c913e23aSRafał Miłecki if (rdev->pm.state != PM_STATE_MINIMUM) { 182c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 183c913e23aSRafał Miłecki 184c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_MINIMUM; 185c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_MINIMUM; 18673a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 18773a6d3fcSRafał Miłecki } 188c913e23aSRafał Miłecki } 189c913e23aSRafał Miłecki 190c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 191c913e23aSRafał Miłecki } 192c913e23aSRafał Miłecki 193bae6b562SAlex Deucher bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish) 194f735261bSDave Airlie { 195bae6b562SAlex Deucher u32 stat_crtc = 0; 196f735261bSDave Airlie bool in_vbl = true; 197f735261bSDave Airlie 198bae6b562SAlex Deucher if (ASIC_IS_DCE4(rdev)) { 199f735261bSDave Airlie if (rdev->pm.active_crtcs & (1 << 0)) { 200bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC0_REGISTER_OFFSET); 201bae6b562SAlex Deucher if (!(stat_crtc & 1)) 202f735261bSDave Airlie in_vbl = false; 203f735261bSDave Airlie } 204f735261bSDave Airlie if (rdev->pm.active_crtcs & (1 << 1)) { 205bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC1_REGISTER_OFFSET); 206bae6b562SAlex Deucher if (!(stat_crtc & 1)) 207bae6b562SAlex Deucher in_vbl = false; 208bae6b562SAlex Deucher } 209bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 2)) { 210bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC2_REGISTER_OFFSET); 211bae6b562SAlex Deucher if (!(stat_crtc & 1)) 212bae6b562SAlex Deucher in_vbl = false; 213bae6b562SAlex Deucher } 214bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 3)) { 215bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC3_REGISTER_OFFSET); 216bae6b562SAlex Deucher if (!(stat_crtc & 1)) 217bae6b562SAlex Deucher in_vbl = false; 218bae6b562SAlex Deucher } 219bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 4)) { 220bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC4_REGISTER_OFFSET); 221bae6b562SAlex Deucher if (!(stat_crtc & 1)) 222bae6b562SAlex Deucher in_vbl = false; 223bae6b562SAlex Deucher } 224bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 5)) { 225bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC5_REGISTER_OFFSET); 226bae6b562SAlex Deucher if (!(stat_crtc & 1)) 227bae6b562SAlex Deucher in_vbl = false; 228bae6b562SAlex Deucher } 229bae6b562SAlex Deucher } else if (ASIC_IS_AVIVO(rdev)) { 230bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 0)) { 231bae6b562SAlex Deucher stat_crtc = RREG32(D1CRTC_STATUS); 232bae6b562SAlex Deucher if (!(stat_crtc & 1)) 233bae6b562SAlex Deucher in_vbl = false; 234bae6b562SAlex Deucher } 235bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 1)) { 236bae6b562SAlex Deucher stat_crtc = RREG32(D2CRTC_STATUS); 237bae6b562SAlex Deucher if (!(stat_crtc & 1)) 238bae6b562SAlex Deucher in_vbl = false; 239bae6b562SAlex Deucher } 240bae6b562SAlex Deucher } else { 241bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 0)) { 242bae6b562SAlex Deucher stat_crtc = RREG32(RADEON_CRTC_STATUS); 243bae6b562SAlex Deucher if (!(stat_crtc & 1)) 244bae6b562SAlex Deucher in_vbl = false; 245bae6b562SAlex Deucher } 246bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 1)) { 247bae6b562SAlex Deucher stat_crtc = RREG32(RADEON_CRTC2_STATUS); 248bae6b562SAlex Deucher if (!(stat_crtc & 1)) 249f735261bSDave Airlie in_vbl = false; 250f735261bSDave Airlie } 251f735261bSDave Airlie } 252f735261bSDave Airlie if (in_vbl == false) 253bae6b562SAlex Deucher DRM_INFO("not in vbl for pm change %08x at %s\n", stat_crtc, 254bae6b562SAlex Deucher finish ? "exit" : "entry"); 255f735261bSDave Airlie return in_vbl; 256f735261bSDave Airlie } 257c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev) 258c913e23aSRafał Miłecki { 259c913e23aSRafał Miłecki /*radeon_fence_wait_last(rdev);*/ 260f735261bSDave Airlie 261530079a8SAlex Deucher radeon_set_power_state(rdev); 262c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 263c913e23aSRafał Miłecki } 264c913e23aSRafał Miłecki 265c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev) 266c913e23aSRafał Miłecki { 2678a56df63SAlex Deucher int i; 2688a56df63SAlex Deucher 26973a6d3fcSRafał Miłecki radeon_get_power_state(rdev, rdev->pm.planned_action); 270c913e23aSRafał Miłecki mutex_lock(&rdev->cp.mutex); 27173a6d3fcSRafał Miłecki 272ef6e6cf5SAlex Deucher /* wait for GPU idle */ 273ef6e6cf5SAlex Deucher rdev->pm.gui_idle = false; 274ef6e6cf5SAlex Deucher rdev->irq.gui_idle = true; 275ef6e6cf5SAlex Deucher radeon_irq_set(rdev); 276ef6e6cf5SAlex Deucher wait_event_interruptible_timeout( 277ef6e6cf5SAlex Deucher rdev->irq.idle_queue, rdev->pm.gui_idle, 278ef6e6cf5SAlex Deucher msecs_to_jiffies(RADEON_WAIT_IDLE_TIMEOUT)); 279ef6e6cf5SAlex Deucher rdev->irq.gui_idle = false; 280ef6e6cf5SAlex Deucher radeon_irq_set(rdev); 281ef6e6cf5SAlex Deucher 2828a56df63SAlex Deucher for (i = 0; i < rdev->num_crtc; i++) { 2838a56df63SAlex Deucher if (rdev->pm.active_crtcs & (1 << i)) { 2848a56df63SAlex Deucher rdev->pm.req_vblank |= (1 << i); 2858a56df63SAlex Deucher drm_vblank_get(rdev->ddev, i); 28673a6d3fcSRafał Miłecki } 28773a6d3fcSRafał Miłecki } 288d0d6cb81SRafał Miłecki radeon_pm_set_clocks_locked(rdev); 2898a56df63SAlex Deucher for (i = 0; i < rdev->num_crtc; i++) { 2908a56df63SAlex Deucher if (rdev->pm.req_vblank & (1 << i)) { 2918a56df63SAlex Deucher rdev->pm.req_vblank &= ~(1 << i); 2928a56df63SAlex Deucher drm_vblank_put(rdev->ddev, i); 293c913e23aSRafał Miłecki } 294c913e23aSRafał Miłecki } 29573a6d3fcSRafał Miłecki 296c913e23aSRafał Miłecki mutex_unlock(&rdev->cp.mutex); 297c913e23aSRafał Miłecki } 298c913e23aSRafał Miłecki 299c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work) 300c913e23aSRafał Miłecki { 301c913e23aSRafał Miłecki struct radeon_device *rdev; 302c913e23aSRafał Miłecki rdev = container_of(work, struct radeon_device, 303c913e23aSRafał Miłecki pm.idle_work.work); 304c913e23aSRafał Miłecki 305c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 30673a6d3fcSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE) { 307c913e23aSRafał Miłecki unsigned long irq_flags; 308c913e23aSRafał Miłecki int not_processed = 0; 309c913e23aSRafał Miłecki 310c913e23aSRafał Miłecki read_lock_irqsave(&rdev->fence_drv.lock, irq_flags); 311c913e23aSRafał Miłecki if (!list_empty(&rdev->fence_drv.emited)) { 312c913e23aSRafał Miłecki struct list_head *ptr; 313c913e23aSRafał Miłecki list_for_each(ptr, &rdev->fence_drv.emited) { 314c913e23aSRafał Miłecki /* count up to 3, that's enought info */ 315c913e23aSRafał Miłecki if (++not_processed >= 3) 316c913e23aSRafał Miłecki break; 317c913e23aSRafał Miłecki } 318c913e23aSRafał Miłecki } 319c913e23aSRafał Miłecki read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags); 320c913e23aSRafał Miłecki 321c913e23aSRafał Miłecki if (not_processed >= 3) { /* should upclock */ 322c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) { 323c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 324c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 325*a48b9b4eSAlex Deucher rdev->pm.can_upclock) { 326c913e23aSRafał Miłecki rdev->pm.planned_action = 327c913e23aSRafał Miłecki PM_ACTION_UPCLOCK; 328c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 329c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 330c913e23aSRafał Miłecki } 331c913e23aSRafał Miłecki } else if (not_processed == 0) { /* should downclock */ 332c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) { 333c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 334c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 335*a48b9b4eSAlex Deucher rdev->pm.can_downclock) { 336c913e23aSRafał Miłecki rdev->pm.planned_action = 337c913e23aSRafał Miłecki PM_ACTION_DOWNCLOCK; 338c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 339c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 340c913e23aSRafał Miłecki } 341c913e23aSRafał Miłecki } 342c913e23aSRafał Miłecki 343c913e23aSRafał Miłecki if (rdev->pm.planned_action != PM_ACTION_NONE && 344c913e23aSRafał Miłecki jiffies > rdev->pm.action_timeout) { 34573a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 346c913e23aSRafał Miłecki } 347c913e23aSRafał Miłecki } 348c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 349c913e23aSRafał Miłecki 350c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 351c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 352c913e23aSRafał Miłecki } 353c913e23aSRafał Miłecki 3547433874eSRafał Miłecki /* 3557433874eSRafał Miłecki * Debugfs info 3567433874eSRafał Miłecki */ 3577433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 3587433874eSRafał Miłecki 3597433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data) 3607433874eSRafał Miłecki { 3617433874eSRafał Miłecki struct drm_info_node *node = (struct drm_info_node *) m->private; 3627433874eSRafał Miłecki struct drm_device *dev = node->minor->dev; 3637433874eSRafał Miłecki struct radeon_device *rdev = dev->dev_private; 3647433874eSRafał Miłecki 365c913e23aSRafał Miłecki seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]); 3666234077dSRafał Miłecki seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk); 3676234077dSRafał Miłecki seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev)); 3686234077dSRafał Miłecki seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk); 3696234077dSRafał Miłecki if (rdev->asic->get_memory_clock) 3706234077dSRafał Miłecki seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev)); 371aa5120d2SRafał Miłecki if (rdev->asic->get_pcie_lanes) 372aa5120d2SRafał Miłecki seq_printf(m, "PCIE lanes: %d\n", radeon_get_pcie_lanes(rdev)); 3737433874eSRafał Miłecki 3747433874eSRafał Miłecki return 0; 3757433874eSRafał Miłecki } 3767433874eSRafał Miłecki 3777433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = { 3787433874eSRafał Miłecki {"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL}, 3797433874eSRafał Miłecki }; 3807433874eSRafał Miłecki #endif 3817433874eSRafał Miłecki 382c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev) 3837433874eSRafał Miłecki { 3847433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 3857433874eSRafał Miłecki return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list)); 3867433874eSRafał Miłecki #else 3877433874eSRafał Miłecki return 0; 3887433874eSRafał Miłecki #endif 3897433874eSRafał Miłecki } 390