xref: /openbmc/linux/drivers/gpu/drm/radeon/radeon_pm.c (revision 8a56df632e524a1c444c56bb7ce9fe8d94e639e0)
17433874eSRafał Miłecki /*
27433874eSRafał Miłecki  * Permission is hereby granted, free of charge, to any person obtaining a
37433874eSRafał Miłecki  * copy of this software and associated documentation files (the "Software"),
47433874eSRafał Miłecki  * to deal in the Software without restriction, including without limitation
57433874eSRafał Miłecki  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
67433874eSRafał Miłecki  * and/or sell copies of the Software, and to permit persons to whom the
77433874eSRafał Miłecki  * Software is furnished to do so, subject to the following conditions:
87433874eSRafał Miłecki  *
97433874eSRafał Miłecki  * The above copyright notice and this permission notice shall be included in
107433874eSRafał Miłecki  * all copies or substantial portions of the Software.
117433874eSRafał Miłecki  *
127433874eSRafał Miłecki  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
137433874eSRafał Miłecki  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
147433874eSRafał Miłecki  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
157433874eSRafał Miłecki  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
167433874eSRafał Miłecki  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
177433874eSRafał Miłecki  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
187433874eSRafał Miłecki  * OTHER DEALINGS IN THE SOFTWARE.
197433874eSRafał Miłecki  *
207433874eSRafał Miłecki  * Authors: Rafał Miłecki <zajec5@gmail.com>
2156278a8eSAlex Deucher  *          Alex Deucher <alexdeucher@gmail.com>
227433874eSRafał Miłecki  */
237433874eSRafał Miłecki #include "drmP.h"
247433874eSRafał Miłecki #include "radeon.h"
25f735261bSDave Airlie #include "avivod.h"
267433874eSRafał Miłecki 
27c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100
28c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200
2973a6d3fcSRafał Miłecki #define RADEON_WAIT_VBLANK_TIMEOUT 200
302031f77cSAlex Deucher #define RADEON_WAIT_IDLE_TIMEOUT 200
31c913e23aSRafał Miłecki 
32d0d6cb81SRafał Miłecki static bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish);
33c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev);
34c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev);
35c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work);
36c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev);
37c913e23aSRafał Miłecki 
38c913e23aSRafał Miłecki static const char *pm_state_names[4] = {
39c913e23aSRafał Miłecki 	"PM_STATE_DISABLED",
40c913e23aSRafał Miłecki 	"PM_STATE_MINIMUM",
41c913e23aSRafał Miłecki 	"PM_STATE_PAUSED",
42c913e23aSRafał Miłecki 	"PM_STATE_ACTIVE"
43c913e23aSRafał Miłecki };
447433874eSRafał Miłecki 
450ec0e74fSAlex Deucher static const char *pm_state_types[5] = {
460ec0e74fSAlex Deucher 	"Default",
470ec0e74fSAlex Deucher 	"Powersave",
480ec0e74fSAlex Deucher 	"Battery",
490ec0e74fSAlex Deucher 	"Balanced",
500ec0e74fSAlex Deucher 	"Performance",
510ec0e74fSAlex Deucher };
520ec0e74fSAlex Deucher 
5356278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev)
5456278a8eSAlex Deucher {
5556278a8eSAlex Deucher 	int i, j;
5656278a8eSAlex Deucher 	bool is_default;
5756278a8eSAlex Deucher 
5856278a8eSAlex Deucher 	DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states);
5956278a8eSAlex Deucher 	for (i = 0; i < rdev->pm.num_power_states; i++) {
6056278a8eSAlex Deucher 		if (rdev->pm.default_power_state == &rdev->pm.power_state[i])
6156278a8eSAlex Deucher 			is_default = true;
6256278a8eSAlex Deucher 		else
6356278a8eSAlex Deucher 			is_default = false;
640ec0e74fSAlex Deucher 		DRM_INFO("State %d %s %s\n", i,
650ec0e74fSAlex Deucher 			 pm_state_types[rdev->pm.power_state[i].type],
660ec0e74fSAlex Deucher 			 is_default ? "(default)" : "");
6756278a8eSAlex Deucher 		if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP))
6856278a8eSAlex Deucher 			DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].non_clock_info.pcie_lanes);
6956278a8eSAlex Deucher 		DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes);
7056278a8eSAlex Deucher 		for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) {
7156278a8eSAlex Deucher 			if (rdev->flags & RADEON_IS_IGP)
7256278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine: %d\n",
7356278a8eSAlex Deucher 					 j,
7456278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10);
7556278a8eSAlex Deucher 			else
7656278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine/memory: %d/%d\n",
7756278a8eSAlex Deucher 					 j,
7856278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10,
7956278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].mclk * 10);
8056278a8eSAlex Deucher 		}
8156278a8eSAlex Deucher 	}
8256278a8eSAlex Deucher }
8356278a8eSAlex Deucher 
84516d0e46SAlex Deucher static struct radeon_power_state * radeon_pick_power_state(struct radeon_device *rdev,
85516d0e46SAlex Deucher 							   enum radeon_pm_state_type type)
86516d0e46SAlex Deucher {
87bc4624caSRafał Miłecki 	int i, j;
88bc4624caSRafał Miłecki 	enum radeon_pm_state_type wanted_types[2];
89bc4624caSRafał Miłecki 	int wanted_count;
90516d0e46SAlex Deucher 
91516d0e46SAlex Deucher 	switch (type) {
92516d0e46SAlex Deucher 	case POWER_STATE_TYPE_DEFAULT:
93516d0e46SAlex Deucher 	default:
94516d0e46SAlex Deucher 		return rdev->pm.default_power_state;
95516d0e46SAlex Deucher 	case POWER_STATE_TYPE_POWERSAVE:
9608ff2a7aSRafał Miłecki 		if (rdev->flags & RADEON_IS_MOBILITY) {
97bc4624caSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_POWERSAVE;
98bc4624caSRafał Miłecki 			wanted_types[1] = POWER_STATE_TYPE_BATTERY;
99bc4624caSRafał Miłecki 			wanted_count = 2;
10008ff2a7aSRafał Miłecki 		} else {
10108ff2a7aSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE;
10208ff2a7aSRafał Miłecki 			wanted_count = 1;
10308ff2a7aSRafał Miłecki 		}
104516d0e46SAlex Deucher 		break;
105516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BATTERY:
10608ff2a7aSRafał Miłecki 		if (rdev->flags & RADEON_IS_MOBILITY) {
107bc4624caSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_BATTERY;
108bc4624caSRafał Miłecki 			wanted_types[1] = POWER_STATE_TYPE_POWERSAVE;
109bc4624caSRafał Miłecki 			wanted_count = 2;
11008ff2a7aSRafał Miłecki 		} else {
11108ff2a7aSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE;
11208ff2a7aSRafał Miłecki 			wanted_count = 1;
11308ff2a7aSRafał Miłecki 		}
114516d0e46SAlex Deucher 		break;
115516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BALANCED:
116516d0e46SAlex Deucher 	case POWER_STATE_TYPE_PERFORMANCE:
117bc4624caSRafał Miłecki 		wanted_types[0] = type;
118bc4624caSRafał Miłecki 		wanted_count = 1;
119516d0e46SAlex Deucher 		break;
120516d0e46SAlex Deucher 	}
121516d0e46SAlex Deucher 
122bc4624caSRafał Miłecki 	for (i = 0; i < wanted_count; i++) {
123bc4624caSRafał Miłecki 		for (j = 0; j < rdev->pm.num_power_states; j++) {
124bc4624caSRafał Miłecki 			if (rdev->pm.power_state[j].type == wanted_types[i])
125bc4624caSRafał Miłecki 				return &rdev->pm.power_state[j];
126bc4624caSRafał Miłecki 		}
127bc4624caSRafał Miłecki 	}
128bc4624caSRafał Miłecki 
129516d0e46SAlex Deucher 	return rdev->pm.default_power_state;
130516d0e46SAlex Deucher }
131516d0e46SAlex Deucher 
132516d0e46SAlex Deucher static struct radeon_pm_clock_info * radeon_pick_clock_mode(struct radeon_device *rdev,
133516d0e46SAlex Deucher 							    struct radeon_power_state *power_state,
134516d0e46SAlex Deucher 							    enum radeon_pm_clock_mode_type type)
135516d0e46SAlex Deucher {
136516d0e46SAlex Deucher 	switch (type) {
137516d0e46SAlex Deucher 	case POWER_MODE_TYPE_DEFAULT:
138516d0e46SAlex Deucher 	default:
139516d0e46SAlex Deucher 		return power_state->default_clock_mode;
140516d0e46SAlex Deucher 	case POWER_MODE_TYPE_LOW:
141516d0e46SAlex Deucher 		return &power_state->clock_info[0];
142516d0e46SAlex Deucher 	case POWER_MODE_TYPE_MID:
143516d0e46SAlex Deucher 		if (power_state->num_clock_modes > 2)
144516d0e46SAlex Deucher 			return &power_state->clock_info[1];
145516d0e46SAlex Deucher 		else
146516d0e46SAlex Deucher 			return &power_state->clock_info[0];
147516d0e46SAlex Deucher 		break;
148516d0e46SAlex Deucher 	case POWER_MODE_TYPE_HIGH:
149516d0e46SAlex Deucher 		return &power_state->clock_info[power_state->num_clock_modes - 1];
150516d0e46SAlex Deucher 	}
151516d0e46SAlex Deucher 
152516d0e46SAlex Deucher }
153516d0e46SAlex Deucher 
154516d0e46SAlex Deucher static void radeon_get_power_state(struct radeon_device *rdev,
155516d0e46SAlex Deucher 				   enum radeon_pm_action action)
156516d0e46SAlex Deucher {
157516d0e46SAlex Deucher 	switch (action) {
158516d0e46SAlex Deucher 	case PM_ACTION_MINIMUM:
159516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_BATTERY);
1609038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
161516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_LOW);
162516d0e46SAlex Deucher 		break;
163516d0e46SAlex Deucher 	case PM_ACTION_DOWNCLOCK:
164516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_POWERSAVE);
1659038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
166516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_MID);
167516d0e46SAlex Deucher 		break;
168516d0e46SAlex Deucher 	case PM_ACTION_UPCLOCK:
169516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_DEFAULT);
1709038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
171516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_HIGH);
172516d0e46SAlex Deucher 		break;
1739038dfdfSRafał Miłecki 	case PM_ACTION_NONE:
1749038dfdfSRafał Miłecki 	default:
1759038dfdfSRafał Miłecki 		DRM_ERROR("Requested mode for not defined action\n");
1769038dfdfSRafał Miłecki 		return;
177516d0e46SAlex Deucher 	}
178530079a8SAlex Deucher 	DRM_INFO("Requested: e: %d m: %d p: %d\n",
1799038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->sclk,
1809038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->mclk,
181530079a8SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
182516d0e46SAlex Deucher }
183516d0e46SAlex Deucher 
184d0d6cb81SRafał Miłecki static inline void radeon_sync_with_vblank(struct radeon_device *rdev)
185d0d6cb81SRafał Miłecki {
186d0d6cb81SRafał Miłecki 	if (rdev->pm.active_crtcs) {
187d0d6cb81SRafał Miłecki 		rdev->pm.vblank_sync = false;
188d0d6cb81SRafał Miłecki 		wait_event_timeout(
189d0d6cb81SRafał Miłecki 			rdev->irq.vblank_queue, rdev->pm.vblank_sync,
190d0d6cb81SRafał Miłecki 			msecs_to_jiffies(RADEON_WAIT_VBLANK_TIMEOUT));
191d0d6cb81SRafał Miłecki 	}
192d0d6cb81SRafał Miłecki }
193d0d6cb81SRafał Miłecki 
194516d0e46SAlex Deucher static void radeon_set_power_state(struct radeon_device *rdev)
195516d0e46SAlex Deucher {
1969038dfdfSRafał Miłecki 	/* if *_clock_mode are the same, *_power_state are as well */
1979038dfdfSRafał Miłecki 	if (rdev->pm.requested_clock_mode == rdev->pm.current_clock_mode)
198516d0e46SAlex Deucher 		return;
199530079a8SAlex Deucher 
200530079a8SAlex Deucher 	DRM_INFO("Setting: e: %d m: %d p: %d\n",
2019038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->sclk,
2029038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->mclk,
203530079a8SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
204d0d6cb81SRafał Miłecki 
205516d0e46SAlex Deucher 	/* set pcie lanes */
206d0d6cb81SRafał Miłecki 	/* TODO */
207d0d6cb81SRafał Miłecki 
208516d0e46SAlex Deucher 	/* set voltage */
209d0d6cb81SRafał Miłecki 	/* TODO */
210d0d6cb81SRafał Miłecki 
211516d0e46SAlex Deucher 	/* set engine clock */
212d0d6cb81SRafał Miłecki 	radeon_sync_with_vblank(rdev);
213d0d6cb81SRafał Miłecki 	radeon_pm_debug_check_in_vbl(rdev, false);
2149038dfdfSRafał Miłecki 	radeon_set_engine_clock(rdev, rdev->pm.requested_clock_mode->sclk);
215d0d6cb81SRafał Miłecki 	radeon_pm_debug_check_in_vbl(rdev, true);
216d0d6cb81SRafał Miłecki 
217d0d6cb81SRafał Miłecki #if 0
218516d0e46SAlex Deucher 	/* set memory clock */
219d0d6cb81SRafał Miłecki 	if (rdev->asic->set_memory_clock) {
220d0d6cb81SRafał Miłecki 		radeon_sync_with_vblank(rdev);
221d0d6cb81SRafał Miłecki 		radeon_pm_debug_check_in_vbl(rdev, false);
222d0d6cb81SRafał Miłecki 		radeon_set_memory_clock(rdev, rdev->pm.requested_clock_mode->mclk);
223d0d6cb81SRafał Miłecki 		radeon_pm_debug_check_in_vbl(rdev, true);
224d0d6cb81SRafał Miłecki 	}
225d0d6cb81SRafał Miłecki #endif
226516d0e46SAlex Deucher 
227516d0e46SAlex Deucher 	rdev->pm.current_power_state = rdev->pm.requested_power_state;
2289038dfdfSRafał Miłecki 	rdev->pm.current_clock_mode = rdev->pm.requested_clock_mode;
229516d0e46SAlex Deucher }
230516d0e46SAlex Deucher 
2317433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev)
2327433874eSRafał Miłecki {
233c913e23aSRafał Miłecki 	rdev->pm.state = PM_STATE_DISABLED;
234c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
235c913e23aSRafał Miłecki 	rdev->pm.downclocked = false;
236c913e23aSRafał Miłecki 
23756278a8eSAlex Deucher 	if (rdev->bios) {
23856278a8eSAlex Deucher 		if (rdev->is_atom_bios)
23956278a8eSAlex Deucher 			radeon_atombios_get_power_modes(rdev);
24056278a8eSAlex Deucher 		else
24156278a8eSAlex Deucher 			radeon_combios_get_power_modes(rdev);
24256278a8eSAlex Deucher 		radeon_print_power_mode_info(rdev);
24356278a8eSAlex Deucher 	}
24456278a8eSAlex Deucher 
2457433874eSRafał Miłecki 	if (radeon_debugfs_pm_init(rdev)) {
246c142c3e5SRafał Miłecki 		DRM_ERROR("Failed to register debugfs file for PM!\n");
2477433874eSRafał Miłecki 	}
2487433874eSRafał Miłecki 
249c913e23aSRafał Miłecki 	INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler);
250c913e23aSRafał Miłecki 
251c913e23aSRafał Miłecki 	if (radeon_dynpm != -1 && radeon_dynpm) {
252c913e23aSRafał Miłecki 		rdev->pm.state = PM_STATE_PAUSED;
253c913e23aSRafał Miłecki 		DRM_INFO("radeon: dynamic power management enabled\n");
254c913e23aSRafał Miłecki 	}
255c913e23aSRafał Miłecki 
256c913e23aSRafał Miłecki 	DRM_INFO("radeon: power management initialized\n");
257c913e23aSRafał Miłecki 
2587433874eSRafał Miłecki 	return 0;
2597433874eSRafał Miłecki }
2607433874eSRafał Miłecki 
26129fb52caSAlex Deucher void radeon_pm_fini(struct radeon_device *rdev)
26229fb52caSAlex Deucher {
26329fb52caSAlex Deucher 	if (rdev->pm.i2c_bus)
26429fb52caSAlex Deucher 		radeon_i2c_destroy(rdev->pm.i2c_bus);
26529fb52caSAlex Deucher }
26629fb52caSAlex Deucher 
267c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev)
268c913e23aSRafał Miłecki {
269c913e23aSRafał Miłecki 	struct drm_device *ddev = rdev->ddev;
270c913e23aSRafał Miłecki 	struct drm_connector *connector;
271c913e23aSRafał Miłecki 	struct radeon_crtc *radeon_crtc;
272c913e23aSRafał Miłecki 	int count = 0;
273c913e23aSRafał Miłecki 
274c913e23aSRafał Miłecki 	if (rdev->pm.state == PM_STATE_DISABLED)
275c913e23aSRafał Miłecki 		return;
276c913e23aSRafał Miłecki 
277c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
278c913e23aSRafał Miłecki 
279c913e23aSRafał Miłecki 	rdev->pm.active_crtcs = 0;
280c913e23aSRafał Miłecki 	list_for_each_entry(connector,
281c913e23aSRafał Miłecki 		&ddev->mode_config.connector_list, head) {
282c913e23aSRafał Miłecki 		if (connector->encoder &&
28357f50d70SAlex Deucher 		    connector->encoder->crtc &&
284c913e23aSRafał Miłecki 		    connector->dpms != DRM_MODE_DPMS_OFF) {
285c913e23aSRafał Miłecki 			radeon_crtc = to_radeon_crtc(connector->encoder->crtc);
286c913e23aSRafał Miłecki 			rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id);
287c913e23aSRafał Miłecki 			++count;
288c913e23aSRafał Miłecki 		}
289c913e23aSRafał Miłecki 	}
290c913e23aSRafał Miłecki 
291c913e23aSRafał Miłecki 	if (count > 1) {
292c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_ACTIVE) {
293c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
294c913e23aSRafał Miłecki 
295c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_PAUSED;
296c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
29773a6d3fcSRafał Miłecki 			if (rdev->pm.downclocked)
298c913e23aSRafał Miłecki 				radeon_pm_set_clocks(rdev);
299c913e23aSRafał Miłecki 
300c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management deactivated\n");
301c913e23aSRafał Miłecki 		}
302c913e23aSRafał Miłecki 	} else if (count == 1) {
303c913e23aSRafał Miłecki 		/* TODO: Increase clocks if needed for current mode */
304c913e23aSRafał Miłecki 
305c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_MINIMUM) {
306c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
307c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
30873a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
309c913e23aSRafał Miłecki 
310c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
311c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
312c913e23aSRafał Miłecki 		}
313c913e23aSRafał Miłecki 		else if (rdev->pm.state == PM_STATE_PAUSED) {
314c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
315c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
316c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
317c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management activated\n");
318c913e23aSRafał Miłecki 		}
319c913e23aSRafał Miłecki 	}
320c913e23aSRafał Miłecki 	else { /* count == 0 */
321c913e23aSRafał Miłecki 		if (rdev->pm.state != PM_STATE_MINIMUM) {
322c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
323c913e23aSRafał Miłecki 
324c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_MINIMUM;
325c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_MINIMUM;
32673a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
32773a6d3fcSRafał Miłecki 		}
328c913e23aSRafał Miłecki 	}
329c913e23aSRafał Miłecki 
330c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
331c913e23aSRafał Miłecki }
332c913e23aSRafał Miłecki 
333f735261bSDave Airlie static bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish)
334f735261bSDave Airlie {
335f735261bSDave Airlie 	u32 stat_crtc1 = 0, stat_crtc2 = 0;
336f735261bSDave Airlie 	bool in_vbl = true;
337f735261bSDave Airlie 
338f735261bSDave Airlie 	if (ASIC_IS_AVIVO(rdev)) {
339f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 0)) {
340f735261bSDave Airlie 			stat_crtc1 = RREG32(D1CRTC_STATUS);
341f735261bSDave Airlie 			if (!(stat_crtc1 & 1))
342f735261bSDave Airlie 				in_vbl = false;
343f735261bSDave Airlie 		}
344f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 1)) {
345f735261bSDave Airlie 			stat_crtc2 = RREG32(D2CRTC_STATUS);
346f735261bSDave Airlie 			if (!(stat_crtc2 & 1))
347f735261bSDave Airlie 				in_vbl = false;
348f735261bSDave Airlie 		}
349f735261bSDave Airlie 	}
350f735261bSDave Airlie 	if (in_vbl == false)
351f735261bSDave Airlie 		DRM_INFO("not in vbl for pm change %08x %08x at %s\n", stat_crtc1,
352f735261bSDave Airlie 			 stat_crtc2, finish ? "exit" : "entry");
353f735261bSDave Airlie 	return in_vbl;
354f735261bSDave Airlie }
355c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev)
356c913e23aSRafał Miłecki {
357c913e23aSRafał Miłecki 	/*radeon_fence_wait_last(rdev);*/
358c913e23aSRafał Miłecki 	switch (rdev->pm.planned_action) {
359c913e23aSRafał Miłecki 	case PM_ACTION_UPCLOCK:
360c913e23aSRafał Miłecki 		rdev->pm.downclocked = false;
361c913e23aSRafał Miłecki 		break;
362c913e23aSRafał Miłecki 	case PM_ACTION_DOWNCLOCK:
363c913e23aSRafał Miłecki 		rdev->pm.downclocked = true;
364c913e23aSRafał Miłecki 		break;
365c913e23aSRafał Miłecki 	case PM_ACTION_MINIMUM:
366c913e23aSRafał Miłecki 		break;
367c913e23aSRafał Miłecki 	case PM_ACTION_NONE:
368c913e23aSRafał Miłecki 		DRM_ERROR("%s: PM_ACTION_NONE\n", __func__);
369c913e23aSRafał Miłecki 		break;
370c913e23aSRafał Miłecki 	}
371f735261bSDave Airlie 
372530079a8SAlex Deucher 	radeon_set_power_state(rdev);
373c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
374c913e23aSRafał Miłecki }
375c913e23aSRafał Miłecki 
376c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev)
377c913e23aSRafał Miłecki {
378*8a56df63SAlex Deucher 	int i;
379*8a56df63SAlex Deucher 
38073a6d3fcSRafał Miłecki 	radeon_get_power_state(rdev, rdev->pm.planned_action);
381c913e23aSRafał Miłecki 	mutex_lock(&rdev->cp.mutex);
38273a6d3fcSRafał Miłecki 
383ef6e6cf5SAlex Deucher 	/* wait for GPU idle */
384ef6e6cf5SAlex Deucher 	rdev->pm.gui_idle = false;
385ef6e6cf5SAlex Deucher 	rdev->irq.gui_idle = true;
386ef6e6cf5SAlex Deucher 	radeon_irq_set(rdev);
387ef6e6cf5SAlex Deucher 	wait_event_interruptible_timeout(
388ef6e6cf5SAlex Deucher 		rdev->irq.idle_queue, rdev->pm.gui_idle,
389ef6e6cf5SAlex Deucher 		msecs_to_jiffies(RADEON_WAIT_IDLE_TIMEOUT));
390ef6e6cf5SAlex Deucher 	rdev->irq.gui_idle = false;
391ef6e6cf5SAlex Deucher 	radeon_irq_set(rdev);
392ef6e6cf5SAlex Deucher 
393*8a56df63SAlex Deucher 	for (i = 0; i < rdev->num_crtc; i++) {
394*8a56df63SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << i)) {
395*8a56df63SAlex Deucher 			rdev->pm.req_vblank |= (1 << i);
396*8a56df63SAlex Deucher 			drm_vblank_get(rdev->ddev, i);
39773a6d3fcSRafał Miłecki 		}
39873a6d3fcSRafał Miłecki 	}
399d0d6cb81SRafał Miłecki 	radeon_pm_set_clocks_locked(rdev);
400*8a56df63SAlex Deucher 	for (i = 0; i < rdev->num_crtc; i++) {
401*8a56df63SAlex Deucher 		if (rdev->pm.req_vblank & (1 << i)) {
402*8a56df63SAlex Deucher 			rdev->pm.req_vblank &= ~(1 << i);
403*8a56df63SAlex Deucher 			drm_vblank_put(rdev->ddev, i);
404c913e23aSRafał Miłecki 		}
405c913e23aSRafał Miłecki 	}
40673a6d3fcSRafał Miłecki 
407c913e23aSRafał Miłecki 	mutex_unlock(&rdev->cp.mutex);
408c913e23aSRafał Miłecki }
409c913e23aSRafał Miłecki 
410c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work)
411c913e23aSRafał Miłecki {
412c913e23aSRafał Miłecki 	struct radeon_device *rdev;
413c913e23aSRafał Miłecki 	rdev = container_of(work, struct radeon_device,
414c913e23aSRafał Miłecki 				pm.idle_work.work);
415c913e23aSRafał Miłecki 
416c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
41773a6d3fcSRafał Miłecki 	if (rdev->pm.state == PM_STATE_ACTIVE) {
418c913e23aSRafał Miłecki 		unsigned long irq_flags;
419c913e23aSRafał Miłecki 		int not_processed = 0;
420c913e23aSRafał Miłecki 
421c913e23aSRafał Miłecki 		read_lock_irqsave(&rdev->fence_drv.lock, irq_flags);
422c913e23aSRafał Miłecki 		if (!list_empty(&rdev->fence_drv.emited)) {
423c913e23aSRafał Miłecki 			struct list_head *ptr;
424c913e23aSRafał Miłecki 			list_for_each(ptr, &rdev->fence_drv.emited) {
425c913e23aSRafał Miłecki 				/* count up to 3, that's enought info */
426c913e23aSRafał Miłecki 				if (++not_processed >= 3)
427c913e23aSRafał Miłecki 					break;
428c913e23aSRafał Miłecki 			}
429c913e23aSRafał Miłecki 		}
430c913e23aSRafał Miłecki 		read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags);
431c913e23aSRafał Miłecki 
432c913e23aSRafał Miłecki 		if (not_processed >= 3) { /* should upclock */
433c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) {
434c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
435c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
436c913e23aSRafał Miłecki 				rdev->pm.downclocked) {
437c913e23aSRafał Miłecki 				rdev->pm.planned_action =
438c913e23aSRafał Miłecki 					PM_ACTION_UPCLOCK;
439c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
440c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
441c913e23aSRafał Miłecki 			}
442c913e23aSRafał Miłecki 		} else if (not_processed == 0) { /* should downclock */
443c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) {
444c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
445c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
446c913e23aSRafał Miłecki 				!rdev->pm.downclocked) {
447c913e23aSRafał Miłecki 				rdev->pm.planned_action =
448c913e23aSRafał Miłecki 					PM_ACTION_DOWNCLOCK;
449c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
450c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
451c913e23aSRafał Miłecki 			}
452c913e23aSRafał Miłecki 		}
453c913e23aSRafał Miłecki 
454c913e23aSRafał Miłecki 		if (rdev->pm.planned_action != PM_ACTION_NONE &&
455c913e23aSRafał Miłecki 		    jiffies > rdev->pm.action_timeout) {
45673a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
457c913e23aSRafał Miłecki 		}
458c913e23aSRafał Miłecki 	}
459c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
460c913e23aSRafał Miłecki 
461c913e23aSRafał Miłecki 	queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
462c913e23aSRafał Miłecki 					msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
463c913e23aSRafał Miłecki }
464c913e23aSRafał Miłecki 
4657433874eSRafał Miłecki /*
4667433874eSRafał Miłecki  * Debugfs info
4677433874eSRafał Miłecki  */
4687433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
4697433874eSRafał Miłecki 
4707433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data)
4717433874eSRafał Miłecki {
4727433874eSRafał Miłecki 	struct drm_info_node *node = (struct drm_info_node *) m->private;
4737433874eSRafał Miłecki 	struct drm_device *dev = node->minor->dev;
4747433874eSRafał Miłecki 	struct radeon_device *rdev = dev->dev_private;
4757433874eSRafał Miłecki 
476c913e23aSRafał Miłecki 	seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]);
4776234077dSRafał Miłecki 	seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk);
4786234077dSRafał Miłecki 	seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev));
4796234077dSRafał Miłecki 	seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk);
4806234077dSRafał Miłecki 	if (rdev->asic->get_memory_clock)
4816234077dSRafał Miłecki 		seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev));
482aa5120d2SRafał Miłecki 	if (rdev->asic->get_pcie_lanes)
483aa5120d2SRafał Miłecki 		seq_printf(m, "PCIE lanes: %d\n", radeon_get_pcie_lanes(rdev));
4847433874eSRafał Miłecki 
4857433874eSRafał Miłecki 	return 0;
4867433874eSRafał Miłecki }
4877433874eSRafał Miłecki 
4887433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = {
4897433874eSRafał Miłecki 	{"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL},
4907433874eSRafał Miłecki };
4917433874eSRafał Miłecki #endif
4927433874eSRafał Miłecki 
493c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev)
4947433874eSRafał Miłecki {
4957433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
4967433874eSRafał Miłecki 	return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list));
4977433874eSRafał Miłecki #else
4987433874eSRafał Miłecki 	return 0;
4997433874eSRafał Miłecki #endif
5007433874eSRafał Miłecki }
501