17433874eSRafał Miłecki /* 27433874eSRafał Miłecki * Permission is hereby granted, free of charge, to any person obtaining a 37433874eSRafał Miłecki * copy of this software and associated documentation files (the "Software"), 47433874eSRafał Miłecki * to deal in the Software without restriction, including without limitation 57433874eSRafał Miłecki * the rights to use, copy, modify, merge, publish, distribute, sublicense, 67433874eSRafał Miłecki * and/or sell copies of the Software, and to permit persons to whom the 77433874eSRafał Miłecki * Software is furnished to do so, subject to the following conditions: 87433874eSRafał Miłecki * 97433874eSRafał Miłecki * The above copyright notice and this permission notice shall be included in 107433874eSRafał Miłecki * all copies or substantial portions of the Software. 117433874eSRafał Miłecki * 127433874eSRafał Miłecki * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 137433874eSRafał Miłecki * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 147433874eSRafał Miłecki * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 157433874eSRafał Miłecki * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 167433874eSRafał Miłecki * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 177433874eSRafał Miłecki * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 187433874eSRafał Miłecki * OTHER DEALINGS IN THE SOFTWARE. 197433874eSRafał Miłecki * 207433874eSRafał Miłecki * Authors: Rafał Miłecki <zajec5@gmail.com> 2156278a8eSAlex Deucher * Alex Deucher <alexdeucher@gmail.com> 227433874eSRafał Miłecki */ 237433874eSRafał Miłecki #include "drmP.h" 247433874eSRafał Miłecki #include "radeon.h" 25f735261bSDave Airlie #include "avivod.h" 267433874eSRafał Miłecki 27c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100 28c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200 2973a6d3fcSRafał Miłecki #define RADEON_WAIT_VBLANK_TIMEOUT 200 302031f77cSAlex Deucher #define RADEON_WAIT_IDLE_TIMEOUT 200 31c913e23aSRafał Miłecki 32c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev); 33c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev); 34c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work); 35c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev); 36c913e23aSRafał Miłecki 37c913e23aSRafał Miłecki static const char *pm_state_names[4] = { 38c913e23aSRafał Miłecki "PM_STATE_DISABLED", 39c913e23aSRafał Miłecki "PM_STATE_MINIMUM", 40c913e23aSRafał Miłecki "PM_STATE_PAUSED", 41c913e23aSRafał Miłecki "PM_STATE_ACTIVE" 42c913e23aSRafał Miłecki }; 437433874eSRafał Miłecki 440ec0e74fSAlex Deucher static const char *pm_state_types[5] = { 45d91eeb78SAlex Deucher "", 460ec0e74fSAlex Deucher "Powersave", 470ec0e74fSAlex Deucher "Battery", 480ec0e74fSAlex Deucher "Balanced", 490ec0e74fSAlex Deucher "Performance", 500ec0e74fSAlex Deucher }; 510ec0e74fSAlex Deucher 5256278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev) 5356278a8eSAlex Deucher { 5456278a8eSAlex Deucher int i, j; 5556278a8eSAlex Deucher bool is_default; 5656278a8eSAlex Deucher 5756278a8eSAlex Deucher DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states); 5856278a8eSAlex Deucher for (i = 0; i < rdev->pm.num_power_states; i++) { 59a48b9b4eSAlex Deucher if (rdev->pm.default_power_state_index == i) 6056278a8eSAlex Deucher is_default = true; 6156278a8eSAlex Deucher else 6256278a8eSAlex Deucher is_default = false; 630ec0e74fSAlex Deucher DRM_INFO("State %d %s %s\n", i, 640ec0e74fSAlex Deucher pm_state_types[rdev->pm.power_state[i].type], 650ec0e74fSAlex Deucher is_default ? "(default)" : ""); 6656278a8eSAlex Deucher if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP)) 6779daedc9SAlex Deucher DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].pcie_lanes); 68a48b9b4eSAlex Deucher if (rdev->pm.power_state[i].flags & RADEON_PM_SINGLE_DISPLAY_ONLY) 69a48b9b4eSAlex Deucher DRM_INFO("\tSingle display only\n"); 7056278a8eSAlex Deucher DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes); 7156278a8eSAlex Deucher for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) { 7256278a8eSAlex Deucher if (rdev->flags & RADEON_IS_IGP) 7356278a8eSAlex Deucher DRM_INFO("\t\t%d engine: %d\n", 7456278a8eSAlex Deucher j, 7556278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10); 7656278a8eSAlex Deucher else 7756278a8eSAlex Deucher DRM_INFO("\t\t%d engine/memory: %d/%d\n", 7856278a8eSAlex Deucher j, 7956278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10, 8056278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].mclk * 10); 8156278a8eSAlex Deucher } 8256278a8eSAlex Deucher } 8356278a8eSAlex Deucher } 8456278a8eSAlex Deucher 85bae6b562SAlex Deucher void radeon_sync_with_vblank(struct radeon_device *rdev) 86d0d6cb81SRafał Miłecki { 87d0d6cb81SRafał Miłecki if (rdev->pm.active_crtcs) { 88d0d6cb81SRafał Miłecki rdev->pm.vblank_sync = false; 89d0d6cb81SRafał Miłecki wait_event_timeout( 90d0d6cb81SRafał Miłecki rdev->irq.vblank_queue, rdev->pm.vblank_sync, 91d0d6cb81SRafał Miłecki msecs_to_jiffies(RADEON_WAIT_VBLANK_TIMEOUT)); 92d0d6cb81SRafał Miłecki } 93d0d6cb81SRafał Miłecki } 94d0d6cb81SRafał Miłecki 957433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev) 967433874eSRafał Miłecki { 97c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_DISABLED; 98c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 99a48b9b4eSAlex Deucher rdev->pm.can_upclock = true; 100a48b9b4eSAlex Deucher rdev->pm.can_downclock = true; 101c913e23aSRafał Miłecki 10256278a8eSAlex Deucher if (rdev->bios) { 10356278a8eSAlex Deucher if (rdev->is_atom_bios) 10456278a8eSAlex Deucher radeon_atombios_get_power_modes(rdev); 10556278a8eSAlex Deucher else 10656278a8eSAlex Deucher radeon_combios_get_power_modes(rdev); 10756278a8eSAlex Deucher radeon_print_power_mode_info(rdev); 10856278a8eSAlex Deucher } 10956278a8eSAlex Deucher 1107433874eSRafał Miłecki if (radeon_debugfs_pm_init(rdev)) { 111c142c3e5SRafał Miłecki DRM_ERROR("Failed to register debugfs file for PM!\n"); 1127433874eSRafał Miłecki } 1137433874eSRafał Miłecki 114c913e23aSRafał Miłecki INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler); 115c913e23aSRafał Miłecki 11690c39059SAlex Deucher if ((radeon_dynpm != -1 && radeon_dynpm) && (rdev->pm.num_power_states > 1)) { 117c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 118c913e23aSRafał Miłecki DRM_INFO("radeon: dynamic power management enabled\n"); 119c913e23aSRafał Miłecki } 120c913e23aSRafał Miłecki 121c913e23aSRafał Miłecki DRM_INFO("radeon: power management initialized\n"); 122c913e23aSRafał Miłecki 1237433874eSRafał Miłecki return 0; 1247433874eSRafał Miłecki } 1257433874eSRafał Miłecki 12629fb52caSAlex Deucher void radeon_pm_fini(struct radeon_device *rdev) 12729fb52caSAlex Deucher { 128*58e21dffSAlex Deucher if (rdev->pm.state != PM_STATE_DISABLED) { 129*58e21dffSAlex Deucher /* cancel work */ 130*58e21dffSAlex Deucher cancel_delayed_work_sync(&rdev->pm.idle_work); 131*58e21dffSAlex Deucher /* reset default clocks */ 132*58e21dffSAlex Deucher rdev->pm.state = PM_STATE_DISABLED; 133*58e21dffSAlex Deucher rdev->pm.planned_action = PM_ACTION_DEFAULT; 134*58e21dffSAlex Deucher radeon_pm_set_clocks(rdev); 135*58e21dffSAlex Deucher } 136*58e21dffSAlex Deucher 13729fb52caSAlex Deucher if (rdev->pm.i2c_bus) 13829fb52caSAlex Deucher radeon_i2c_destroy(rdev->pm.i2c_bus); 13929fb52caSAlex Deucher } 14029fb52caSAlex Deucher 141c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev) 142c913e23aSRafał Miłecki { 143c913e23aSRafał Miłecki struct drm_device *ddev = rdev->ddev; 144a48b9b4eSAlex Deucher struct drm_crtc *crtc; 145c913e23aSRafał Miłecki struct radeon_crtc *radeon_crtc; 146c913e23aSRafał Miłecki 147c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_DISABLED) 148c913e23aSRafał Miłecki return; 149c913e23aSRafał Miłecki 150c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 151c913e23aSRafał Miłecki 152c913e23aSRafał Miłecki rdev->pm.active_crtcs = 0; 153a48b9b4eSAlex Deucher rdev->pm.active_crtc_count = 0; 154a48b9b4eSAlex Deucher list_for_each_entry(crtc, 155a48b9b4eSAlex Deucher &ddev->mode_config.crtc_list, head) { 156a48b9b4eSAlex Deucher radeon_crtc = to_radeon_crtc(crtc); 157a48b9b4eSAlex Deucher if (radeon_crtc->enabled) { 158c913e23aSRafał Miłecki rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id); 159a48b9b4eSAlex Deucher rdev->pm.active_crtc_count++; 160c913e23aSRafał Miłecki } 161c913e23aSRafał Miłecki } 162c913e23aSRafał Miłecki 163a48b9b4eSAlex Deucher if (rdev->pm.active_crtc_count > 1) { 164c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE) { 165c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 166c913e23aSRafał Miłecki 167c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 168c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 169c913e23aSRafał Miłecki radeon_pm_set_clocks(rdev); 170c913e23aSRafał Miłecki 171c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management deactivated\n"); 172c913e23aSRafał Miłecki } 173a48b9b4eSAlex Deucher } else if (rdev->pm.active_crtc_count == 1) { 174c913e23aSRafał Miłecki /* TODO: Increase clocks if needed for current mode */ 175c913e23aSRafał Miłecki 176c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_MINIMUM) { 177c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 178c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 17973a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 180c913e23aSRafał Miłecki 181c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 182c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 183a48b9b4eSAlex Deucher } else if (rdev->pm.state == PM_STATE_PAUSED) { 184c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 185c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 186c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 187c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management activated\n"); 188c913e23aSRafał Miłecki } 189a48b9b4eSAlex Deucher } else { /* count == 0 */ 190c913e23aSRafał Miłecki if (rdev->pm.state != PM_STATE_MINIMUM) { 191c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 192c913e23aSRafał Miłecki 193c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_MINIMUM; 194c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_MINIMUM; 19573a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 19673a6d3fcSRafał Miłecki } 197c913e23aSRafał Miłecki } 198c913e23aSRafał Miłecki 199c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 200c913e23aSRafał Miłecki } 201c913e23aSRafał Miłecki 202bae6b562SAlex Deucher bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish) 203f735261bSDave Airlie { 204bae6b562SAlex Deucher u32 stat_crtc = 0; 205f735261bSDave Airlie bool in_vbl = true; 206f735261bSDave Airlie 207bae6b562SAlex Deucher if (ASIC_IS_DCE4(rdev)) { 208f735261bSDave Airlie if (rdev->pm.active_crtcs & (1 << 0)) { 209bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC0_REGISTER_OFFSET); 210bae6b562SAlex Deucher if (!(stat_crtc & 1)) 211f735261bSDave Airlie in_vbl = false; 212f735261bSDave Airlie } 213f735261bSDave Airlie if (rdev->pm.active_crtcs & (1 << 1)) { 214bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC1_REGISTER_OFFSET); 215bae6b562SAlex Deucher if (!(stat_crtc & 1)) 216bae6b562SAlex Deucher in_vbl = false; 217bae6b562SAlex Deucher } 218bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 2)) { 219bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC2_REGISTER_OFFSET); 220bae6b562SAlex Deucher if (!(stat_crtc & 1)) 221bae6b562SAlex Deucher in_vbl = false; 222bae6b562SAlex Deucher } 223bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 3)) { 224bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC3_REGISTER_OFFSET); 225bae6b562SAlex Deucher if (!(stat_crtc & 1)) 226bae6b562SAlex Deucher in_vbl = false; 227bae6b562SAlex Deucher } 228bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 4)) { 229bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC4_REGISTER_OFFSET); 230bae6b562SAlex Deucher if (!(stat_crtc & 1)) 231bae6b562SAlex Deucher in_vbl = false; 232bae6b562SAlex Deucher } 233bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 5)) { 234bae6b562SAlex Deucher stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC5_REGISTER_OFFSET); 235bae6b562SAlex Deucher if (!(stat_crtc & 1)) 236bae6b562SAlex Deucher in_vbl = false; 237bae6b562SAlex Deucher } 238bae6b562SAlex Deucher } else if (ASIC_IS_AVIVO(rdev)) { 239bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 0)) { 240bae6b562SAlex Deucher stat_crtc = RREG32(D1CRTC_STATUS); 241bae6b562SAlex Deucher if (!(stat_crtc & 1)) 242bae6b562SAlex Deucher in_vbl = false; 243bae6b562SAlex Deucher } 244bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 1)) { 245bae6b562SAlex Deucher stat_crtc = RREG32(D2CRTC_STATUS); 246bae6b562SAlex Deucher if (!(stat_crtc & 1)) 247bae6b562SAlex Deucher in_vbl = false; 248bae6b562SAlex Deucher } 249bae6b562SAlex Deucher } else { 250bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 0)) { 251bae6b562SAlex Deucher stat_crtc = RREG32(RADEON_CRTC_STATUS); 252bae6b562SAlex Deucher if (!(stat_crtc & 1)) 253bae6b562SAlex Deucher in_vbl = false; 254bae6b562SAlex Deucher } 255bae6b562SAlex Deucher if (rdev->pm.active_crtcs & (1 << 1)) { 256bae6b562SAlex Deucher stat_crtc = RREG32(RADEON_CRTC2_STATUS); 257bae6b562SAlex Deucher if (!(stat_crtc & 1)) 258f735261bSDave Airlie in_vbl = false; 259f735261bSDave Airlie } 260f735261bSDave Airlie } 261f735261bSDave Airlie if (in_vbl == false) 262bae6b562SAlex Deucher DRM_INFO("not in vbl for pm change %08x at %s\n", stat_crtc, 263bae6b562SAlex Deucher finish ? "exit" : "entry"); 264f735261bSDave Airlie return in_vbl; 265f735261bSDave Airlie } 266c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev) 267c913e23aSRafał Miłecki { 268c913e23aSRafał Miłecki /*radeon_fence_wait_last(rdev);*/ 269f735261bSDave Airlie 270530079a8SAlex Deucher radeon_set_power_state(rdev); 271c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 272c913e23aSRafał Miłecki } 273c913e23aSRafał Miłecki 274c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev) 275c913e23aSRafał Miłecki { 2768a56df63SAlex Deucher int i; 2778a56df63SAlex Deucher 27873a6d3fcSRafał Miłecki radeon_get_power_state(rdev, rdev->pm.planned_action); 279c913e23aSRafał Miłecki mutex_lock(&rdev->cp.mutex); 28073a6d3fcSRafał Miłecki 281ef6e6cf5SAlex Deucher /* wait for GPU idle */ 282ef6e6cf5SAlex Deucher rdev->pm.gui_idle = false; 283ef6e6cf5SAlex Deucher rdev->irq.gui_idle = true; 284ef6e6cf5SAlex Deucher radeon_irq_set(rdev); 285ef6e6cf5SAlex Deucher wait_event_interruptible_timeout( 286ef6e6cf5SAlex Deucher rdev->irq.idle_queue, rdev->pm.gui_idle, 287ef6e6cf5SAlex Deucher msecs_to_jiffies(RADEON_WAIT_IDLE_TIMEOUT)); 288ef6e6cf5SAlex Deucher rdev->irq.gui_idle = false; 289ef6e6cf5SAlex Deucher radeon_irq_set(rdev); 290ef6e6cf5SAlex Deucher 2918a56df63SAlex Deucher for (i = 0; i < rdev->num_crtc; i++) { 2928a56df63SAlex Deucher if (rdev->pm.active_crtcs & (1 << i)) { 2938a56df63SAlex Deucher rdev->pm.req_vblank |= (1 << i); 2948a56df63SAlex Deucher drm_vblank_get(rdev->ddev, i); 29573a6d3fcSRafał Miłecki } 29673a6d3fcSRafał Miłecki } 297d0d6cb81SRafał Miłecki radeon_pm_set_clocks_locked(rdev); 2988a56df63SAlex Deucher for (i = 0; i < rdev->num_crtc; i++) { 2998a56df63SAlex Deucher if (rdev->pm.req_vblank & (1 << i)) { 3008a56df63SAlex Deucher rdev->pm.req_vblank &= ~(1 << i); 3018a56df63SAlex Deucher drm_vblank_put(rdev->ddev, i); 302c913e23aSRafał Miłecki } 303c913e23aSRafał Miłecki } 30473a6d3fcSRafał Miłecki 305c00f53beSAlex Deucher /* update display watermarks based on new power state */ 306c00f53beSAlex Deucher radeon_update_bandwidth_info(rdev); 307c00f53beSAlex Deucher if (rdev->pm.active_crtc_count) 308c00f53beSAlex Deucher radeon_bandwidth_update(rdev); 309c00f53beSAlex Deucher 310c913e23aSRafał Miłecki mutex_unlock(&rdev->cp.mutex); 311c913e23aSRafał Miłecki } 312c913e23aSRafał Miłecki 313c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work) 314c913e23aSRafał Miłecki { 315c913e23aSRafał Miłecki struct radeon_device *rdev; 316c913e23aSRafał Miłecki rdev = container_of(work, struct radeon_device, 317c913e23aSRafał Miłecki pm.idle_work.work); 318c913e23aSRafał Miłecki 319c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 32073a6d3fcSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE) { 321c913e23aSRafał Miłecki unsigned long irq_flags; 322c913e23aSRafał Miłecki int not_processed = 0; 323c913e23aSRafał Miłecki 324c913e23aSRafał Miłecki read_lock_irqsave(&rdev->fence_drv.lock, irq_flags); 325c913e23aSRafał Miłecki if (!list_empty(&rdev->fence_drv.emited)) { 326c913e23aSRafał Miłecki struct list_head *ptr; 327c913e23aSRafał Miłecki list_for_each(ptr, &rdev->fence_drv.emited) { 328c913e23aSRafał Miłecki /* count up to 3, that's enought info */ 329c913e23aSRafał Miłecki if (++not_processed >= 3) 330c913e23aSRafał Miłecki break; 331c913e23aSRafał Miłecki } 332c913e23aSRafał Miłecki } 333c913e23aSRafał Miłecki read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags); 334c913e23aSRafał Miłecki 335c913e23aSRafał Miłecki if (not_processed >= 3) { /* should upclock */ 336c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) { 337c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 338c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 339a48b9b4eSAlex Deucher rdev->pm.can_upclock) { 340c913e23aSRafał Miłecki rdev->pm.planned_action = 341c913e23aSRafał Miłecki PM_ACTION_UPCLOCK; 342c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 343c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 344c913e23aSRafał Miłecki } 345c913e23aSRafał Miłecki } else if (not_processed == 0) { /* should downclock */ 346c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) { 347c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 348c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 349a48b9b4eSAlex Deucher rdev->pm.can_downclock) { 350c913e23aSRafał Miłecki rdev->pm.planned_action = 351c913e23aSRafał Miłecki PM_ACTION_DOWNCLOCK; 352c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 353c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 354c913e23aSRafał Miłecki } 355c913e23aSRafał Miłecki } 356c913e23aSRafał Miłecki 357c913e23aSRafał Miłecki if (rdev->pm.planned_action != PM_ACTION_NONE && 358c913e23aSRafał Miłecki jiffies > rdev->pm.action_timeout) { 35973a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 360c913e23aSRafał Miłecki } 361c913e23aSRafał Miłecki } 362c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 363c913e23aSRafał Miłecki 364c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 365c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 366c913e23aSRafał Miłecki } 367c913e23aSRafał Miłecki 3687433874eSRafał Miłecki /* 3697433874eSRafał Miłecki * Debugfs info 3707433874eSRafał Miłecki */ 3717433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 3727433874eSRafał Miłecki 3737433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data) 3747433874eSRafał Miłecki { 3757433874eSRafał Miłecki struct drm_info_node *node = (struct drm_info_node *) m->private; 3767433874eSRafał Miłecki struct drm_device *dev = node->minor->dev; 3777433874eSRafał Miłecki struct radeon_device *rdev = dev->dev_private; 3787433874eSRafał Miłecki 379c913e23aSRafał Miłecki seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]); 3806234077dSRafał Miłecki seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk); 3816234077dSRafał Miłecki seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev)); 3826234077dSRafał Miłecki seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk); 3836234077dSRafał Miłecki if (rdev->asic->get_memory_clock) 3846234077dSRafał Miłecki seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev)); 385aa5120d2SRafał Miłecki if (rdev->asic->get_pcie_lanes) 386aa5120d2SRafał Miłecki seq_printf(m, "PCIE lanes: %d\n", radeon_get_pcie_lanes(rdev)); 3877433874eSRafał Miłecki 3887433874eSRafał Miłecki return 0; 3897433874eSRafał Miłecki } 3907433874eSRafał Miłecki 3917433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = { 3927433874eSRafał Miłecki {"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL}, 3937433874eSRafał Miłecki }; 3947433874eSRafał Miłecki #endif 3957433874eSRafał Miłecki 396c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev) 3977433874eSRafał Miłecki { 3987433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 3997433874eSRafał Miłecki return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list)); 4007433874eSRafał Miłecki #else 4017433874eSRafał Miłecki return 0; 4027433874eSRafał Miłecki #endif 4037433874eSRafał Miłecki } 404