17433874eSRafał Miłecki /* 27433874eSRafał Miłecki * Permission is hereby granted, free of charge, to any person obtaining a 37433874eSRafał Miłecki * copy of this software and associated documentation files (the "Software"), 47433874eSRafał Miłecki * to deal in the Software without restriction, including without limitation 57433874eSRafał Miłecki * the rights to use, copy, modify, merge, publish, distribute, sublicense, 67433874eSRafał Miłecki * and/or sell copies of the Software, and to permit persons to whom the 77433874eSRafał Miłecki * Software is furnished to do so, subject to the following conditions: 87433874eSRafał Miłecki * 97433874eSRafał Miłecki * The above copyright notice and this permission notice shall be included in 107433874eSRafał Miłecki * all copies or substantial portions of the Software. 117433874eSRafał Miłecki * 127433874eSRafał Miłecki * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 137433874eSRafał Miłecki * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 147433874eSRafał Miłecki * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 157433874eSRafał Miłecki * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 167433874eSRafał Miłecki * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 177433874eSRafał Miłecki * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 187433874eSRafał Miłecki * OTHER DEALINGS IN THE SOFTWARE. 197433874eSRafał Miłecki * 207433874eSRafał Miłecki * Authors: Rafał Miłecki <zajec5@gmail.com> 21*56278a8eSAlex Deucher * Alex Deucher <alexdeucher@gmail.com> 227433874eSRafał Miłecki */ 237433874eSRafał Miłecki #include "drmP.h" 247433874eSRafał Miłecki #include "radeon.h" 257433874eSRafał Miłecki 26c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100 27c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200 28c913e23aSRafał Miłecki 29c913e23aSRafał Miłecki static void radeon_pm_check_limits(struct radeon_device *rdev); 30c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev); 31c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev); 32c913e23aSRafał Miłecki static void radeon_pm_reclock_work_handler(struct work_struct *work); 33c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work); 34c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev); 35c913e23aSRafał Miłecki 36c913e23aSRafał Miłecki static const char *pm_state_names[4] = { 37c913e23aSRafał Miłecki "PM_STATE_DISABLED", 38c913e23aSRafał Miłecki "PM_STATE_MINIMUM", 39c913e23aSRafał Miłecki "PM_STATE_PAUSED", 40c913e23aSRafał Miłecki "PM_STATE_ACTIVE" 41c913e23aSRafał Miłecki }; 427433874eSRafał Miłecki 43*56278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev) 44*56278a8eSAlex Deucher { 45*56278a8eSAlex Deucher int i, j; 46*56278a8eSAlex Deucher bool is_default; 47*56278a8eSAlex Deucher 48*56278a8eSAlex Deucher DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states); 49*56278a8eSAlex Deucher for (i = 0; i < rdev->pm.num_power_states; i++) { 50*56278a8eSAlex Deucher if (rdev->pm.default_power_state == &rdev->pm.power_state[i]) 51*56278a8eSAlex Deucher is_default = true; 52*56278a8eSAlex Deucher else 53*56278a8eSAlex Deucher is_default = false; 54*56278a8eSAlex Deucher DRM_INFO("State %d %s\n", i, is_default ? "(default)" : ""); 55*56278a8eSAlex Deucher if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP)) 56*56278a8eSAlex Deucher DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].non_clock_info.pcie_lanes); 57*56278a8eSAlex Deucher DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes); 58*56278a8eSAlex Deucher for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) { 59*56278a8eSAlex Deucher if (rdev->flags & RADEON_IS_IGP) 60*56278a8eSAlex Deucher DRM_INFO("\t\t%d engine: %d\n", 61*56278a8eSAlex Deucher j, 62*56278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10); 63*56278a8eSAlex Deucher else 64*56278a8eSAlex Deucher DRM_INFO("\t\t%d engine/memory: %d/%d\n", 65*56278a8eSAlex Deucher j, 66*56278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10, 67*56278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].mclk * 10); 68*56278a8eSAlex Deucher } 69*56278a8eSAlex Deucher } 70*56278a8eSAlex Deucher } 71*56278a8eSAlex Deucher 727433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev) 737433874eSRafał Miłecki { 74c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_DISABLED; 75c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 76c913e23aSRafał Miłecki rdev->pm.downclocked = false; 77c913e23aSRafał Miłecki rdev->pm.vblank_callback = false; 78c913e23aSRafał Miłecki 79*56278a8eSAlex Deucher if (rdev->bios) { 80*56278a8eSAlex Deucher if (rdev->is_atom_bios) 81*56278a8eSAlex Deucher radeon_atombios_get_power_modes(rdev); 82*56278a8eSAlex Deucher else 83*56278a8eSAlex Deucher radeon_combios_get_power_modes(rdev); 84*56278a8eSAlex Deucher radeon_print_power_mode_info(rdev); 85*56278a8eSAlex Deucher } 86*56278a8eSAlex Deucher 87c913e23aSRafał Miłecki radeon_pm_check_limits(rdev); 88c913e23aSRafał Miłecki 897433874eSRafał Miłecki if (radeon_debugfs_pm_init(rdev)) { 90c142c3e5SRafał Miłecki DRM_ERROR("Failed to register debugfs file for PM!\n"); 917433874eSRafał Miłecki } 927433874eSRafał Miłecki 93c913e23aSRafał Miłecki INIT_WORK(&rdev->pm.reclock_work, radeon_pm_reclock_work_handler); 94c913e23aSRafał Miłecki INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler); 95c913e23aSRafał Miłecki 96c913e23aSRafał Miłecki if (radeon_dynpm != -1 && radeon_dynpm) { 97c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 98c913e23aSRafał Miłecki DRM_INFO("radeon: dynamic power management enabled\n"); 99c913e23aSRafał Miłecki } 100c913e23aSRafał Miłecki 101c913e23aSRafał Miłecki DRM_INFO("radeon: power management initialized\n"); 102c913e23aSRafał Miłecki 1037433874eSRafał Miłecki return 0; 1047433874eSRafał Miłecki } 1057433874eSRafał Miłecki 106c913e23aSRafał Miłecki static void radeon_pm_check_limits(struct radeon_device *rdev) 107c913e23aSRafał Miłecki { 108c913e23aSRafał Miłecki rdev->pm.min_gpu_engine_clock = rdev->clock.default_sclk - 5000; 109c913e23aSRafał Miłecki rdev->pm.min_gpu_memory_clock = rdev->clock.default_mclk - 5000; 110c913e23aSRafał Miłecki } 111c913e23aSRafał Miłecki 112c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev) 113c913e23aSRafał Miłecki { 114c913e23aSRafał Miłecki struct drm_device *ddev = rdev->ddev; 115c913e23aSRafał Miłecki struct drm_connector *connector; 116c913e23aSRafał Miłecki struct radeon_crtc *radeon_crtc; 117c913e23aSRafał Miłecki int count = 0; 118c913e23aSRafał Miłecki 119c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_DISABLED) 120c913e23aSRafał Miłecki return; 121c913e23aSRafał Miłecki 122c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 123c913e23aSRafał Miłecki 124c913e23aSRafał Miłecki rdev->pm.active_crtcs = 0; 125c913e23aSRafał Miłecki list_for_each_entry(connector, 126c913e23aSRafał Miłecki &ddev->mode_config.connector_list, head) { 127c913e23aSRafał Miłecki if (connector->encoder && 128c913e23aSRafał Miłecki connector->dpms != DRM_MODE_DPMS_OFF) { 129c913e23aSRafał Miłecki radeon_crtc = to_radeon_crtc(connector->encoder->crtc); 130c913e23aSRafał Miłecki rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id); 131c913e23aSRafał Miłecki ++count; 132c913e23aSRafał Miłecki } 133c913e23aSRafał Miłecki } 134c913e23aSRafał Miłecki 135c913e23aSRafał Miłecki if (count > 1) { 136c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE) { 137c913e23aSRafał Miłecki wait_queue_head_t wait; 138c913e23aSRafał Miłecki init_waitqueue_head(&wait); 139c913e23aSRafał Miłecki 140c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 141c913e23aSRafał Miłecki 142c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 143c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 144c913e23aSRafał Miłecki rdev->pm.vblank_callback = true; 145c913e23aSRafał Miłecki 146c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 147c913e23aSRafał Miłecki 148c913e23aSRafał Miłecki wait_event_timeout(wait, !rdev->pm.downclocked, 149c913e23aSRafał Miłecki msecs_to_jiffies(300)); 150c913e23aSRafał Miłecki if (!rdev->pm.downclocked) 151c913e23aSRafał Miłecki radeon_pm_set_clocks(rdev); 152c913e23aSRafał Miłecki 153c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management deactivated\n"); 154c913e23aSRafał Miłecki } else { 155c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 156c913e23aSRafał Miłecki } 157c913e23aSRafał Miłecki } else if (count == 1) { 158c913e23aSRafał Miłecki rdev->pm.min_mode_engine_clock = rdev->pm.min_gpu_engine_clock; 159c913e23aSRafał Miłecki rdev->pm.min_mode_memory_clock = rdev->pm.min_gpu_memory_clock; 160c913e23aSRafał Miłecki /* TODO: Increase clocks if needed for current mode */ 161c913e23aSRafał Miłecki 162c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_MINIMUM) { 163c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 164c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 165c913e23aSRafał Miłecki radeon_pm_set_clocks_locked(rdev); 166c913e23aSRafał Miłecki 167c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 168c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 169c913e23aSRafał Miłecki } 170c913e23aSRafał Miłecki else if (rdev->pm.state == PM_STATE_PAUSED) { 171c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 172c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 173c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 174c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management activated\n"); 175c913e23aSRafał Miłecki } 176c913e23aSRafał Miłecki 177c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 178c913e23aSRafał Miłecki } 179c913e23aSRafał Miłecki else { /* count == 0 */ 180c913e23aSRafał Miłecki if (rdev->pm.state != PM_STATE_MINIMUM) { 181c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 182c913e23aSRafał Miłecki 183c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_MINIMUM; 184c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_MINIMUM; 185c913e23aSRafał Miłecki radeon_pm_set_clocks_locked(rdev); 186c913e23aSRafał Miłecki } 187c913e23aSRafał Miłecki 188c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 189c913e23aSRafał Miłecki } 190c913e23aSRafał Miłecki } 191c913e23aSRafał Miłecki 192c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev) 193c913e23aSRafał Miłecki { 194c913e23aSRafał Miłecki /*radeon_fence_wait_last(rdev);*/ 195c913e23aSRafał Miłecki switch (rdev->pm.planned_action) { 196c913e23aSRafał Miłecki case PM_ACTION_UPCLOCK: 197c913e23aSRafał Miłecki radeon_set_engine_clock(rdev, rdev->clock.default_sclk); 198c913e23aSRafał Miłecki rdev->pm.downclocked = false; 199c913e23aSRafał Miłecki break; 200c913e23aSRafał Miłecki case PM_ACTION_DOWNCLOCK: 201c913e23aSRafał Miłecki radeon_set_engine_clock(rdev, 202c913e23aSRafał Miłecki rdev->pm.min_mode_engine_clock); 203c913e23aSRafał Miłecki rdev->pm.downclocked = true; 204c913e23aSRafał Miłecki break; 205c913e23aSRafał Miłecki case PM_ACTION_MINIMUM: 206c913e23aSRafał Miłecki radeon_set_engine_clock(rdev, 207c913e23aSRafał Miłecki rdev->pm.min_gpu_engine_clock); 208c913e23aSRafał Miłecki break; 209c913e23aSRafał Miłecki case PM_ACTION_NONE: 210c913e23aSRafał Miłecki DRM_ERROR("%s: PM_ACTION_NONE\n", __func__); 211c913e23aSRafał Miłecki break; 212c913e23aSRafał Miłecki } 213c913e23aSRafał Miłecki 214c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 215c913e23aSRafał Miłecki } 216c913e23aSRafał Miłecki 217c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev) 218c913e23aSRafał Miłecki { 219c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 220c913e23aSRafał Miłecki /* new VBLANK irq may come before handling previous one */ 221c913e23aSRafał Miłecki if (rdev->pm.vblank_callback) { 222c913e23aSRafał Miłecki mutex_lock(&rdev->cp.mutex); 223c913e23aSRafał Miłecki if (rdev->pm.req_vblank & (1 << 0)) { 224c913e23aSRafał Miłecki rdev->pm.req_vblank &= ~(1 << 0); 225c913e23aSRafał Miłecki drm_vblank_put(rdev->ddev, 0); 226c913e23aSRafał Miłecki } 227c913e23aSRafał Miłecki if (rdev->pm.req_vblank & (1 << 1)) { 228c913e23aSRafał Miłecki rdev->pm.req_vblank &= ~(1 << 1); 229c913e23aSRafał Miłecki drm_vblank_put(rdev->ddev, 1); 230c913e23aSRafał Miłecki } 231c913e23aSRafał Miłecki rdev->pm.vblank_callback = false; 232c913e23aSRafał Miłecki radeon_pm_set_clocks_locked(rdev); 233c913e23aSRafał Miłecki mutex_unlock(&rdev->cp.mutex); 234c913e23aSRafał Miłecki } 235c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 236c913e23aSRafał Miłecki } 237c913e23aSRafał Miłecki 238c913e23aSRafał Miłecki static void radeon_pm_reclock_work_handler(struct work_struct *work) 239c913e23aSRafał Miłecki { 240c913e23aSRafał Miłecki struct radeon_device *rdev; 241c913e23aSRafał Miłecki rdev = container_of(work, struct radeon_device, 242c913e23aSRafał Miłecki pm.reclock_work); 243c913e23aSRafał Miłecki radeon_pm_set_clocks(rdev); 244c913e23aSRafał Miłecki } 245c913e23aSRafał Miłecki 246c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work) 247c913e23aSRafał Miłecki { 248c913e23aSRafał Miłecki struct radeon_device *rdev; 249c913e23aSRafał Miłecki rdev = container_of(work, struct radeon_device, 250c913e23aSRafał Miłecki pm.idle_work.work); 251c913e23aSRafał Miłecki 252c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 253c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE && 254c913e23aSRafał Miłecki !rdev->pm.vblank_callback) { 255c913e23aSRafał Miłecki unsigned long irq_flags; 256c913e23aSRafał Miłecki int not_processed = 0; 257c913e23aSRafał Miłecki 258c913e23aSRafał Miłecki read_lock_irqsave(&rdev->fence_drv.lock, irq_flags); 259c913e23aSRafał Miłecki if (!list_empty(&rdev->fence_drv.emited)) { 260c913e23aSRafał Miłecki struct list_head *ptr; 261c913e23aSRafał Miłecki list_for_each(ptr, &rdev->fence_drv.emited) { 262c913e23aSRafał Miłecki /* count up to 3, that's enought info */ 263c913e23aSRafał Miłecki if (++not_processed >= 3) 264c913e23aSRafał Miłecki break; 265c913e23aSRafał Miłecki } 266c913e23aSRafał Miłecki } 267c913e23aSRafał Miłecki read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags); 268c913e23aSRafał Miłecki 269c913e23aSRafał Miłecki if (not_processed >= 3) { /* should upclock */ 270c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) { 271c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 272c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 273c913e23aSRafał Miłecki rdev->pm.downclocked) { 274c913e23aSRafał Miłecki rdev->pm.planned_action = 275c913e23aSRafał Miłecki PM_ACTION_UPCLOCK; 276c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 277c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 278c913e23aSRafał Miłecki } 279c913e23aSRafał Miłecki } else if (not_processed == 0) { /* should downclock */ 280c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) { 281c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 282c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 283c913e23aSRafał Miłecki !rdev->pm.downclocked) { 284c913e23aSRafał Miłecki rdev->pm.planned_action = 285c913e23aSRafał Miłecki PM_ACTION_DOWNCLOCK; 286c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 287c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 288c913e23aSRafał Miłecki } 289c913e23aSRafał Miłecki } 290c913e23aSRafał Miłecki 291c913e23aSRafał Miłecki if (rdev->pm.planned_action != PM_ACTION_NONE && 292c913e23aSRafał Miłecki jiffies > rdev->pm.action_timeout) { 293c913e23aSRafał Miłecki if (rdev->pm.active_crtcs & (1 << 0)) { 294c913e23aSRafał Miłecki rdev->pm.req_vblank |= (1 << 0); 295c913e23aSRafał Miłecki drm_vblank_get(rdev->ddev, 0); 296c913e23aSRafał Miłecki } 297c913e23aSRafał Miłecki if (rdev->pm.active_crtcs & (1 << 1)) { 298c913e23aSRafał Miłecki rdev->pm.req_vblank |= (1 << 1); 299c913e23aSRafał Miłecki drm_vblank_get(rdev->ddev, 1); 300c913e23aSRafał Miłecki } 301c913e23aSRafał Miłecki rdev->pm.vblank_callback = true; 302c913e23aSRafał Miłecki } 303c913e23aSRafał Miłecki } 304c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 305c913e23aSRafał Miłecki 306c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 307c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 308c913e23aSRafał Miłecki } 309c913e23aSRafał Miłecki 3107433874eSRafał Miłecki /* 3117433874eSRafał Miłecki * Debugfs info 3127433874eSRafał Miłecki */ 3137433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 3147433874eSRafał Miłecki 3157433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data) 3167433874eSRafał Miłecki { 3177433874eSRafał Miłecki struct drm_info_node *node = (struct drm_info_node *) m->private; 3187433874eSRafał Miłecki struct drm_device *dev = node->minor->dev; 3197433874eSRafał Miłecki struct radeon_device *rdev = dev->dev_private; 3207433874eSRafał Miłecki 321c913e23aSRafał Miłecki seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]); 3226234077dSRafał Miłecki seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk); 3236234077dSRafał Miłecki seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev)); 3246234077dSRafał Miłecki seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk); 3256234077dSRafał Miłecki if (rdev->asic->get_memory_clock) 3266234077dSRafał Miłecki seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev)); 3277433874eSRafał Miłecki 3287433874eSRafał Miłecki return 0; 3297433874eSRafał Miłecki } 3307433874eSRafał Miłecki 3317433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = { 3327433874eSRafał Miłecki {"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL}, 3337433874eSRafał Miłecki }; 3347433874eSRafał Miłecki #endif 3357433874eSRafał Miłecki 336c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev) 3377433874eSRafał Miłecki { 3387433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 3397433874eSRafał Miłecki return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list)); 3407433874eSRafał Miłecki #else 3417433874eSRafał Miłecki return 0; 3427433874eSRafał Miłecki #endif 3437433874eSRafał Miłecki } 344