1771fe6b9SJerome Glisse /* 2771fe6b9SJerome Glisse * Copyright 2008 Advanced Micro Devices, Inc. 3771fe6b9SJerome Glisse * Copyright 2008 Red Hat Inc. 4771fe6b9SJerome Glisse * Copyright 2009 Jerome Glisse. 5771fe6b9SJerome Glisse * 6771fe6b9SJerome Glisse * Permission is hereby granted, free of charge, to any person obtaining a 7771fe6b9SJerome Glisse * copy of this software and associated documentation files (the "Software"), 8771fe6b9SJerome Glisse * to deal in the Software without restriction, including without limitation 9771fe6b9SJerome Glisse * the rights to use, copy, modify, merge, publish, distribute, sublicense, 10771fe6b9SJerome Glisse * and/or sell copies of the Software, and to permit persons to whom the 11771fe6b9SJerome Glisse * Software is furnished to do so, subject to the following conditions: 12771fe6b9SJerome Glisse * 13771fe6b9SJerome Glisse * The above copyright notice and this permission notice shall be included in 14771fe6b9SJerome Glisse * all copies or substantial portions of the Software. 15771fe6b9SJerome Glisse * 16771fe6b9SJerome Glisse * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 17771fe6b9SJerome Glisse * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 18771fe6b9SJerome Glisse * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 19771fe6b9SJerome Glisse * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 20771fe6b9SJerome Glisse * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 21771fe6b9SJerome Glisse * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 22771fe6b9SJerome Glisse * OTHER DEALINGS IN THE SOFTWARE. 23771fe6b9SJerome Glisse * 24771fe6b9SJerome Glisse * Authors: Dave Airlie 25771fe6b9SJerome Glisse * Alex Deucher 26771fe6b9SJerome Glisse * Jerome Glisse 27771fe6b9SJerome Glisse */ 28771fe6b9SJerome Glisse #include <linux/console.h> 29771fe6b9SJerome Glisse #include <drm/drmP.h> 30771fe6b9SJerome Glisse #include <drm/drm_crtc_helper.h> 31771fe6b9SJerome Glisse #include <drm/radeon_drm.h> 32771fe6b9SJerome Glisse #include "radeon_reg.h" 33771fe6b9SJerome Glisse #include "radeon.h" 34771fe6b9SJerome Glisse #include "radeon_asic.h" 35771fe6b9SJerome Glisse #include "atom.h" 36771fe6b9SJerome Glisse 37771fe6b9SJerome Glisse /* 38b1e3a6d1SMichel Dänzer * Clear GPU surface registers. 39b1e3a6d1SMichel Dänzer */ 403ce0a23dSJerome Glisse void radeon_surface_init(struct radeon_device *rdev) 41b1e3a6d1SMichel Dänzer { 42b1e3a6d1SMichel Dänzer /* FIXME: check this out */ 43b1e3a6d1SMichel Dänzer if (rdev->family < CHIP_R600) { 44b1e3a6d1SMichel Dänzer int i; 45b1e3a6d1SMichel Dänzer 46b1e3a6d1SMichel Dänzer for (i = 0; i < 8; i++) { 47b1e3a6d1SMichel Dänzer WREG32(RADEON_SURFACE0_INFO + 48b1e3a6d1SMichel Dänzer i * (RADEON_SURFACE1_INFO - RADEON_SURFACE0_INFO), 49b1e3a6d1SMichel Dänzer 0); 50b1e3a6d1SMichel Dänzer } 51e024e110SDave Airlie /* enable surfaces */ 52e024e110SDave Airlie WREG32(RADEON_SURFACE_CNTL, 0); 53b1e3a6d1SMichel Dänzer } 54b1e3a6d1SMichel Dänzer } 55b1e3a6d1SMichel Dänzer 56b1e3a6d1SMichel Dänzer /* 57771fe6b9SJerome Glisse * GPU scratch registers helpers function. 58771fe6b9SJerome Glisse */ 593ce0a23dSJerome Glisse void radeon_scratch_init(struct radeon_device *rdev) 60771fe6b9SJerome Glisse { 61771fe6b9SJerome Glisse int i; 62771fe6b9SJerome Glisse 63771fe6b9SJerome Glisse /* FIXME: check this out */ 64771fe6b9SJerome Glisse if (rdev->family < CHIP_R300) { 65771fe6b9SJerome Glisse rdev->scratch.num_reg = 5; 66771fe6b9SJerome Glisse } else { 67771fe6b9SJerome Glisse rdev->scratch.num_reg = 7; 68771fe6b9SJerome Glisse } 69771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 70771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 71771fe6b9SJerome Glisse rdev->scratch.reg[i] = RADEON_SCRATCH_REG0 + (i * 4); 72771fe6b9SJerome Glisse } 73771fe6b9SJerome Glisse } 74771fe6b9SJerome Glisse 75771fe6b9SJerome Glisse int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg) 76771fe6b9SJerome Glisse { 77771fe6b9SJerome Glisse int i; 78771fe6b9SJerome Glisse 79771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 80771fe6b9SJerome Glisse if (rdev->scratch.free[i]) { 81771fe6b9SJerome Glisse rdev->scratch.free[i] = false; 82771fe6b9SJerome Glisse *reg = rdev->scratch.reg[i]; 83771fe6b9SJerome Glisse return 0; 84771fe6b9SJerome Glisse } 85771fe6b9SJerome Glisse } 86771fe6b9SJerome Glisse return -EINVAL; 87771fe6b9SJerome Glisse } 88771fe6b9SJerome Glisse 89771fe6b9SJerome Glisse void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg) 90771fe6b9SJerome Glisse { 91771fe6b9SJerome Glisse int i; 92771fe6b9SJerome Glisse 93771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 94771fe6b9SJerome Glisse if (rdev->scratch.reg[i] == reg) { 95771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 96771fe6b9SJerome Glisse return; 97771fe6b9SJerome Glisse } 98771fe6b9SJerome Glisse } 99771fe6b9SJerome Glisse } 100771fe6b9SJerome Glisse 101771fe6b9SJerome Glisse /* 102771fe6b9SJerome Glisse * MC common functions 103771fe6b9SJerome Glisse */ 104771fe6b9SJerome Glisse int radeon_mc_setup(struct radeon_device *rdev) 105771fe6b9SJerome Glisse { 106771fe6b9SJerome Glisse uint32_t tmp; 107771fe6b9SJerome Glisse 108771fe6b9SJerome Glisse /* Some chips have an "issue" with the memory controller, the 109771fe6b9SJerome Glisse * location must be aligned to the size. We just align it down, 110771fe6b9SJerome Glisse * too bad if we walk over the top of system memory, we don't 111771fe6b9SJerome Glisse * use DMA without a remapped anyway. 112771fe6b9SJerome Glisse * Affected chips are rv280, all r3xx, and all r4xx, but not IGP 113771fe6b9SJerome Glisse */ 114771fe6b9SJerome Glisse /* FGLRX seems to setup like this, VRAM a 0, then GART. 115771fe6b9SJerome Glisse */ 116771fe6b9SJerome Glisse /* 117771fe6b9SJerome Glisse * Note: from R6xx the address space is 40bits but here we only 118771fe6b9SJerome Glisse * use 32bits (still have to see a card which would exhaust 4G 119771fe6b9SJerome Glisse * address space). 120771fe6b9SJerome Glisse */ 121771fe6b9SJerome Glisse if (rdev->mc.vram_location != 0xFFFFFFFFUL) { 122771fe6b9SJerome Glisse /* vram location was already setup try to put gtt after 123771fe6b9SJerome Glisse * if it fits */ 1247a50f01aSDave Airlie tmp = rdev->mc.vram_location + rdev->mc.mc_vram_size; 125771fe6b9SJerome Glisse tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1); 126771fe6b9SJerome Glisse if ((0xFFFFFFFFUL - tmp) >= rdev->mc.gtt_size) { 127771fe6b9SJerome Glisse rdev->mc.gtt_location = tmp; 128771fe6b9SJerome Glisse } else { 129771fe6b9SJerome Glisse if (rdev->mc.gtt_size >= rdev->mc.vram_location) { 130771fe6b9SJerome Glisse printk(KERN_ERR "[drm] GTT too big to fit " 131771fe6b9SJerome Glisse "before or after vram location.\n"); 132771fe6b9SJerome Glisse return -EINVAL; 133771fe6b9SJerome Glisse } 134771fe6b9SJerome Glisse rdev->mc.gtt_location = 0; 135771fe6b9SJerome Glisse } 136771fe6b9SJerome Glisse } else if (rdev->mc.gtt_location != 0xFFFFFFFFUL) { 137771fe6b9SJerome Glisse /* gtt location was already setup try to put vram before 138771fe6b9SJerome Glisse * if it fits */ 1397a50f01aSDave Airlie if (rdev->mc.mc_vram_size < rdev->mc.gtt_location) { 140771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 141771fe6b9SJerome Glisse } else { 142771fe6b9SJerome Glisse tmp = rdev->mc.gtt_location + rdev->mc.gtt_size; 1437a50f01aSDave Airlie tmp += (rdev->mc.mc_vram_size - 1); 1447a50f01aSDave Airlie tmp &= ~(rdev->mc.mc_vram_size - 1); 1457a50f01aSDave Airlie if ((0xFFFFFFFFUL - tmp) >= rdev->mc.mc_vram_size) { 146771fe6b9SJerome Glisse rdev->mc.vram_location = tmp; 147771fe6b9SJerome Glisse } else { 148771fe6b9SJerome Glisse printk(KERN_ERR "[drm] vram too big to fit " 149771fe6b9SJerome Glisse "before or after GTT location.\n"); 150771fe6b9SJerome Glisse return -EINVAL; 151771fe6b9SJerome Glisse } 152771fe6b9SJerome Glisse } 153771fe6b9SJerome Glisse } else { 154771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 15517332925SDave Airlie tmp = rdev->mc.mc_vram_size; 15617332925SDave Airlie tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1); 15717332925SDave Airlie rdev->mc.gtt_location = tmp; 158771fe6b9SJerome Glisse } 1599f022ddfSJerome Glisse rdev->mc.vram_start = rdev->mc.vram_location; 1609f022ddfSJerome Glisse rdev->mc.vram_end = rdev->mc.vram_location + rdev->mc.mc_vram_size - 1; 1619f022ddfSJerome Glisse rdev->mc.gtt_start = rdev->mc.gtt_location; 1629f022ddfSJerome Glisse rdev->mc.gtt_end = rdev->mc.gtt_location + rdev->mc.gtt_size - 1; 1633ce0a23dSJerome Glisse DRM_INFO("radeon: VRAM %uM\n", (unsigned)(rdev->mc.mc_vram_size >> 20)); 164771fe6b9SJerome Glisse DRM_INFO("radeon: VRAM from 0x%08X to 0x%08X\n", 1653ce0a23dSJerome Glisse (unsigned)rdev->mc.vram_location, 1663ce0a23dSJerome Glisse (unsigned)(rdev->mc.vram_location + rdev->mc.mc_vram_size - 1)); 1673ce0a23dSJerome Glisse DRM_INFO("radeon: GTT %uM\n", (unsigned)(rdev->mc.gtt_size >> 20)); 168771fe6b9SJerome Glisse DRM_INFO("radeon: GTT from 0x%08X to 0x%08X\n", 1693ce0a23dSJerome Glisse (unsigned)rdev->mc.gtt_location, 1703ce0a23dSJerome Glisse (unsigned)(rdev->mc.gtt_location + rdev->mc.gtt_size - 1)); 171771fe6b9SJerome Glisse return 0; 172771fe6b9SJerome Glisse } 173771fe6b9SJerome Glisse 174771fe6b9SJerome Glisse 175771fe6b9SJerome Glisse /* 176771fe6b9SJerome Glisse * GPU helpers function. 177771fe6b9SJerome Glisse */ 1789f022ddfSJerome Glisse bool radeon_card_posted(struct radeon_device *rdev) 179771fe6b9SJerome Glisse { 180771fe6b9SJerome Glisse uint32_t reg; 181771fe6b9SJerome Glisse 182771fe6b9SJerome Glisse /* first check CRTCs */ 183771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) { 184771fe6b9SJerome Glisse reg = RREG32(AVIVO_D1CRTC_CONTROL) | 185771fe6b9SJerome Glisse RREG32(AVIVO_D2CRTC_CONTROL); 186771fe6b9SJerome Glisse if (reg & AVIVO_CRTC_EN) { 187771fe6b9SJerome Glisse return true; 188771fe6b9SJerome Glisse } 189771fe6b9SJerome Glisse } else { 190771fe6b9SJerome Glisse reg = RREG32(RADEON_CRTC_GEN_CNTL) | 191771fe6b9SJerome Glisse RREG32(RADEON_CRTC2_GEN_CNTL); 192771fe6b9SJerome Glisse if (reg & RADEON_CRTC_EN) { 193771fe6b9SJerome Glisse return true; 194771fe6b9SJerome Glisse } 195771fe6b9SJerome Glisse } 196771fe6b9SJerome Glisse 197771fe6b9SJerome Glisse /* then check MEM_SIZE, in case the crtcs are off */ 198771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) 199771fe6b9SJerome Glisse reg = RREG32(R600_CONFIG_MEMSIZE); 200771fe6b9SJerome Glisse else 201771fe6b9SJerome Glisse reg = RREG32(RADEON_CONFIG_MEMSIZE); 202771fe6b9SJerome Glisse 203771fe6b9SJerome Glisse if (reg) 204771fe6b9SJerome Glisse return true; 205771fe6b9SJerome Glisse 206771fe6b9SJerome Glisse return false; 207771fe6b9SJerome Glisse 208771fe6b9SJerome Glisse } 209771fe6b9SJerome Glisse 2103ce0a23dSJerome Glisse int radeon_dummy_page_init(struct radeon_device *rdev) 2113ce0a23dSJerome Glisse { 2123ce0a23dSJerome Glisse rdev->dummy_page.page = alloc_page(GFP_DMA32 | GFP_KERNEL | __GFP_ZERO); 2133ce0a23dSJerome Glisse if (rdev->dummy_page.page == NULL) 2143ce0a23dSJerome Glisse return -ENOMEM; 2153ce0a23dSJerome Glisse rdev->dummy_page.addr = pci_map_page(rdev->pdev, rdev->dummy_page.page, 2163ce0a23dSJerome Glisse 0, PAGE_SIZE, PCI_DMA_BIDIRECTIONAL); 2173ce0a23dSJerome Glisse if (!rdev->dummy_page.addr) { 2183ce0a23dSJerome Glisse __free_page(rdev->dummy_page.page); 2193ce0a23dSJerome Glisse rdev->dummy_page.page = NULL; 2203ce0a23dSJerome Glisse return -ENOMEM; 2213ce0a23dSJerome Glisse } 2223ce0a23dSJerome Glisse return 0; 2233ce0a23dSJerome Glisse } 2243ce0a23dSJerome Glisse 2253ce0a23dSJerome Glisse void radeon_dummy_page_fini(struct radeon_device *rdev) 2263ce0a23dSJerome Glisse { 2273ce0a23dSJerome Glisse if (rdev->dummy_page.page == NULL) 2283ce0a23dSJerome Glisse return; 2293ce0a23dSJerome Glisse pci_unmap_page(rdev->pdev, rdev->dummy_page.addr, 2303ce0a23dSJerome Glisse PAGE_SIZE, PCI_DMA_BIDIRECTIONAL); 2313ce0a23dSJerome Glisse __free_page(rdev->dummy_page.page); 2323ce0a23dSJerome Glisse rdev->dummy_page.page = NULL; 2333ce0a23dSJerome Glisse } 2343ce0a23dSJerome Glisse 235771fe6b9SJerome Glisse 236771fe6b9SJerome Glisse /* 237771fe6b9SJerome Glisse * Registers accessors functions. 238771fe6b9SJerome Glisse */ 239771fe6b9SJerome Glisse uint32_t radeon_invalid_rreg(struct radeon_device *rdev, uint32_t reg) 240771fe6b9SJerome Glisse { 241771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to read register 0x%04X\n", reg); 242771fe6b9SJerome Glisse BUG_ON(1); 243771fe6b9SJerome Glisse return 0; 244771fe6b9SJerome Glisse } 245771fe6b9SJerome Glisse 246771fe6b9SJerome Glisse void radeon_invalid_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v) 247771fe6b9SJerome Glisse { 248771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to write register 0x%04X with 0x%08X\n", 249771fe6b9SJerome Glisse reg, v); 250771fe6b9SJerome Glisse BUG_ON(1); 251771fe6b9SJerome Glisse } 252771fe6b9SJerome Glisse 253771fe6b9SJerome Glisse void radeon_register_accessor_init(struct radeon_device *rdev) 254771fe6b9SJerome Glisse { 255771fe6b9SJerome Glisse rdev->mc_rreg = &radeon_invalid_rreg; 256771fe6b9SJerome Glisse rdev->mc_wreg = &radeon_invalid_wreg; 257771fe6b9SJerome Glisse rdev->pll_rreg = &radeon_invalid_rreg; 258771fe6b9SJerome Glisse rdev->pll_wreg = &radeon_invalid_wreg; 259771fe6b9SJerome Glisse rdev->pciep_rreg = &radeon_invalid_rreg; 260771fe6b9SJerome Glisse rdev->pciep_wreg = &radeon_invalid_wreg; 261771fe6b9SJerome Glisse 262771fe6b9SJerome Glisse /* Don't change order as we are overridding accessor. */ 263771fe6b9SJerome Glisse if (rdev->family < CHIP_RV515) { 264de1b2898SDave Airlie rdev->pcie_reg_mask = 0xff; 265de1b2898SDave Airlie } else { 266de1b2898SDave Airlie rdev->pcie_reg_mask = 0x7ff; 267771fe6b9SJerome Glisse } 268771fe6b9SJerome Glisse /* FIXME: not sure here */ 269771fe6b9SJerome Glisse if (rdev->family <= CHIP_R580) { 270771fe6b9SJerome Glisse rdev->pll_rreg = &r100_pll_rreg; 271771fe6b9SJerome Glisse rdev->pll_wreg = &r100_pll_wreg; 272771fe6b9SJerome Glisse } 273905b6822SJerome Glisse if (rdev->family >= CHIP_R420) { 274905b6822SJerome Glisse rdev->mc_rreg = &r420_mc_rreg; 275905b6822SJerome Glisse rdev->mc_wreg = &r420_mc_wreg; 276905b6822SJerome Glisse } 277771fe6b9SJerome Glisse if (rdev->family >= CHIP_RV515) { 278771fe6b9SJerome Glisse rdev->mc_rreg = &rv515_mc_rreg; 279771fe6b9SJerome Glisse rdev->mc_wreg = &rv515_mc_wreg; 280771fe6b9SJerome Glisse } 281771fe6b9SJerome Glisse if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480) { 282771fe6b9SJerome Glisse rdev->mc_rreg = &rs400_mc_rreg; 283771fe6b9SJerome Glisse rdev->mc_wreg = &rs400_mc_wreg; 284771fe6b9SJerome Glisse } 285771fe6b9SJerome Glisse if (rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) { 286771fe6b9SJerome Glisse rdev->mc_rreg = &rs690_mc_rreg; 287771fe6b9SJerome Glisse rdev->mc_wreg = &rs690_mc_wreg; 288771fe6b9SJerome Glisse } 289771fe6b9SJerome Glisse if (rdev->family == CHIP_RS600) { 290771fe6b9SJerome Glisse rdev->mc_rreg = &rs600_mc_rreg; 291771fe6b9SJerome Glisse rdev->mc_wreg = &rs600_mc_wreg; 292771fe6b9SJerome Glisse } 293771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) { 294771fe6b9SJerome Glisse rdev->pciep_rreg = &r600_pciep_rreg; 295771fe6b9SJerome Glisse rdev->pciep_wreg = &r600_pciep_wreg; 296771fe6b9SJerome Glisse } 297771fe6b9SJerome Glisse } 298771fe6b9SJerome Glisse 299771fe6b9SJerome Glisse 300771fe6b9SJerome Glisse /* 301771fe6b9SJerome Glisse * ASIC 302771fe6b9SJerome Glisse */ 303771fe6b9SJerome Glisse int radeon_asic_init(struct radeon_device *rdev) 304771fe6b9SJerome Glisse { 305771fe6b9SJerome Glisse radeon_register_accessor_init(rdev); 306771fe6b9SJerome Glisse switch (rdev->family) { 307771fe6b9SJerome Glisse case CHIP_R100: 308771fe6b9SJerome Glisse case CHIP_RV100: 309771fe6b9SJerome Glisse case CHIP_RS100: 310771fe6b9SJerome Glisse case CHIP_RV200: 311771fe6b9SJerome Glisse case CHIP_RS200: 312771fe6b9SJerome Glisse case CHIP_R200: 313771fe6b9SJerome Glisse case CHIP_RV250: 314771fe6b9SJerome Glisse case CHIP_RS300: 315771fe6b9SJerome Glisse case CHIP_RV280: 316771fe6b9SJerome Glisse rdev->asic = &r100_asic; 317771fe6b9SJerome Glisse break; 318771fe6b9SJerome Glisse case CHIP_R300: 319771fe6b9SJerome Glisse case CHIP_R350: 320771fe6b9SJerome Glisse case CHIP_RV350: 321771fe6b9SJerome Glisse case CHIP_RV380: 322771fe6b9SJerome Glisse rdev->asic = &r300_asic; 3234aac0473SJerome Glisse if (rdev->flags & RADEON_IS_PCIE) { 3244aac0473SJerome Glisse rdev->asic->gart_init = &rv370_pcie_gart_init; 3254aac0473SJerome Glisse rdev->asic->gart_fini = &rv370_pcie_gart_fini; 3264aac0473SJerome Glisse rdev->asic->gart_enable = &rv370_pcie_gart_enable; 3274aac0473SJerome Glisse rdev->asic->gart_disable = &rv370_pcie_gart_disable; 3284aac0473SJerome Glisse rdev->asic->gart_tlb_flush = &rv370_pcie_gart_tlb_flush; 3294aac0473SJerome Glisse rdev->asic->gart_set_page = &rv370_pcie_gart_set_page; 3304aac0473SJerome Glisse } 331771fe6b9SJerome Glisse break; 332771fe6b9SJerome Glisse case CHIP_R420: 333771fe6b9SJerome Glisse case CHIP_R423: 334771fe6b9SJerome Glisse case CHIP_RV410: 335771fe6b9SJerome Glisse rdev->asic = &r420_asic; 336771fe6b9SJerome Glisse break; 337771fe6b9SJerome Glisse case CHIP_RS400: 338771fe6b9SJerome Glisse case CHIP_RS480: 339771fe6b9SJerome Glisse rdev->asic = &rs400_asic; 340771fe6b9SJerome Glisse break; 341771fe6b9SJerome Glisse case CHIP_RS600: 342771fe6b9SJerome Glisse rdev->asic = &rs600_asic; 343771fe6b9SJerome Glisse break; 344771fe6b9SJerome Glisse case CHIP_RS690: 345771fe6b9SJerome Glisse case CHIP_RS740: 346771fe6b9SJerome Glisse rdev->asic = &rs690_asic; 347771fe6b9SJerome Glisse break; 348771fe6b9SJerome Glisse case CHIP_RV515: 349771fe6b9SJerome Glisse rdev->asic = &rv515_asic; 350771fe6b9SJerome Glisse break; 351771fe6b9SJerome Glisse case CHIP_R520: 352771fe6b9SJerome Glisse case CHIP_RV530: 353771fe6b9SJerome Glisse case CHIP_RV560: 354771fe6b9SJerome Glisse case CHIP_RV570: 355771fe6b9SJerome Glisse case CHIP_R580: 356771fe6b9SJerome Glisse rdev->asic = &r520_asic; 357771fe6b9SJerome Glisse break; 358771fe6b9SJerome Glisse case CHIP_R600: 359771fe6b9SJerome Glisse case CHIP_RV610: 360771fe6b9SJerome Glisse case CHIP_RV630: 361771fe6b9SJerome Glisse case CHIP_RV620: 362771fe6b9SJerome Glisse case CHIP_RV635: 363771fe6b9SJerome Glisse case CHIP_RV670: 364771fe6b9SJerome Glisse case CHIP_RS780: 3653ce0a23dSJerome Glisse case CHIP_RS880: 3663ce0a23dSJerome Glisse rdev->asic = &r600_asic; 3673ce0a23dSJerome Glisse break; 368771fe6b9SJerome Glisse case CHIP_RV770: 369771fe6b9SJerome Glisse case CHIP_RV730: 370771fe6b9SJerome Glisse case CHIP_RV710: 3713ce0a23dSJerome Glisse case CHIP_RV740: 3723ce0a23dSJerome Glisse rdev->asic = &rv770_asic; 3733ce0a23dSJerome Glisse break; 374771fe6b9SJerome Glisse default: 375771fe6b9SJerome Glisse /* FIXME: not supported yet */ 376771fe6b9SJerome Glisse return -EINVAL; 377771fe6b9SJerome Glisse } 378771fe6b9SJerome Glisse return 0; 379771fe6b9SJerome Glisse } 380771fe6b9SJerome Glisse 381771fe6b9SJerome Glisse 382771fe6b9SJerome Glisse /* 383771fe6b9SJerome Glisse * Wrapper around modesetting bits. 384771fe6b9SJerome Glisse */ 385771fe6b9SJerome Glisse int radeon_clocks_init(struct radeon_device *rdev) 386771fe6b9SJerome Glisse { 387771fe6b9SJerome Glisse int r; 388771fe6b9SJerome Glisse 389771fe6b9SJerome Glisse radeon_get_clock_info(rdev->ddev); 390771fe6b9SJerome Glisse r = radeon_static_clocks_init(rdev->ddev); 391771fe6b9SJerome Glisse if (r) { 392771fe6b9SJerome Glisse return r; 393771fe6b9SJerome Glisse } 394771fe6b9SJerome Glisse DRM_INFO("Clocks initialized !\n"); 395771fe6b9SJerome Glisse return 0; 396771fe6b9SJerome Glisse } 397771fe6b9SJerome Glisse 398771fe6b9SJerome Glisse void radeon_clocks_fini(struct radeon_device *rdev) 399771fe6b9SJerome Glisse { 400771fe6b9SJerome Glisse } 401771fe6b9SJerome Glisse 402771fe6b9SJerome Glisse /* ATOM accessor methods */ 403771fe6b9SJerome Glisse static uint32_t cail_pll_read(struct card_info *info, uint32_t reg) 404771fe6b9SJerome Glisse { 405771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 406771fe6b9SJerome Glisse uint32_t r; 407771fe6b9SJerome Glisse 408771fe6b9SJerome Glisse r = rdev->pll_rreg(rdev, reg); 409771fe6b9SJerome Glisse return r; 410771fe6b9SJerome Glisse } 411771fe6b9SJerome Glisse 412771fe6b9SJerome Glisse static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val) 413771fe6b9SJerome Glisse { 414771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 415771fe6b9SJerome Glisse 416771fe6b9SJerome Glisse rdev->pll_wreg(rdev, reg, val); 417771fe6b9SJerome Glisse } 418771fe6b9SJerome Glisse 419771fe6b9SJerome Glisse static uint32_t cail_mc_read(struct card_info *info, uint32_t reg) 420771fe6b9SJerome Glisse { 421771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 422771fe6b9SJerome Glisse uint32_t r; 423771fe6b9SJerome Glisse 424771fe6b9SJerome Glisse r = rdev->mc_rreg(rdev, reg); 425771fe6b9SJerome Glisse return r; 426771fe6b9SJerome Glisse } 427771fe6b9SJerome Glisse 428771fe6b9SJerome Glisse static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val) 429771fe6b9SJerome Glisse { 430771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 431771fe6b9SJerome Glisse 432771fe6b9SJerome Glisse rdev->mc_wreg(rdev, reg, val); 433771fe6b9SJerome Glisse } 434771fe6b9SJerome Glisse 435771fe6b9SJerome Glisse static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val) 436771fe6b9SJerome Glisse { 437771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 438771fe6b9SJerome Glisse 439771fe6b9SJerome Glisse WREG32(reg*4, val); 440771fe6b9SJerome Glisse } 441771fe6b9SJerome Glisse 442771fe6b9SJerome Glisse static uint32_t cail_reg_read(struct card_info *info, uint32_t reg) 443771fe6b9SJerome Glisse { 444771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 445771fe6b9SJerome Glisse uint32_t r; 446771fe6b9SJerome Glisse 447771fe6b9SJerome Glisse r = RREG32(reg*4); 448771fe6b9SJerome Glisse return r; 449771fe6b9SJerome Glisse } 450771fe6b9SJerome Glisse 451771fe6b9SJerome Glisse static struct card_info atom_card_info = { 452771fe6b9SJerome Glisse .dev = NULL, 453771fe6b9SJerome Glisse .reg_read = cail_reg_read, 454771fe6b9SJerome Glisse .reg_write = cail_reg_write, 455771fe6b9SJerome Glisse .mc_read = cail_mc_read, 456771fe6b9SJerome Glisse .mc_write = cail_mc_write, 457771fe6b9SJerome Glisse .pll_read = cail_pll_read, 458771fe6b9SJerome Glisse .pll_write = cail_pll_write, 459771fe6b9SJerome Glisse }; 460771fe6b9SJerome Glisse 461771fe6b9SJerome Glisse int radeon_atombios_init(struct radeon_device *rdev) 462771fe6b9SJerome Glisse { 463771fe6b9SJerome Glisse atom_card_info.dev = rdev->ddev; 464771fe6b9SJerome Glisse rdev->mode_info.atom_context = atom_parse(&atom_card_info, rdev->bios); 465771fe6b9SJerome Glisse radeon_atom_initialize_bios_scratch_regs(rdev->ddev); 466771fe6b9SJerome Glisse return 0; 467771fe6b9SJerome Glisse } 468771fe6b9SJerome Glisse 469771fe6b9SJerome Glisse void radeon_atombios_fini(struct radeon_device *rdev) 470771fe6b9SJerome Glisse { 471771fe6b9SJerome Glisse kfree(rdev->mode_info.atom_context); 472771fe6b9SJerome Glisse } 473771fe6b9SJerome Glisse 474771fe6b9SJerome Glisse int radeon_combios_init(struct radeon_device *rdev) 475771fe6b9SJerome Glisse { 476771fe6b9SJerome Glisse radeon_combios_initialize_bios_scratch_regs(rdev->ddev); 477771fe6b9SJerome Glisse return 0; 478771fe6b9SJerome Glisse } 479771fe6b9SJerome Glisse 480771fe6b9SJerome Glisse void radeon_combios_fini(struct radeon_device *rdev) 481771fe6b9SJerome Glisse { 482771fe6b9SJerome Glisse } 483771fe6b9SJerome Glisse 484771fe6b9SJerome Glisse 485771fe6b9SJerome Glisse /* 486771fe6b9SJerome Glisse * Radeon device. 487771fe6b9SJerome Glisse */ 488771fe6b9SJerome Glisse int radeon_device_init(struct radeon_device *rdev, 489771fe6b9SJerome Glisse struct drm_device *ddev, 490771fe6b9SJerome Glisse struct pci_dev *pdev, 491771fe6b9SJerome Glisse uint32_t flags) 492771fe6b9SJerome Glisse { 4936cf8a3f5SJerome Glisse int r; 494ad49f501SDave Airlie int dma_bits; 495771fe6b9SJerome Glisse 496771fe6b9SJerome Glisse DRM_INFO("radeon: Initializing kernel modesetting.\n"); 497771fe6b9SJerome Glisse rdev->shutdown = false; 4989f022ddfSJerome Glisse rdev->dev = &pdev->dev; 499771fe6b9SJerome Glisse rdev->ddev = ddev; 500771fe6b9SJerome Glisse rdev->pdev = pdev; 501771fe6b9SJerome Glisse rdev->flags = flags; 502771fe6b9SJerome Glisse rdev->family = flags & RADEON_FAMILY_MASK; 503771fe6b9SJerome Glisse rdev->is_atom_bios = false; 504771fe6b9SJerome Glisse rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT; 505771fe6b9SJerome Glisse rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024; 506771fe6b9SJerome Glisse rdev->gpu_lockup = false; 507771fe6b9SJerome Glisse /* mutex initialization are all done here so we 508771fe6b9SJerome Glisse * can recall function without having locking issues */ 509771fe6b9SJerome Glisse mutex_init(&rdev->cs_mutex); 510771fe6b9SJerome Glisse mutex_init(&rdev->ib_pool.mutex); 511771fe6b9SJerome Glisse mutex_init(&rdev->cp.mutex); 512771fe6b9SJerome Glisse rwlock_init(&rdev->fence_drv.lock); 5139f022ddfSJerome Glisse INIT_LIST_HEAD(&rdev->gem.objects); 514771fe6b9SJerome Glisse 5154aac0473SJerome Glisse /* Set asic functions */ 5164aac0473SJerome Glisse r = radeon_asic_init(rdev); 5174aac0473SJerome Glisse if (r) { 5184aac0473SJerome Glisse return r; 5194aac0473SJerome Glisse } 5204aac0473SJerome Glisse 521771fe6b9SJerome Glisse if (radeon_agpmode == -1) { 522771fe6b9SJerome Glisse rdev->flags &= ~RADEON_IS_AGP; 523c000273eSJerome Glisse if (rdev->family >= CHIP_RV515 || 524771fe6b9SJerome Glisse rdev->family == CHIP_RV380 || 525771fe6b9SJerome Glisse rdev->family == CHIP_RV410 || 526771fe6b9SJerome Glisse rdev->family == CHIP_R423) { 527771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCIE mode\n"); 528771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCIE; 5294aac0473SJerome Glisse rdev->asic->gart_init = &rv370_pcie_gart_init; 5304aac0473SJerome Glisse rdev->asic->gart_fini = &rv370_pcie_gart_fini; 5314aac0473SJerome Glisse rdev->asic->gart_enable = &rv370_pcie_gart_enable; 5324aac0473SJerome Glisse rdev->asic->gart_disable = &rv370_pcie_gart_disable; 5334aac0473SJerome Glisse rdev->asic->gart_tlb_flush = &rv370_pcie_gart_tlb_flush; 5344aac0473SJerome Glisse rdev->asic->gart_set_page = &rv370_pcie_gart_set_page; 535771fe6b9SJerome Glisse } else { 536771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCI mode\n"); 537771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCI; 5384aac0473SJerome Glisse rdev->asic->gart_init = &r100_pci_gart_init; 5394aac0473SJerome Glisse rdev->asic->gart_fini = &r100_pci_gart_fini; 5404aac0473SJerome Glisse rdev->asic->gart_enable = &r100_pci_gart_enable; 5414aac0473SJerome Glisse rdev->asic->gart_disable = &r100_pci_gart_disable; 5424aac0473SJerome Glisse rdev->asic->gart_tlb_flush = &r100_pci_gart_tlb_flush; 5434aac0473SJerome Glisse rdev->asic->gart_set_page = &r100_pci_gart_set_page; 544771fe6b9SJerome Glisse } 545771fe6b9SJerome Glisse } 546771fe6b9SJerome Glisse 547ad49f501SDave Airlie /* set DMA mask + need_dma32 flags. 548ad49f501SDave Airlie * PCIE - can handle 40-bits. 549ad49f501SDave Airlie * IGP - can handle 40-bits (in theory) 550ad49f501SDave Airlie * AGP - generally dma32 is safest 551ad49f501SDave Airlie * PCI - only dma32 552ad49f501SDave Airlie */ 553ad49f501SDave Airlie rdev->need_dma32 = false; 554ad49f501SDave Airlie if (rdev->flags & RADEON_IS_AGP) 555ad49f501SDave Airlie rdev->need_dma32 = true; 556ad49f501SDave Airlie if (rdev->flags & RADEON_IS_PCI) 557ad49f501SDave Airlie rdev->need_dma32 = true; 558ad49f501SDave Airlie 559ad49f501SDave Airlie dma_bits = rdev->need_dma32 ? 32 : 40; 560ad49f501SDave Airlie r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(dma_bits)); 561771fe6b9SJerome Glisse if (r) { 562771fe6b9SJerome Glisse printk(KERN_WARNING "radeon: No suitable DMA available.\n"); 563771fe6b9SJerome Glisse } 564771fe6b9SJerome Glisse 565771fe6b9SJerome Glisse /* Registers mapping */ 566771fe6b9SJerome Glisse /* TODO: block userspace mapping of io register */ 567771fe6b9SJerome Glisse rdev->rmmio_base = drm_get_resource_start(rdev->ddev, 2); 568771fe6b9SJerome Glisse rdev->rmmio_size = drm_get_resource_len(rdev->ddev, 2); 569771fe6b9SJerome Glisse rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size); 570771fe6b9SJerome Glisse if (rdev->rmmio == NULL) { 571771fe6b9SJerome Glisse return -ENOMEM; 572771fe6b9SJerome Glisse } 573771fe6b9SJerome Glisse DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base); 574771fe6b9SJerome Glisse DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size); 575771fe6b9SJerome Glisse 5763ce0a23dSJerome Glisse rdev->new_init_path = false; 5773ce0a23dSJerome Glisse r = radeon_init(rdev); 5783ce0a23dSJerome Glisse if (r) { 5793ce0a23dSJerome Glisse return r; 5803ce0a23dSJerome Glisse } 5813ce0a23dSJerome Glisse if (!rdev->new_init_path) { 582771fe6b9SJerome Glisse /* Setup errata flags */ 583771fe6b9SJerome Glisse radeon_errata(rdev); 584771fe6b9SJerome Glisse /* Initialize scratch registers */ 585771fe6b9SJerome Glisse radeon_scratch_init(rdev); 586b1e3a6d1SMichel Dänzer /* Initialize surface registers */ 587b1e3a6d1SMichel Dänzer radeon_surface_init(rdev); 588b1e3a6d1SMichel Dänzer 589771fe6b9SJerome Glisse /* TODO: disable VGA need to use VGA request */ 590771fe6b9SJerome Glisse /* BIOS*/ 591771fe6b9SJerome Glisse if (!radeon_get_bios(rdev)) { 592771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) 593771fe6b9SJerome Glisse return -EINVAL; 594771fe6b9SJerome Glisse } 595771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 596771fe6b9SJerome Glisse r = radeon_atombios_init(rdev); 597771fe6b9SJerome Glisse if (r) { 598771fe6b9SJerome Glisse return r; 599771fe6b9SJerome Glisse } 600771fe6b9SJerome Glisse } else { 601771fe6b9SJerome Glisse r = radeon_combios_init(rdev); 602771fe6b9SJerome Glisse if (r) { 603771fe6b9SJerome Glisse return r; 604771fe6b9SJerome Glisse } 605771fe6b9SJerome Glisse } 606771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 607771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 608771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 609771fe6b9SJerome Glisse } 610771fe6b9SJerome Glisse /* check if cards are posted or not */ 611771fe6b9SJerome Glisse if (!radeon_card_posted(rdev) && rdev->bios) { 612771fe6b9SJerome Glisse DRM_INFO("GPU not posted. posting now...\n"); 613771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 614771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 615771fe6b9SJerome Glisse } else { 616771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 617771fe6b9SJerome Glisse } 618771fe6b9SJerome Glisse } 61995a8f1bfSMichel Dänzer /* Get vram informations */ 62095a8f1bfSMichel Dänzer radeon_vram_info(rdev); 621c93bb85bSJerome Glisse /* Initialize clocks */ 622c93bb85bSJerome Glisse r = radeon_clocks_init(rdev); 623c93bb85bSJerome Glisse if (r) { 624c93bb85bSJerome Glisse return r; 625c93bb85bSJerome Glisse } 6262a0f8918SDave Airlie 627771fe6b9SJerome Glisse /* Initialize memory controller (also test AGP) */ 628771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 629771fe6b9SJerome Glisse if (r) { 630771fe6b9SJerome Glisse return r; 631771fe6b9SJerome Glisse } 632771fe6b9SJerome Glisse /* Fence driver */ 633771fe6b9SJerome Glisse r = radeon_fence_driver_init(rdev); 634771fe6b9SJerome Glisse if (r) { 635771fe6b9SJerome Glisse return r; 636771fe6b9SJerome Glisse } 637771fe6b9SJerome Glisse r = radeon_irq_kms_init(rdev); 638771fe6b9SJerome Glisse if (r) { 639771fe6b9SJerome Glisse return r; 640771fe6b9SJerome Glisse } 641771fe6b9SJerome Glisse /* Memory manager */ 642771fe6b9SJerome Glisse r = radeon_object_init(rdev); 643771fe6b9SJerome Glisse if (r) { 644771fe6b9SJerome Glisse return r; 645771fe6b9SJerome Glisse } 6464aac0473SJerome Glisse r = radeon_gpu_gart_init(rdev); 6474aac0473SJerome Glisse if (r) 6484aac0473SJerome Glisse return r; 649771fe6b9SJerome Glisse /* Initialize GART (initialize after TTM so we can allocate 650771fe6b9SJerome Glisse * memory through TTM but finalize after TTM) */ 651771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 652771fe6b9SJerome Glisse if (!r) { 653771fe6b9SJerome Glisse r = radeon_gem_init(rdev); 654771fe6b9SJerome Glisse } 655771fe6b9SJerome Glisse 656771fe6b9SJerome Glisse /* 1M ring buffer */ 657771fe6b9SJerome Glisse if (!r) { 658771fe6b9SJerome Glisse r = radeon_cp_init(rdev, 1024 * 1024); 659771fe6b9SJerome Glisse } 660771fe6b9SJerome Glisse if (!r) { 661771fe6b9SJerome Glisse r = radeon_wb_init(rdev); 662771fe6b9SJerome Glisse if (r) { 663771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing WB (%d).\n", r); 664771fe6b9SJerome Glisse return r; 665771fe6b9SJerome Glisse } 666771fe6b9SJerome Glisse } 667771fe6b9SJerome Glisse if (!r) { 668771fe6b9SJerome Glisse r = radeon_ib_pool_init(rdev); 669771fe6b9SJerome Glisse if (r) { 670771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing IB pool (%d).\n", r); 671771fe6b9SJerome Glisse return r; 672771fe6b9SJerome Glisse } 673771fe6b9SJerome Glisse } 674771fe6b9SJerome Glisse if (!r) { 675771fe6b9SJerome Glisse r = radeon_ib_test(rdev); 676771fe6b9SJerome Glisse if (r) { 677771fe6b9SJerome Glisse DRM_ERROR("radeon: failled testing IB (%d).\n", r); 678771fe6b9SJerome Glisse return r; 679771fe6b9SJerome Glisse } 680771fe6b9SJerome Glisse } 6813ce0a23dSJerome Glisse } 682771fe6b9SJerome Glisse DRM_INFO("radeon: kernel modesetting successfully initialized.\n"); 683ecc0b326SMichel Dänzer if (radeon_testing) { 684ecc0b326SMichel Dänzer radeon_test_moves(rdev); 685ecc0b326SMichel Dänzer } 686771fe6b9SJerome Glisse if (radeon_benchmarking) { 687771fe6b9SJerome Glisse radeon_benchmark(rdev); 688771fe6b9SJerome Glisse } 6896cf8a3f5SJerome Glisse return 0; 690771fe6b9SJerome Glisse } 691771fe6b9SJerome Glisse 692771fe6b9SJerome Glisse void radeon_device_fini(struct radeon_device *rdev) 693771fe6b9SJerome Glisse { 694771fe6b9SJerome Glisse DRM_INFO("radeon: finishing device.\n"); 695771fe6b9SJerome Glisse rdev->shutdown = true; 696771fe6b9SJerome Glisse /* Order matter so becarefull if you rearrange anythings */ 6973ce0a23dSJerome Glisse if (!rdev->new_init_path) { 698771fe6b9SJerome Glisse radeon_ib_pool_fini(rdev); 699771fe6b9SJerome Glisse radeon_cp_fini(rdev); 700771fe6b9SJerome Glisse radeon_wb_fini(rdev); 7014aac0473SJerome Glisse radeon_gpu_gart_fini(rdev); 702771fe6b9SJerome Glisse radeon_gem_fini(rdev); 703771fe6b9SJerome Glisse radeon_mc_fini(rdev); 704771fe6b9SJerome Glisse #if __OS_HAS_AGP 705771fe6b9SJerome Glisse radeon_agp_fini(rdev); 706771fe6b9SJerome Glisse #endif 707771fe6b9SJerome Glisse radeon_irq_kms_fini(rdev); 708771fe6b9SJerome Glisse radeon_fence_driver_fini(rdev); 709771fe6b9SJerome Glisse radeon_clocks_fini(rdev); 7103ce0a23dSJerome Glisse radeon_object_fini(rdev); 711771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 712771fe6b9SJerome Glisse radeon_atombios_fini(rdev); 713771fe6b9SJerome Glisse } else { 714771fe6b9SJerome Glisse radeon_combios_fini(rdev); 715771fe6b9SJerome Glisse } 716771fe6b9SJerome Glisse kfree(rdev->bios); 717771fe6b9SJerome Glisse rdev->bios = NULL; 7183ce0a23dSJerome Glisse } else { 7193ce0a23dSJerome Glisse radeon_fini(rdev); 7203ce0a23dSJerome Glisse } 721771fe6b9SJerome Glisse iounmap(rdev->rmmio); 722771fe6b9SJerome Glisse rdev->rmmio = NULL; 723771fe6b9SJerome Glisse } 724771fe6b9SJerome Glisse 725771fe6b9SJerome Glisse 726771fe6b9SJerome Glisse /* 727771fe6b9SJerome Glisse * Suspend & resume. 728771fe6b9SJerome Glisse */ 729771fe6b9SJerome Glisse int radeon_suspend_kms(struct drm_device *dev, pm_message_t state) 730771fe6b9SJerome Glisse { 731771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 732771fe6b9SJerome Glisse struct drm_crtc *crtc; 733771fe6b9SJerome Glisse 734771fe6b9SJerome Glisse if (dev == NULL || rdev == NULL) { 735771fe6b9SJerome Glisse return -ENODEV; 736771fe6b9SJerome Glisse } 737771fe6b9SJerome Glisse if (state.event == PM_EVENT_PRETHAW) { 738771fe6b9SJerome Glisse return 0; 739771fe6b9SJerome Glisse } 740771fe6b9SJerome Glisse /* unpin the front buffers */ 741771fe6b9SJerome Glisse list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) { 742771fe6b9SJerome Glisse struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->fb); 743771fe6b9SJerome Glisse struct radeon_object *robj; 744771fe6b9SJerome Glisse 745771fe6b9SJerome Glisse if (rfb == NULL || rfb->obj == NULL) { 746771fe6b9SJerome Glisse continue; 747771fe6b9SJerome Glisse } 748771fe6b9SJerome Glisse robj = rfb->obj->driver_private; 749771fe6b9SJerome Glisse if (robj != rdev->fbdev_robj) { 750771fe6b9SJerome Glisse radeon_object_unpin(robj); 751771fe6b9SJerome Glisse } 752771fe6b9SJerome Glisse } 753771fe6b9SJerome Glisse /* evict vram memory */ 754771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 755771fe6b9SJerome Glisse /* wait for gpu to finish processing current batch */ 756771fe6b9SJerome Glisse radeon_fence_wait_last(rdev); 757771fe6b9SJerome Glisse 758*f657c2a7SYang Zhao radeon_save_bios_scratch_regs(rdev); 759*f657c2a7SYang Zhao 7603ce0a23dSJerome Glisse if (!rdev->new_init_path) { 761771fe6b9SJerome Glisse radeon_cp_disable(rdev); 762771fe6b9SJerome Glisse radeon_gart_disable(rdev); 7639f022ddfSJerome Glisse rdev->irq.sw_int = false; 7649f022ddfSJerome Glisse radeon_irq_set(rdev); 7653ce0a23dSJerome Glisse } else { 7663ce0a23dSJerome Glisse radeon_suspend(rdev); 7673ce0a23dSJerome Glisse } 768771fe6b9SJerome Glisse /* evict remaining vram memory */ 769771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 770771fe6b9SJerome Glisse 771771fe6b9SJerome Glisse pci_save_state(dev->pdev); 772771fe6b9SJerome Glisse if (state.event == PM_EVENT_SUSPEND) { 773771fe6b9SJerome Glisse /* Shut down the device */ 774771fe6b9SJerome Glisse pci_disable_device(dev->pdev); 775771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D3hot); 776771fe6b9SJerome Glisse } 777771fe6b9SJerome Glisse acquire_console_sem(); 778771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 1); 779771fe6b9SJerome Glisse release_console_sem(); 780771fe6b9SJerome Glisse return 0; 781771fe6b9SJerome Glisse } 782771fe6b9SJerome Glisse 783771fe6b9SJerome Glisse int radeon_resume_kms(struct drm_device *dev) 784771fe6b9SJerome Glisse { 785771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 786771fe6b9SJerome Glisse int r; 787771fe6b9SJerome Glisse 788771fe6b9SJerome Glisse acquire_console_sem(); 789771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D0); 790771fe6b9SJerome Glisse pci_restore_state(dev->pdev); 791771fe6b9SJerome Glisse if (pci_enable_device(dev->pdev)) { 792771fe6b9SJerome Glisse release_console_sem(); 793771fe6b9SJerome Glisse return -1; 794771fe6b9SJerome Glisse } 795771fe6b9SJerome Glisse pci_set_master(dev->pdev); 796771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 7979f022ddfSJerome Glisse if (!rdev->new_init_path) { 798771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 799771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 800771fe6b9SJerome Glisse } 801771fe6b9SJerome Glisse /* post card */ 802771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 803771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 804771fe6b9SJerome Glisse } else { 805771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 806771fe6b9SJerome Glisse } 807771fe6b9SJerome Glisse /* Initialize clocks */ 808771fe6b9SJerome Glisse r = radeon_clocks_init(rdev); 809771fe6b9SJerome Glisse if (r) { 810771fe6b9SJerome Glisse release_console_sem(); 811771fe6b9SJerome Glisse return r; 812771fe6b9SJerome Glisse } 813771fe6b9SJerome Glisse /* Enable IRQ */ 814771fe6b9SJerome Glisse rdev->irq.sw_int = true; 815771fe6b9SJerome Glisse radeon_irq_set(rdev); 816771fe6b9SJerome Glisse /* Initialize GPU Memory Controller */ 817771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 818771fe6b9SJerome Glisse if (r) { 819771fe6b9SJerome Glisse goto out; 820771fe6b9SJerome Glisse } 821771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 822771fe6b9SJerome Glisse if (r) { 823771fe6b9SJerome Glisse goto out; 824771fe6b9SJerome Glisse } 825771fe6b9SJerome Glisse r = radeon_cp_init(rdev, rdev->cp.ring_size); 826771fe6b9SJerome Glisse if (r) { 827771fe6b9SJerome Glisse goto out; 828771fe6b9SJerome Glisse } 8293ce0a23dSJerome Glisse } else { 8303ce0a23dSJerome Glisse radeon_resume(rdev); 8313ce0a23dSJerome Glisse } 832771fe6b9SJerome Glisse out: 833*f657c2a7SYang Zhao radeon_restore_bios_scratch_regs(rdev); 834771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 0); 835771fe6b9SJerome Glisse release_console_sem(); 836771fe6b9SJerome Glisse 837771fe6b9SJerome Glisse /* blat the mode back in */ 838771fe6b9SJerome Glisse drm_helper_resume_force_mode(dev); 839771fe6b9SJerome Glisse return 0; 840771fe6b9SJerome Glisse } 841771fe6b9SJerome Glisse 842771fe6b9SJerome Glisse 843771fe6b9SJerome Glisse /* 844771fe6b9SJerome Glisse * Debugfs 845771fe6b9SJerome Glisse */ 846771fe6b9SJerome Glisse struct radeon_debugfs { 847771fe6b9SJerome Glisse struct drm_info_list *files; 848771fe6b9SJerome Glisse unsigned num_files; 849771fe6b9SJerome Glisse }; 850771fe6b9SJerome Glisse static struct radeon_debugfs _radeon_debugfs[RADEON_DEBUGFS_MAX_NUM_FILES]; 851771fe6b9SJerome Glisse static unsigned _radeon_debugfs_count = 0; 852771fe6b9SJerome Glisse 853771fe6b9SJerome Glisse int radeon_debugfs_add_files(struct radeon_device *rdev, 854771fe6b9SJerome Glisse struct drm_info_list *files, 855771fe6b9SJerome Glisse unsigned nfiles) 856771fe6b9SJerome Glisse { 857771fe6b9SJerome Glisse unsigned i; 858771fe6b9SJerome Glisse 859771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 860771fe6b9SJerome Glisse if (_radeon_debugfs[i].files == files) { 861771fe6b9SJerome Glisse /* Already registered */ 862771fe6b9SJerome Glisse return 0; 863771fe6b9SJerome Glisse } 864771fe6b9SJerome Glisse } 865771fe6b9SJerome Glisse if ((_radeon_debugfs_count + nfiles) > RADEON_DEBUGFS_MAX_NUM_FILES) { 866771fe6b9SJerome Glisse DRM_ERROR("Reached maximum number of debugfs files.\n"); 867771fe6b9SJerome Glisse DRM_ERROR("Report so we increase RADEON_DEBUGFS_MAX_NUM_FILES.\n"); 868771fe6b9SJerome Glisse return -EINVAL; 869771fe6b9SJerome Glisse } 870771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].files = files; 871771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].num_files = nfiles; 872771fe6b9SJerome Glisse _radeon_debugfs_count++; 873771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 874771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 875771fe6b9SJerome Glisse rdev->ddev->control->debugfs_root, 876771fe6b9SJerome Glisse rdev->ddev->control); 877771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 878771fe6b9SJerome Glisse rdev->ddev->primary->debugfs_root, 879771fe6b9SJerome Glisse rdev->ddev->primary); 880771fe6b9SJerome Glisse #endif 881771fe6b9SJerome Glisse return 0; 882771fe6b9SJerome Glisse } 883771fe6b9SJerome Glisse 884771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 885771fe6b9SJerome Glisse int radeon_debugfs_init(struct drm_minor *minor) 886771fe6b9SJerome Glisse { 887771fe6b9SJerome Glisse return 0; 888771fe6b9SJerome Glisse } 889771fe6b9SJerome Glisse 890771fe6b9SJerome Glisse void radeon_debugfs_cleanup(struct drm_minor *minor) 891771fe6b9SJerome Glisse { 892771fe6b9SJerome Glisse unsigned i; 893771fe6b9SJerome Glisse 894771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 895771fe6b9SJerome Glisse drm_debugfs_remove_files(_radeon_debugfs[i].files, 896771fe6b9SJerome Glisse _radeon_debugfs[i].num_files, minor); 897771fe6b9SJerome Glisse } 898771fe6b9SJerome Glisse } 899771fe6b9SJerome Glisse #endif 900