1771fe6b9SJerome Glisse /* 2771fe6b9SJerome Glisse * Copyright 2008 Advanced Micro Devices, Inc. 3771fe6b9SJerome Glisse * Copyright 2008 Red Hat Inc. 4771fe6b9SJerome Glisse * Copyright 2009 Jerome Glisse. 5771fe6b9SJerome Glisse * 6771fe6b9SJerome Glisse * Permission is hereby granted, free of charge, to any person obtaining a 7771fe6b9SJerome Glisse * copy of this software and associated documentation files (the "Software"), 8771fe6b9SJerome Glisse * to deal in the Software without restriction, including without limitation 9771fe6b9SJerome Glisse * the rights to use, copy, modify, merge, publish, distribute, sublicense, 10771fe6b9SJerome Glisse * and/or sell copies of the Software, and to permit persons to whom the 11771fe6b9SJerome Glisse * Software is furnished to do so, subject to the following conditions: 12771fe6b9SJerome Glisse * 13771fe6b9SJerome Glisse * The above copyright notice and this permission notice shall be included in 14771fe6b9SJerome Glisse * all copies or substantial portions of the Software. 15771fe6b9SJerome Glisse * 16771fe6b9SJerome Glisse * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 17771fe6b9SJerome Glisse * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 18771fe6b9SJerome Glisse * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 19771fe6b9SJerome Glisse * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 20771fe6b9SJerome Glisse * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 21771fe6b9SJerome Glisse * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 22771fe6b9SJerome Glisse * OTHER DEALINGS IN THE SOFTWARE. 23771fe6b9SJerome Glisse * 24771fe6b9SJerome Glisse * Authors: Dave Airlie 25771fe6b9SJerome Glisse * Alex Deucher 26771fe6b9SJerome Glisse * Jerome Glisse 27771fe6b9SJerome Glisse */ 28771fe6b9SJerome Glisse #include <linux/console.h> 29771fe6b9SJerome Glisse #include <drm/drmP.h> 30771fe6b9SJerome Glisse #include <drm/drm_crtc_helper.h> 31771fe6b9SJerome Glisse #include <drm/radeon_drm.h> 32771fe6b9SJerome Glisse #include "radeon_reg.h" 33771fe6b9SJerome Glisse #include "radeon.h" 34771fe6b9SJerome Glisse #include "radeon_asic.h" 35771fe6b9SJerome Glisse #include "atom.h" 36771fe6b9SJerome Glisse 37771fe6b9SJerome Glisse /* 38b1e3a6d1SMichel Dänzer * Clear GPU surface registers. 39b1e3a6d1SMichel Dänzer */ 40b1e3a6d1SMichel Dänzer static void radeon_surface_init(struct radeon_device *rdev) 41b1e3a6d1SMichel Dänzer { 42b1e3a6d1SMichel Dänzer /* FIXME: check this out */ 43b1e3a6d1SMichel Dänzer if (rdev->family < CHIP_R600) { 44b1e3a6d1SMichel Dänzer int i; 45b1e3a6d1SMichel Dänzer 46b1e3a6d1SMichel Dänzer for (i = 0; i < 8; i++) { 47b1e3a6d1SMichel Dänzer WREG32(RADEON_SURFACE0_INFO + 48b1e3a6d1SMichel Dänzer i * (RADEON_SURFACE1_INFO - RADEON_SURFACE0_INFO), 49b1e3a6d1SMichel Dänzer 0); 50b1e3a6d1SMichel Dänzer } 51e024e110SDave Airlie /* enable surfaces */ 52e024e110SDave Airlie WREG32(RADEON_SURFACE_CNTL, 0); 53b1e3a6d1SMichel Dänzer } 54b1e3a6d1SMichel Dänzer } 55b1e3a6d1SMichel Dänzer 56b1e3a6d1SMichel Dänzer /* 57771fe6b9SJerome Glisse * GPU scratch registers helpers function. 58771fe6b9SJerome Glisse */ 59771fe6b9SJerome Glisse static void radeon_scratch_init(struct radeon_device *rdev) 60771fe6b9SJerome Glisse { 61771fe6b9SJerome Glisse int i; 62771fe6b9SJerome Glisse 63771fe6b9SJerome Glisse /* FIXME: check this out */ 64771fe6b9SJerome Glisse if (rdev->family < CHIP_R300) { 65771fe6b9SJerome Glisse rdev->scratch.num_reg = 5; 66771fe6b9SJerome Glisse } else { 67771fe6b9SJerome Glisse rdev->scratch.num_reg = 7; 68771fe6b9SJerome Glisse } 69771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 70771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 71771fe6b9SJerome Glisse rdev->scratch.reg[i] = RADEON_SCRATCH_REG0 + (i * 4); 72771fe6b9SJerome Glisse } 73771fe6b9SJerome Glisse } 74771fe6b9SJerome Glisse 75771fe6b9SJerome Glisse int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg) 76771fe6b9SJerome Glisse { 77771fe6b9SJerome Glisse int i; 78771fe6b9SJerome Glisse 79771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 80771fe6b9SJerome Glisse if (rdev->scratch.free[i]) { 81771fe6b9SJerome Glisse rdev->scratch.free[i] = false; 82771fe6b9SJerome Glisse *reg = rdev->scratch.reg[i]; 83771fe6b9SJerome Glisse return 0; 84771fe6b9SJerome Glisse } 85771fe6b9SJerome Glisse } 86771fe6b9SJerome Glisse return -EINVAL; 87771fe6b9SJerome Glisse } 88771fe6b9SJerome Glisse 89771fe6b9SJerome Glisse void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg) 90771fe6b9SJerome Glisse { 91771fe6b9SJerome Glisse int i; 92771fe6b9SJerome Glisse 93771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 94771fe6b9SJerome Glisse if (rdev->scratch.reg[i] == reg) { 95771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 96771fe6b9SJerome Glisse return; 97771fe6b9SJerome Glisse } 98771fe6b9SJerome Glisse } 99771fe6b9SJerome Glisse } 100771fe6b9SJerome Glisse 101771fe6b9SJerome Glisse /* 102771fe6b9SJerome Glisse * MC common functions 103771fe6b9SJerome Glisse */ 104771fe6b9SJerome Glisse int radeon_mc_setup(struct radeon_device *rdev) 105771fe6b9SJerome Glisse { 106771fe6b9SJerome Glisse uint32_t tmp; 107771fe6b9SJerome Glisse 108771fe6b9SJerome Glisse /* Some chips have an "issue" with the memory controller, the 109771fe6b9SJerome Glisse * location must be aligned to the size. We just align it down, 110771fe6b9SJerome Glisse * too bad if we walk over the top of system memory, we don't 111771fe6b9SJerome Glisse * use DMA without a remapped anyway. 112771fe6b9SJerome Glisse * Affected chips are rv280, all r3xx, and all r4xx, but not IGP 113771fe6b9SJerome Glisse */ 114771fe6b9SJerome Glisse /* FGLRX seems to setup like this, VRAM a 0, then GART. 115771fe6b9SJerome Glisse */ 116771fe6b9SJerome Glisse /* 117771fe6b9SJerome Glisse * Note: from R6xx the address space is 40bits but here we only 118771fe6b9SJerome Glisse * use 32bits (still have to see a card which would exhaust 4G 119771fe6b9SJerome Glisse * address space). 120771fe6b9SJerome Glisse */ 121771fe6b9SJerome Glisse if (rdev->mc.vram_location != 0xFFFFFFFFUL) { 122771fe6b9SJerome Glisse /* vram location was already setup try to put gtt after 123771fe6b9SJerome Glisse * if it fits */ 1247a50f01aSDave Airlie tmp = rdev->mc.vram_location + rdev->mc.mc_vram_size; 125771fe6b9SJerome Glisse tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1); 126771fe6b9SJerome Glisse if ((0xFFFFFFFFUL - tmp) >= rdev->mc.gtt_size) { 127771fe6b9SJerome Glisse rdev->mc.gtt_location = tmp; 128771fe6b9SJerome Glisse } else { 129771fe6b9SJerome Glisse if (rdev->mc.gtt_size >= rdev->mc.vram_location) { 130771fe6b9SJerome Glisse printk(KERN_ERR "[drm] GTT too big to fit " 131771fe6b9SJerome Glisse "before or after vram location.\n"); 132771fe6b9SJerome Glisse return -EINVAL; 133771fe6b9SJerome Glisse } 134771fe6b9SJerome Glisse rdev->mc.gtt_location = 0; 135771fe6b9SJerome Glisse } 136771fe6b9SJerome Glisse } else if (rdev->mc.gtt_location != 0xFFFFFFFFUL) { 137771fe6b9SJerome Glisse /* gtt location was already setup try to put vram before 138771fe6b9SJerome Glisse * if it fits */ 1397a50f01aSDave Airlie if (rdev->mc.mc_vram_size < rdev->mc.gtt_location) { 140771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 141771fe6b9SJerome Glisse } else { 142771fe6b9SJerome Glisse tmp = rdev->mc.gtt_location + rdev->mc.gtt_size; 1437a50f01aSDave Airlie tmp += (rdev->mc.mc_vram_size - 1); 1447a50f01aSDave Airlie tmp &= ~(rdev->mc.mc_vram_size - 1); 1457a50f01aSDave Airlie if ((0xFFFFFFFFUL - tmp) >= rdev->mc.mc_vram_size) { 146771fe6b9SJerome Glisse rdev->mc.vram_location = tmp; 147771fe6b9SJerome Glisse } else { 148771fe6b9SJerome Glisse printk(KERN_ERR "[drm] vram too big to fit " 149771fe6b9SJerome Glisse "before or after GTT location.\n"); 150771fe6b9SJerome Glisse return -EINVAL; 151771fe6b9SJerome Glisse } 152771fe6b9SJerome Glisse } 153771fe6b9SJerome Glisse } else { 154771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 1557a50f01aSDave Airlie rdev->mc.gtt_location = rdev->mc.mc_vram_size; 156771fe6b9SJerome Glisse } 1577a50f01aSDave Airlie DRM_INFO("radeon: VRAM %uM\n", rdev->mc.real_vram_size >> 20); 158771fe6b9SJerome Glisse DRM_INFO("radeon: VRAM from 0x%08X to 0x%08X\n", 159771fe6b9SJerome Glisse rdev->mc.vram_location, 1607a50f01aSDave Airlie rdev->mc.vram_location + rdev->mc.mc_vram_size - 1); 1617a50f01aSDave Airlie if (rdev->mc.real_vram_size != rdev->mc.mc_vram_size) 1627a50f01aSDave Airlie DRM_INFO("radeon: VRAM less than aperture workaround enabled\n"); 163771fe6b9SJerome Glisse DRM_INFO("radeon: GTT %uM\n", rdev->mc.gtt_size >> 20); 164771fe6b9SJerome Glisse DRM_INFO("radeon: GTT from 0x%08X to 0x%08X\n", 165771fe6b9SJerome Glisse rdev->mc.gtt_location, 166771fe6b9SJerome Glisse rdev->mc.gtt_location + rdev->mc.gtt_size - 1); 167771fe6b9SJerome Glisse return 0; 168771fe6b9SJerome Glisse } 169771fe6b9SJerome Glisse 170771fe6b9SJerome Glisse 171771fe6b9SJerome Glisse /* 172771fe6b9SJerome Glisse * GPU helpers function. 173771fe6b9SJerome Glisse */ 174771fe6b9SJerome Glisse static bool radeon_card_posted(struct radeon_device *rdev) 175771fe6b9SJerome Glisse { 176771fe6b9SJerome Glisse uint32_t reg; 177771fe6b9SJerome Glisse 178771fe6b9SJerome Glisse /* first check CRTCs */ 179771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) { 180771fe6b9SJerome Glisse reg = RREG32(AVIVO_D1CRTC_CONTROL) | 181771fe6b9SJerome Glisse RREG32(AVIVO_D2CRTC_CONTROL); 182771fe6b9SJerome Glisse if (reg & AVIVO_CRTC_EN) { 183771fe6b9SJerome Glisse return true; 184771fe6b9SJerome Glisse } 185771fe6b9SJerome Glisse } else { 186771fe6b9SJerome Glisse reg = RREG32(RADEON_CRTC_GEN_CNTL) | 187771fe6b9SJerome Glisse RREG32(RADEON_CRTC2_GEN_CNTL); 188771fe6b9SJerome Glisse if (reg & RADEON_CRTC_EN) { 189771fe6b9SJerome Glisse return true; 190771fe6b9SJerome Glisse } 191771fe6b9SJerome Glisse } 192771fe6b9SJerome Glisse 193771fe6b9SJerome Glisse /* then check MEM_SIZE, in case the crtcs are off */ 194771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) 195771fe6b9SJerome Glisse reg = RREG32(R600_CONFIG_MEMSIZE); 196771fe6b9SJerome Glisse else 197771fe6b9SJerome Glisse reg = RREG32(RADEON_CONFIG_MEMSIZE); 198771fe6b9SJerome Glisse 199771fe6b9SJerome Glisse if (reg) 200771fe6b9SJerome Glisse return true; 201771fe6b9SJerome Glisse 202771fe6b9SJerome Glisse return false; 203771fe6b9SJerome Glisse 204771fe6b9SJerome Glisse } 205771fe6b9SJerome Glisse 206771fe6b9SJerome Glisse 207771fe6b9SJerome Glisse /* 208771fe6b9SJerome Glisse * Registers accessors functions. 209771fe6b9SJerome Glisse */ 210771fe6b9SJerome Glisse uint32_t radeon_invalid_rreg(struct radeon_device *rdev, uint32_t reg) 211771fe6b9SJerome Glisse { 212771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to read register 0x%04X\n", reg); 213771fe6b9SJerome Glisse BUG_ON(1); 214771fe6b9SJerome Glisse return 0; 215771fe6b9SJerome Glisse } 216771fe6b9SJerome Glisse 217771fe6b9SJerome Glisse void radeon_invalid_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v) 218771fe6b9SJerome Glisse { 219771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to write register 0x%04X with 0x%08X\n", 220771fe6b9SJerome Glisse reg, v); 221771fe6b9SJerome Glisse BUG_ON(1); 222771fe6b9SJerome Glisse } 223771fe6b9SJerome Glisse 224771fe6b9SJerome Glisse void radeon_register_accessor_init(struct radeon_device *rdev) 225771fe6b9SJerome Glisse { 226771fe6b9SJerome Glisse rdev->mm_rreg = &r100_mm_rreg; 227771fe6b9SJerome Glisse rdev->mm_wreg = &r100_mm_wreg; 228771fe6b9SJerome Glisse rdev->mc_rreg = &radeon_invalid_rreg; 229771fe6b9SJerome Glisse rdev->mc_wreg = &radeon_invalid_wreg; 230771fe6b9SJerome Glisse rdev->pll_rreg = &radeon_invalid_rreg; 231771fe6b9SJerome Glisse rdev->pll_wreg = &radeon_invalid_wreg; 232771fe6b9SJerome Glisse rdev->pcie_rreg = &radeon_invalid_rreg; 233771fe6b9SJerome Glisse rdev->pcie_wreg = &radeon_invalid_wreg; 234771fe6b9SJerome Glisse rdev->pciep_rreg = &radeon_invalid_rreg; 235771fe6b9SJerome Glisse rdev->pciep_wreg = &radeon_invalid_wreg; 236771fe6b9SJerome Glisse 237771fe6b9SJerome Glisse /* Don't change order as we are overridding accessor. */ 238771fe6b9SJerome Glisse if (rdev->family < CHIP_RV515) { 239771fe6b9SJerome Glisse rdev->pcie_rreg = &rv370_pcie_rreg; 240771fe6b9SJerome Glisse rdev->pcie_wreg = &rv370_pcie_wreg; 241771fe6b9SJerome Glisse } 242771fe6b9SJerome Glisse if (rdev->family >= CHIP_RV515) { 243771fe6b9SJerome Glisse rdev->pcie_rreg = &rv515_pcie_rreg; 244771fe6b9SJerome Glisse rdev->pcie_wreg = &rv515_pcie_wreg; 245771fe6b9SJerome Glisse } 246771fe6b9SJerome Glisse /* FIXME: not sure here */ 247771fe6b9SJerome Glisse if (rdev->family <= CHIP_R580) { 248771fe6b9SJerome Glisse rdev->pll_rreg = &r100_pll_rreg; 249771fe6b9SJerome Glisse rdev->pll_wreg = &r100_pll_wreg; 250771fe6b9SJerome Glisse } 251771fe6b9SJerome Glisse if (rdev->family >= CHIP_RV515) { 252771fe6b9SJerome Glisse rdev->mc_rreg = &rv515_mc_rreg; 253771fe6b9SJerome Glisse rdev->mc_wreg = &rv515_mc_wreg; 254771fe6b9SJerome Glisse } 255771fe6b9SJerome Glisse if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480) { 256771fe6b9SJerome Glisse rdev->mc_rreg = &rs400_mc_rreg; 257771fe6b9SJerome Glisse rdev->mc_wreg = &rs400_mc_wreg; 258771fe6b9SJerome Glisse } 259771fe6b9SJerome Glisse if (rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) { 260771fe6b9SJerome Glisse rdev->mc_rreg = &rs690_mc_rreg; 261771fe6b9SJerome Glisse rdev->mc_wreg = &rs690_mc_wreg; 262771fe6b9SJerome Glisse } 263771fe6b9SJerome Glisse if (rdev->family == CHIP_RS600) { 264771fe6b9SJerome Glisse rdev->mc_rreg = &rs600_mc_rreg; 265771fe6b9SJerome Glisse rdev->mc_wreg = &rs600_mc_wreg; 266771fe6b9SJerome Glisse } 267771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) { 268771fe6b9SJerome Glisse rdev->pciep_rreg = &r600_pciep_rreg; 269771fe6b9SJerome Glisse rdev->pciep_wreg = &r600_pciep_wreg; 270771fe6b9SJerome Glisse } 271771fe6b9SJerome Glisse } 272771fe6b9SJerome Glisse 273771fe6b9SJerome Glisse 274771fe6b9SJerome Glisse /* 275771fe6b9SJerome Glisse * ASIC 276771fe6b9SJerome Glisse */ 277771fe6b9SJerome Glisse int radeon_asic_init(struct radeon_device *rdev) 278771fe6b9SJerome Glisse { 279771fe6b9SJerome Glisse radeon_register_accessor_init(rdev); 280771fe6b9SJerome Glisse switch (rdev->family) { 281771fe6b9SJerome Glisse case CHIP_R100: 282771fe6b9SJerome Glisse case CHIP_RV100: 283771fe6b9SJerome Glisse case CHIP_RS100: 284771fe6b9SJerome Glisse case CHIP_RV200: 285771fe6b9SJerome Glisse case CHIP_RS200: 286771fe6b9SJerome Glisse case CHIP_R200: 287771fe6b9SJerome Glisse case CHIP_RV250: 288771fe6b9SJerome Glisse case CHIP_RS300: 289771fe6b9SJerome Glisse case CHIP_RV280: 290771fe6b9SJerome Glisse rdev->asic = &r100_asic; 291771fe6b9SJerome Glisse break; 292771fe6b9SJerome Glisse case CHIP_R300: 293771fe6b9SJerome Glisse case CHIP_R350: 294771fe6b9SJerome Glisse case CHIP_RV350: 295771fe6b9SJerome Glisse case CHIP_RV380: 296771fe6b9SJerome Glisse rdev->asic = &r300_asic; 297771fe6b9SJerome Glisse break; 298771fe6b9SJerome Glisse case CHIP_R420: 299771fe6b9SJerome Glisse case CHIP_R423: 300771fe6b9SJerome Glisse case CHIP_RV410: 301771fe6b9SJerome Glisse rdev->asic = &r420_asic; 302771fe6b9SJerome Glisse break; 303771fe6b9SJerome Glisse case CHIP_RS400: 304771fe6b9SJerome Glisse case CHIP_RS480: 305771fe6b9SJerome Glisse rdev->asic = &rs400_asic; 306771fe6b9SJerome Glisse break; 307771fe6b9SJerome Glisse case CHIP_RS600: 308771fe6b9SJerome Glisse rdev->asic = &rs600_asic; 309771fe6b9SJerome Glisse break; 310771fe6b9SJerome Glisse case CHIP_RS690: 311771fe6b9SJerome Glisse case CHIP_RS740: 312771fe6b9SJerome Glisse rdev->asic = &rs690_asic; 313771fe6b9SJerome Glisse break; 314771fe6b9SJerome Glisse case CHIP_RV515: 315771fe6b9SJerome Glisse rdev->asic = &rv515_asic; 316771fe6b9SJerome Glisse break; 317771fe6b9SJerome Glisse case CHIP_R520: 318771fe6b9SJerome Glisse case CHIP_RV530: 319771fe6b9SJerome Glisse case CHIP_RV560: 320771fe6b9SJerome Glisse case CHIP_RV570: 321771fe6b9SJerome Glisse case CHIP_R580: 322771fe6b9SJerome Glisse rdev->asic = &r520_asic; 323771fe6b9SJerome Glisse break; 324771fe6b9SJerome Glisse case CHIP_R600: 325771fe6b9SJerome Glisse case CHIP_RV610: 326771fe6b9SJerome Glisse case CHIP_RV630: 327771fe6b9SJerome Glisse case CHIP_RV620: 328771fe6b9SJerome Glisse case CHIP_RV635: 329771fe6b9SJerome Glisse case CHIP_RV670: 330771fe6b9SJerome Glisse case CHIP_RS780: 331771fe6b9SJerome Glisse case CHIP_RV770: 332771fe6b9SJerome Glisse case CHIP_RV730: 333771fe6b9SJerome Glisse case CHIP_RV710: 334771fe6b9SJerome Glisse default: 335771fe6b9SJerome Glisse /* FIXME: not supported yet */ 336771fe6b9SJerome Glisse return -EINVAL; 337771fe6b9SJerome Glisse } 338771fe6b9SJerome Glisse return 0; 339771fe6b9SJerome Glisse } 340771fe6b9SJerome Glisse 341771fe6b9SJerome Glisse 342771fe6b9SJerome Glisse /* 343771fe6b9SJerome Glisse * Wrapper around modesetting bits. 344771fe6b9SJerome Glisse */ 345771fe6b9SJerome Glisse int radeon_clocks_init(struct radeon_device *rdev) 346771fe6b9SJerome Glisse { 347771fe6b9SJerome Glisse int r; 348771fe6b9SJerome Glisse 349771fe6b9SJerome Glisse radeon_get_clock_info(rdev->ddev); 350771fe6b9SJerome Glisse r = radeon_static_clocks_init(rdev->ddev); 351771fe6b9SJerome Glisse if (r) { 352771fe6b9SJerome Glisse return r; 353771fe6b9SJerome Glisse } 354771fe6b9SJerome Glisse DRM_INFO("Clocks initialized !\n"); 355771fe6b9SJerome Glisse return 0; 356771fe6b9SJerome Glisse } 357771fe6b9SJerome Glisse 358771fe6b9SJerome Glisse void radeon_clocks_fini(struct radeon_device *rdev) 359771fe6b9SJerome Glisse { 360771fe6b9SJerome Glisse } 361771fe6b9SJerome Glisse 362771fe6b9SJerome Glisse /* ATOM accessor methods */ 363771fe6b9SJerome Glisse static uint32_t cail_pll_read(struct card_info *info, uint32_t reg) 364771fe6b9SJerome Glisse { 365771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 366771fe6b9SJerome Glisse uint32_t r; 367771fe6b9SJerome Glisse 368771fe6b9SJerome Glisse r = rdev->pll_rreg(rdev, reg); 369771fe6b9SJerome Glisse return r; 370771fe6b9SJerome Glisse } 371771fe6b9SJerome Glisse 372771fe6b9SJerome Glisse static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val) 373771fe6b9SJerome Glisse { 374771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 375771fe6b9SJerome Glisse 376771fe6b9SJerome Glisse rdev->pll_wreg(rdev, reg, val); 377771fe6b9SJerome Glisse } 378771fe6b9SJerome Glisse 379771fe6b9SJerome Glisse static uint32_t cail_mc_read(struct card_info *info, uint32_t reg) 380771fe6b9SJerome Glisse { 381771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 382771fe6b9SJerome Glisse uint32_t r; 383771fe6b9SJerome Glisse 384771fe6b9SJerome Glisse r = rdev->mc_rreg(rdev, reg); 385771fe6b9SJerome Glisse return r; 386771fe6b9SJerome Glisse } 387771fe6b9SJerome Glisse 388771fe6b9SJerome Glisse static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val) 389771fe6b9SJerome Glisse { 390771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 391771fe6b9SJerome Glisse 392771fe6b9SJerome Glisse rdev->mc_wreg(rdev, reg, val); 393771fe6b9SJerome Glisse } 394771fe6b9SJerome Glisse 395771fe6b9SJerome Glisse static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val) 396771fe6b9SJerome Glisse { 397771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 398771fe6b9SJerome Glisse 399771fe6b9SJerome Glisse WREG32(reg*4, val); 400771fe6b9SJerome Glisse } 401771fe6b9SJerome Glisse 402771fe6b9SJerome Glisse static uint32_t cail_reg_read(struct card_info *info, uint32_t reg) 403771fe6b9SJerome Glisse { 404771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 405771fe6b9SJerome Glisse uint32_t r; 406771fe6b9SJerome Glisse 407771fe6b9SJerome Glisse r = RREG32(reg*4); 408771fe6b9SJerome Glisse return r; 409771fe6b9SJerome Glisse } 410771fe6b9SJerome Glisse 411771fe6b9SJerome Glisse static struct card_info atom_card_info = { 412771fe6b9SJerome Glisse .dev = NULL, 413771fe6b9SJerome Glisse .reg_read = cail_reg_read, 414771fe6b9SJerome Glisse .reg_write = cail_reg_write, 415771fe6b9SJerome Glisse .mc_read = cail_mc_read, 416771fe6b9SJerome Glisse .mc_write = cail_mc_write, 417771fe6b9SJerome Glisse .pll_read = cail_pll_read, 418771fe6b9SJerome Glisse .pll_write = cail_pll_write, 419771fe6b9SJerome Glisse }; 420771fe6b9SJerome Glisse 421771fe6b9SJerome Glisse int radeon_atombios_init(struct radeon_device *rdev) 422771fe6b9SJerome Glisse { 423771fe6b9SJerome Glisse atom_card_info.dev = rdev->ddev; 424771fe6b9SJerome Glisse rdev->mode_info.atom_context = atom_parse(&atom_card_info, rdev->bios); 425771fe6b9SJerome Glisse radeon_atom_initialize_bios_scratch_regs(rdev->ddev); 426771fe6b9SJerome Glisse return 0; 427771fe6b9SJerome Glisse } 428771fe6b9SJerome Glisse 429771fe6b9SJerome Glisse void radeon_atombios_fini(struct radeon_device *rdev) 430771fe6b9SJerome Glisse { 431771fe6b9SJerome Glisse kfree(rdev->mode_info.atom_context); 432771fe6b9SJerome Glisse } 433771fe6b9SJerome Glisse 434771fe6b9SJerome Glisse int radeon_combios_init(struct radeon_device *rdev) 435771fe6b9SJerome Glisse { 436771fe6b9SJerome Glisse radeon_combios_initialize_bios_scratch_regs(rdev->ddev); 437771fe6b9SJerome Glisse return 0; 438771fe6b9SJerome Glisse } 439771fe6b9SJerome Glisse 440771fe6b9SJerome Glisse void radeon_combios_fini(struct radeon_device *rdev) 441771fe6b9SJerome Glisse { 442771fe6b9SJerome Glisse } 443771fe6b9SJerome Glisse 444771fe6b9SJerome Glisse int radeon_modeset_init(struct radeon_device *rdev); 445771fe6b9SJerome Glisse void radeon_modeset_fini(struct radeon_device *rdev); 446771fe6b9SJerome Glisse 447771fe6b9SJerome Glisse 448771fe6b9SJerome Glisse /* 449771fe6b9SJerome Glisse * Radeon device. 450771fe6b9SJerome Glisse */ 451771fe6b9SJerome Glisse int radeon_device_init(struct radeon_device *rdev, 452771fe6b9SJerome Glisse struct drm_device *ddev, 453771fe6b9SJerome Glisse struct pci_dev *pdev, 454771fe6b9SJerome Glisse uint32_t flags) 455771fe6b9SJerome Glisse { 456771fe6b9SJerome Glisse int r, ret; 457ad49f501SDave Airlie int dma_bits; 458771fe6b9SJerome Glisse 459771fe6b9SJerome Glisse DRM_INFO("radeon: Initializing kernel modesetting.\n"); 460771fe6b9SJerome Glisse rdev->shutdown = false; 461771fe6b9SJerome Glisse rdev->ddev = ddev; 462771fe6b9SJerome Glisse rdev->pdev = pdev; 463771fe6b9SJerome Glisse rdev->flags = flags; 464771fe6b9SJerome Glisse rdev->family = flags & RADEON_FAMILY_MASK; 465771fe6b9SJerome Glisse rdev->is_atom_bios = false; 466771fe6b9SJerome Glisse rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT; 467771fe6b9SJerome Glisse rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024; 468771fe6b9SJerome Glisse rdev->gpu_lockup = false; 469771fe6b9SJerome Glisse /* mutex initialization are all done here so we 470771fe6b9SJerome Glisse * can recall function without having locking issues */ 471771fe6b9SJerome Glisse mutex_init(&rdev->cs_mutex); 472771fe6b9SJerome Glisse mutex_init(&rdev->ib_pool.mutex); 473771fe6b9SJerome Glisse mutex_init(&rdev->cp.mutex); 474771fe6b9SJerome Glisse rwlock_init(&rdev->fence_drv.lock); 475771fe6b9SJerome Glisse 476771fe6b9SJerome Glisse if (radeon_agpmode == -1) { 477771fe6b9SJerome Glisse rdev->flags &= ~RADEON_IS_AGP; 478771fe6b9SJerome Glisse if (rdev->family > CHIP_RV515 || 479771fe6b9SJerome Glisse rdev->family == CHIP_RV380 || 480771fe6b9SJerome Glisse rdev->family == CHIP_RV410 || 481771fe6b9SJerome Glisse rdev->family == CHIP_R423) { 482771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCIE mode\n"); 483771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCIE; 484771fe6b9SJerome Glisse } else { 485771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCI mode\n"); 486771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCI; 487771fe6b9SJerome Glisse } 488771fe6b9SJerome Glisse } 489771fe6b9SJerome Glisse 490771fe6b9SJerome Glisse /* Set asic functions */ 491771fe6b9SJerome Glisse r = radeon_asic_init(rdev); 492771fe6b9SJerome Glisse if (r) { 493771fe6b9SJerome Glisse return r; 494771fe6b9SJerome Glisse } 495068a117cSJerome Glisse r = radeon_init(rdev); 496068a117cSJerome Glisse if (r) { 497068a117cSJerome Glisse return r; 498068a117cSJerome Glisse } 499771fe6b9SJerome Glisse 500ad49f501SDave Airlie /* set DMA mask + need_dma32 flags. 501ad49f501SDave Airlie * PCIE - can handle 40-bits. 502ad49f501SDave Airlie * IGP - can handle 40-bits (in theory) 503ad49f501SDave Airlie * AGP - generally dma32 is safest 504ad49f501SDave Airlie * PCI - only dma32 505ad49f501SDave Airlie */ 506ad49f501SDave Airlie rdev->need_dma32 = false; 507ad49f501SDave Airlie if (rdev->flags & RADEON_IS_AGP) 508ad49f501SDave Airlie rdev->need_dma32 = true; 509ad49f501SDave Airlie if (rdev->flags & RADEON_IS_PCI) 510ad49f501SDave Airlie rdev->need_dma32 = true; 511ad49f501SDave Airlie 512ad49f501SDave Airlie dma_bits = rdev->need_dma32 ? 32 : 40; 513ad49f501SDave Airlie r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(dma_bits)); 514771fe6b9SJerome Glisse if (r) { 515771fe6b9SJerome Glisse printk(KERN_WARNING "radeon: No suitable DMA available.\n"); 516771fe6b9SJerome Glisse } 517771fe6b9SJerome Glisse 518771fe6b9SJerome Glisse /* Registers mapping */ 519771fe6b9SJerome Glisse /* TODO: block userspace mapping of io register */ 520771fe6b9SJerome Glisse rdev->rmmio_base = drm_get_resource_start(rdev->ddev, 2); 521771fe6b9SJerome Glisse rdev->rmmio_size = drm_get_resource_len(rdev->ddev, 2); 522771fe6b9SJerome Glisse rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size); 523771fe6b9SJerome Glisse if (rdev->rmmio == NULL) { 524771fe6b9SJerome Glisse return -ENOMEM; 525771fe6b9SJerome Glisse } 526771fe6b9SJerome Glisse DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base); 527771fe6b9SJerome Glisse DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size); 528771fe6b9SJerome Glisse 529771fe6b9SJerome Glisse /* Setup errata flags */ 530771fe6b9SJerome Glisse radeon_errata(rdev); 531771fe6b9SJerome Glisse /* Initialize scratch registers */ 532771fe6b9SJerome Glisse radeon_scratch_init(rdev); 533b1e3a6d1SMichel Dänzer /* Initialize surface registers */ 534b1e3a6d1SMichel Dänzer radeon_surface_init(rdev); 535b1e3a6d1SMichel Dänzer 536771fe6b9SJerome Glisse /* TODO: disable VGA need to use VGA request */ 537771fe6b9SJerome Glisse /* BIOS*/ 538771fe6b9SJerome Glisse if (!radeon_get_bios(rdev)) { 539771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) 540771fe6b9SJerome Glisse return -EINVAL; 541771fe6b9SJerome Glisse } 542771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 543771fe6b9SJerome Glisse r = radeon_atombios_init(rdev); 544771fe6b9SJerome Glisse if (r) { 545771fe6b9SJerome Glisse return r; 546771fe6b9SJerome Glisse } 547771fe6b9SJerome Glisse } else { 548771fe6b9SJerome Glisse r = radeon_combios_init(rdev); 549771fe6b9SJerome Glisse if (r) { 550771fe6b9SJerome Glisse return r; 551771fe6b9SJerome Glisse } 552771fe6b9SJerome Glisse } 553771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 554771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 555771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 556771fe6b9SJerome Glisse } 557771fe6b9SJerome Glisse /* check if cards are posted or not */ 558771fe6b9SJerome Glisse if (!radeon_card_posted(rdev) && rdev->bios) { 559771fe6b9SJerome Glisse DRM_INFO("GPU not posted. posting now...\n"); 560771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 561771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 562771fe6b9SJerome Glisse } else { 563771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 564771fe6b9SJerome Glisse } 565771fe6b9SJerome Glisse } 566c93bb85bSJerome Glisse /* Initialize clocks */ 567c93bb85bSJerome Glisse r = radeon_clocks_init(rdev); 568c93bb85bSJerome Glisse if (r) { 569c93bb85bSJerome Glisse return r; 570c93bb85bSJerome Glisse } 571771fe6b9SJerome Glisse /* Get vram informations */ 572771fe6b9SJerome Glisse radeon_vram_info(rdev); 5732a0f8918SDave Airlie 574771fe6b9SJerome Glisse /* Add an MTRR for the VRAM */ 575771fe6b9SJerome Glisse rdev->mc.vram_mtrr = mtrr_add(rdev->mc.aper_base, rdev->mc.aper_size, 576771fe6b9SJerome Glisse MTRR_TYPE_WRCOMB, 1); 577771fe6b9SJerome Glisse DRM_INFO("Detected VRAM RAM=%uM, BAR=%uM\n", 5787a50f01aSDave Airlie rdev->mc.real_vram_size >> 20, 579771fe6b9SJerome Glisse (unsigned)rdev->mc.aper_size >> 20); 580771fe6b9SJerome Glisse DRM_INFO("RAM width %dbits %cDR\n", 581771fe6b9SJerome Glisse rdev->mc.vram_width, rdev->mc.vram_is_ddr ? 'D' : 'S'); 582771fe6b9SJerome Glisse /* Initialize memory controller (also test AGP) */ 583771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 584771fe6b9SJerome Glisse if (r) { 585771fe6b9SJerome Glisse return r; 586771fe6b9SJerome Glisse } 587771fe6b9SJerome Glisse /* Fence driver */ 588771fe6b9SJerome Glisse r = radeon_fence_driver_init(rdev); 589771fe6b9SJerome Glisse if (r) { 590771fe6b9SJerome Glisse return r; 591771fe6b9SJerome Glisse } 592771fe6b9SJerome Glisse r = radeon_irq_kms_init(rdev); 593771fe6b9SJerome Glisse if (r) { 594771fe6b9SJerome Glisse return r; 595771fe6b9SJerome Glisse } 596771fe6b9SJerome Glisse /* Memory manager */ 597771fe6b9SJerome Glisse r = radeon_object_init(rdev); 598771fe6b9SJerome Glisse if (r) { 599771fe6b9SJerome Glisse return r; 600771fe6b9SJerome Glisse } 601771fe6b9SJerome Glisse /* Initialize GART (initialize after TTM so we can allocate 602771fe6b9SJerome Glisse * memory through TTM but finalize after TTM) */ 603771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 604771fe6b9SJerome Glisse if (!r) { 605771fe6b9SJerome Glisse r = radeon_gem_init(rdev); 606771fe6b9SJerome Glisse } 607771fe6b9SJerome Glisse 608771fe6b9SJerome Glisse /* 1M ring buffer */ 609771fe6b9SJerome Glisse if (!r) { 610771fe6b9SJerome Glisse r = radeon_cp_init(rdev, 1024 * 1024); 611771fe6b9SJerome Glisse } 612771fe6b9SJerome Glisse if (!r) { 613771fe6b9SJerome Glisse r = radeon_wb_init(rdev); 614771fe6b9SJerome Glisse if (r) { 615771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing WB (%d).\n", r); 616771fe6b9SJerome Glisse return r; 617771fe6b9SJerome Glisse } 618771fe6b9SJerome Glisse } 619771fe6b9SJerome Glisse if (!r) { 620771fe6b9SJerome Glisse r = radeon_ib_pool_init(rdev); 621771fe6b9SJerome Glisse if (r) { 622771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing IB pool (%d).\n", r); 623771fe6b9SJerome Glisse return r; 624771fe6b9SJerome Glisse } 625771fe6b9SJerome Glisse } 626771fe6b9SJerome Glisse if (!r) { 627771fe6b9SJerome Glisse r = radeon_ib_test(rdev); 628771fe6b9SJerome Glisse if (r) { 629771fe6b9SJerome Glisse DRM_ERROR("radeon: failled testing IB (%d).\n", r); 630771fe6b9SJerome Glisse return r; 631771fe6b9SJerome Glisse } 632771fe6b9SJerome Glisse } 633771fe6b9SJerome Glisse ret = r; 634771fe6b9SJerome Glisse r = radeon_modeset_init(rdev); 635771fe6b9SJerome Glisse if (r) { 636771fe6b9SJerome Glisse return r; 637771fe6b9SJerome Glisse } 638771fe6b9SJerome Glisse if (!ret) { 639771fe6b9SJerome Glisse DRM_INFO("radeon: kernel modesetting successfully initialized.\n"); 640771fe6b9SJerome Glisse } 641*ecc0b326SMichel Dänzer if (radeon_testing) { 642*ecc0b326SMichel Dänzer radeon_test_moves(rdev); 643*ecc0b326SMichel Dänzer } 644771fe6b9SJerome Glisse if (radeon_benchmarking) { 645771fe6b9SJerome Glisse radeon_benchmark(rdev); 646771fe6b9SJerome Glisse } 647771fe6b9SJerome Glisse return ret; 648771fe6b9SJerome Glisse } 649771fe6b9SJerome Glisse 650771fe6b9SJerome Glisse void radeon_device_fini(struct radeon_device *rdev) 651771fe6b9SJerome Glisse { 652771fe6b9SJerome Glisse if (rdev == NULL || rdev->rmmio == NULL) { 653771fe6b9SJerome Glisse return; 654771fe6b9SJerome Glisse } 655771fe6b9SJerome Glisse DRM_INFO("radeon: finishing device.\n"); 656771fe6b9SJerome Glisse rdev->shutdown = true; 657771fe6b9SJerome Glisse /* Order matter so becarefull if you rearrange anythings */ 658771fe6b9SJerome Glisse radeon_modeset_fini(rdev); 659771fe6b9SJerome Glisse radeon_ib_pool_fini(rdev); 660771fe6b9SJerome Glisse radeon_cp_fini(rdev); 661771fe6b9SJerome Glisse radeon_wb_fini(rdev); 662771fe6b9SJerome Glisse radeon_gem_fini(rdev); 663771fe6b9SJerome Glisse radeon_object_fini(rdev); 664771fe6b9SJerome Glisse /* mc_fini must be after object_fini */ 665771fe6b9SJerome Glisse radeon_mc_fini(rdev); 666771fe6b9SJerome Glisse #if __OS_HAS_AGP 667771fe6b9SJerome Glisse radeon_agp_fini(rdev); 668771fe6b9SJerome Glisse #endif 669771fe6b9SJerome Glisse radeon_irq_kms_fini(rdev); 670771fe6b9SJerome Glisse radeon_fence_driver_fini(rdev); 671771fe6b9SJerome Glisse radeon_clocks_fini(rdev); 672771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 673771fe6b9SJerome Glisse radeon_atombios_fini(rdev); 674771fe6b9SJerome Glisse } else { 675771fe6b9SJerome Glisse radeon_combios_fini(rdev); 676771fe6b9SJerome Glisse } 677771fe6b9SJerome Glisse kfree(rdev->bios); 678771fe6b9SJerome Glisse rdev->bios = NULL; 679771fe6b9SJerome Glisse iounmap(rdev->rmmio); 680771fe6b9SJerome Glisse rdev->rmmio = NULL; 681771fe6b9SJerome Glisse } 682771fe6b9SJerome Glisse 683771fe6b9SJerome Glisse 684771fe6b9SJerome Glisse /* 685771fe6b9SJerome Glisse * Suspend & resume. 686771fe6b9SJerome Glisse */ 687771fe6b9SJerome Glisse int radeon_suspend_kms(struct drm_device *dev, pm_message_t state) 688771fe6b9SJerome Glisse { 689771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 690771fe6b9SJerome Glisse struct drm_crtc *crtc; 691771fe6b9SJerome Glisse 692771fe6b9SJerome Glisse if (dev == NULL || rdev == NULL) { 693771fe6b9SJerome Glisse return -ENODEV; 694771fe6b9SJerome Glisse } 695771fe6b9SJerome Glisse if (state.event == PM_EVENT_PRETHAW) { 696771fe6b9SJerome Glisse return 0; 697771fe6b9SJerome Glisse } 698771fe6b9SJerome Glisse /* unpin the front buffers */ 699771fe6b9SJerome Glisse list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) { 700771fe6b9SJerome Glisse struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->fb); 701771fe6b9SJerome Glisse struct radeon_object *robj; 702771fe6b9SJerome Glisse 703771fe6b9SJerome Glisse if (rfb == NULL || rfb->obj == NULL) { 704771fe6b9SJerome Glisse continue; 705771fe6b9SJerome Glisse } 706771fe6b9SJerome Glisse robj = rfb->obj->driver_private; 707771fe6b9SJerome Glisse if (robj != rdev->fbdev_robj) { 708771fe6b9SJerome Glisse radeon_object_unpin(robj); 709771fe6b9SJerome Glisse } 710771fe6b9SJerome Glisse } 711771fe6b9SJerome Glisse /* evict vram memory */ 712771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 713771fe6b9SJerome Glisse /* wait for gpu to finish processing current batch */ 714771fe6b9SJerome Glisse radeon_fence_wait_last(rdev); 715771fe6b9SJerome Glisse 716771fe6b9SJerome Glisse radeon_cp_disable(rdev); 717771fe6b9SJerome Glisse radeon_gart_disable(rdev); 718771fe6b9SJerome Glisse 719771fe6b9SJerome Glisse /* evict remaining vram memory */ 720771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 721771fe6b9SJerome Glisse 722771fe6b9SJerome Glisse rdev->irq.sw_int = false; 723771fe6b9SJerome Glisse radeon_irq_set(rdev); 724771fe6b9SJerome Glisse 725771fe6b9SJerome Glisse pci_save_state(dev->pdev); 726771fe6b9SJerome Glisse if (state.event == PM_EVENT_SUSPEND) { 727771fe6b9SJerome Glisse /* Shut down the device */ 728771fe6b9SJerome Glisse pci_disable_device(dev->pdev); 729771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D3hot); 730771fe6b9SJerome Glisse } 731771fe6b9SJerome Glisse acquire_console_sem(); 732771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 1); 733771fe6b9SJerome Glisse release_console_sem(); 734771fe6b9SJerome Glisse return 0; 735771fe6b9SJerome Glisse } 736771fe6b9SJerome Glisse 737771fe6b9SJerome Glisse int radeon_resume_kms(struct drm_device *dev) 738771fe6b9SJerome Glisse { 739771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 740771fe6b9SJerome Glisse int r; 741771fe6b9SJerome Glisse 742771fe6b9SJerome Glisse acquire_console_sem(); 743771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D0); 744771fe6b9SJerome Glisse pci_restore_state(dev->pdev); 745771fe6b9SJerome Glisse if (pci_enable_device(dev->pdev)) { 746771fe6b9SJerome Glisse release_console_sem(); 747771fe6b9SJerome Glisse return -1; 748771fe6b9SJerome Glisse } 749771fe6b9SJerome Glisse pci_set_master(dev->pdev); 750771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 751771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 752771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 753771fe6b9SJerome Glisse } 754771fe6b9SJerome Glisse /* post card */ 755771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 756771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 757771fe6b9SJerome Glisse } else { 758771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 759771fe6b9SJerome Glisse } 760771fe6b9SJerome Glisse /* Initialize clocks */ 761771fe6b9SJerome Glisse r = radeon_clocks_init(rdev); 762771fe6b9SJerome Glisse if (r) { 763771fe6b9SJerome Glisse release_console_sem(); 764771fe6b9SJerome Glisse return r; 765771fe6b9SJerome Glisse } 766771fe6b9SJerome Glisse /* Enable IRQ */ 767771fe6b9SJerome Glisse rdev->irq.sw_int = true; 768771fe6b9SJerome Glisse radeon_irq_set(rdev); 769771fe6b9SJerome Glisse /* Initialize GPU Memory Controller */ 770771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 771771fe6b9SJerome Glisse if (r) { 772771fe6b9SJerome Glisse goto out; 773771fe6b9SJerome Glisse } 774771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 775771fe6b9SJerome Glisse if (r) { 776771fe6b9SJerome Glisse goto out; 777771fe6b9SJerome Glisse } 778771fe6b9SJerome Glisse r = radeon_cp_init(rdev, rdev->cp.ring_size); 779771fe6b9SJerome Glisse if (r) { 780771fe6b9SJerome Glisse goto out; 781771fe6b9SJerome Glisse } 782771fe6b9SJerome Glisse out: 783771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 0); 784771fe6b9SJerome Glisse release_console_sem(); 785771fe6b9SJerome Glisse 786771fe6b9SJerome Glisse /* blat the mode back in */ 787771fe6b9SJerome Glisse drm_helper_resume_force_mode(dev); 788771fe6b9SJerome Glisse return 0; 789771fe6b9SJerome Glisse } 790771fe6b9SJerome Glisse 791771fe6b9SJerome Glisse 792771fe6b9SJerome Glisse /* 793771fe6b9SJerome Glisse * Debugfs 794771fe6b9SJerome Glisse */ 795771fe6b9SJerome Glisse struct radeon_debugfs { 796771fe6b9SJerome Glisse struct drm_info_list *files; 797771fe6b9SJerome Glisse unsigned num_files; 798771fe6b9SJerome Glisse }; 799771fe6b9SJerome Glisse static struct radeon_debugfs _radeon_debugfs[RADEON_DEBUGFS_MAX_NUM_FILES]; 800771fe6b9SJerome Glisse static unsigned _radeon_debugfs_count = 0; 801771fe6b9SJerome Glisse 802771fe6b9SJerome Glisse int radeon_debugfs_add_files(struct radeon_device *rdev, 803771fe6b9SJerome Glisse struct drm_info_list *files, 804771fe6b9SJerome Glisse unsigned nfiles) 805771fe6b9SJerome Glisse { 806771fe6b9SJerome Glisse unsigned i; 807771fe6b9SJerome Glisse 808771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 809771fe6b9SJerome Glisse if (_radeon_debugfs[i].files == files) { 810771fe6b9SJerome Glisse /* Already registered */ 811771fe6b9SJerome Glisse return 0; 812771fe6b9SJerome Glisse } 813771fe6b9SJerome Glisse } 814771fe6b9SJerome Glisse if ((_radeon_debugfs_count + nfiles) > RADEON_DEBUGFS_MAX_NUM_FILES) { 815771fe6b9SJerome Glisse DRM_ERROR("Reached maximum number of debugfs files.\n"); 816771fe6b9SJerome Glisse DRM_ERROR("Report so we increase RADEON_DEBUGFS_MAX_NUM_FILES.\n"); 817771fe6b9SJerome Glisse return -EINVAL; 818771fe6b9SJerome Glisse } 819771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].files = files; 820771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].num_files = nfiles; 821771fe6b9SJerome Glisse _radeon_debugfs_count++; 822771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 823771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 824771fe6b9SJerome Glisse rdev->ddev->control->debugfs_root, 825771fe6b9SJerome Glisse rdev->ddev->control); 826771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 827771fe6b9SJerome Glisse rdev->ddev->primary->debugfs_root, 828771fe6b9SJerome Glisse rdev->ddev->primary); 829771fe6b9SJerome Glisse #endif 830771fe6b9SJerome Glisse return 0; 831771fe6b9SJerome Glisse } 832771fe6b9SJerome Glisse 833771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 834771fe6b9SJerome Glisse int radeon_debugfs_init(struct drm_minor *minor) 835771fe6b9SJerome Glisse { 836771fe6b9SJerome Glisse return 0; 837771fe6b9SJerome Glisse } 838771fe6b9SJerome Glisse 839771fe6b9SJerome Glisse void radeon_debugfs_cleanup(struct drm_minor *minor) 840771fe6b9SJerome Glisse { 841771fe6b9SJerome Glisse unsigned i; 842771fe6b9SJerome Glisse 843771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 844771fe6b9SJerome Glisse drm_debugfs_remove_files(_radeon_debugfs[i].files, 845771fe6b9SJerome Glisse _radeon_debugfs[i].num_files, minor); 846771fe6b9SJerome Glisse } 847771fe6b9SJerome Glisse } 848771fe6b9SJerome Glisse #endif 849