xref: /openbmc/linux/drivers/gpu/drm/radeon/radeon_device.c (revision b1e3a6d1c4d0ac75ad8289bcfd69efcc9b1bc6e5)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/console.h>
29771fe6b9SJerome Glisse #include <drm/drmP.h>
30771fe6b9SJerome Glisse #include <drm/drm_crtc_helper.h>
31771fe6b9SJerome Glisse #include <drm/radeon_drm.h>
32771fe6b9SJerome Glisse #include "radeon_reg.h"
33771fe6b9SJerome Glisse #include "radeon.h"
34771fe6b9SJerome Glisse #include "radeon_asic.h"
35771fe6b9SJerome Glisse #include "atom.h"
36771fe6b9SJerome Glisse 
37771fe6b9SJerome Glisse /*
38*b1e3a6d1SMichel Dänzer  * Clear GPU surface registers.
39*b1e3a6d1SMichel Dänzer  */
40*b1e3a6d1SMichel Dänzer static void radeon_surface_init(struct radeon_device *rdev)
41*b1e3a6d1SMichel Dänzer {
42*b1e3a6d1SMichel Dänzer 	/* FIXME: check this out */
43*b1e3a6d1SMichel Dänzer 	if (rdev->family < CHIP_R600) {
44*b1e3a6d1SMichel Dänzer 		int i;
45*b1e3a6d1SMichel Dänzer 
46*b1e3a6d1SMichel Dänzer 		for (i = 0; i < 8; i++) {
47*b1e3a6d1SMichel Dänzer 			WREG32(RADEON_SURFACE0_INFO +
48*b1e3a6d1SMichel Dänzer 			       i * (RADEON_SURFACE1_INFO - RADEON_SURFACE0_INFO),
49*b1e3a6d1SMichel Dänzer 			       0);
50*b1e3a6d1SMichel Dänzer 		}
51*b1e3a6d1SMichel Dänzer 	}
52*b1e3a6d1SMichel Dänzer }
53*b1e3a6d1SMichel Dänzer 
54*b1e3a6d1SMichel Dänzer /*
55771fe6b9SJerome Glisse  * GPU scratch registers helpers function.
56771fe6b9SJerome Glisse  */
57771fe6b9SJerome Glisse static void radeon_scratch_init(struct radeon_device *rdev)
58771fe6b9SJerome Glisse {
59771fe6b9SJerome Glisse 	int i;
60771fe6b9SJerome Glisse 
61771fe6b9SJerome Glisse 	/* FIXME: check this out */
62771fe6b9SJerome Glisse 	if (rdev->family < CHIP_R300) {
63771fe6b9SJerome Glisse 		rdev->scratch.num_reg = 5;
64771fe6b9SJerome Glisse 	} else {
65771fe6b9SJerome Glisse 		rdev->scratch.num_reg = 7;
66771fe6b9SJerome Glisse 	}
67771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
68771fe6b9SJerome Glisse 		rdev->scratch.free[i] = true;
69771fe6b9SJerome Glisse 		rdev->scratch.reg[i] = RADEON_SCRATCH_REG0 + (i * 4);
70771fe6b9SJerome Glisse 	}
71771fe6b9SJerome Glisse }
72771fe6b9SJerome Glisse 
73771fe6b9SJerome Glisse int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg)
74771fe6b9SJerome Glisse {
75771fe6b9SJerome Glisse 	int i;
76771fe6b9SJerome Glisse 
77771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
78771fe6b9SJerome Glisse 		if (rdev->scratch.free[i]) {
79771fe6b9SJerome Glisse 			rdev->scratch.free[i] = false;
80771fe6b9SJerome Glisse 			*reg = rdev->scratch.reg[i];
81771fe6b9SJerome Glisse 			return 0;
82771fe6b9SJerome Glisse 		}
83771fe6b9SJerome Glisse 	}
84771fe6b9SJerome Glisse 	return -EINVAL;
85771fe6b9SJerome Glisse }
86771fe6b9SJerome Glisse 
87771fe6b9SJerome Glisse void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg)
88771fe6b9SJerome Glisse {
89771fe6b9SJerome Glisse 	int i;
90771fe6b9SJerome Glisse 
91771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
92771fe6b9SJerome Glisse 		if (rdev->scratch.reg[i] == reg) {
93771fe6b9SJerome Glisse 			rdev->scratch.free[i] = true;
94771fe6b9SJerome Glisse 			return;
95771fe6b9SJerome Glisse 		}
96771fe6b9SJerome Glisse 	}
97771fe6b9SJerome Glisse }
98771fe6b9SJerome Glisse 
99771fe6b9SJerome Glisse /*
100771fe6b9SJerome Glisse  * MC common functions
101771fe6b9SJerome Glisse  */
102771fe6b9SJerome Glisse int radeon_mc_setup(struct radeon_device *rdev)
103771fe6b9SJerome Glisse {
104771fe6b9SJerome Glisse 	uint32_t tmp;
105771fe6b9SJerome Glisse 
106771fe6b9SJerome Glisse 	/* Some chips have an "issue" with the memory controller, the
107771fe6b9SJerome Glisse 	 * location must be aligned to the size. We just align it down,
108771fe6b9SJerome Glisse 	 * too bad if we walk over the top of system memory, we don't
109771fe6b9SJerome Glisse 	 * use DMA without a remapped anyway.
110771fe6b9SJerome Glisse 	 * Affected chips are rv280, all r3xx, and all r4xx, but not IGP
111771fe6b9SJerome Glisse 	 */
112771fe6b9SJerome Glisse 	/* FGLRX seems to setup like this, VRAM a 0, then GART.
113771fe6b9SJerome Glisse 	 */
114771fe6b9SJerome Glisse 	/*
115771fe6b9SJerome Glisse 	 * Note: from R6xx the address space is 40bits but here we only
116771fe6b9SJerome Glisse 	 * use 32bits (still have to see a card which would exhaust 4G
117771fe6b9SJerome Glisse 	 * address space).
118771fe6b9SJerome Glisse 	 */
119771fe6b9SJerome Glisse 	if (rdev->mc.vram_location != 0xFFFFFFFFUL) {
120771fe6b9SJerome Glisse 		/* vram location was already setup try to put gtt after
121771fe6b9SJerome Glisse 		 * if it fits */
122771fe6b9SJerome Glisse 		tmp = rdev->mc.vram_location + rdev->mc.vram_size;
123771fe6b9SJerome Glisse 		tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1);
124771fe6b9SJerome Glisse 		if ((0xFFFFFFFFUL - tmp) >= rdev->mc.gtt_size) {
125771fe6b9SJerome Glisse 			rdev->mc.gtt_location = tmp;
126771fe6b9SJerome Glisse 		} else {
127771fe6b9SJerome Glisse 			if (rdev->mc.gtt_size >= rdev->mc.vram_location) {
128771fe6b9SJerome Glisse 				printk(KERN_ERR "[drm] GTT too big to fit "
129771fe6b9SJerome Glisse 				       "before or after vram location.\n");
130771fe6b9SJerome Glisse 				return -EINVAL;
131771fe6b9SJerome Glisse 			}
132771fe6b9SJerome Glisse 			rdev->mc.gtt_location = 0;
133771fe6b9SJerome Glisse 		}
134771fe6b9SJerome Glisse 	} else if (rdev->mc.gtt_location != 0xFFFFFFFFUL) {
135771fe6b9SJerome Glisse 		/* gtt location was already setup try to put vram before
136771fe6b9SJerome Glisse 		 * if it fits */
137771fe6b9SJerome Glisse 		if (rdev->mc.vram_size < rdev->mc.gtt_location) {
138771fe6b9SJerome Glisse 			rdev->mc.vram_location = 0;
139771fe6b9SJerome Glisse 		} else {
140771fe6b9SJerome Glisse 			tmp = rdev->mc.gtt_location + rdev->mc.gtt_size;
141771fe6b9SJerome Glisse 			tmp += (rdev->mc.vram_size - 1);
142771fe6b9SJerome Glisse 			tmp &= ~(rdev->mc.vram_size - 1);
143771fe6b9SJerome Glisse 			if ((0xFFFFFFFFUL - tmp) >= rdev->mc.vram_size) {
144771fe6b9SJerome Glisse 				rdev->mc.vram_location = tmp;
145771fe6b9SJerome Glisse 			} else {
146771fe6b9SJerome Glisse 				printk(KERN_ERR "[drm] vram too big to fit "
147771fe6b9SJerome Glisse 				       "before or after GTT location.\n");
148771fe6b9SJerome Glisse 				return -EINVAL;
149771fe6b9SJerome Glisse 			}
150771fe6b9SJerome Glisse 		}
151771fe6b9SJerome Glisse 	} else {
152771fe6b9SJerome Glisse 		rdev->mc.vram_location = 0;
153771fe6b9SJerome Glisse 		rdev->mc.gtt_location = rdev->mc.vram_size;
154771fe6b9SJerome Glisse 	}
155771fe6b9SJerome Glisse 	DRM_INFO("radeon: VRAM %uM\n", rdev->mc.vram_size >> 20);
156771fe6b9SJerome Glisse 	DRM_INFO("radeon: VRAM from 0x%08X to 0x%08X\n",
157771fe6b9SJerome Glisse 		 rdev->mc.vram_location,
158771fe6b9SJerome Glisse 		 rdev->mc.vram_location + rdev->mc.vram_size - 1);
159771fe6b9SJerome Glisse 	DRM_INFO("radeon: GTT %uM\n", rdev->mc.gtt_size >> 20);
160771fe6b9SJerome Glisse 	DRM_INFO("radeon: GTT from 0x%08X to 0x%08X\n",
161771fe6b9SJerome Glisse 		 rdev->mc.gtt_location,
162771fe6b9SJerome Glisse 		 rdev->mc.gtt_location + rdev->mc.gtt_size - 1);
163771fe6b9SJerome Glisse 	return 0;
164771fe6b9SJerome Glisse }
165771fe6b9SJerome Glisse 
166771fe6b9SJerome Glisse 
167771fe6b9SJerome Glisse /*
168771fe6b9SJerome Glisse  * GPU helpers function.
169771fe6b9SJerome Glisse  */
170771fe6b9SJerome Glisse static bool radeon_card_posted(struct radeon_device *rdev)
171771fe6b9SJerome Glisse {
172771fe6b9SJerome Glisse 	uint32_t reg;
173771fe6b9SJerome Glisse 
174771fe6b9SJerome Glisse 	/* first check CRTCs */
175771fe6b9SJerome Glisse 	if (ASIC_IS_AVIVO(rdev)) {
176771fe6b9SJerome Glisse 		reg = RREG32(AVIVO_D1CRTC_CONTROL) |
177771fe6b9SJerome Glisse 		      RREG32(AVIVO_D2CRTC_CONTROL);
178771fe6b9SJerome Glisse 		if (reg & AVIVO_CRTC_EN) {
179771fe6b9SJerome Glisse 			return true;
180771fe6b9SJerome Glisse 		}
181771fe6b9SJerome Glisse 	} else {
182771fe6b9SJerome Glisse 		reg = RREG32(RADEON_CRTC_GEN_CNTL) |
183771fe6b9SJerome Glisse 		      RREG32(RADEON_CRTC2_GEN_CNTL);
184771fe6b9SJerome Glisse 		if (reg & RADEON_CRTC_EN) {
185771fe6b9SJerome Glisse 			return true;
186771fe6b9SJerome Glisse 		}
187771fe6b9SJerome Glisse 	}
188771fe6b9SJerome Glisse 
189771fe6b9SJerome Glisse 	/* then check MEM_SIZE, in case the crtcs are off */
190771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_R600)
191771fe6b9SJerome Glisse 		reg = RREG32(R600_CONFIG_MEMSIZE);
192771fe6b9SJerome Glisse 	else
193771fe6b9SJerome Glisse 		reg = RREG32(RADEON_CONFIG_MEMSIZE);
194771fe6b9SJerome Glisse 
195771fe6b9SJerome Glisse 	if (reg)
196771fe6b9SJerome Glisse 		return true;
197771fe6b9SJerome Glisse 
198771fe6b9SJerome Glisse 	return false;
199771fe6b9SJerome Glisse 
200771fe6b9SJerome Glisse }
201771fe6b9SJerome Glisse 
202771fe6b9SJerome Glisse 
203771fe6b9SJerome Glisse /*
204771fe6b9SJerome Glisse  * Registers accessors functions.
205771fe6b9SJerome Glisse  */
206771fe6b9SJerome Glisse uint32_t radeon_invalid_rreg(struct radeon_device *rdev, uint32_t reg)
207771fe6b9SJerome Glisse {
208771fe6b9SJerome Glisse 	DRM_ERROR("Invalid callback to read register 0x%04X\n", reg);
209771fe6b9SJerome Glisse 	BUG_ON(1);
210771fe6b9SJerome Glisse 	return 0;
211771fe6b9SJerome Glisse }
212771fe6b9SJerome Glisse 
213771fe6b9SJerome Glisse void radeon_invalid_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
214771fe6b9SJerome Glisse {
215771fe6b9SJerome Glisse 	DRM_ERROR("Invalid callback to write register 0x%04X with 0x%08X\n",
216771fe6b9SJerome Glisse 		  reg, v);
217771fe6b9SJerome Glisse 	BUG_ON(1);
218771fe6b9SJerome Glisse }
219771fe6b9SJerome Glisse 
220771fe6b9SJerome Glisse void radeon_register_accessor_init(struct radeon_device *rdev)
221771fe6b9SJerome Glisse {
222771fe6b9SJerome Glisse 	rdev->mm_rreg = &r100_mm_rreg;
223771fe6b9SJerome Glisse 	rdev->mm_wreg = &r100_mm_wreg;
224771fe6b9SJerome Glisse 	rdev->mc_rreg = &radeon_invalid_rreg;
225771fe6b9SJerome Glisse 	rdev->mc_wreg = &radeon_invalid_wreg;
226771fe6b9SJerome Glisse 	rdev->pll_rreg = &radeon_invalid_rreg;
227771fe6b9SJerome Glisse 	rdev->pll_wreg = &radeon_invalid_wreg;
228771fe6b9SJerome Glisse 	rdev->pcie_rreg = &radeon_invalid_rreg;
229771fe6b9SJerome Glisse 	rdev->pcie_wreg = &radeon_invalid_wreg;
230771fe6b9SJerome Glisse 	rdev->pciep_rreg = &radeon_invalid_rreg;
231771fe6b9SJerome Glisse 	rdev->pciep_wreg = &radeon_invalid_wreg;
232771fe6b9SJerome Glisse 
233771fe6b9SJerome Glisse 	/* Don't change order as we are overridding accessor. */
234771fe6b9SJerome Glisse 	if (rdev->family < CHIP_RV515) {
235771fe6b9SJerome Glisse 		rdev->pcie_rreg = &rv370_pcie_rreg;
236771fe6b9SJerome Glisse 		rdev->pcie_wreg = &rv370_pcie_wreg;
237771fe6b9SJerome Glisse 	}
238771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_RV515) {
239771fe6b9SJerome Glisse 		rdev->pcie_rreg = &rv515_pcie_rreg;
240771fe6b9SJerome Glisse 		rdev->pcie_wreg = &rv515_pcie_wreg;
241771fe6b9SJerome Glisse 	}
242771fe6b9SJerome Glisse 	/* FIXME: not sure here */
243771fe6b9SJerome Glisse 	if (rdev->family <= CHIP_R580) {
244771fe6b9SJerome Glisse 		rdev->pll_rreg = &r100_pll_rreg;
245771fe6b9SJerome Glisse 		rdev->pll_wreg = &r100_pll_wreg;
246771fe6b9SJerome Glisse 	}
247771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_RV515) {
248771fe6b9SJerome Glisse 		rdev->mc_rreg = &rv515_mc_rreg;
249771fe6b9SJerome Glisse 		rdev->mc_wreg = &rv515_mc_wreg;
250771fe6b9SJerome Glisse 	}
251771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480) {
252771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs400_mc_rreg;
253771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs400_mc_wreg;
254771fe6b9SJerome Glisse 	}
255771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) {
256771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs690_mc_rreg;
257771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs690_mc_wreg;
258771fe6b9SJerome Glisse 	}
259771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS600) {
260771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs600_mc_rreg;
261771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs600_mc_wreg;
262771fe6b9SJerome Glisse 	}
263771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_R600) {
264771fe6b9SJerome Glisse 		rdev->pciep_rreg = &r600_pciep_rreg;
265771fe6b9SJerome Glisse 		rdev->pciep_wreg = &r600_pciep_wreg;
266771fe6b9SJerome Glisse 	}
267771fe6b9SJerome Glisse }
268771fe6b9SJerome Glisse 
269771fe6b9SJerome Glisse 
270771fe6b9SJerome Glisse /*
271771fe6b9SJerome Glisse  * ASIC
272771fe6b9SJerome Glisse  */
273771fe6b9SJerome Glisse int radeon_asic_init(struct radeon_device *rdev)
274771fe6b9SJerome Glisse {
275771fe6b9SJerome Glisse 	radeon_register_accessor_init(rdev);
276771fe6b9SJerome Glisse 	switch (rdev->family) {
277771fe6b9SJerome Glisse 	case CHIP_R100:
278771fe6b9SJerome Glisse 	case CHIP_RV100:
279771fe6b9SJerome Glisse 	case CHIP_RS100:
280771fe6b9SJerome Glisse 	case CHIP_RV200:
281771fe6b9SJerome Glisse 	case CHIP_RS200:
282771fe6b9SJerome Glisse 	case CHIP_R200:
283771fe6b9SJerome Glisse 	case CHIP_RV250:
284771fe6b9SJerome Glisse 	case CHIP_RS300:
285771fe6b9SJerome Glisse 	case CHIP_RV280:
286771fe6b9SJerome Glisse 		rdev->asic = &r100_asic;
287771fe6b9SJerome Glisse 		break;
288771fe6b9SJerome Glisse 	case CHIP_R300:
289771fe6b9SJerome Glisse 	case CHIP_R350:
290771fe6b9SJerome Glisse 	case CHIP_RV350:
291771fe6b9SJerome Glisse 	case CHIP_RV380:
292771fe6b9SJerome Glisse 		rdev->asic = &r300_asic;
293771fe6b9SJerome Glisse 		break;
294771fe6b9SJerome Glisse 	case CHIP_R420:
295771fe6b9SJerome Glisse 	case CHIP_R423:
296771fe6b9SJerome Glisse 	case CHIP_RV410:
297771fe6b9SJerome Glisse 		rdev->asic = &r420_asic;
298771fe6b9SJerome Glisse 		break;
299771fe6b9SJerome Glisse 	case CHIP_RS400:
300771fe6b9SJerome Glisse 	case CHIP_RS480:
301771fe6b9SJerome Glisse 		rdev->asic = &rs400_asic;
302771fe6b9SJerome Glisse 		break;
303771fe6b9SJerome Glisse 	case CHIP_RS600:
304771fe6b9SJerome Glisse 		rdev->asic = &rs600_asic;
305771fe6b9SJerome Glisse 		break;
306771fe6b9SJerome Glisse 	case CHIP_RS690:
307771fe6b9SJerome Glisse 	case CHIP_RS740:
308771fe6b9SJerome Glisse 		rdev->asic = &rs690_asic;
309771fe6b9SJerome Glisse 		break;
310771fe6b9SJerome Glisse 	case CHIP_RV515:
311771fe6b9SJerome Glisse 		rdev->asic = &rv515_asic;
312771fe6b9SJerome Glisse 		break;
313771fe6b9SJerome Glisse 	case CHIP_R520:
314771fe6b9SJerome Glisse 	case CHIP_RV530:
315771fe6b9SJerome Glisse 	case CHIP_RV560:
316771fe6b9SJerome Glisse 	case CHIP_RV570:
317771fe6b9SJerome Glisse 	case CHIP_R580:
318771fe6b9SJerome Glisse 		rdev->asic = &r520_asic;
319771fe6b9SJerome Glisse 		break;
320771fe6b9SJerome Glisse 	case CHIP_R600:
321771fe6b9SJerome Glisse 	case CHIP_RV610:
322771fe6b9SJerome Glisse 	case CHIP_RV630:
323771fe6b9SJerome Glisse 	case CHIP_RV620:
324771fe6b9SJerome Glisse 	case CHIP_RV635:
325771fe6b9SJerome Glisse 	case CHIP_RV670:
326771fe6b9SJerome Glisse 	case CHIP_RS780:
327771fe6b9SJerome Glisse 	case CHIP_RV770:
328771fe6b9SJerome Glisse 	case CHIP_RV730:
329771fe6b9SJerome Glisse 	case CHIP_RV710:
330771fe6b9SJerome Glisse 	default:
331771fe6b9SJerome Glisse 		/* FIXME: not supported yet */
332771fe6b9SJerome Glisse 		return -EINVAL;
333771fe6b9SJerome Glisse 	}
334771fe6b9SJerome Glisse 	return 0;
335771fe6b9SJerome Glisse }
336771fe6b9SJerome Glisse 
337771fe6b9SJerome Glisse 
338771fe6b9SJerome Glisse /*
339771fe6b9SJerome Glisse  * Wrapper around modesetting bits.
340771fe6b9SJerome Glisse  */
341771fe6b9SJerome Glisse int radeon_clocks_init(struct radeon_device *rdev)
342771fe6b9SJerome Glisse {
343771fe6b9SJerome Glisse 	int r;
344771fe6b9SJerome Glisse 
345771fe6b9SJerome Glisse 	radeon_get_clock_info(rdev->ddev);
346771fe6b9SJerome Glisse 	r = radeon_static_clocks_init(rdev->ddev);
347771fe6b9SJerome Glisse 	if (r) {
348771fe6b9SJerome Glisse 		return r;
349771fe6b9SJerome Glisse 	}
350771fe6b9SJerome Glisse 	DRM_INFO("Clocks initialized !\n");
351771fe6b9SJerome Glisse 	return 0;
352771fe6b9SJerome Glisse }
353771fe6b9SJerome Glisse 
354771fe6b9SJerome Glisse void radeon_clocks_fini(struct radeon_device *rdev)
355771fe6b9SJerome Glisse {
356771fe6b9SJerome Glisse }
357771fe6b9SJerome Glisse 
358771fe6b9SJerome Glisse /* ATOM accessor methods */
359771fe6b9SJerome Glisse static uint32_t cail_pll_read(struct card_info *info, uint32_t reg)
360771fe6b9SJerome Glisse {
361771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
362771fe6b9SJerome Glisse 	uint32_t r;
363771fe6b9SJerome Glisse 
364771fe6b9SJerome Glisse 	r = rdev->pll_rreg(rdev, reg);
365771fe6b9SJerome Glisse 	return r;
366771fe6b9SJerome Glisse }
367771fe6b9SJerome Glisse 
368771fe6b9SJerome Glisse static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val)
369771fe6b9SJerome Glisse {
370771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
371771fe6b9SJerome Glisse 
372771fe6b9SJerome Glisse 	rdev->pll_wreg(rdev, reg, val);
373771fe6b9SJerome Glisse }
374771fe6b9SJerome Glisse 
375771fe6b9SJerome Glisse static uint32_t cail_mc_read(struct card_info *info, uint32_t reg)
376771fe6b9SJerome Glisse {
377771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
378771fe6b9SJerome Glisse 	uint32_t r;
379771fe6b9SJerome Glisse 
380771fe6b9SJerome Glisse 	r = rdev->mc_rreg(rdev, reg);
381771fe6b9SJerome Glisse 	return r;
382771fe6b9SJerome Glisse }
383771fe6b9SJerome Glisse 
384771fe6b9SJerome Glisse static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val)
385771fe6b9SJerome Glisse {
386771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
387771fe6b9SJerome Glisse 
388771fe6b9SJerome Glisse 	rdev->mc_wreg(rdev, reg, val);
389771fe6b9SJerome Glisse }
390771fe6b9SJerome Glisse 
391771fe6b9SJerome Glisse static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val)
392771fe6b9SJerome Glisse {
393771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
394771fe6b9SJerome Glisse 
395771fe6b9SJerome Glisse 	WREG32(reg*4, val);
396771fe6b9SJerome Glisse }
397771fe6b9SJerome Glisse 
398771fe6b9SJerome Glisse static uint32_t cail_reg_read(struct card_info *info, uint32_t reg)
399771fe6b9SJerome Glisse {
400771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
401771fe6b9SJerome Glisse 	uint32_t r;
402771fe6b9SJerome Glisse 
403771fe6b9SJerome Glisse 	r = RREG32(reg*4);
404771fe6b9SJerome Glisse 	return r;
405771fe6b9SJerome Glisse }
406771fe6b9SJerome Glisse 
407771fe6b9SJerome Glisse static struct card_info atom_card_info = {
408771fe6b9SJerome Glisse 	.dev = NULL,
409771fe6b9SJerome Glisse 	.reg_read = cail_reg_read,
410771fe6b9SJerome Glisse 	.reg_write = cail_reg_write,
411771fe6b9SJerome Glisse 	.mc_read = cail_mc_read,
412771fe6b9SJerome Glisse 	.mc_write = cail_mc_write,
413771fe6b9SJerome Glisse 	.pll_read = cail_pll_read,
414771fe6b9SJerome Glisse 	.pll_write = cail_pll_write,
415771fe6b9SJerome Glisse };
416771fe6b9SJerome Glisse 
417771fe6b9SJerome Glisse int radeon_atombios_init(struct radeon_device *rdev)
418771fe6b9SJerome Glisse {
419771fe6b9SJerome Glisse 	atom_card_info.dev = rdev->ddev;
420771fe6b9SJerome Glisse 	rdev->mode_info.atom_context = atom_parse(&atom_card_info, rdev->bios);
421771fe6b9SJerome Glisse 	radeon_atom_initialize_bios_scratch_regs(rdev->ddev);
422771fe6b9SJerome Glisse 	return 0;
423771fe6b9SJerome Glisse }
424771fe6b9SJerome Glisse 
425771fe6b9SJerome Glisse void radeon_atombios_fini(struct radeon_device *rdev)
426771fe6b9SJerome Glisse {
427771fe6b9SJerome Glisse 	kfree(rdev->mode_info.atom_context);
428771fe6b9SJerome Glisse }
429771fe6b9SJerome Glisse 
430771fe6b9SJerome Glisse int radeon_combios_init(struct radeon_device *rdev)
431771fe6b9SJerome Glisse {
432771fe6b9SJerome Glisse 	radeon_combios_initialize_bios_scratch_regs(rdev->ddev);
433771fe6b9SJerome Glisse 	return 0;
434771fe6b9SJerome Glisse }
435771fe6b9SJerome Glisse 
436771fe6b9SJerome Glisse void radeon_combios_fini(struct radeon_device *rdev)
437771fe6b9SJerome Glisse {
438771fe6b9SJerome Glisse }
439771fe6b9SJerome Glisse 
440771fe6b9SJerome Glisse int radeon_modeset_init(struct radeon_device *rdev);
441771fe6b9SJerome Glisse void radeon_modeset_fini(struct radeon_device *rdev);
442771fe6b9SJerome Glisse 
443771fe6b9SJerome Glisse 
444771fe6b9SJerome Glisse /*
445771fe6b9SJerome Glisse  * Radeon device.
446771fe6b9SJerome Glisse  */
447771fe6b9SJerome Glisse int radeon_device_init(struct radeon_device *rdev,
448771fe6b9SJerome Glisse 		       struct drm_device *ddev,
449771fe6b9SJerome Glisse 		       struct pci_dev *pdev,
450771fe6b9SJerome Glisse 		       uint32_t flags)
451771fe6b9SJerome Glisse {
452771fe6b9SJerome Glisse 	int r, ret;
453771fe6b9SJerome Glisse 
454771fe6b9SJerome Glisse 	DRM_INFO("radeon: Initializing kernel modesetting.\n");
455771fe6b9SJerome Glisse 	rdev->shutdown = false;
456771fe6b9SJerome Glisse 	rdev->ddev = ddev;
457771fe6b9SJerome Glisse 	rdev->pdev = pdev;
458771fe6b9SJerome Glisse 	rdev->flags = flags;
459771fe6b9SJerome Glisse 	rdev->family = flags & RADEON_FAMILY_MASK;
460771fe6b9SJerome Glisse 	rdev->is_atom_bios = false;
461771fe6b9SJerome Glisse 	rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT;
462771fe6b9SJerome Glisse 	rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
463771fe6b9SJerome Glisse 	rdev->gpu_lockup = false;
464771fe6b9SJerome Glisse 	/* mutex initialization are all done here so we
465771fe6b9SJerome Glisse 	 * can recall function without having locking issues */
466771fe6b9SJerome Glisse 	mutex_init(&rdev->cs_mutex);
467771fe6b9SJerome Glisse 	mutex_init(&rdev->ib_pool.mutex);
468771fe6b9SJerome Glisse 	mutex_init(&rdev->cp.mutex);
469771fe6b9SJerome Glisse 	rwlock_init(&rdev->fence_drv.lock);
470771fe6b9SJerome Glisse 
471771fe6b9SJerome Glisse 	if (radeon_agpmode == -1) {
472771fe6b9SJerome Glisse 		rdev->flags &= ~RADEON_IS_AGP;
473771fe6b9SJerome Glisse 		if (rdev->family > CHIP_RV515 ||
474771fe6b9SJerome Glisse 		    rdev->family == CHIP_RV380 ||
475771fe6b9SJerome Glisse 		    rdev->family == CHIP_RV410 ||
476771fe6b9SJerome Glisse 		    rdev->family == CHIP_R423) {
477771fe6b9SJerome Glisse 			DRM_INFO("Forcing AGP to PCIE mode\n");
478771fe6b9SJerome Glisse 			rdev->flags |= RADEON_IS_PCIE;
479771fe6b9SJerome Glisse 		} else {
480771fe6b9SJerome Glisse 			DRM_INFO("Forcing AGP to PCI mode\n");
481771fe6b9SJerome Glisse 			rdev->flags |= RADEON_IS_PCI;
482771fe6b9SJerome Glisse 		}
483771fe6b9SJerome Glisse 	}
484771fe6b9SJerome Glisse 
485771fe6b9SJerome Glisse 	/* Set asic functions */
486771fe6b9SJerome Glisse 	r = radeon_asic_init(rdev);
487771fe6b9SJerome Glisse 	if (r) {
488771fe6b9SJerome Glisse 		return r;
489771fe6b9SJerome Glisse 	}
490068a117cSJerome Glisse 	r = radeon_init(rdev);
491068a117cSJerome Glisse 	if (r) {
492068a117cSJerome Glisse 		return r;
493068a117cSJerome Glisse 	}
494771fe6b9SJerome Glisse 
495771fe6b9SJerome Glisse 	/* Report DMA addressing limitation */
496771fe6b9SJerome Glisse 	r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(32));
497771fe6b9SJerome Glisse 	if (r) {
498771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: No suitable DMA available.\n");
499771fe6b9SJerome Glisse 	}
500771fe6b9SJerome Glisse 
501771fe6b9SJerome Glisse 	/* Registers mapping */
502771fe6b9SJerome Glisse 	/* TODO: block userspace mapping of io register */
503771fe6b9SJerome Glisse 	rdev->rmmio_base = drm_get_resource_start(rdev->ddev, 2);
504771fe6b9SJerome Glisse 	rdev->rmmio_size = drm_get_resource_len(rdev->ddev, 2);
505771fe6b9SJerome Glisse 	rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size);
506771fe6b9SJerome Glisse 	if (rdev->rmmio == NULL) {
507771fe6b9SJerome Glisse 		return -ENOMEM;
508771fe6b9SJerome Glisse 	}
509771fe6b9SJerome Glisse 	DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base);
510771fe6b9SJerome Glisse 	DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size);
511771fe6b9SJerome Glisse 
512771fe6b9SJerome Glisse 	/* Setup errata flags */
513771fe6b9SJerome Glisse 	radeon_errata(rdev);
514771fe6b9SJerome Glisse 	/* Initialize scratch registers */
515771fe6b9SJerome Glisse 	radeon_scratch_init(rdev);
516*b1e3a6d1SMichel Dänzer 	/* Initialize surface registers */
517*b1e3a6d1SMichel Dänzer 	radeon_surface_init(rdev);
518*b1e3a6d1SMichel Dänzer 
519771fe6b9SJerome Glisse 	/* TODO: disable VGA need to use VGA request */
520771fe6b9SJerome Glisse 	/* BIOS*/
521771fe6b9SJerome Glisse 	if (!radeon_get_bios(rdev)) {
522771fe6b9SJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
523771fe6b9SJerome Glisse 			return -EINVAL;
524771fe6b9SJerome Glisse 	}
525771fe6b9SJerome Glisse 	if (rdev->is_atom_bios) {
526771fe6b9SJerome Glisse 		r = radeon_atombios_init(rdev);
527771fe6b9SJerome Glisse 		if (r) {
528771fe6b9SJerome Glisse 			return r;
529771fe6b9SJerome Glisse 		}
530771fe6b9SJerome Glisse 	} else {
531771fe6b9SJerome Glisse 		r = radeon_combios_init(rdev);
532771fe6b9SJerome Glisse 		if (r) {
533771fe6b9SJerome Glisse 			return r;
534771fe6b9SJerome Glisse 		}
535771fe6b9SJerome Glisse 	}
536771fe6b9SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
537771fe6b9SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
538771fe6b9SJerome Glisse 		/* FIXME: what do we want to do here ? */
539771fe6b9SJerome Glisse 	}
540771fe6b9SJerome Glisse 	/* check if cards are posted or not */
541771fe6b9SJerome Glisse 	if (!radeon_card_posted(rdev) && rdev->bios) {
542771fe6b9SJerome Glisse 		DRM_INFO("GPU not posted. posting now...\n");
543771fe6b9SJerome Glisse 		if (rdev->is_atom_bios) {
544771fe6b9SJerome Glisse 			atom_asic_init(rdev->mode_info.atom_context);
545771fe6b9SJerome Glisse 		} else {
546771fe6b9SJerome Glisse 			radeon_combios_asic_init(rdev->ddev);
547771fe6b9SJerome Glisse 		}
548771fe6b9SJerome Glisse 	}
549771fe6b9SJerome Glisse 	/* Get vram informations */
550771fe6b9SJerome Glisse 	radeon_vram_info(rdev);
551771fe6b9SJerome Glisse 	/* Device is severly broken if aper size > vram size.
552771fe6b9SJerome Glisse 	 * for RN50/M6/M7 - Novell bug 204882 ?
553771fe6b9SJerome Glisse 	 */
554771fe6b9SJerome Glisse 	if (rdev->mc.vram_size < rdev->mc.aper_size) {
555771fe6b9SJerome Glisse 		rdev->mc.aper_size = rdev->mc.vram_size;
556771fe6b9SJerome Glisse 	}
557771fe6b9SJerome Glisse 	/* Add an MTRR for the VRAM */
558771fe6b9SJerome Glisse 	rdev->mc.vram_mtrr = mtrr_add(rdev->mc.aper_base, rdev->mc.aper_size,
559771fe6b9SJerome Glisse 				      MTRR_TYPE_WRCOMB, 1);
560771fe6b9SJerome Glisse 	DRM_INFO("Detected VRAM RAM=%uM, BAR=%uM\n",
561771fe6b9SJerome Glisse 		 rdev->mc.vram_size >> 20,
562771fe6b9SJerome Glisse 		 (unsigned)rdev->mc.aper_size >> 20);
563771fe6b9SJerome Glisse 	DRM_INFO("RAM width %dbits %cDR\n",
564771fe6b9SJerome Glisse 		 rdev->mc.vram_width, rdev->mc.vram_is_ddr ? 'D' : 'S');
565771fe6b9SJerome Glisse 	/* Initialize clocks */
566771fe6b9SJerome Glisse 	r = radeon_clocks_init(rdev);
567771fe6b9SJerome Glisse 	if (r) {
568771fe6b9SJerome Glisse 		return r;
569771fe6b9SJerome Glisse 	}
570771fe6b9SJerome Glisse 	/* Initialize memory controller (also test AGP) */
571771fe6b9SJerome Glisse 	r = radeon_mc_init(rdev);
572771fe6b9SJerome Glisse 	if (r) {
573771fe6b9SJerome Glisse 		return r;
574771fe6b9SJerome Glisse 	}
575771fe6b9SJerome Glisse 	/* Fence driver */
576771fe6b9SJerome Glisse 	r = radeon_fence_driver_init(rdev);
577771fe6b9SJerome Glisse 	if (r) {
578771fe6b9SJerome Glisse 		return r;
579771fe6b9SJerome Glisse 	}
580771fe6b9SJerome Glisse 	r = radeon_irq_kms_init(rdev);
581771fe6b9SJerome Glisse 	if (r) {
582771fe6b9SJerome Glisse 		return r;
583771fe6b9SJerome Glisse 	}
584771fe6b9SJerome Glisse 	/* Memory manager */
585771fe6b9SJerome Glisse 	r = radeon_object_init(rdev);
586771fe6b9SJerome Glisse 	if (r) {
587771fe6b9SJerome Glisse 		return r;
588771fe6b9SJerome Glisse 	}
589771fe6b9SJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
590771fe6b9SJerome Glisse 	 * memory through TTM but finalize after TTM) */
591771fe6b9SJerome Glisse 	r = radeon_gart_enable(rdev);
592771fe6b9SJerome Glisse 	if (!r) {
593771fe6b9SJerome Glisse 		r = radeon_gem_init(rdev);
594771fe6b9SJerome Glisse 	}
595771fe6b9SJerome Glisse 
596771fe6b9SJerome Glisse 	/* 1M ring buffer */
597771fe6b9SJerome Glisse 	if (!r) {
598771fe6b9SJerome Glisse 		r = radeon_cp_init(rdev, 1024 * 1024);
599771fe6b9SJerome Glisse 	}
600771fe6b9SJerome Glisse 	if (!r) {
601771fe6b9SJerome Glisse 		r = radeon_wb_init(rdev);
602771fe6b9SJerome Glisse 		if (r) {
603771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failled initializing WB (%d).\n", r);
604771fe6b9SJerome Glisse 			return r;
605771fe6b9SJerome Glisse 		}
606771fe6b9SJerome Glisse 	}
607771fe6b9SJerome Glisse 	if (!r) {
608771fe6b9SJerome Glisse 		r = radeon_ib_pool_init(rdev);
609771fe6b9SJerome Glisse 		if (r) {
610771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failled initializing IB pool (%d).\n", r);
611771fe6b9SJerome Glisse 			return r;
612771fe6b9SJerome Glisse 		}
613771fe6b9SJerome Glisse 	}
614771fe6b9SJerome Glisse 	if (!r) {
615771fe6b9SJerome Glisse 		r = radeon_ib_test(rdev);
616771fe6b9SJerome Glisse 		if (r) {
617771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failled testing IB (%d).\n", r);
618771fe6b9SJerome Glisse 			return r;
619771fe6b9SJerome Glisse 		}
620771fe6b9SJerome Glisse 	}
621771fe6b9SJerome Glisse 	ret = r;
622771fe6b9SJerome Glisse 	r = radeon_modeset_init(rdev);
623771fe6b9SJerome Glisse 	if (r) {
624771fe6b9SJerome Glisse 		return r;
625771fe6b9SJerome Glisse 	}
626771fe6b9SJerome Glisse 	if (!ret) {
627771fe6b9SJerome Glisse 		DRM_INFO("radeon: kernel modesetting successfully initialized.\n");
628771fe6b9SJerome Glisse 	}
629771fe6b9SJerome Glisse 	if (radeon_benchmarking) {
630771fe6b9SJerome Glisse 		radeon_benchmark(rdev);
631771fe6b9SJerome Glisse 	}
632771fe6b9SJerome Glisse 	return ret;
633771fe6b9SJerome Glisse }
634771fe6b9SJerome Glisse 
635771fe6b9SJerome Glisse void radeon_device_fini(struct radeon_device *rdev)
636771fe6b9SJerome Glisse {
637771fe6b9SJerome Glisse 	if (rdev == NULL || rdev->rmmio == NULL) {
638771fe6b9SJerome Glisse 		return;
639771fe6b9SJerome Glisse 	}
640771fe6b9SJerome Glisse 	DRM_INFO("radeon: finishing device.\n");
641771fe6b9SJerome Glisse 	rdev->shutdown = true;
642771fe6b9SJerome Glisse 	/* Order matter so becarefull if you rearrange anythings */
643771fe6b9SJerome Glisse 	radeon_modeset_fini(rdev);
644771fe6b9SJerome Glisse 	radeon_ib_pool_fini(rdev);
645771fe6b9SJerome Glisse 	radeon_cp_fini(rdev);
646771fe6b9SJerome Glisse 	radeon_wb_fini(rdev);
647771fe6b9SJerome Glisse 	radeon_gem_fini(rdev);
648771fe6b9SJerome Glisse 	radeon_object_fini(rdev);
649771fe6b9SJerome Glisse 	/* mc_fini must be after object_fini */
650771fe6b9SJerome Glisse 	radeon_mc_fini(rdev);
651771fe6b9SJerome Glisse #if __OS_HAS_AGP
652771fe6b9SJerome Glisse 	radeon_agp_fini(rdev);
653771fe6b9SJerome Glisse #endif
654771fe6b9SJerome Glisse 	radeon_irq_kms_fini(rdev);
655771fe6b9SJerome Glisse 	radeon_fence_driver_fini(rdev);
656771fe6b9SJerome Glisse 	radeon_clocks_fini(rdev);
657771fe6b9SJerome Glisse 	if (rdev->is_atom_bios) {
658771fe6b9SJerome Glisse 		radeon_atombios_fini(rdev);
659771fe6b9SJerome Glisse 	} else {
660771fe6b9SJerome Glisse 		radeon_combios_fini(rdev);
661771fe6b9SJerome Glisse 	}
662771fe6b9SJerome Glisse 	kfree(rdev->bios);
663771fe6b9SJerome Glisse 	rdev->bios = NULL;
664771fe6b9SJerome Glisse 	iounmap(rdev->rmmio);
665771fe6b9SJerome Glisse 	rdev->rmmio = NULL;
666771fe6b9SJerome Glisse }
667771fe6b9SJerome Glisse 
668771fe6b9SJerome Glisse 
669771fe6b9SJerome Glisse /*
670771fe6b9SJerome Glisse  * Suspend & resume.
671771fe6b9SJerome Glisse  */
672771fe6b9SJerome Glisse int radeon_suspend_kms(struct drm_device *dev, pm_message_t state)
673771fe6b9SJerome Glisse {
674771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
675771fe6b9SJerome Glisse 	struct drm_crtc *crtc;
676771fe6b9SJerome Glisse 
677771fe6b9SJerome Glisse 	if (dev == NULL || rdev == NULL) {
678771fe6b9SJerome Glisse 		return -ENODEV;
679771fe6b9SJerome Glisse 	}
680771fe6b9SJerome Glisse 	if (state.event == PM_EVENT_PRETHAW) {
681771fe6b9SJerome Glisse 		return 0;
682771fe6b9SJerome Glisse 	}
683771fe6b9SJerome Glisse 	/* unpin the front buffers */
684771fe6b9SJerome Glisse 	list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) {
685771fe6b9SJerome Glisse 		struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->fb);
686771fe6b9SJerome Glisse 		struct radeon_object *robj;
687771fe6b9SJerome Glisse 
688771fe6b9SJerome Glisse 		if (rfb == NULL || rfb->obj == NULL) {
689771fe6b9SJerome Glisse 			continue;
690771fe6b9SJerome Glisse 		}
691771fe6b9SJerome Glisse 		robj = rfb->obj->driver_private;
692771fe6b9SJerome Glisse 		if (robj != rdev->fbdev_robj) {
693771fe6b9SJerome Glisse 			radeon_object_unpin(robj);
694771fe6b9SJerome Glisse 		}
695771fe6b9SJerome Glisse 	}
696771fe6b9SJerome Glisse 	/* evict vram memory */
697771fe6b9SJerome Glisse 	radeon_object_evict_vram(rdev);
698771fe6b9SJerome Glisse 	/* wait for gpu to finish processing current batch */
699771fe6b9SJerome Glisse 	radeon_fence_wait_last(rdev);
700771fe6b9SJerome Glisse 
701771fe6b9SJerome Glisse 	radeon_cp_disable(rdev);
702771fe6b9SJerome Glisse 	radeon_gart_disable(rdev);
703771fe6b9SJerome Glisse 
704771fe6b9SJerome Glisse 	/* evict remaining vram memory */
705771fe6b9SJerome Glisse 	radeon_object_evict_vram(rdev);
706771fe6b9SJerome Glisse 
707771fe6b9SJerome Glisse 	rdev->irq.sw_int = false;
708771fe6b9SJerome Glisse 	radeon_irq_set(rdev);
709771fe6b9SJerome Glisse 
710771fe6b9SJerome Glisse 	pci_save_state(dev->pdev);
711771fe6b9SJerome Glisse 	if (state.event == PM_EVENT_SUSPEND) {
712771fe6b9SJerome Glisse 		/* Shut down the device */
713771fe6b9SJerome Glisse 		pci_disable_device(dev->pdev);
714771fe6b9SJerome Glisse 		pci_set_power_state(dev->pdev, PCI_D3hot);
715771fe6b9SJerome Glisse 	}
716771fe6b9SJerome Glisse 	acquire_console_sem();
717771fe6b9SJerome Glisse 	fb_set_suspend(rdev->fbdev_info, 1);
718771fe6b9SJerome Glisse 	release_console_sem();
719771fe6b9SJerome Glisse 	return 0;
720771fe6b9SJerome Glisse }
721771fe6b9SJerome Glisse 
722771fe6b9SJerome Glisse int radeon_resume_kms(struct drm_device *dev)
723771fe6b9SJerome Glisse {
724771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
725771fe6b9SJerome Glisse 	int r;
726771fe6b9SJerome Glisse 
727771fe6b9SJerome Glisse 	acquire_console_sem();
728771fe6b9SJerome Glisse 	pci_set_power_state(dev->pdev, PCI_D0);
729771fe6b9SJerome Glisse 	pci_restore_state(dev->pdev);
730771fe6b9SJerome Glisse 	if (pci_enable_device(dev->pdev)) {
731771fe6b9SJerome Glisse 		release_console_sem();
732771fe6b9SJerome Glisse 		return -1;
733771fe6b9SJerome Glisse 	}
734771fe6b9SJerome Glisse 	pci_set_master(dev->pdev);
735771fe6b9SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
736771fe6b9SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
737771fe6b9SJerome Glisse 		/* FIXME: what do we want to do here ? */
738771fe6b9SJerome Glisse 	}
739771fe6b9SJerome Glisse 	/* post card */
740771fe6b9SJerome Glisse 	if (rdev->is_atom_bios) {
741771fe6b9SJerome Glisse 		atom_asic_init(rdev->mode_info.atom_context);
742771fe6b9SJerome Glisse 	} else {
743771fe6b9SJerome Glisse 		radeon_combios_asic_init(rdev->ddev);
744771fe6b9SJerome Glisse 	}
745771fe6b9SJerome Glisse 	/* Initialize clocks */
746771fe6b9SJerome Glisse 	r = radeon_clocks_init(rdev);
747771fe6b9SJerome Glisse 	if (r) {
748771fe6b9SJerome Glisse 		release_console_sem();
749771fe6b9SJerome Glisse 		return r;
750771fe6b9SJerome Glisse 	}
751771fe6b9SJerome Glisse 	/* Enable IRQ */
752771fe6b9SJerome Glisse 	rdev->irq.sw_int = true;
753771fe6b9SJerome Glisse 	radeon_irq_set(rdev);
754771fe6b9SJerome Glisse 	/* Initialize GPU Memory Controller */
755771fe6b9SJerome Glisse 	r = radeon_mc_init(rdev);
756771fe6b9SJerome Glisse 	if (r) {
757771fe6b9SJerome Glisse 		goto out;
758771fe6b9SJerome Glisse 	}
759771fe6b9SJerome Glisse 	r = radeon_gart_enable(rdev);
760771fe6b9SJerome Glisse 	if (r) {
761771fe6b9SJerome Glisse 		goto out;
762771fe6b9SJerome Glisse 	}
763771fe6b9SJerome Glisse 	r = radeon_cp_init(rdev, rdev->cp.ring_size);
764771fe6b9SJerome Glisse 	if (r) {
765771fe6b9SJerome Glisse 		goto out;
766771fe6b9SJerome Glisse 	}
767771fe6b9SJerome Glisse out:
768771fe6b9SJerome Glisse 	fb_set_suspend(rdev->fbdev_info, 0);
769771fe6b9SJerome Glisse 	release_console_sem();
770771fe6b9SJerome Glisse 
771771fe6b9SJerome Glisse 	/* blat the mode back in */
772771fe6b9SJerome Glisse 	drm_helper_resume_force_mode(dev);
773771fe6b9SJerome Glisse 	return 0;
774771fe6b9SJerome Glisse }
775771fe6b9SJerome Glisse 
776771fe6b9SJerome Glisse 
777771fe6b9SJerome Glisse /*
778771fe6b9SJerome Glisse  * Debugfs
779771fe6b9SJerome Glisse  */
780771fe6b9SJerome Glisse struct radeon_debugfs {
781771fe6b9SJerome Glisse 	struct drm_info_list	*files;
782771fe6b9SJerome Glisse 	unsigned		num_files;
783771fe6b9SJerome Glisse };
784771fe6b9SJerome Glisse static struct radeon_debugfs _radeon_debugfs[RADEON_DEBUGFS_MAX_NUM_FILES];
785771fe6b9SJerome Glisse static unsigned _radeon_debugfs_count = 0;
786771fe6b9SJerome Glisse 
787771fe6b9SJerome Glisse int radeon_debugfs_add_files(struct radeon_device *rdev,
788771fe6b9SJerome Glisse 			     struct drm_info_list *files,
789771fe6b9SJerome Glisse 			     unsigned nfiles)
790771fe6b9SJerome Glisse {
791771fe6b9SJerome Glisse 	unsigned i;
792771fe6b9SJerome Glisse 
793771fe6b9SJerome Glisse 	for (i = 0; i < _radeon_debugfs_count; i++) {
794771fe6b9SJerome Glisse 		if (_radeon_debugfs[i].files == files) {
795771fe6b9SJerome Glisse 			/* Already registered */
796771fe6b9SJerome Glisse 			return 0;
797771fe6b9SJerome Glisse 		}
798771fe6b9SJerome Glisse 	}
799771fe6b9SJerome Glisse 	if ((_radeon_debugfs_count + nfiles) > RADEON_DEBUGFS_MAX_NUM_FILES) {
800771fe6b9SJerome Glisse 		DRM_ERROR("Reached maximum number of debugfs files.\n");
801771fe6b9SJerome Glisse 		DRM_ERROR("Report so we increase RADEON_DEBUGFS_MAX_NUM_FILES.\n");
802771fe6b9SJerome Glisse 		return -EINVAL;
803771fe6b9SJerome Glisse 	}
804771fe6b9SJerome Glisse 	_radeon_debugfs[_radeon_debugfs_count].files = files;
805771fe6b9SJerome Glisse 	_radeon_debugfs[_radeon_debugfs_count].num_files = nfiles;
806771fe6b9SJerome Glisse 	_radeon_debugfs_count++;
807771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
808771fe6b9SJerome Glisse 	drm_debugfs_create_files(files, nfiles,
809771fe6b9SJerome Glisse 				 rdev->ddev->control->debugfs_root,
810771fe6b9SJerome Glisse 				 rdev->ddev->control);
811771fe6b9SJerome Glisse 	drm_debugfs_create_files(files, nfiles,
812771fe6b9SJerome Glisse 				 rdev->ddev->primary->debugfs_root,
813771fe6b9SJerome Glisse 				 rdev->ddev->primary);
814771fe6b9SJerome Glisse #endif
815771fe6b9SJerome Glisse 	return 0;
816771fe6b9SJerome Glisse }
817771fe6b9SJerome Glisse 
818771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
819771fe6b9SJerome Glisse int radeon_debugfs_init(struct drm_minor *minor)
820771fe6b9SJerome Glisse {
821771fe6b9SJerome Glisse 	return 0;
822771fe6b9SJerome Glisse }
823771fe6b9SJerome Glisse 
824771fe6b9SJerome Glisse void radeon_debugfs_cleanup(struct drm_minor *minor)
825771fe6b9SJerome Glisse {
826771fe6b9SJerome Glisse 	unsigned i;
827771fe6b9SJerome Glisse 
828771fe6b9SJerome Glisse 	for (i = 0; i < _radeon_debugfs_count; i++) {
829771fe6b9SJerome Glisse 		drm_debugfs_remove_files(_radeon_debugfs[i].files,
830771fe6b9SJerome Glisse 					 _radeon_debugfs[i].num_files, minor);
831771fe6b9SJerome Glisse 	}
832771fe6b9SJerome Glisse }
833771fe6b9SJerome Glisse #endif
834