1*771fe6b9SJerome Glisse /* 2*771fe6b9SJerome Glisse * Copyright 2008 Advanced Micro Devices, Inc. 3*771fe6b9SJerome Glisse * Copyright 2008 Red Hat Inc. 4*771fe6b9SJerome Glisse * Copyright 2009 Jerome Glisse. 5*771fe6b9SJerome Glisse * 6*771fe6b9SJerome Glisse * Permission is hereby granted, free of charge, to any person obtaining a 7*771fe6b9SJerome Glisse * copy of this software and associated documentation files (the "Software"), 8*771fe6b9SJerome Glisse * to deal in the Software without restriction, including without limitation 9*771fe6b9SJerome Glisse * the rights to use, copy, modify, merge, publish, distribute, sublicense, 10*771fe6b9SJerome Glisse * and/or sell copies of the Software, and to permit persons to whom the 11*771fe6b9SJerome Glisse * Software is furnished to do so, subject to the following conditions: 12*771fe6b9SJerome Glisse * 13*771fe6b9SJerome Glisse * The above copyright notice and this permission notice shall be included in 14*771fe6b9SJerome Glisse * all copies or substantial portions of the Software. 15*771fe6b9SJerome Glisse * 16*771fe6b9SJerome Glisse * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 17*771fe6b9SJerome Glisse * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 18*771fe6b9SJerome Glisse * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 19*771fe6b9SJerome Glisse * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 20*771fe6b9SJerome Glisse * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 21*771fe6b9SJerome Glisse * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 22*771fe6b9SJerome Glisse * OTHER DEALINGS IN THE SOFTWARE. 23*771fe6b9SJerome Glisse * 24*771fe6b9SJerome Glisse * Authors: Dave Airlie 25*771fe6b9SJerome Glisse * Alex Deucher 26*771fe6b9SJerome Glisse * Jerome Glisse 27*771fe6b9SJerome Glisse */ 28*771fe6b9SJerome Glisse #include <linux/console.h> 29*771fe6b9SJerome Glisse #include <drm/drmP.h> 30*771fe6b9SJerome Glisse #include <drm/drm_crtc_helper.h> 31*771fe6b9SJerome Glisse #include <drm/radeon_drm.h> 32*771fe6b9SJerome Glisse #include "radeon_reg.h" 33*771fe6b9SJerome Glisse #include "radeon.h" 34*771fe6b9SJerome Glisse #include "radeon_asic.h" 35*771fe6b9SJerome Glisse #include "atom.h" 36*771fe6b9SJerome Glisse 37*771fe6b9SJerome Glisse /* 38*771fe6b9SJerome Glisse * GPU scratch registers helpers function. 39*771fe6b9SJerome Glisse */ 40*771fe6b9SJerome Glisse static void radeon_scratch_init(struct radeon_device *rdev) 41*771fe6b9SJerome Glisse { 42*771fe6b9SJerome Glisse int i; 43*771fe6b9SJerome Glisse 44*771fe6b9SJerome Glisse /* FIXME: check this out */ 45*771fe6b9SJerome Glisse if (rdev->family < CHIP_R300) { 46*771fe6b9SJerome Glisse rdev->scratch.num_reg = 5; 47*771fe6b9SJerome Glisse } else { 48*771fe6b9SJerome Glisse rdev->scratch.num_reg = 7; 49*771fe6b9SJerome Glisse } 50*771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 51*771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 52*771fe6b9SJerome Glisse rdev->scratch.reg[i] = RADEON_SCRATCH_REG0 + (i * 4); 53*771fe6b9SJerome Glisse } 54*771fe6b9SJerome Glisse } 55*771fe6b9SJerome Glisse 56*771fe6b9SJerome Glisse int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg) 57*771fe6b9SJerome Glisse { 58*771fe6b9SJerome Glisse int i; 59*771fe6b9SJerome Glisse 60*771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 61*771fe6b9SJerome Glisse if (rdev->scratch.free[i]) { 62*771fe6b9SJerome Glisse rdev->scratch.free[i] = false; 63*771fe6b9SJerome Glisse *reg = rdev->scratch.reg[i]; 64*771fe6b9SJerome Glisse return 0; 65*771fe6b9SJerome Glisse } 66*771fe6b9SJerome Glisse } 67*771fe6b9SJerome Glisse return -EINVAL; 68*771fe6b9SJerome Glisse } 69*771fe6b9SJerome Glisse 70*771fe6b9SJerome Glisse void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg) 71*771fe6b9SJerome Glisse { 72*771fe6b9SJerome Glisse int i; 73*771fe6b9SJerome Glisse 74*771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 75*771fe6b9SJerome Glisse if (rdev->scratch.reg[i] == reg) { 76*771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 77*771fe6b9SJerome Glisse return; 78*771fe6b9SJerome Glisse } 79*771fe6b9SJerome Glisse } 80*771fe6b9SJerome Glisse } 81*771fe6b9SJerome Glisse 82*771fe6b9SJerome Glisse /* 83*771fe6b9SJerome Glisse * MC common functions 84*771fe6b9SJerome Glisse */ 85*771fe6b9SJerome Glisse int radeon_mc_setup(struct radeon_device *rdev) 86*771fe6b9SJerome Glisse { 87*771fe6b9SJerome Glisse uint32_t tmp; 88*771fe6b9SJerome Glisse 89*771fe6b9SJerome Glisse /* Some chips have an "issue" with the memory controller, the 90*771fe6b9SJerome Glisse * location must be aligned to the size. We just align it down, 91*771fe6b9SJerome Glisse * too bad if we walk over the top of system memory, we don't 92*771fe6b9SJerome Glisse * use DMA without a remapped anyway. 93*771fe6b9SJerome Glisse * Affected chips are rv280, all r3xx, and all r4xx, but not IGP 94*771fe6b9SJerome Glisse */ 95*771fe6b9SJerome Glisse /* FGLRX seems to setup like this, VRAM a 0, then GART. 96*771fe6b9SJerome Glisse */ 97*771fe6b9SJerome Glisse /* 98*771fe6b9SJerome Glisse * Note: from R6xx the address space is 40bits but here we only 99*771fe6b9SJerome Glisse * use 32bits (still have to see a card which would exhaust 4G 100*771fe6b9SJerome Glisse * address space). 101*771fe6b9SJerome Glisse */ 102*771fe6b9SJerome Glisse if (rdev->mc.vram_location != 0xFFFFFFFFUL) { 103*771fe6b9SJerome Glisse /* vram location was already setup try to put gtt after 104*771fe6b9SJerome Glisse * if it fits */ 105*771fe6b9SJerome Glisse tmp = rdev->mc.vram_location + rdev->mc.vram_size; 106*771fe6b9SJerome Glisse tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1); 107*771fe6b9SJerome Glisse if ((0xFFFFFFFFUL - tmp) >= rdev->mc.gtt_size) { 108*771fe6b9SJerome Glisse rdev->mc.gtt_location = tmp; 109*771fe6b9SJerome Glisse } else { 110*771fe6b9SJerome Glisse if (rdev->mc.gtt_size >= rdev->mc.vram_location) { 111*771fe6b9SJerome Glisse printk(KERN_ERR "[drm] GTT too big to fit " 112*771fe6b9SJerome Glisse "before or after vram location.\n"); 113*771fe6b9SJerome Glisse return -EINVAL; 114*771fe6b9SJerome Glisse } 115*771fe6b9SJerome Glisse rdev->mc.gtt_location = 0; 116*771fe6b9SJerome Glisse } 117*771fe6b9SJerome Glisse } else if (rdev->mc.gtt_location != 0xFFFFFFFFUL) { 118*771fe6b9SJerome Glisse /* gtt location was already setup try to put vram before 119*771fe6b9SJerome Glisse * if it fits */ 120*771fe6b9SJerome Glisse if (rdev->mc.vram_size < rdev->mc.gtt_location) { 121*771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 122*771fe6b9SJerome Glisse } else { 123*771fe6b9SJerome Glisse tmp = rdev->mc.gtt_location + rdev->mc.gtt_size; 124*771fe6b9SJerome Glisse tmp += (rdev->mc.vram_size - 1); 125*771fe6b9SJerome Glisse tmp &= ~(rdev->mc.vram_size - 1); 126*771fe6b9SJerome Glisse if ((0xFFFFFFFFUL - tmp) >= rdev->mc.vram_size) { 127*771fe6b9SJerome Glisse rdev->mc.vram_location = tmp; 128*771fe6b9SJerome Glisse } else { 129*771fe6b9SJerome Glisse printk(KERN_ERR "[drm] vram too big to fit " 130*771fe6b9SJerome Glisse "before or after GTT location.\n"); 131*771fe6b9SJerome Glisse return -EINVAL; 132*771fe6b9SJerome Glisse } 133*771fe6b9SJerome Glisse } 134*771fe6b9SJerome Glisse } else { 135*771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 136*771fe6b9SJerome Glisse rdev->mc.gtt_location = rdev->mc.vram_size; 137*771fe6b9SJerome Glisse } 138*771fe6b9SJerome Glisse DRM_INFO("radeon: VRAM %uM\n", rdev->mc.vram_size >> 20); 139*771fe6b9SJerome Glisse DRM_INFO("radeon: VRAM from 0x%08X to 0x%08X\n", 140*771fe6b9SJerome Glisse rdev->mc.vram_location, 141*771fe6b9SJerome Glisse rdev->mc.vram_location + rdev->mc.vram_size - 1); 142*771fe6b9SJerome Glisse DRM_INFO("radeon: GTT %uM\n", rdev->mc.gtt_size >> 20); 143*771fe6b9SJerome Glisse DRM_INFO("radeon: GTT from 0x%08X to 0x%08X\n", 144*771fe6b9SJerome Glisse rdev->mc.gtt_location, 145*771fe6b9SJerome Glisse rdev->mc.gtt_location + rdev->mc.gtt_size - 1); 146*771fe6b9SJerome Glisse return 0; 147*771fe6b9SJerome Glisse } 148*771fe6b9SJerome Glisse 149*771fe6b9SJerome Glisse 150*771fe6b9SJerome Glisse /* 151*771fe6b9SJerome Glisse * GPU helpers function. 152*771fe6b9SJerome Glisse */ 153*771fe6b9SJerome Glisse static bool radeon_card_posted(struct radeon_device *rdev) 154*771fe6b9SJerome Glisse { 155*771fe6b9SJerome Glisse uint32_t reg; 156*771fe6b9SJerome Glisse 157*771fe6b9SJerome Glisse /* first check CRTCs */ 158*771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) { 159*771fe6b9SJerome Glisse reg = RREG32(AVIVO_D1CRTC_CONTROL) | 160*771fe6b9SJerome Glisse RREG32(AVIVO_D2CRTC_CONTROL); 161*771fe6b9SJerome Glisse if (reg & AVIVO_CRTC_EN) { 162*771fe6b9SJerome Glisse return true; 163*771fe6b9SJerome Glisse } 164*771fe6b9SJerome Glisse } else { 165*771fe6b9SJerome Glisse reg = RREG32(RADEON_CRTC_GEN_CNTL) | 166*771fe6b9SJerome Glisse RREG32(RADEON_CRTC2_GEN_CNTL); 167*771fe6b9SJerome Glisse if (reg & RADEON_CRTC_EN) { 168*771fe6b9SJerome Glisse return true; 169*771fe6b9SJerome Glisse } 170*771fe6b9SJerome Glisse } 171*771fe6b9SJerome Glisse 172*771fe6b9SJerome Glisse /* then check MEM_SIZE, in case the crtcs are off */ 173*771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) 174*771fe6b9SJerome Glisse reg = RREG32(R600_CONFIG_MEMSIZE); 175*771fe6b9SJerome Glisse else 176*771fe6b9SJerome Glisse reg = RREG32(RADEON_CONFIG_MEMSIZE); 177*771fe6b9SJerome Glisse 178*771fe6b9SJerome Glisse if (reg) 179*771fe6b9SJerome Glisse return true; 180*771fe6b9SJerome Glisse 181*771fe6b9SJerome Glisse return false; 182*771fe6b9SJerome Glisse 183*771fe6b9SJerome Glisse } 184*771fe6b9SJerome Glisse 185*771fe6b9SJerome Glisse 186*771fe6b9SJerome Glisse /* 187*771fe6b9SJerome Glisse * Registers accessors functions. 188*771fe6b9SJerome Glisse */ 189*771fe6b9SJerome Glisse uint32_t radeon_invalid_rreg(struct radeon_device *rdev, uint32_t reg) 190*771fe6b9SJerome Glisse { 191*771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to read register 0x%04X\n", reg); 192*771fe6b9SJerome Glisse BUG_ON(1); 193*771fe6b9SJerome Glisse return 0; 194*771fe6b9SJerome Glisse } 195*771fe6b9SJerome Glisse 196*771fe6b9SJerome Glisse void radeon_invalid_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v) 197*771fe6b9SJerome Glisse { 198*771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to write register 0x%04X with 0x%08X\n", 199*771fe6b9SJerome Glisse reg, v); 200*771fe6b9SJerome Glisse BUG_ON(1); 201*771fe6b9SJerome Glisse } 202*771fe6b9SJerome Glisse 203*771fe6b9SJerome Glisse void radeon_register_accessor_init(struct radeon_device *rdev) 204*771fe6b9SJerome Glisse { 205*771fe6b9SJerome Glisse rdev->mm_rreg = &r100_mm_rreg; 206*771fe6b9SJerome Glisse rdev->mm_wreg = &r100_mm_wreg; 207*771fe6b9SJerome Glisse rdev->mc_rreg = &radeon_invalid_rreg; 208*771fe6b9SJerome Glisse rdev->mc_wreg = &radeon_invalid_wreg; 209*771fe6b9SJerome Glisse rdev->pll_rreg = &radeon_invalid_rreg; 210*771fe6b9SJerome Glisse rdev->pll_wreg = &radeon_invalid_wreg; 211*771fe6b9SJerome Glisse rdev->pcie_rreg = &radeon_invalid_rreg; 212*771fe6b9SJerome Glisse rdev->pcie_wreg = &radeon_invalid_wreg; 213*771fe6b9SJerome Glisse rdev->pciep_rreg = &radeon_invalid_rreg; 214*771fe6b9SJerome Glisse rdev->pciep_wreg = &radeon_invalid_wreg; 215*771fe6b9SJerome Glisse 216*771fe6b9SJerome Glisse /* Don't change order as we are overridding accessor. */ 217*771fe6b9SJerome Glisse if (rdev->family < CHIP_RV515) { 218*771fe6b9SJerome Glisse rdev->pcie_rreg = &rv370_pcie_rreg; 219*771fe6b9SJerome Glisse rdev->pcie_wreg = &rv370_pcie_wreg; 220*771fe6b9SJerome Glisse } 221*771fe6b9SJerome Glisse if (rdev->family >= CHIP_RV515) { 222*771fe6b9SJerome Glisse rdev->pcie_rreg = &rv515_pcie_rreg; 223*771fe6b9SJerome Glisse rdev->pcie_wreg = &rv515_pcie_wreg; 224*771fe6b9SJerome Glisse } 225*771fe6b9SJerome Glisse /* FIXME: not sure here */ 226*771fe6b9SJerome Glisse if (rdev->family <= CHIP_R580) { 227*771fe6b9SJerome Glisse rdev->pll_rreg = &r100_pll_rreg; 228*771fe6b9SJerome Glisse rdev->pll_wreg = &r100_pll_wreg; 229*771fe6b9SJerome Glisse } 230*771fe6b9SJerome Glisse if (rdev->family >= CHIP_RV515) { 231*771fe6b9SJerome Glisse rdev->mc_rreg = &rv515_mc_rreg; 232*771fe6b9SJerome Glisse rdev->mc_wreg = &rv515_mc_wreg; 233*771fe6b9SJerome Glisse } 234*771fe6b9SJerome Glisse if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480) { 235*771fe6b9SJerome Glisse rdev->mc_rreg = &rs400_mc_rreg; 236*771fe6b9SJerome Glisse rdev->mc_wreg = &rs400_mc_wreg; 237*771fe6b9SJerome Glisse } 238*771fe6b9SJerome Glisse if (rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) { 239*771fe6b9SJerome Glisse rdev->mc_rreg = &rs690_mc_rreg; 240*771fe6b9SJerome Glisse rdev->mc_wreg = &rs690_mc_wreg; 241*771fe6b9SJerome Glisse } 242*771fe6b9SJerome Glisse if (rdev->family == CHIP_RS600) { 243*771fe6b9SJerome Glisse rdev->mc_rreg = &rs600_mc_rreg; 244*771fe6b9SJerome Glisse rdev->mc_wreg = &rs600_mc_wreg; 245*771fe6b9SJerome Glisse } 246*771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) { 247*771fe6b9SJerome Glisse rdev->pciep_rreg = &r600_pciep_rreg; 248*771fe6b9SJerome Glisse rdev->pciep_wreg = &r600_pciep_wreg; 249*771fe6b9SJerome Glisse } 250*771fe6b9SJerome Glisse } 251*771fe6b9SJerome Glisse 252*771fe6b9SJerome Glisse 253*771fe6b9SJerome Glisse /* 254*771fe6b9SJerome Glisse * ASIC 255*771fe6b9SJerome Glisse */ 256*771fe6b9SJerome Glisse int radeon_asic_init(struct radeon_device *rdev) 257*771fe6b9SJerome Glisse { 258*771fe6b9SJerome Glisse radeon_register_accessor_init(rdev); 259*771fe6b9SJerome Glisse switch (rdev->family) { 260*771fe6b9SJerome Glisse case CHIP_R100: 261*771fe6b9SJerome Glisse case CHIP_RV100: 262*771fe6b9SJerome Glisse case CHIP_RS100: 263*771fe6b9SJerome Glisse case CHIP_RV200: 264*771fe6b9SJerome Glisse case CHIP_RS200: 265*771fe6b9SJerome Glisse case CHIP_R200: 266*771fe6b9SJerome Glisse case CHIP_RV250: 267*771fe6b9SJerome Glisse case CHIP_RS300: 268*771fe6b9SJerome Glisse case CHIP_RV280: 269*771fe6b9SJerome Glisse rdev->asic = &r100_asic; 270*771fe6b9SJerome Glisse break; 271*771fe6b9SJerome Glisse case CHIP_R300: 272*771fe6b9SJerome Glisse case CHIP_R350: 273*771fe6b9SJerome Glisse case CHIP_RV350: 274*771fe6b9SJerome Glisse case CHIP_RV380: 275*771fe6b9SJerome Glisse rdev->asic = &r300_asic; 276*771fe6b9SJerome Glisse break; 277*771fe6b9SJerome Glisse case CHIP_R420: 278*771fe6b9SJerome Glisse case CHIP_R423: 279*771fe6b9SJerome Glisse case CHIP_RV410: 280*771fe6b9SJerome Glisse rdev->asic = &r420_asic; 281*771fe6b9SJerome Glisse break; 282*771fe6b9SJerome Glisse case CHIP_RS400: 283*771fe6b9SJerome Glisse case CHIP_RS480: 284*771fe6b9SJerome Glisse rdev->asic = &rs400_asic; 285*771fe6b9SJerome Glisse break; 286*771fe6b9SJerome Glisse case CHIP_RS600: 287*771fe6b9SJerome Glisse rdev->asic = &rs600_asic; 288*771fe6b9SJerome Glisse break; 289*771fe6b9SJerome Glisse case CHIP_RS690: 290*771fe6b9SJerome Glisse case CHIP_RS740: 291*771fe6b9SJerome Glisse rdev->asic = &rs690_asic; 292*771fe6b9SJerome Glisse break; 293*771fe6b9SJerome Glisse case CHIP_RV515: 294*771fe6b9SJerome Glisse rdev->asic = &rv515_asic; 295*771fe6b9SJerome Glisse break; 296*771fe6b9SJerome Glisse case CHIP_R520: 297*771fe6b9SJerome Glisse case CHIP_RV530: 298*771fe6b9SJerome Glisse case CHIP_RV560: 299*771fe6b9SJerome Glisse case CHIP_RV570: 300*771fe6b9SJerome Glisse case CHIP_R580: 301*771fe6b9SJerome Glisse rdev->asic = &r520_asic; 302*771fe6b9SJerome Glisse break; 303*771fe6b9SJerome Glisse case CHIP_R600: 304*771fe6b9SJerome Glisse case CHIP_RV610: 305*771fe6b9SJerome Glisse case CHIP_RV630: 306*771fe6b9SJerome Glisse case CHIP_RV620: 307*771fe6b9SJerome Glisse case CHIP_RV635: 308*771fe6b9SJerome Glisse case CHIP_RV670: 309*771fe6b9SJerome Glisse case CHIP_RS780: 310*771fe6b9SJerome Glisse case CHIP_RV770: 311*771fe6b9SJerome Glisse case CHIP_RV730: 312*771fe6b9SJerome Glisse case CHIP_RV710: 313*771fe6b9SJerome Glisse default: 314*771fe6b9SJerome Glisse /* FIXME: not supported yet */ 315*771fe6b9SJerome Glisse return -EINVAL; 316*771fe6b9SJerome Glisse } 317*771fe6b9SJerome Glisse return 0; 318*771fe6b9SJerome Glisse } 319*771fe6b9SJerome Glisse 320*771fe6b9SJerome Glisse 321*771fe6b9SJerome Glisse /* 322*771fe6b9SJerome Glisse * Wrapper around modesetting bits. 323*771fe6b9SJerome Glisse */ 324*771fe6b9SJerome Glisse int radeon_clocks_init(struct radeon_device *rdev) 325*771fe6b9SJerome Glisse { 326*771fe6b9SJerome Glisse int r; 327*771fe6b9SJerome Glisse 328*771fe6b9SJerome Glisse radeon_get_clock_info(rdev->ddev); 329*771fe6b9SJerome Glisse r = radeon_static_clocks_init(rdev->ddev); 330*771fe6b9SJerome Glisse if (r) { 331*771fe6b9SJerome Glisse return r; 332*771fe6b9SJerome Glisse } 333*771fe6b9SJerome Glisse DRM_INFO("Clocks initialized !\n"); 334*771fe6b9SJerome Glisse return 0; 335*771fe6b9SJerome Glisse } 336*771fe6b9SJerome Glisse 337*771fe6b9SJerome Glisse void radeon_clocks_fini(struct radeon_device *rdev) 338*771fe6b9SJerome Glisse { 339*771fe6b9SJerome Glisse } 340*771fe6b9SJerome Glisse 341*771fe6b9SJerome Glisse /* ATOM accessor methods */ 342*771fe6b9SJerome Glisse static uint32_t cail_pll_read(struct card_info *info, uint32_t reg) 343*771fe6b9SJerome Glisse { 344*771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 345*771fe6b9SJerome Glisse uint32_t r; 346*771fe6b9SJerome Glisse 347*771fe6b9SJerome Glisse r = rdev->pll_rreg(rdev, reg); 348*771fe6b9SJerome Glisse return r; 349*771fe6b9SJerome Glisse } 350*771fe6b9SJerome Glisse 351*771fe6b9SJerome Glisse static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val) 352*771fe6b9SJerome Glisse { 353*771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 354*771fe6b9SJerome Glisse 355*771fe6b9SJerome Glisse rdev->pll_wreg(rdev, reg, val); 356*771fe6b9SJerome Glisse } 357*771fe6b9SJerome Glisse 358*771fe6b9SJerome Glisse static uint32_t cail_mc_read(struct card_info *info, uint32_t reg) 359*771fe6b9SJerome Glisse { 360*771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 361*771fe6b9SJerome Glisse uint32_t r; 362*771fe6b9SJerome Glisse 363*771fe6b9SJerome Glisse r = rdev->mc_rreg(rdev, reg); 364*771fe6b9SJerome Glisse return r; 365*771fe6b9SJerome Glisse } 366*771fe6b9SJerome Glisse 367*771fe6b9SJerome Glisse static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val) 368*771fe6b9SJerome Glisse { 369*771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 370*771fe6b9SJerome Glisse 371*771fe6b9SJerome Glisse rdev->mc_wreg(rdev, reg, val); 372*771fe6b9SJerome Glisse } 373*771fe6b9SJerome Glisse 374*771fe6b9SJerome Glisse static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val) 375*771fe6b9SJerome Glisse { 376*771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 377*771fe6b9SJerome Glisse 378*771fe6b9SJerome Glisse WREG32(reg*4, val); 379*771fe6b9SJerome Glisse } 380*771fe6b9SJerome Glisse 381*771fe6b9SJerome Glisse static uint32_t cail_reg_read(struct card_info *info, uint32_t reg) 382*771fe6b9SJerome Glisse { 383*771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 384*771fe6b9SJerome Glisse uint32_t r; 385*771fe6b9SJerome Glisse 386*771fe6b9SJerome Glisse r = RREG32(reg*4); 387*771fe6b9SJerome Glisse return r; 388*771fe6b9SJerome Glisse } 389*771fe6b9SJerome Glisse 390*771fe6b9SJerome Glisse static struct card_info atom_card_info = { 391*771fe6b9SJerome Glisse .dev = NULL, 392*771fe6b9SJerome Glisse .reg_read = cail_reg_read, 393*771fe6b9SJerome Glisse .reg_write = cail_reg_write, 394*771fe6b9SJerome Glisse .mc_read = cail_mc_read, 395*771fe6b9SJerome Glisse .mc_write = cail_mc_write, 396*771fe6b9SJerome Glisse .pll_read = cail_pll_read, 397*771fe6b9SJerome Glisse .pll_write = cail_pll_write, 398*771fe6b9SJerome Glisse }; 399*771fe6b9SJerome Glisse 400*771fe6b9SJerome Glisse int radeon_atombios_init(struct radeon_device *rdev) 401*771fe6b9SJerome Glisse { 402*771fe6b9SJerome Glisse atom_card_info.dev = rdev->ddev; 403*771fe6b9SJerome Glisse rdev->mode_info.atom_context = atom_parse(&atom_card_info, rdev->bios); 404*771fe6b9SJerome Glisse radeon_atom_initialize_bios_scratch_regs(rdev->ddev); 405*771fe6b9SJerome Glisse return 0; 406*771fe6b9SJerome Glisse } 407*771fe6b9SJerome Glisse 408*771fe6b9SJerome Glisse void radeon_atombios_fini(struct radeon_device *rdev) 409*771fe6b9SJerome Glisse { 410*771fe6b9SJerome Glisse kfree(rdev->mode_info.atom_context); 411*771fe6b9SJerome Glisse } 412*771fe6b9SJerome Glisse 413*771fe6b9SJerome Glisse int radeon_combios_init(struct radeon_device *rdev) 414*771fe6b9SJerome Glisse { 415*771fe6b9SJerome Glisse radeon_combios_initialize_bios_scratch_regs(rdev->ddev); 416*771fe6b9SJerome Glisse return 0; 417*771fe6b9SJerome Glisse } 418*771fe6b9SJerome Glisse 419*771fe6b9SJerome Glisse void radeon_combios_fini(struct radeon_device *rdev) 420*771fe6b9SJerome Glisse { 421*771fe6b9SJerome Glisse } 422*771fe6b9SJerome Glisse 423*771fe6b9SJerome Glisse int radeon_modeset_init(struct radeon_device *rdev); 424*771fe6b9SJerome Glisse void radeon_modeset_fini(struct radeon_device *rdev); 425*771fe6b9SJerome Glisse 426*771fe6b9SJerome Glisse 427*771fe6b9SJerome Glisse /* 428*771fe6b9SJerome Glisse * Radeon device. 429*771fe6b9SJerome Glisse */ 430*771fe6b9SJerome Glisse int radeon_device_init(struct radeon_device *rdev, 431*771fe6b9SJerome Glisse struct drm_device *ddev, 432*771fe6b9SJerome Glisse struct pci_dev *pdev, 433*771fe6b9SJerome Glisse uint32_t flags) 434*771fe6b9SJerome Glisse { 435*771fe6b9SJerome Glisse int r, ret; 436*771fe6b9SJerome Glisse 437*771fe6b9SJerome Glisse DRM_INFO("radeon: Initializing kernel modesetting.\n"); 438*771fe6b9SJerome Glisse rdev->shutdown = false; 439*771fe6b9SJerome Glisse rdev->ddev = ddev; 440*771fe6b9SJerome Glisse rdev->pdev = pdev; 441*771fe6b9SJerome Glisse rdev->flags = flags; 442*771fe6b9SJerome Glisse rdev->family = flags & RADEON_FAMILY_MASK; 443*771fe6b9SJerome Glisse rdev->is_atom_bios = false; 444*771fe6b9SJerome Glisse rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT; 445*771fe6b9SJerome Glisse rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024; 446*771fe6b9SJerome Glisse rdev->gpu_lockup = false; 447*771fe6b9SJerome Glisse /* mutex initialization are all done here so we 448*771fe6b9SJerome Glisse * can recall function without having locking issues */ 449*771fe6b9SJerome Glisse mutex_init(&rdev->cs_mutex); 450*771fe6b9SJerome Glisse mutex_init(&rdev->ib_pool.mutex); 451*771fe6b9SJerome Glisse mutex_init(&rdev->cp.mutex); 452*771fe6b9SJerome Glisse rwlock_init(&rdev->fence_drv.lock); 453*771fe6b9SJerome Glisse 454*771fe6b9SJerome Glisse if (radeon_agpmode == -1) { 455*771fe6b9SJerome Glisse rdev->flags &= ~RADEON_IS_AGP; 456*771fe6b9SJerome Glisse if (rdev->family > CHIP_RV515 || 457*771fe6b9SJerome Glisse rdev->family == CHIP_RV380 || 458*771fe6b9SJerome Glisse rdev->family == CHIP_RV410 || 459*771fe6b9SJerome Glisse rdev->family == CHIP_R423) { 460*771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCIE mode\n"); 461*771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCIE; 462*771fe6b9SJerome Glisse } else { 463*771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCI mode\n"); 464*771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCI; 465*771fe6b9SJerome Glisse } 466*771fe6b9SJerome Glisse } 467*771fe6b9SJerome Glisse 468*771fe6b9SJerome Glisse /* Set asic functions */ 469*771fe6b9SJerome Glisse r = radeon_asic_init(rdev); 470*771fe6b9SJerome Glisse if (r) { 471*771fe6b9SJerome Glisse return r; 472*771fe6b9SJerome Glisse } 473*771fe6b9SJerome Glisse 474*771fe6b9SJerome Glisse /* Report DMA addressing limitation */ 475*771fe6b9SJerome Glisse r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(32)); 476*771fe6b9SJerome Glisse if (r) { 477*771fe6b9SJerome Glisse printk(KERN_WARNING "radeon: No suitable DMA available.\n"); 478*771fe6b9SJerome Glisse } 479*771fe6b9SJerome Glisse 480*771fe6b9SJerome Glisse /* Registers mapping */ 481*771fe6b9SJerome Glisse /* TODO: block userspace mapping of io register */ 482*771fe6b9SJerome Glisse rdev->rmmio_base = drm_get_resource_start(rdev->ddev, 2); 483*771fe6b9SJerome Glisse rdev->rmmio_size = drm_get_resource_len(rdev->ddev, 2); 484*771fe6b9SJerome Glisse rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size); 485*771fe6b9SJerome Glisse if (rdev->rmmio == NULL) { 486*771fe6b9SJerome Glisse return -ENOMEM; 487*771fe6b9SJerome Glisse } 488*771fe6b9SJerome Glisse DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base); 489*771fe6b9SJerome Glisse DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size); 490*771fe6b9SJerome Glisse 491*771fe6b9SJerome Glisse /* Setup errata flags */ 492*771fe6b9SJerome Glisse radeon_errata(rdev); 493*771fe6b9SJerome Glisse /* Initialize scratch registers */ 494*771fe6b9SJerome Glisse radeon_scratch_init(rdev); 495*771fe6b9SJerome Glisse 496*771fe6b9SJerome Glisse /* TODO: disable VGA need to use VGA request */ 497*771fe6b9SJerome Glisse /* BIOS*/ 498*771fe6b9SJerome Glisse if (!radeon_get_bios(rdev)) { 499*771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) 500*771fe6b9SJerome Glisse return -EINVAL; 501*771fe6b9SJerome Glisse } 502*771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 503*771fe6b9SJerome Glisse r = radeon_atombios_init(rdev); 504*771fe6b9SJerome Glisse if (r) { 505*771fe6b9SJerome Glisse return r; 506*771fe6b9SJerome Glisse } 507*771fe6b9SJerome Glisse } else { 508*771fe6b9SJerome Glisse r = radeon_combios_init(rdev); 509*771fe6b9SJerome Glisse if (r) { 510*771fe6b9SJerome Glisse return r; 511*771fe6b9SJerome Glisse } 512*771fe6b9SJerome Glisse } 513*771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 514*771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 515*771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 516*771fe6b9SJerome Glisse } 517*771fe6b9SJerome Glisse /* check if cards are posted or not */ 518*771fe6b9SJerome Glisse if (!radeon_card_posted(rdev) && rdev->bios) { 519*771fe6b9SJerome Glisse DRM_INFO("GPU not posted. posting now...\n"); 520*771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 521*771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 522*771fe6b9SJerome Glisse } else { 523*771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 524*771fe6b9SJerome Glisse } 525*771fe6b9SJerome Glisse } 526*771fe6b9SJerome Glisse /* Get vram informations */ 527*771fe6b9SJerome Glisse radeon_vram_info(rdev); 528*771fe6b9SJerome Glisse /* Device is severly broken if aper size > vram size. 529*771fe6b9SJerome Glisse * for RN50/M6/M7 - Novell bug 204882 ? 530*771fe6b9SJerome Glisse */ 531*771fe6b9SJerome Glisse if (rdev->mc.vram_size < rdev->mc.aper_size) { 532*771fe6b9SJerome Glisse rdev->mc.aper_size = rdev->mc.vram_size; 533*771fe6b9SJerome Glisse } 534*771fe6b9SJerome Glisse /* Add an MTRR for the VRAM */ 535*771fe6b9SJerome Glisse rdev->mc.vram_mtrr = mtrr_add(rdev->mc.aper_base, rdev->mc.aper_size, 536*771fe6b9SJerome Glisse MTRR_TYPE_WRCOMB, 1); 537*771fe6b9SJerome Glisse DRM_INFO("Detected VRAM RAM=%uM, BAR=%uM\n", 538*771fe6b9SJerome Glisse rdev->mc.vram_size >> 20, 539*771fe6b9SJerome Glisse (unsigned)rdev->mc.aper_size >> 20); 540*771fe6b9SJerome Glisse DRM_INFO("RAM width %dbits %cDR\n", 541*771fe6b9SJerome Glisse rdev->mc.vram_width, rdev->mc.vram_is_ddr ? 'D' : 'S'); 542*771fe6b9SJerome Glisse /* Initialize clocks */ 543*771fe6b9SJerome Glisse r = radeon_clocks_init(rdev); 544*771fe6b9SJerome Glisse if (r) { 545*771fe6b9SJerome Glisse return r; 546*771fe6b9SJerome Glisse } 547*771fe6b9SJerome Glisse /* Initialize memory controller (also test AGP) */ 548*771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 549*771fe6b9SJerome Glisse if (r) { 550*771fe6b9SJerome Glisse return r; 551*771fe6b9SJerome Glisse } 552*771fe6b9SJerome Glisse /* Fence driver */ 553*771fe6b9SJerome Glisse r = radeon_fence_driver_init(rdev); 554*771fe6b9SJerome Glisse if (r) { 555*771fe6b9SJerome Glisse return r; 556*771fe6b9SJerome Glisse } 557*771fe6b9SJerome Glisse r = radeon_irq_kms_init(rdev); 558*771fe6b9SJerome Glisse if (r) { 559*771fe6b9SJerome Glisse return r; 560*771fe6b9SJerome Glisse } 561*771fe6b9SJerome Glisse /* Memory manager */ 562*771fe6b9SJerome Glisse r = radeon_object_init(rdev); 563*771fe6b9SJerome Glisse if (r) { 564*771fe6b9SJerome Glisse return r; 565*771fe6b9SJerome Glisse } 566*771fe6b9SJerome Glisse /* Initialize GART (initialize after TTM so we can allocate 567*771fe6b9SJerome Glisse * memory through TTM but finalize after TTM) */ 568*771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 569*771fe6b9SJerome Glisse if (!r) { 570*771fe6b9SJerome Glisse r = radeon_gem_init(rdev); 571*771fe6b9SJerome Glisse } 572*771fe6b9SJerome Glisse 573*771fe6b9SJerome Glisse /* 1M ring buffer */ 574*771fe6b9SJerome Glisse if (!r) { 575*771fe6b9SJerome Glisse r = radeon_cp_init(rdev, 1024 * 1024); 576*771fe6b9SJerome Glisse } 577*771fe6b9SJerome Glisse if (!r) { 578*771fe6b9SJerome Glisse r = radeon_wb_init(rdev); 579*771fe6b9SJerome Glisse if (r) { 580*771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing WB (%d).\n", r); 581*771fe6b9SJerome Glisse return r; 582*771fe6b9SJerome Glisse } 583*771fe6b9SJerome Glisse } 584*771fe6b9SJerome Glisse if (!r) { 585*771fe6b9SJerome Glisse r = radeon_ib_pool_init(rdev); 586*771fe6b9SJerome Glisse if (r) { 587*771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing IB pool (%d).\n", r); 588*771fe6b9SJerome Glisse return r; 589*771fe6b9SJerome Glisse } 590*771fe6b9SJerome Glisse } 591*771fe6b9SJerome Glisse if (!r) { 592*771fe6b9SJerome Glisse r = radeon_ib_test(rdev); 593*771fe6b9SJerome Glisse if (r) { 594*771fe6b9SJerome Glisse DRM_ERROR("radeon: failled testing IB (%d).\n", r); 595*771fe6b9SJerome Glisse return r; 596*771fe6b9SJerome Glisse } 597*771fe6b9SJerome Glisse } 598*771fe6b9SJerome Glisse ret = r; 599*771fe6b9SJerome Glisse r = radeon_modeset_init(rdev); 600*771fe6b9SJerome Glisse if (r) { 601*771fe6b9SJerome Glisse return r; 602*771fe6b9SJerome Glisse } 603*771fe6b9SJerome Glisse if (rdev->fbdev_rfb && rdev->fbdev_rfb->obj) { 604*771fe6b9SJerome Glisse rdev->fbdev_robj = rdev->fbdev_rfb->obj->driver_private; 605*771fe6b9SJerome Glisse } 606*771fe6b9SJerome Glisse if (!ret) { 607*771fe6b9SJerome Glisse DRM_INFO("radeon: kernel modesetting successfully initialized.\n"); 608*771fe6b9SJerome Glisse } 609*771fe6b9SJerome Glisse if (radeon_benchmarking) { 610*771fe6b9SJerome Glisse radeon_benchmark(rdev); 611*771fe6b9SJerome Glisse } 612*771fe6b9SJerome Glisse return ret; 613*771fe6b9SJerome Glisse } 614*771fe6b9SJerome Glisse 615*771fe6b9SJerome Glisse void radeon_device_fini(struct radeon_device *rdev) 616*771fe6b9SJerome Glisse { 617*771fe6b9SJerome Glisse if (rdev == NULL || rdev->rmmio == NULL) { 618*771fe6b9SJerome Glisse return; 619*771fe6b9SJerome Glisse } 620*771fe6b9SJerome Glisse DRM_INFO("radeon: finishing device.\n"); 621*771fe6b9SJerome Glisse rdev->shutdown = true; 622*771fe6b9SJerome Glisse /* Order matter so becarefull if you rearrange anythings */ 623*771fe6b9SJerome Glisse radeon_modeset_fini(rdev); 624*771fe6b9SJerome Glisse radeon_ib_pool_fini(rdev); 625*771fe6b9SJerome Glisse radeon_cp_fini(rdev); 626*771fe6b9SJerome Glisse radeon_wb_fini(rdev); 627*771fe6b9SJerome Glisse radeon_gem_fini(rdev); 628*771fe6b9SJerome Glisse radeon_object_fini(rdev); 629*771fe6b9SJerome Glisse /* mc_fini must be after object_fini */ 630*771fe6b9SJerome Glisse radeon_mc_fini(rdev); 631*771fe6b9SJerome Glisse #if __OS_HAS_AGP 632*771fe6b9SJerome Glisse radeon_agp_fini(rdev); 633*771fe6b9SJerome Glisse #endif 634*771fe6b9SJerome Glisse radeon_irq_kms_fini(rdev); 635*771fe6b9SJerome Glisse radeon_fence_driver_fini(rdev); 636*771fe6b9SJerome Glisse radeon_clocks_fini(rdev); 637*771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 638*771fe6b9SJerome Glisse radeon_atombios_fini(rdev); 639*771fe6b9SJerome Glisse } else { 640*771fe6b9SJerome Glisse radeon_combios_fini(rdev); 641*771fe6b9SJerome Glisse } 642*771fe6b9SJerome Glisse kfree(rdev->bios); 643*771fe6b9SJerome Glisse rdev->bios = NULL; 644*771fe6b9SJerome Glisse iounmap(rdev->rmmio); 645*771fe6b9SJerome Glisse rdev->rmmio = NULL; 646*771fe6b9SJerome Glisse } 647*771fe6b9SJerome Glisse 648*771fe6b9SJerome Glisse 649*771fe6b9SJerome Glisse /* 650*771fe6b9SJerome Glisse * Suspend & resume. 651*771fe6b9SJerome Glisse */ 652*771fe6b9SJerome Glisse int radeon_suspend_kms(struct drm_device *dev, pm_message_t state) 653*771fe6b9SJerome Glisse { 654*771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 655*771fe6b9SJerome Glisse struct drm_crtc *crtc; 656*771fe6b9SJerome Glisse 657*771fe6b9SJerome Glisse if (dev == NULL || rdev == NULL) { 658*771fe6b9SJerome Glisse return -ENODEV; 659*771fe6b9SJerome Glisse } 660*771fe6b9SJerome Glisse if (state.event == PM_EVENT_PRETHAW) { 661*771fe6b9SJerome Glisse return 0; 662*771fe6b9SJerome Glisse } 663*771fe6b9SJerome Glisse /* unpin the front buffers */ 664*771fe6b9SJerome Glisse list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) { 665*771fe6b9SJerome Glisse struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->fb); 666*771fe6b9SJerome Glisse struct radeon_object *robj; 667*771fe6b9SJerome Glisse 668*771fe6b9SJerome Glisse if (rfb == NULL || rfb->obj == NULL) { 669*771fe6b9SJerome Glisse continue; 670*771fe6b9SJerome Glisse } 671*771fe6b9SJerome Glisse robj = rfb->obj->driver_private; 672*771fe6b9SJerome Glisse if (robj != rdev->fbdev_robj) { 673*771fe6b9SJerome Glisse radeon_object_unpin(robj); 674*771fe6b9SJerome Glisse } 675*771fe6b9SJerome Glisse } 676*771fe6b9SJerome Glisse /* evict vram memory */ 677*771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 678*771fe6b9SJerome Glisse /* wait for gpu to finish processing current batch */ 679*771fe6b9SJerome Glisse radeon_fence_wait_last(rdev); 680*771fe6b9SJerome Glisse 681*771fe6b9SJerome Glisse radeon_cp_disable(rdev); 682*771fe6b9SJerome Glisse radeon_gart_disable(rdev); 683*771fe6b9SJerome Glisse 684*771fe6b9SJerome Glisse /* evict remaining vram memory */ 685*771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 686*771fe6b9SJerome Glisse 687*771fe6b9SJerome Glisse rdev->irq.sw_int = false; 688*771fe6b9SJerome Glisse radeon_irq_set(rdev); 689*771fe6b9SJerome Glisse 690*771fe6b9SJerome Glisse pci_save_state(dev->pdev); 691*771fe6b9SJerome Glisse if (state.event == PM_EVENT_SUSPEND) { 692*771fe6b9SJerome Glisse /* Shut down the device */ 693*771fe6b9SJerome Glisse pci_disable_device(dev->pdev); 694*771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D3hot); 695*771fe6b9SJerome Glisse } 696*771fe6b9SJerome Glisse acquire_console_sem(); 697*771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 1); 698*771fe6b9SJerome Glisse release_console_sem(); 699*771fe6b9SJerome Glisse return 0; 700*771fe6b9SJerome Glisse } 701*771fe6b9SJerome Glisse 702*771fe6b9SJerome Glisse int radeon_resume_kms(struct drm_device *dev) 703*771fe6b9SJerome Glisse { 704*771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 705*771fe6b9SJerome Glisse int r; 706*771fe6b9SJerome Glisse 707*771fe6b9SJerome Glisse acquire_console_sem(); 708*771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D0); 709*771fe6b9SJerome Glisse pci_restore_state(dev->pdev); 710*771fe6b9SJerome Glisse if (pci_enable_device(dev->pdev)) { 711*771fe6b9SJerome Glisse release_console_sem(); 712*771fe6b9SJerome Glisse return -1; 713*771fe6b9SJerome Glisse } 714*771fe6b9SJerome Glisse pci_set_master(dev->pdev); 715*771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 716*771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 717*771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 718*771fe6b9SJerome Glisse } 719*771fe6b9SJerome Glisse /* post card */ 720*771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 721*771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 722*771fe6b9SJerome Glisse } else { 723*771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 724*771fe6b9SJerome Glisse } 725*771fe6b9SJerome Glisse /* Initialize clocks */ 726*771fe6b9SJerome Glisse r = radeon_clocks_init(rdev); 727*771fe6b9SJerome Glisse if (r) { 728*771fe6b9SJerome Glisse release_console_sem(); 729*771fe6b9SJerome Glisse return r; 730*771fe6b9SJerome Glisse } 731*771fe6b9SJerome Glisse /* Enable IRQ */ 732*771fe6b9SJerome Glisse rdev->irq.sw_int = true; 733*771fe6b9SJerome Glisse radeon_irq_set(rdev); 734*771fe6b9SJerome Glisse /* Initialize GPU Memory Controller */ 735*771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 736*771fe6b9SJerome Glisse if (r) { 737*771fe6b9SJerome Glisse goto out; 738*771fe6b9SJerome Glisse } 739*771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 740*771fe6b9SJerome Glisse if (r) { 741*771fe6b9SJerome Glisse goto out; 742*771fe6b9SJerome Glisse } 743*771fe6b9SJerome Glisse r = radeon_cp_init(rdev, rdev->cp.ring_size); 744*771fe6b9SJerome Glisse if (r) { 745*771fe6b9SJerome Glisse goto out; 746*771fe6b9SJerome Glisse } 747*771fe6b9SJerome Glisse out: 748*771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 0); 749*771fe6b9SJerome Glisse release_console_sem(); 750*771fe6b9SJerome Glisse 751*771fe6b9SJerome Glisse /* blat the mode back in */ 752*771fe6b9SJerome Glisse drm_helper_resume_force_mode(dev); 753*771fe6b9SJerome Glisse return 0; 754*771fe6b9SJerome Glisse } 755*771fe6b9SJerome Glisse 756*771fe6b9SJerome Glisse 757*771fe6b9SJerome Glisse /* 758*771fe6b9SJerome Glisse * Debugfs 759*771fe6b9SJerome Glisse */ 760*771fe6b9SJerome Glisse struct radeon_debugfs { 761*771fe6b9SJerome Glisse struct drm_info_list *files; 762*771fe6b9SJerome Glisse unsigned num_files; 763*771fe6b9SJerome Glisse }; 764*771fe6b9SJerome Glisse static struct radeon_debugfs _radeon_debugfs[RADEON_DEBUGFS_MAX_NUM_FILES]; 765*771fe6b9SJerome Glisse static unsigned _radeon_debugfs_count = 0; 766*771fe6b9SJerome Glisse 767*771fe6b9SJerome Glisse int radeon_debugfs_add_files(struct radeon_device *rdev, 768*771fe6b9SJerome Glisse struct drm_info_list *files, 769*771fe6b9SJerome Glisse unsigned nfiles) 770*771fe6b9SJerome Glisse { 771*771fe6b9SJerome Glisse unsigned i; 772*771fe6b9SJerome Glisse 773*771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 774*771fe6b9SJerome Glisse if (_radeon_debugfs[i].files == files) { 775*771fe6b9SJerome Glisse /* Already registered */ 776*771fe6b9SJerome Glisse return 0; 777*771fe6b9SJerome Glisse } 778*771fe6b9SJerome Glisse } 779*771fe6b9SJerome Glisse if ((_radeon_debugfs_count + nfiles) > RADEON_DEBUGFS_MAX_NUM_FILES) { 780*771fe6b9SJerome Glisse DRM_ERROR("Reached maximum number of debugfs files.\n"); 781*771fe6b9SJerome Glisse DRM_ERROR("Report so we increase RADEON_DEBUGFS_MAX_NUM_FILES.\n"); 782*771fe6b9SJerome Glisse return -EINVAL; 783*771fe6b9SJerome Glisse } 784*771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].files = files; 785*771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].num_files = nfiles; 786*771fe6b9SJerome Glisse _radeon_debugfs_count++; 787*771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 788*771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 789*771fe6b9SJerome Glisse rdev->ddev->control->debugfs_root, 790*771fe6b9SJerome Glisse rdev->ddev->control); 791*771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 792*771fe6b9SJerome Glisse rdev->ddev->primary->debugfs_root, 793*771fe6b9SJerome Glisse rdev->ddev->primary); 794*771fe6b9SJerome Glisse #endif 795*771fe6b9SJerome Glisse return 0; 796*771fe6b9SJerome Glisse } 797*771fe6b9SJerome Glisse 798*771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 799*771fe6b9SJerome Glisse int radeon_debugfs_init(struct drm_minor *minor) 800*771fe6b9SJerome Glisse { 801*771fe6b9SJerome Glisse return 0; 802*771fe6b9SJerome Glisse } 803*771fe6b9SJerome Glisse 804*771fe6b9SJerome Glisse void radeon_debugfs_cleanup(struct drm_minor *minor) 805*771fe6b9SJerome Glisse { 806*771fe6b9SJerome Glisse unsigned i; 807*771fe6b9SJerome Glisse 808*771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 809*771fe6b9SJerome Glisse drm_debugfs_remove_files(_radeon_debugfs[i].files, 810*771fe6b9SJerome Glisse _radeon_debugfs[i].num_files, minor); 811*771fe6b9SJerome Glisse } 812*771fe6b9SJerome Glisse } 813*771fe6b9SJerome Glisse #endif 814