xref: /openbmc/linux/drivers/gpu/drm/radeon/radeon_device.c (revision 73a6d3fc104827db574e4bd206a025299fef0bb1)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/console.h>
29771fe6b9SJerome Glisse #include <drm/drmP.h>
30771fe6b9SJerome Glisse #include <drm/drm_crtc_helper.h>
31771fe6b9SJerome Glisse #include <drm/radeon_drm.h>
3228d52043SDave Airlie #include <linux/vgaarb.h>
33771fe6b9SJerome Glisse #include "radeon_reg.h"
34771fe6b9SJerome Glisse #include "radeon.h"
35771fe6b9SJerome Glisse #include "radeon_asic.h"
36771fe6b9SJerome Glisse #include "atom.h"
37771fe6b9SJerome Glisse 
38771fe6b9SJerome Glisse /*
39b1e3a6d1SMichel Dänzer  * Clear GPU surface registers.
40b1e3a6d1SMichel Dänzer  */
413ce0a23dSJerome Glisse void radeon_surface_init(struct radeon_device *rdev)
42b1e3a6d1SMichel Dänzer {
43b1e3a6d1SMichel Dänzer 	/* FIXME: check this out */
44b1e3a6d1SMichel Dänzer 	if (rdev->family < CHIP_R600) {
45b1e3a6d1SMichel Dänzer 		int i;
46b1e3a6d1SMichel Dänzer 
47550e2d92SDave Airlie 		for (i = 0; i < RADEON_GEM_MAX_SURFACES; i++) {
48550e2d92SDave Airlie 			if (rdev->surface_regs[i].bo)
49550e2d92SDave Airlie 				radeon_bo_get_surface_reg(rdev->surface_regs[i].bo);
50550e2d92SDave Airlie 			else
51550e2d92SDave Airlie 				radeon_clear_surface_reg(rdev, i);
52b1e3a6d1SMichel Dänzer 		}
53e024e110SDave Airlie 		/* enable surfaces */
54e024e110SDave Airlie 		WREG32(RADEON_SURFACE_CNTL, 0);
55b1e3a6d1SMichel Dänzer 	}
56b1e3a6d1SMichel Dänzer }
57b1e3a6d1SMichel Dänzer 
58b1e3a6d1SMichel Dänzer /*
59771fe6b9SJerome Glisse  * GPU scratch registers helpers function.
60771fe6b9SJerome Glisse  */
613ce0a23dSJerome Glisse void radeon_scratch_init(struct radeon_device *rdev)
62771fe6b9SJerome Glisse {
63771fe6b9SJerome Glisse 	int i;
64771fe6b9SJerome Glisse 
65771fe6b9SJerome Glisse 	/* FIXME: check this out */
66771fe6b9SJerome Glisse 	if (rdev->family < CHIP_R300) {
67771fe6b9SJerome Glisse 		rdev->scratch.num_reg = 5;
68771fe6b9SJerome Glisse 	} else {
69771fe6b9SJerome Glisse 		rdev->scratch.num_reg = 7;
70771fe6b9SJerome Glisse 	}
71771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
72771fe6b9SJerome Glisse 		rdev->scratch.free[i] = true;
73771fe6b9SJerome Glisse 		rdev->scratch.reg[i] = RADEON_SCRATCH_REG0 + (i * 4);
74771fe6b9SJerome Glisse 	}
75771fe6b9SJerome Glisse }
76771fe6b9SJerome Glisse 
77771fe6b9SJerome Glisse int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg)
78771fe6b9SJerome Glisse {
79771fe6b9SJerome Glisse 	int i;
80771fe6b9SJerome Glisse 
81771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
82771fe6b9SJerome Glisse 		if (rdev->scratch.free[i]) {
83771fe6b9SJerome Glisse 			rdev->scratch.free[i] = false;
84771fe6b9SJerome Glisse 			*reg = rdev->scratch.reg[i];
85771fe6b9SJerome Glisse 			return 0;
86771fe6b9SJerome Glisse 		}
87771fe6b9SJerome Glisse 	}
88771fe6b9SJerome Glisse 	return -EINVAL;
89771fe6b9SJerome Glisse }
90771fe6b9SJerome Glisse 
91771fe6b9SJerome Glisse void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg)
92771fe6b9SJerome Glisse {
93771fe6b9SJerome Glisse 	int i;
94771fe6b9SJerome Glisse 
95771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
96771fe6b9SJerome Glisse 		if (rdev->scratch.reg[i] == reg) {
97771fe6b9SJerome Glisse 			rdev->scratch.free[i] = true;
98771fe6b9SJerome Glisse 			return;
99771fe6b9SJerome Glisse 		}
100771fe6b9SJerome Glisse 	}
101771fe6b9SJerome Glisse }
102771fe6b9SJerome Glisse 
103771fe6b9SJerome Glisse /*
104771fe6b9SJerome Glisse  * MC common functions
105771fe6b9SJerome Glisse  */
106771fe6b9SJerome Glisse int radeon_mc_setup(struct radeon_device *rdev)
107771fe6b9SJerome Glisse {
108771fe6b9SJerome Glisse 	uint32_t tmp;
109771fe6b9SJerome Glisse 
110771fe6b9SJerome Glisse 	/* Some chips have an "issue" with the memory controller, the
111771fe6b9SJerome Glisse 	 * location must be aligned to the size. We just align it down,
112771fe6b9SJerome Glisse 	 * too bad if we walk over the top of system memory, we don't
113771fe6b9SJerome Glisse 	 * use DMA without a remapped anyway.
114771fe6b9SJerome Glisse 	 * Affected chips are rv280, all r3xx, and all r4xx, but not IGP
115771fe6b9SJerome Glisse 	 */
116771fe6b9SJerome Glisse 	/* FGLRX seems to setup like this, VRAM a 0, then GART.
117771fe6b9SJerome Glisse 	 */
118771fe6b9SJerome Glisse 	/*
119771fe6b9SJerome Glisse 	 * Note: from R6xx the address space is 40bits but here we only
120771fe6b9SJerome Glisse 	 * use 32bits (still have to see a card which would exhaust 4G
121771fe6b9SJerome Glisse 	 * address space).
122771fe6b9SJerome Glisse 	 */
123771fe6b9SJerome Glisse 	if (rdev->mc.vram_location != 0xFFFFFFFFUL) {
124771fe6b9SJerome Glisse 		/* vram location was already setup try to put gtt after
125771fe6b9SJerome Glisse 		 * if it fits */
1267a50f01aSDave Airlie 		tmp = rdev->mc.vram_location + rdev->mc.mc_vram_size;
127771fe6b9SJerome Glisse 		tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1);
128771fe6b9SJerome Glisse 		if ((0xFFFFFFFFUL - tmp) >= rdev->mc.gtt_size) {
129771fe6b9SJerome Glisse 			rdev->mc.gtt_location = tmp;
130771fe6b9SJerome Glisse 		} else {
131771fe6b9SJerome Glisse 			if (rdev->mc.gtt_size >= rdev->mc.vram_location) {
132771fe6b9SJerome Glisse 				printk(KERN_ERR "[drm] GTT too big to fit "
133771fe6b9SJerome Glisse 				       "before or after vram location.\n");
134771fe6b9SJerome Glisse 				return -EINVAL;
135771fe6b9SJerome Glisse 			}
136771fe6b9SJerome Glisse 			rdev->mc.gtt_location = 0;
137771fe6b9SJerome Glisse 		}
138771fe6b9SJerome Glisse 	} else if (rdev->mc.gtt_location != 0xFFFFFFFFUL) {
139771fe6b9SJerome Glisse 		/* gtt location was already setup try to put vram before
140771fe6b9SJerome Glisse 		 * if it fits */
1417a50f01aSDave Airlie 		if (rdev->mc.mc_vram_size < rdev->mc.gtt_location) {
142771fe6b9SJerome Glisse 			rdev->mc.vram_location = 0;
143771fe6b9SJerome Glisse 		} else {
144771fe6b9SJerome Glisse 			tmp = rdev->mc.gtt_location + rdev->mc.gtt_size;
1457a50f01aSDave Airlie 			tmp += (rdev->mc.mc_vram_size - 1);
1467a50f01aSDave Airlie 			tmp &= ~(rdev->mc.mc_vram_size - 1);
1477a50f01aSDave Airlie 			if ((0xFFFFFFFFUL - tmp) >= rdev->mc.mc_vram_size) {
148771fe6b9SJerome Glisse 				rdev->mc.vram_location = tmp;
149771fe6b9SJerome Glisse 			} else {
150771fe6b9SJerome Glisse 				printk(KERN_ERR "[drm] vram too big to fit "
151771fe6b9SJerome Glisse 				       "before or after GTT location.\n");
152771fe6b9SJerome Glisse 				return -EINVAL;
153771fe6b9SJerome Glisse 			}
154771fe6b9SJerome Glisse 		}
155771fe6b9SJerome Glisse 	} else {
156771fe6b9SJerome Glisse 		rdev->mc.vram_location = 0;
15717332925SDave Airlie 		tmp = rdev->mc.mc_vram_size;
15817332925SDave Airlie 		tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1);
15917332925SDave Airlie 		rdev->mc.gtt_location = tmp;
160771fe6b9SJerome Glisse 	}
1619f022ddfSJerome Glisse 	rdev->mc.vram_start = rdev->mc.vram_location;
1629f022ddfSJerome Glisse 	rdev->mc.vram_end = rdev->mc.vram_location + rdev->mc.mc_vram_size - 1;
1639f022ddfSJerome Glisse 	rdev->mc.gtt_start = rdev->mc.gtt_location;
1649f022ddfSJerome Glisse 	rdev->mc.gtt_end = rdev->mc.gtt_location + rdev->mc.gtt_size - 1;
1653ce0a23dSJerome Glisse 	DRM_INFO("radeon: VRAM %uM\n", (unsigned)(rdev->mc.mc_vram_size >> 20));
166771fe6b9SJerome Glisse 	DRM_INFO("radeon: VRAM from 0x%08X to 0x%08X\n",
1673ce0a23dSJerome Glisse 		 (unsigned)rdev->mc.vram_location,
1683ce0a23dSJerome Glisse 		 (unsigned)(rdev->mc.vram_location + rdev->mc.mc_vram_size - 1));
1693ce0a23dSJerome Glisse 	DRM_INFO("radeon: GTT %uM\n", (unsigned)(rdev->mc.gtt_size >> 20));
170771fe6b9SJerome Glisse 	DRM_INFO("radeon: GTT from 0x%08X to 0x%08X\n",
1713ce0a23dSJerome Glisse 		 (unsigned)rdev->mc.gtt_location,
1723ce0a23dSJerome Glisse 		 (unsigned)(rdev->mc.gtt_location + rdev->mc.gtt_size - 1));
173771fe6b9SJerome Glisse 	return 0;
174771fe6b9SJerome Glisse }
175771fe6b9SJerome Glisse 
176771fe6b9SJerome Glisse 
177771fe6b9SJerome Glisse /*
178771fe6b9SJerome Glisse  * GPU helpers function.
179771fe6b9SJerome Glisse  */
1809f022ddfSJerome Glisse bool radeon_card_posted(struct radeon_device *rdev)
181771fe6b9SJerome Glisse {
182771fe6b9SJerome Glisse 	uint32_t reg;
183771fe6b9SJerome Glisse 
184771fe6b9SJerome Glisse 	/* first check CRTCs */
185771fe6b9SJerome Glisse 	if (ASIC_IS_AVIVO(rdev)) {
186771fe6b9SJerome Glisse 		reg = RREG32(AVIVO_D1CRTC_CONTROL) |
187771fe6b9SJerome Glisse 		      RREG32(AVIVO_D2CRTC_CONTROL);
188771fe6b9SJerome Glisse 		if (reg & AVIVO_CRTC_EN) {
189771fe6b9SJerome Glisse 			return true;
190771fe6b9SJerome Glisse 		}
191771fe6b9SJerome Glisse 	} else {
192771fe6b9SJerome Glisse 		reg = RREG32(RADEON_CRTC_GEN_CNTL) |
193771fe6b9SJerome Glisse 		      RREG32(RADEON_CRTC2_GEN_CNTL);
194771fe6b9SJerome Glisse 		if (reg & RADEON_CRTC_EN) {
195771fe6b9SJerome Glisse 			return true;
196771fe6b9SJerome Glisse 		}
197771fe6b9SJerome Glisse 	}
198771fe6b9SJerome Glisse 
199771fe6b9SJerome Glisse 	/* then check MEM_SIZE, in case the crtcs are off */
200771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_R600)
201771fe6b9SJerome Glisse 		reg = RREG32(R600_CONFIG_MEMSIZE);
202771fe6b9SJerome Glisse 	else
203771fe6b9SJerome Glisse 		reg = RREG32(RADEON_CONFIG_MEMSIZE);
204771fe6b9SJerome Glisse 
205771fe6b9SJerome Glisse 	if (reg)
206771fe6b9SJerome Glisse 		return true;
207771fe6b9SJerome Glisse 
208771fe6b9SJerome Glisse 	return false;
209771fe6b9SJerome Glisse 
210771fe6b9SJerome Glisse }
211771fe6b9SJerome Glisse 
21272542d77SDave Airlie bool radeon_boot_test_post_card(struct radeon_device *rdev)
21372542d77SDave Airlie {
21472542d77SDave Airlie 	if (radeon_card_posted(rdev))
21572542d77SDave Airlie 		return true;
21672542d77SDave Airlie 
21772542d77SDave Airlie 	if (rdev->bios) {
21872542d77SDave Airlie 		DRM_INFO("GPU not posted. posting now...\n");
21972542d77SDave Airlie 		if (rdev->is_atom_bios)
22072542d77SDave Airlie 			atom_asic_init(rdev->mode_info.atom_context);
22172542d77SDave Airlie 		else
22272542d77SDave Airlie 			radeon_combios_asic_init(rdev->ddev);
22372542d77SDave Airlie 		return true;
22472542d77SDave Airlie 	} else {
22572542d77SDave Airlie 		dev_err(rdev->dev, "Card not posted and no BIOS - ignoring\n");
22672542d77SDave Airlie 		return false;
22772542d77SDave Airlie 	}
22872542d77SDave Airlie }
22972542d77SDave Airlie 
2303ce0a23dSJerome Glisse int radeon_dummy_page_init(struct radeon_device *rdev)
2313ce0a23dSJerome Glisse {
2323ce0a23dSJerome Glisse 	rdev->dummy_page.page = alloc_page(GFP_DMA32 | GFP_KERNEL | __GFP_ZERO);
2333ce0a23dSJerome Glisse 	if (rdev->dummy_page.page == NULL)
2343ce0a23dSJerome Glisse 		return -ENOMEM;
2353ce0a23dSJerome Glisse 	rdev->dummy_page.addr = pci_map_page(rdev->pdev, rdev->dummy_page.page,
2363ce0a23dSJerome Glisse 					0, PAGE_SIZE, PCI_DMA_BIDIRECTIONAL);
2373ce0a23dSJerome Glisse 	if (!rdev->dummy_page.addr) {
2383ce0a23dSJerome Glisse 		__free_page(rdev->dummy_page.page);
2393ce0a23dSJerome Glisse 		rdev->dummy_page.page = NULL;
2403ce0a23dSJerome Glisse 		return -ENOMEM;
2413ce0a23dSJerome Glisse 	}
2423ce0a23dSJerome Glisse 	return 0;
2433ce0a23dSJerome Glisse }
2443ce0a23dSJerome Glisse 
2453ce0a23dSJerome Glisse void radeon_dummy_page_fini(struct radeon_device *rdev)
2463ce0a23dSJerome Glisse {
2473ce0a23dSJerome Glisse 	if (rdev->dummy_page.page == NULL)
2483ce0a23dSJerome Glisse 		return;
2493ce0a23dSJerome Glisse 	pci_unmap_page(rdev->pdev, rdev->dummy_page.addr,
2503ce0a23dSJerome Glisse 			PAGE_SIZE, PCI_DMA_BIDIRECTIONAL);
2513ce0a23dSJerome Glisse 	__free_page(rdev->dummy_page.page);
2523ce0a23dSJerome Glisse 	rdev->dummy_page.page = NULL;
2533ce0a23dSJerome Glisse }
2543ce0a23dSJerome Glisse 
255771fe6b9SJerome Glisse 
256771fe6b9SJerome Glisse /*
257771fe6b9SJerome Glisse  * Registers accessors functions.
258771fe6b9SJerome Glisse  */
259771fe6b9SJerome Glisse uint32_t radeon_invalid_rreg(struct radeon_device *rdev, uint32_t reg)
260771fe6b9SJerome Glisse {
261771fe6b9SJerome Glisse 	DRM_ERROR("Invalid callback to read register 0x%04X\n", reg);
262771fe6b9SJerome Glisse 	BUG_ON(1);
263771fe6b9SJerome Glisse 	return 0;
264771fe6b9SJerome Glisse }
265771fe6b9SJerome Glisse 
266771fe6b9SJerome Glisse void radeon_invalid_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
267771fe6b9SJerome Glisse {
268771fe6b9SJerome Glisse 	DRM_ERROR("Invalid callback to write register 0x%04X with 0x%08X\n",
269771fe6b9SJerome Glisse 		  reg, v);
270771fe6b9SJerome Glisse 	BUG_ON(1);
271771fe6b9SJerome Glisse }
272771fe6b9SJerome Glisse 
273771fe6b9SJerome Glisse void radeon_register_accessor_init(struct radeon_device *rdev)
274771fe6b9SJerome Glisse {
275771fe6b9SJerome Glisse 	rdev->mc_rreg = &radeon_invalid_rreg;
276771fe6b9SJerome Glisse 	rdev->mc_wreg = &radeon_invalid_wreg;
277771fe6b9SJerome Glisse 	rdev->pll_rreg = &radeon_invalid_rreg;
278771fe6b9SJerome Glisse 	rdev->pll_wreg = &radeon_invalid_wreg;
279771fe6b9SJerome Glisse 	rdev->pciep_rreg = &radeon_invalid_rreg;
280771fe6b9SJerome Glisse 	rdev->pciep_wreg = &radeon_invalid_wreg;
281771fe6b9SJerome Glisse 
282771fe6b9SJerome Glisse 	/* Don't change order as we are overridding accessor. */
283771fe6b9SJerome Glisse 	if (rdev->family < CHIP_RV515) {
284de1b2898SDave Airlie 		rdev->pcie_reg_mask = 0xff;
285de1b2898SDave Airlie 	} else {
286de1b2898SDave Airlie 		rdev->pcie_reg_mask = 0x7ff;
287771fe6b9SJerome Glisse 	}
288771fe6b9SJerome Glisse 	/* FIXME: not sure here */
289771fe6b9SJerome Glisse 	if (rdev->family <= CHIP_R580) {
290771fe6b9SJerome Glisse 		rdev->pll_rreg = &r100_pll_rreg;
291771fe6b9SJerome Glisse 		rdev->pll_wreg = &r100_pll_wreg;
292771fe6b9SJerome Glisse 	}
293905b6822SJerome Glisse 	if (rdev->family >= CHIP_R420) {
294905b6822SJerome Glisse 		rdev->mc_rreg = &r420_mc_rreg;
295905b6822SJerome Glisse 		rdev->mc_wreg = &r420_mc_wreg;
296905b6822SJerome Glisse 	}
297771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_RV515) {
298771fe6b9SJerome Glisse 		rdev->mc_rreg = &rv515_mc_rreg;
299771fe6b9SJerome Glisse 		rdev->mc_wreg = &rv515_mc_wreg;
300771fe6b9SJerome Glisse 	}
301771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480) {
302771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs400_mc_rreg;
303771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs400_mc_wreg;
304771fe6b9SJerome Glisse 	}
305771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) {
306771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs690_mc_rreg;
307771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs690_mc_wreg;
308771fe6b9SJerome Glisse 	}
309771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS600) {
310771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs600_mc_rreg;
311771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs600_mc_wreg;
312771fe6b9SJerome Glisse 	}
313771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_R600) {
314771fe6b9SJerome Glisse 		rdev->pciep_rreg = &r600_pciep_rreg;
315771fe6b9SJerome Glisse 		rdev->pciep_wreg = &r600_pciep_wreg;
316771fe6b9SJerome Glisse 	}
317771fe6b9SJerome Glisse }
318771fe6b9SJerome Glisse 
319771fe6b9SJerome Glisse 
320771fe6b9SJerome Glisse /*
321771fe6b9SJerome Glisse  * ASIC
322771fe6b9SJerome Glisse  */
323771fe6b9SJerome Glisse int radeon_asic_init(struct radeon_device *rdev)
324771fe6b9SJerome Glisse {
325771fe6b9SJerome Glisse 	radeon_register_accessor_init(rdev);
326771fe6b9SJerome Glisse 	switch (rdev->family) {
327771fe6b9SJerome Glisse 	case CHIP_R100:
328771fe6b9SJerome Glisse 	case CHIP_RV100:
329771fe6b9SJerome Glisse 	case CHIP_RS100:
330771fe6b9SJerome Glisse 	case CHIP_RV200:
331771fe6b9SJerome Glisse 	case CHIP_RS200:
332771fe6b9SJerome Glisse 	case CHIP_R200:
333771fe6b9SJerome Glisse 	case CHIP_RV250:
334771fe6b9SJerome Glisse 	case CHIP_RS300:
335771fe6b9SJerome Glisse 	case CHIP_RV280:
336771fe6b9SJerome Glisse 		rdev->asic = &r100_asic;
337771fe6b9SJerome Glisse 		break;
338771fe6b9SJerome Glisse 	case CHIP_R300:
339771fe6b9SJerome Glisse 	case CHIP_R350:
340771fe6b9SJerome Glisse 	case CHIP_RV350:
341771fe6b9SJerome Glisse 	case CHIP_RV380:
342771fe6b9SJerome Glisse 		rdev->asic = &r300_asic;
3434aac0473SJerome Glisse 		if (rdev->flags & RADEON_IS_PCIE) {
3444aac0473SJerome Glisse 			rdev->asic->gart_tlb_flush = &rv370_pcie_gart_tlb_flush;
3454aac0473SJerome Glisse 			rdev->asic->gart_set_page = &rv370_pcie_gart_set_page;
3464aac0473SJerome Glisse 		}
347771fe6b9SJerome Glisse 		break;
348771fe6b9SJerome Glisse 	case CHIP_R420:
349771fe6b9SJerome Glisse 	case CHIP_R423:
350771fe6b9SJerome Glisse 	case CHIP_RV410:
351771fe6b9SJerome Glisse 		rdev->asic = &r420_asic;
352771fe6b9SJerome Glisse 		break;
353771fe6b9SJerome Glisse 	case CHIP_RS400:
354771fe6b9SJerome Glisse 	case CHIP_RS480:
355771fe6b9SJerome Glisse 		rdev->asic = &rs400_asic;
356771fe6b9SJerome Glisse 		break;
357771fe6b9SJerome Glisse 	case CHIP_RS600:
358771fe6b9SJerome Glisse 		rdev->asic = &rs600_asic;
359771fe6b9SJerome Glisse 		break;
360771fe6b9SJerome Glisse 	case CHIP_RS690:
361771fe6b9SJerome Glisse 	case CHIP_RS740:
362771fe6b9SJerome Glisse 		rdev->asic = &rs690_asic;
363771fe6b9SJerome Glisse 		break;
364771fe6b9SJerome Glisse 	case CHIP_RV515:
365771fe6b9SJerome Glisse 		rdev->asic = &rv515_asic;
366771fe6b9SJerome Glisse 		break;
367771fe6b9SJerome Glisse 	case CHIP_R520:
368771fe6b9SJerome Glisse 	case CHIP_RV530:
369771fe6b9SJerome Glisse 	case CHIP_RV560:
370771fe6b9SJerome Glisse 	case CHIP_RV570:
371771fe6b9SJerome Glisse 	case CHIP_R580:
372771fe6b9SJerome Glisse 		rdev->asic = &r520_asic;
373771fe6b9SJerome Glisse 		break;
374771fe6b9SJerome Glisse 	case CHIP_R600:
375771fe6b9SJerome Glisse 	case CHIP_RV610:
376771fe6b9SJerome Glisse 	case CHIP_RV630:
377771fe6b9SJerome Glisse 	case CHIP_RV620:
378771fe6b9SJerome Glisse 	case CHIP_RV635:
379771fe6b9SJerome Glisse 	case CHIP_RV670:
380771fe6b9SJerome Glisse 	case CHIP_RS780:
3813ce0a23dSJerome Glisse 	case CHIP_RS880:
3823ce0a23dSJerome Glisse 		rdev->asic = &r600_asic;
3833ce0a23dSJerome Glisse 		break;
384771fe6b9SJerome Glisse 	case CHIP_RV770:
385771fe6b9SJerome Glisse 	case CHIP_RV730:
386771fe6b9SJerome Glisse 	case CHIP_RV710:
3873ce0a23dSJerome Glisse 	case CHIP_RV740:
3883ce0a23dSJerome Glisse 		rdev->asic = &rv770_asic;
3893ce0a23dSJerome Glisse 		break;
390771fe6b9SJerome Glisse 	default:
391771fe6b9SJerome Glisse 		/* FIXME: not supported yet */
392771fe6b9SJerome Glisse 		return -EINVAL;
393771fe6b9SJerome Glisse 	}
3945ea597f3SRafał Miłecki 
3955ea597f3SRafał Miłecki 	if (rdev->flags & RADEON_IS_IGP) {
3965ea597f3SRafał Miłecki 		rdev->asic->get_memory_clock = NULL;
3975ea597f3SRafał Miłecki 		rdev->asic->set_memory_clock = NULL;
3985ea597f3SRafał Miłecki 	}
3995ea597f3SRafał Miłecki 
400771fe6b9SJerome Glisse 	return 0;
401771fe6b9SJerome Glisse }
402771fe6b9SJerome Glisse 
403771fe6b9SJerome Glisse 
404771fe6b9SJerome Glisse /*
405771fe6b9SJerome Glisse  * Wrapper around modesetting bits.
406771fe6b9SJerome Glisse  */
407771fe6b9SJerome Glisse int radeon_clocks_init(struct radeon_device *rdev)
408771fe6b9SJerome Glisse {
409771fe6b9SJerome Glisse 	int r;
410771fe6b9SJerome Glisse 
411771fe6b9SJerome Glisse 	r = radeon_static_clocks_init(rdev->ddev);
412771fe6b9SJerome Glisse 	if (r) {
413771fe6b9SJerome Glisse 		return r;
414771fe6b9SJerome Glisse 	}
415771fe6b9SJerome Glisse 	DRM_INFO("Clocks initialized !\n");
416771fe6b9SJerome Glisse 	return 0;
417771fe6b9SJerome Glisse }
418771fe6b9SJerome Glisse 
419771fe6b9SJerome Glisse void radeon_clocks_fini(struct radeon_device *rdev)
420771fe6b9SJerome Glisse {
421771fe6b9SJerome Glisse }
422771fe6b9SJerome Glisse 
423771fe6b9SJerome Glisse /* ATOM accessor methods */
424771fe6b9SJerome Glisse static uint32_t cail_pll_read(struct card_info *info, uint32_t reg)
425771fe6b9SJerome Glisse {
426771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
427771fe6b9SJerome Glisse 	uint32_t r;
428771fe6b9SJerome Glisse 
429771fe6b9SJerome Glisse 	r = rdev->pll_rreg(rdev, reg);
430771fe6b9SJerome Glisse 	return r;
431771fe6b9SJerome Glisse }
432771fe6b9SJerome Glisse 
433771fe6b9SJerome Glisse static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val)
434771fe6b9SJerome Glisse {
435771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
436771fe6b9SJerome Glisse 
437771fe6b9SJerome Glisse 	rdev->pll_wreg(rdev, reg, val);
438771fe6b9SJerome Glisse }
439771fe6b9SJerome Glisse 
440771fe6b9SJerome Glisse static uint32_t cail_mc_read(struct card_info *info, uint32_t reg)
441771fe6b9SJerome Glisse {
442771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
443771fe6b9SJerome Glisse 	uint32_t r;
444771fe6b9SJerome Glisse 
445771fe6b9SJerome Glisse 	r = rdev->mc_rreg(rdev, reg);
446771fe6b9SJerome Glisse 	return r;
447771fe6b9SJerome Glisse }
448771fe6b9SJerome Glisse 
449771fe6b9SJerome Glisse static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val)
450771fe6b9SJerome Glisse {
451771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
452771fe6b9SJerome Glisse 
453771fe6b9SJerome Glisse 	rdev->mc_wreg(rdev, reg, val);
454771fe6b9SJerome Glisse }
455771fe6b9SJerome Glisse 
456771fe6b9SJerome Glisse static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val)
457771fe6b9SJerome Glisse {
458771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
459771fe6b9SJerome Glisse 
460771fe6b9SJerome Glisse 	WREG32(reg*4, val);
461771fe6b9SJerome Glisse }
462771fe6b9SJerome Glisse 
463771fe6b9SJerome Glisse static uint32_t cail_reg_read(struct card_info *info, uint32_t reg)
464771fe6b9SJerome Glisse {
465771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
466771fe6b9SJerome Glisse 	uint32_t r;
467771fe6b9SJerome Glisse 
468771fe6b9SJerome Glisse 	r = RREG32(reg*4);
469771fe6b9SJerome Glisse 	return r;
470771fe6b9SJerome Glisse }
471771fe6b9SJerome Glisse 
472771fe6b9SJerome Glisse int radeon_atombios_init(struct radeon_device *rdev)
473771fe6b9SJerome Glisse {
47461c4b24bSMathias Fröhlich 	struct card_info *atom_card_info =
47561c4b24bSMathias Fröhlich 	    kzalloc(sizeof(struct card_info), GFP_KERNEL);
47661c4b24bSMathias Fröhlich 
47761c4b24bSMathias Fröhlich 	if (!atom_card_info)
47861c4b24bSMathias Fröhlich 		return -ENOMEM;
47961c4b24bSMathias Fröhlich 
48061c4b24bSMathias Fröhlich 	rdev->mode_info.atom_card_info = atom_card_info;
48161c4b24bSMathias Fröhlich 	atom_card_info->dev = rdev->ddev;
48261c4b24bSMathias Fröhlich 	atom_card_info->reg_read = cail_reg_read;
48361c4b24bSMathias Fröhlich 	atom_card_info->reg_write = cail_reg_write;
48461c4b24bSMathias Fröhlich 	atom_card_info->mc_read = cail_mc_read;
48561c4b24bSMathias Fröhlich 	atom_card_info->mc_write = cail_mc_write;
48661c4b24bSMathias Fröhlich 	atom_card_info->pll_read = cail_pll_read;
48761c4b24bSMathias Fröhlich 	atom_card_info->pll_write = cail_pll_write;
48861c4b24bSMathias Fröhlich 
48961c4b24bSMathias Fröhlich 	rdev->mode_info.atom_context = atom_parse(atom_card_info, rdev->bios);
490c31ad97fSRafał Miłecki 	mutex_init(&rdev->mode_info.atom_context->mutex);
491771fe6b9SJerome Glisse 	radeon_atom_initialize_bios_scratch_regs(rdev->ddev);
492d904ef9bSDave Airlie 	atom_allocate_fb_scratch(rdev->mode_info.atom_context);
493771fe6b9SJerome Glisse 	return 0;
494771fe6b9SJerome Glisse }
495771fe6b9SJerome Glisse 
496771fe6b9SJerome Glisse void radeon_atombios_fini(struct radeon_device *rdev)
497771fe6b9SJerome Glisse {
4984a04a844SJerome Glisse 	if (rdev->mode_info.atom_context) {
499d904ef9bSDave Airlie 		kfree(rdev->mode_info.atom_context->scratch);
500771fe6b9SJerome Glisse 		kfree(rdev->mode_info.atom_context);
5014a04a844SJerome Glisse 	}
50261c4b24bSMathias Fröhlich 	kfree(rdev->mode_info.atom_card_info);
503771fe6b9SJerome Glisse }
504771fe6b9SJerome Glisse 
505771fe6b9SJerome Glisse int radeon_combios_init(struct radeon_device *rdev)
506771fe6b9SJerome Glisse {
507771fe6b9SJerome Glisse 	radeon_combios_initialize_bios_scratch_regs(rdev->ddev);
508771fe6b9SJerome Glisse 	return 0;
509771fe6b9SJerome Glisse }
510771fe6b9SJerome Glisse 
511771fe6b9SJerome Glisse void radeon_combios_fini(struct radeon_device *rdev)
512771fe6b9SJerome Glisse {
513771fe6b9SJerome Glisse }
514771fe6b9SJerome Glisse 
51528d52043SDave Airlie /* if we get transitioned to only one device, tak VGA back */
51628d52043SDave Airlie static unsigned int radeon_vga_set_decode(void *cookie, bool state)
51728d52043SDave Airlie {
51828d52043SDave Airlie 	struct radeon_device *rdev = cookie;
51928d52043SDave Airlie 	radeon_vga_set_state(rdev, state);
52028d52043SDave Airlie 	if (state)
52128d52043SDave Airlie 		return VGA_RSRC_LEGACY_IO | VGA_RSRC_LEGACY_MEM |
52228d52043SDave Airlie 		       VGA_RSRC_NORMAL_IO | VGA_RSRC_NORMAL_MEM;
52328d52043SDave Airlie 	else
52428d52043SDave Airlie 		return VGA_RSRC_NORMAL_IO | VGA_RSRC_NORMAL_MEM;
52528d52043SDave Airlie }
526c1176d6fSDave Airlie 
527b574f251SJerome Glisse void radeon_agp_disable(struct radeon_device *rdev)
528b574f251SJerome Glisse {
529b574f251SJerome Glisse 	rdev->flags &= ~RADEON_IS_AGP;
530b574f251SJerome Glisse 	if (rdev->family >= CHIP_R600) {
531b574f251SJerome Glisse 		DRM_INFO("Forcing AGP to PCIE mode\n");
532b574f251SJerome Glisse 		rdev->flags |= RADEON_IS_PCIE;
533b574f251SJerome Glisse 	} else if (rdev->family >= CHIP_RV515 ||
534b574f251SJerome Glisse 			rdev->family == CHIP_RV380 ||
535b574f251SJerome Glisse 			rdev->family == CHIP_RV410 ||
536b574f251SJerome Glisse 			rdev->family == CHIP_R423) {
537b574f251SJerome Glisse 		DRM_INFO("Forcing AGP to PCIE mode\n");
538b574f251SJerome Glisse 		rdev->flags |= RADEON_IS_PCIE;
539b574f251SJerome Glisse 		rdev->asic->gart_tlb_flush = &rv370_pcie_gart_tlb_flush;
540b574f251SJerome Glisse 		rdev->asic->gart_set_page = &rv370_pcie_gart_set_page;
541b574f251SJerome Glisse 	} else {
542b574f251SJerome Glisse 		DRM_INFO("Forcing AGP to PCI mode\n");
543b574f251SJerome Glisse 		rdev->flags |= RADEON_IS_PCI;
544b574f251SJerome Glisse 		rdev->asic->gart_tlb_flush = &r100_pci_gart_tlb_flush;
545b574f251SJerome Glisse 		rdev->asic->gart_set_page = &r100_pci_gart_set_page;
546b574f251SJerome Glisse 	}
547700a0cc0SJerome Glisse 	rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
548b574f251SJerome Glisse }
549771fe6b9SJerome Glisse 
55036421338SJerome Glisse void radeon_check_arguments(struct radeon_device *rdev)
55136421338SJerome Glisse {
55236421338SJerome Glisse 	/* vramlimit must be a power of two */
55336421338SJerome Glisse 	switch (radeon_vram_limit) {
55436421338SJerome Glisse 	case 0:
55536421338SJerome Glisse 	case 4:
55636421338SJerome Glisse 	case 8:
55736421338SJerome Glisse 	case 16:
55836421338SJerome Glisse 	case 32:
55936421338SJerome Glisse 	case 64:
56036421338SJerome Glisse 	case 128:
56136421338SJerome Glisse 	case 256:
56236421338SJerome Glisse 	case 512:
56336421338SJerome Glisse 	case 1024:
56436421338SJerome Glisse 	case 2048:
56536421338SJerome Glisse 	case 4096:
56636421338SJerome Glisse 		break;
56736421338SJerome Glisse 	default:
56836421338SJerome Glisse 		dev_warn(rdev->dev, "vram limit (%d) must be a power of 2\n",
56936421338SJerome Glisse 				radeon_vram_limit);
57036421338SJerome Glisse 		radeon_vram_limit = 0;
57136421338SJerome Glisse 		break;
57236421338SJerome Glisse 	}
57336421338SJerome Glisse 	radeon_vram_limit = radeon_vram_limit << 20;
57436421338SJerome Glisse 	/* gtt size must be power of two and greater or equal to 32M */
57536421338SJerome Glisse 	switch (radeon_gart_size) {
57636421338SJerome Glisse 	case 4:
57736421338SJerome Glisse 	case 8:
57836421338SJerome Glisse 	case 16:
57936421338SJerome Glisse 		dev_warn(rdev->dev, "gart size (%d) too small forcing to 512M\n",
58036421338SJerome Glisse 				radeon_gart_size);
58136421338SJerome Glisse 		radeon_gart_size = 512;
58236421338SJerome Glisse 		break;
58336421338SJerome Glisse 	case 32:
58436421338SJerome Glisse 	case 64:
58536421338SJerome Glisse 	case 128:
58636421338SJerome Glisse 	case 256:
58736421338SJerome Glisse 	case 512:
58836421338SJerome Glisse 	case 1024:
58936421338SJerome Glisse 	case 2048:
59036421338SJerome Glisse 	case 4096:
59136421338SJerome Glisse 		break;
59236421338SJerome Glisse 	default:
59336421338SJerome Glisse 		dev_warn(rdev->dev, "gart size (%d) must be a power of 2\n",
59436421338SJerome Glisse 				radeon_gart_size);
59536421338SJerome Glisse 		radeon_gart_size = 512;
59636421338SJerome Glisse 		break;
59736421338SJerome Glisse 	}
59836421338SJerome Glisse 	rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
59936421338SJerome Glisse 	/* AGP mode can only be -1, 1, 2, 4, 8 */
60036421338SJerome Glisse 	switch (radeon_agpmode) {
60136421338SJerome Glisse 	case -1:
60236421338SJerome Glisse 	case 0:
60336421338SJerome Glisse 	case 1:
60436421338SJerome Glisse 	case 2:
60536421338SJerome Glisse 	case 4:
60636421338SJerome Glisse 	case 8:
60736421338SJerome Glisse 		break;
60836421338SJerome Glisse 	default:
60936421338SJerome Glisse 		dev_warn(rdev->dev, "invalid AGP mode %d (valid mode: "
61036421338SJerome Glisse 				"-1, 0, 1, 2, 4, 8)\n", radeon_agpmode);
61136421338SJerome Glisse 		radeon_agpmode = 0;
61236421338SJerome Glisse 		break;
61336421338SJerome Glisse 	}
61436421338SJerome Glisse }
61536421338SJerome Glisse 
616771fe6b9SJerome Glisse int radeon_device_init(struct radeon_device *rdev,
617771fe6b9SJerome Glisse 		       struct drm_device *ddev,
618771fe6b9SJerome Glisse 		       struct pci_dev *pdev,
619771fe6b9SJerome Glisse 		       uint32_t flags)
620771fe6b9SJerome Glisse {
6216cf8a3f5SJerome Glisse 	int r;
622ad49f501SDave Airlie 	int dma_bits;
623771fe6b9SJerome Glisse 
624771fe6b9SJerome Glisse 	DRM_INFO("radeon: Initializing kernel modesetting.\n");
625771fe6b9SJerome Glisse 	rdev->shutdown = false;
6269f022ddfSJerome Glisse 	rdev->dev = &pdev->dev;
627771fe6b9SJerome Glisse 	rdev->ddev = ddev;
628771fe6b9SJerome Glisse 	rdev->pdev = pdev;
629771fe6b9SJerome Glisse 	rdev->flags = flags;
630771fe6b9SJerome Glisse 	rdev->family = flags & RADEON_FAMILY_MASK;
631771fe6b9SJerome Glisse 	rdev->is_atom_bios = false;
632771fe6b9SJerome Glisse 	rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT;
633771fe6b9SJerome Glisse 	rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
634771fe6b9SJerome Glisse 	rdev->gpu_lockup = false;
635733289c2SJerome Glisse 	rdev->accel_working = false;
636771fe6b9SJerome Glisse 	/* mutex initialization are all done here so we
637771fe6b9SJerome Glisse 	 * can recall function without having locking issues */
638771fe6b9SJerome Glisse 	mutex_init(&rdev->cs_mutex);
639771fe6b9SJerome Glisse 	mutex_init(&rdev->ib_pool.mutex);
640771fe6b9SJerome Glisse 	mutex_init(&rdev->cp.mutex);
64140bacf16SAlex Deucher 	mutex_init(&rdev->dc_hw_i2c_mutex);
642d8f60cfcSAlex Deucher 	if (rdev->family >= CHIP_R600)
643d8f60cfcSAlex Deucher 		spin_lock_init(&rdev->ih.lock);
6444c788679SJerome Glisse 	mutex_init(&rdev->gem.mutex);
645c913e23aSRafał Miłecki 	mutex_init(&rdev->pm.mutex);
646771fe6b9SJerome Glisse 	rwlock_init(&rdev->fence_drv.lock);
6479f022ddfSJerome Glisse 	INIT_LIST_HEAD(&rdev->gem.objects);
648*73a6d3fcSRafał Miłecki 	init_waitqueue_head(&rdev->irq.vblank_queue);
649771fe6b9SJerome Glisse 
650d4877cf2SAlex Deucher 	/* setup workqueue */
651d4877cf2SAlex Deucher 	rdev->wq = create_workqueue("radeon");
652d4877cf2SAlex Deucher 	if (rdev->wq == NULL)
653d4877cf2SAlex Deucher 		return -ENOMEM;
654d4877cf2SAlex Deucher 
6554aac0473SJerome Glisse 	/* Set asic functions */
6564aac0473SJerome Glisse 	r = radeon_asic_init(rdev);
65736421338SJerome Glisse 	if (r)
6584aac0473SJerome Glisse 		return r;
65936421338SJerome Glisse 	radeon_check_arguments(rdev);
6604aac0473SJerome Glisse 
66130256a3fSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP && radeon_agpmode == -1) {
662b574f251SJerome Glisse 		radeon_agp_disable(rdev);
663771fe6b9SJerome Glisse 	}
664771fe6b9SJerome Glisse 
665ad49f501SDave Airlie 	/* set DMA mask + need_dma32 flags.
666ad49f501SDave Airlie 	 * PCIE - can handle 40-bits.
667ad49f501SDave Airlie 	 * IGP - can handle 40-bits (in theory)
668ad49f501SDave Airlie 	 * AGP - generally dma32 is safest
669ad49f501SDave Airlie 	 * PCI - only dma32
670ad49f501SDave Airlie 	 */
671ad49f501SDave Airlie 	rdev->need_dma32 = false;
672ad49f501SDave Airlie 	if (rdev->flags & RADEON_IS_AGP)
673ad49f501SDave Airlie 		rdev->need_dma32 = true;
674ad49f501SDave Airlie 	if (rdev->flags & RADEON_IS_PCI)
675ad49f501SDave Airlie 		rdev->need_dma32 = true;
676ad49f501SDave Airlie 
677ad49f501SDave Airlie 	dma_bits = rdev->need_dma32 ? 32 : 40;
678ad49f501SDave Airlie 	r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(dma_bits));
679771fe6b9SJerome Glisse 	if (r) {
680771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: No suitable DMA available.\n");
681771fe6b9SJerome Glisse 	}
682771fe6b9SJerome Glisse 
683771fe6b9SJerome Glisse 	/* Registers mapping */
684771fe6b9SJerome Glisse 	/* TODO: block userspace mapping of io register */
685771fe6b9SJerome Glisse 	rdev->rmmio_base = drm_get_resource_start(rdev->ddev, 2);
686771fe6b9SJerome Glisse 	rdev->rmmio_size = drm_get_resource_len(rdev->ddev, 2);
687771fe6b9SJerome Glisse 	rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size);
688771fe6b9SJerome Glisse 	if (rdev->rmmio == NULL) {
689771fe6b9SJerome Glisse 		return -ENOMEM;
690771fe6b9SJerome Glisse 	}
691771fe6b9SJerome Glisse 	DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base);
692771fe6b9SJerome Glisse 	DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size);
693771fe6b9SJerome Glisse 
69428d52043SDave Airlie 	/* if we have > 1 VGA cards, then disable the radeon VGA resources */
69593239ea1SDave Airlie 	/* this will fail for cards that aren't VGA class devices, just
69693239ea1SDave Airlie 	 * ignore it */
69793239ea1SDave Airlie 	vga_client_register(rdev->pdev, rdev, NULL, radeon_vga_set_decode);
69828d52043SDave Airlie 
6993ce0a23dSJerome Glisse 	r = radeon_init(rdev);
700b574f251SJerome Glisse 	if (r)
701b574f251SJerome Glisse 		return r;
702b1e3a6d1SMichel Dänzer 
703b574f251SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP && !rdev->accel_working) {
704b574f251SJerome Glisse 		/* Acceleration not working on AGP card try again
705b574f251SJerome Glisse 		 * with fallback to PCI or PCIE GART
706b574f251SJerome Glisse 		 */
7071a029b76SJerome Glisse 		radeon_gpu_reset(rdev);
708b574f251SJerome Glisse 		radeon_fini(rdev);
709b574f251SJerome Glisse 		radeon_agp_disable(rdev);
710b574f251SJerome Glisse 		r = radeon_init(rdev);
7114aac0473SJerome Glisse 		if (r)
7124aac0473SJerome Glisse 			return r;
7133ce0a23dSJerome Glisse 	}
714ecc0b326SMichel Dänzer 	if (radeon_testing) {
715ecc0b326SMichel Dänzer 		radeon_test_moves(rdev);
716ecc0b326SMichel Dänzer 	}
717771fe6b9SJerome Glisse 	if (radeon_benchmarking) {
718771fe6b9SJerome Glisse 		radeon_benchmark(rdev);
719771fe6b9SJerome Glisse 	}
7206cf8a3f5SJerome Glisse 	return 0;
721771fe6b9SJerome Glisse }
722771fe6b9SJerome Glisse 
723771fe6b9SJerome Glisse void radeon_device_fini(struct radeon_device *rdev)
724771fe6b9SJerome Glisse {
725771fe6b9SJerome Glisse 	DRM_INFO("radeon: finishing device.\n");
726771fe6b9SJerome Glisse 	rdev->shutdown = true;
7273ce0a23dSJerome Glisse 	radeon_fini(rdev);
728d4877cf2SAlex Deucher 	destroy_workqueue(rdev->wq);
729c1176d6fSDave Airlie 	vga_client_register(rdev->pdev, NULL, NULL, NULL);
730771fe6b9SJerome Glisse 	iounmap(rdev->rmmio);
731771fe6b9SJerome Glisse 	rdev->rmmio = NULL;
732771fe6b9SJerome Glisse }
733771fe6b9SJerome Glisse 
734771fe6b9SJerome Glisse 
735771fe6b9SJerome Glisse /*
736771fe6b9SJerome Glisse  * Suspend & resume.
737771fe6b9SJerome Glisse  */
738771fe6b9SJerome Glisse int radeon_suspend_kms(struct drm_device *dev, pm_message_t state)
739771fe6b9SJerome Glisse {
740875c1866SDarren Jenkins 	struct radeon_device *rdev;
741771fe6b9SJerome Glisse 	struct drm_crtc *crtc;
7424c788679SJerome Glisse 	int r;
743771fe6b9SJerome Glisse 
744875c1866SDarren Jenkins 	if (dev == NULL || dev->dev_private == NULL) {
745771fe6b9SJerome Glisse 		return -ENODEV;
746771fe6b9SJerome Glisse 	}
747771fe6b9SJerome Glisse 	if (state.event == PM_EVENT_PRETHAW) {
748771fe6b9SJerome Glisse 		return 0;
749771fe6b9SJerome Glisse 	}
750875c1866SDarren Jenkins 	rdev = dev->dev_private;
751875c1866SDarren Jenkins 
752771fe6b9SJerome Glisse 	/* unpin the front buffers */
753771fe6b9SJerome Glisse 	list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) {
754771fe6b9SJerome Glisse 		struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->fb);
7554c788679SJerome Glisse 		struct radeon_bo *robj;
756771fe6b9SJerome Glisse 
757771fe6b9SJerome Glisse 		if (rfb == NULL || rfb->obj == NULL) {
758771fe6b9SJerome Glisse 			continue;
759771fe6b9SJerome Glisse 		}
760771fe6b9SJerome Glisse 		robj = rfb->obj->driver_private;
7614c788679SJerome Glisse 		if (robj != rdev->fbdev_rbo) {
7624c788679SJerome Glisse 			r = radeon_bo_reserve(robj, false);
7634c788679SJerome Glisse 			if (unlikely(r == 0)) {
7644c788679SJerome Glisse 				radeon_bo_unpin(robj);
7654c788679SJerome Glisse 				radeon_bo_unreserve(robj);
7664c788679SJerome Glisse 			}
767771fe6b9SJerome Glisse 		}
768771fe6b9SJerome Glisse 	}
769771fe6b9SJerome Glisse 	/* evict vram memory */
7704c788679SJerome Glisse 	radeon_bo_evict_vram(rdev);
771771fe6b9SJerome Glisse 	/* wait for gpu to finish processing current batch */
772771fe6b9SJerome Glisse 	radeon_fence_wait_last(rdev);
773771fe6b9SJerome Glisse 
774f657c2a7SYang Zhao 	radeon_save_bios_scratch_regs(rdev);
775f657c2a7SYang Zhao 
7763ce0a23dSJerome Glisse 	radeon_suspend(rdev);
777d4877cf2SAlex Deucher 	radeon_hpd_fini(rdev);
778771fe6b9SJerome Glisse 	/* evict remaining vram memory */
7794c788679SJerome Glisse 	radeon_bo_evict_vram(rdev);
780771fe6b9SJerome Glisse 
781771fe6b9SJerome Glisse 	pci_save_state(dev->pdev);
782771fe6b9SJerome Glisse 	if (state.event == PM_EVENT_SUSPEND) {
783771fe6b9SJerome Glisse 		/* Shut down the device */
784771fe6b9SJerome Glisse 		pci_disable_device(dev->pdev);
785771fe6b9SJerome Glisse 		pci_set_power_state(dev->pdev, PCI_D3hot);
786771fe6b9SJerome Glisse 	}
787771fe6b9SJerome Glisse 	acquire_console_sem();
788771fe6b9SJerome Glisse 	fb_set_suspend(rdev->fbdev_info, 1);
789771fe6b9SJerome Glisse 	release_console_sem();
790771fe6b9SJerome Glisse 	return 0;
791771fe6b9SJerome Glisse }
792771fe6b9SJerome Glisse 
793771fe6b9SJerome Glisse int radeon_resume_kms(struct drm_device *dev)
794771fe6b9SJerome Glisse {
795771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
796771fe6b9SJerome Glisse 
797771fe6b9SJerome Glisse 	acquire_console_sem();
798771fe6b9SJerome Glisse 	pci_set_power_state(dev->pdev, PCI_D0);
799771fe6b9SJerome Glisse 	pci_restore_state(dev->pdev);
800771fe6b9SJerome Glisse 	if (pci_enable_device(dev->pdev)) {
801771fe6b9SJerome Glisse 		release_console_sem();
802771fe6b9SJerome Glisse 		return -1;
803771fe6b9SJerome Glisse 	}
804771fe6b9SJerome Glisse 	pci_set_master(dev->pdev);
8050ebf1717SDave Airlie 	/* resume AGP if in use */
8060ebf1717SDave Airlie 	radeon_agp_resume(rdev);
8073ce0a23dSJerome Glisse 	radeon_resume(rdev);
808f657c2a7SYang Zhao 	radeon_restore_bios_scratch_regs(rdev);
809771fe6b9SJerome Glisse 	fb_set_suspend(rdev->fbdev_info, 0);
810771fe6b9SJerome Glisse 	release_console_sem();
811771fe6b9SJerome Glisse 
812d4877cf2SAlex Deucher 	/* reset hpd state */
813d4877cf2SAlex Deucher 	radeon_hpd_init(rdev);
814771fe6b9SJerome Glisse 	/* blat the mode back in */
815771fe6b9SJerome Glisse 	drm_helper_resume_force_mode(dev);
816771fe6b9SJerome Glisse 	return 0;
817771fe6b9SJerome Glisse }
818771fe6b9SJerome Glisse 
819771fe6b9SJerome Glisse 
820771fe6b9SJerome Glisse /*
821771fe6b9SJerome Glisse  * Debugfs
822771fe6b9SJerome Glisse  */
823771fe6b9SJerome Glisse struct radeon_debugfs {
824771fe6b9SJerome Glisse 	struct drm_info_list	*files;
825771fe6b9SJerome Glisse 	unsigned		num_files;
826771fe6b9SJerome Glisse };
827771fe6b9SJerome Glisse static struct radeon_debugfs _radeon_debugfs[RADEON_DEBUGFS_MAX_NUM_FILES];
828771fe6b9SJerome Glisse static unsigned _radeon_debugfs_count = 0;
829771fe6b9SJerome Glisse 
830771fe6b9SJerome Glisse int radeon_debugfs_add_files(struct radeon_device *rdev,
831771fe6b9SJerome Glisse 			     struct drm_info_list *files,
832771fe6b9SJerome Glisse 			     unsigned nfiles)
833771fe6b9SJerome Glisse {
834771fe6b9SJerome Glisse 	unsigned i;
835771fe6b9SJerome Glisse 
836771fe6b9SJerome Glisse 	for (i = 0; i < _radeon_debugfs_count; i++) {
837771fe6b9SJerome Glisse 		if (_radeon_debugfs[i].files == files) {
838771fe6b9SJerome Glisse 			/* Already registered */
839771fe6b9SJerome Glisse 			return 0;
840771fe6b9SJerome Glisse 		}
841771fe6b9SJerome Glisse 	}
842771fe6b9SJerome Glisse 	if ((_radeon_debugfs_count + nfiles) > RADEON_DEBUGFS_MAX_NUM_FILES) {
843771fe6b9SJerome Glisse 		DRM_ERROR("Reached maximum number of debugfs files.\n");
844771fe6b9SJerome Glisse 		DRM_ERROR("Report so we increase RADEON_DEBUGFS_MAX_NUM_FILES.\n");
845771fe6b9SJerome Glisse 		return -EINVAL;
846771fe6b9SJerome Glisse 	}
847771fe6b9SJerome Glisse 	_radeon_debugfs[_radeon_debugfs_count].files = files;
848771fe6b9SJerome Glisse 	_radeon_debugfs[_radeon_debugfs_count].num_files = nfiles;
849771fe6b9SJerome Glisse 	_radeon_debugfs_count++;
850771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
851771fe6b9SJerome Glisse 	drm_debugfs_create_files(files, nfiles,
852771fe6b9SJerome Glisse 				 rdev->ddev->control->debugfs_root,
853771fe6b9SJerome Glisse 				 rdev->ddev->control);
854771fe6b9SJerome Glisse 	drm_debugfs_create_files(files, nfiles,
855771fe6b9SJerome Glisse 				 rdev->ddev->primary->debugfs_root,
856771fe6b9SJerome Glisse 				 rdev->ddev->primary);
857771fe6b9SJerome Glisse #endif
858771fe6b9SJerome Glisse 	return 0;
859771fe6b9SJerome Glisse }
860771fe6b9SJerome Glisse 
861771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
862771fe6b9SJerome Glisse int radeon_debugfs_init(struct drm_minor *minor)
863771fe6b9SJerome Glisse {
864771fe6b9SJerome Glisse 	return 0;
865771fe6b9SJerome Glisse }
866771fe6b9SJerome Glisse 
867771fe6b9SJerome Glisse void radeon_debugfs_cleanup(struct drm_minor *minor)
868771fe6b9SJerome Glisse {
869771fe6b9SJerome Glisse 	unsigned i;
870771fe6b9SJerome Glisse 
871771fe6b9SJerome Glisse 	for (i = 0; i < _radeon_debugfs_count; i++) {
872771fe6b9SJerome Glisse 		drm_debugfs_remove_files(_radeon_debugfs[i].files,
873771fe6b9SJerome Glisse 					 _radeon_debugfs[i].num_files, minor);
874771fe6b9SJerome Glisse 	}
875771fe6b9SJerome Glisse }
876771fe6b9SJerome Glisse #endif
877