xref: /openbmc/linux/drivers/gpu/drm/radeon/radeon_device.c (revision 6cf8a3f58806f12b975a89cfd7edf01566ff80a0)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/console.h>
29771fe6b9SJerome Glisse #include <drm/drmP.h>
30771fe6b9SJerome Glisse #include <drm/drm_crtc_helper.h>
31771fe6b9SJerome Glisse #include <drm/radeon_drm.h>
32771fe6b9SJerome Glisse #include "radeon_reg.h"
33771fe6b9SJerome Glisse #include "radeon.h"
34771fe6b9SJerome Glisse #include "radeon_asic.h"
35771fe6b9SJerome Glisse #include "atom.h"
36771fe6b9SJerome Glisse 
37771fe6b9SJerome Glisse /*
38b1e3a6d1SMichel Dänzer  * Clear GPU surface registers.
39b1e3a6d1SMichel Dänzer  */
403ce0a23dSJerome Glisse void radeon_surface_init(struct radeon_device *rdev)
41b1e3a6d1SMichel Dänzer {
42b1e3a6d1SMichel Dänzer 	/* FIXME: check this out */
43b1e3a6d1SMichel Dänzer 	if (rdev->family < CHIP_R600) {
44b1e3a6d1SMichel Dänzer 		int i;
45b1e3a6d1SMichel Dänzer 
46b1e3a6d1SMichel Dänzer 		for (i = 0; i < 8; i++) {
47b1e3a6d1SMichel Dänzer 			WREG32(RADEON_SURFACE0_INFO +
48b1e3a6d1SMichel Dänzer 			       i * (RADEON_SURFACE1_INFO - RADEON_SURFACE0_INFO),
49b1e3a6d1SMichel Dänzer 			       0);
50b1e3a6d1SMichel Dänzer 		}
51e024e110SDave Airlie 		/* enable surfaces */
52e024e110SDave Airlie 		WREG32(RADEON_SURFACE_CNTL, 0);
53b1e3a6d1SMichel Dänzer 	}
54b1e3a6d1SMichel Dänzer }
55b1e3a6d1SMichel Dänzer 
56b1e3a6d1SMichel Dänzer /*
57771fe6b9SJerome Glisse  * GPU scratch registers helpers function.
58771fe6b9SJerome Glisse  */
593ce0a23dSJerome Glisse void radeon_scratch_init(struct radeon_device *rdev)
60771fe6b9SJerome Glisse {
61771fe6b9SJerome Glisse 	int i;
62771fe6b9SJerome Glisse 
63771fe6b9SJerome Glisse 	/* FIXME: check this out */
64771fe6b9SJerome Glisse 	if (rdev->family < CHIP_R300) {
65771fe6b9SJerome Glisse 		rdev->scratch.num_reg = 5;
66771fe6b9SJerome Glisse 	} else {
67771fe6b9SJerome Glisse 		rdev->scratch.num_reg = 7;
68771fe6b9SJerome Glisse 	}
69771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
70771fe6b9SJerome Glisse 		rdev->scratch.free[i] = true;
71771fe6b9SJerome Glisse 		rdev->scratch.reg[i] = RADEON_SCRATCH_REG0 + (i * 4);
72771fe6b9SJerome Glisse 	}
73771fe6b9SJerome Glisse }
74771fe6b9SJerome Glisse 
75771fe6b9SJerome Glisse int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg)
76771fe6b9SJerome Glisse {
77771fe6b9SJerome Glisse 	int i;
78771fe6b9SJerome Glisse 
79771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
80771fe6b9SJerome Glisse 		if (rdev->scratch.free[i]) {
81771fe6b9SJerome Glisse 			rdev->scratch.free[i] = false;
82771fe6b9SJerome Glisse 			*reg = rdev->scratch.reg[i];
83771fe6b9SJerome Glisse 			return 0;
84771fe6b9SJerome Glisse 		}
85771fe6b9SJerome Glisse 	}
86771fe6b9SJerome Glisse 	return -EINVAL;
87771fe6b9SJerome Glisse }
88771fe6b9SJerome Glisse 
89771fe6b9SJerome Glisse void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg)
90771fe6b9SJerome Glisse {
91771fe6b9SJerome Glisse 	int i;
92771fe6b9SJerome Glisse 
93771fe6b9SJerome Glisse 	for (i = 0; i < rdev->scratch.num_reg; i++) {
94771fe6b9SJerome Glisse 		if (rdev->scratch.reg[i] == reg) {
95771fe6b9SJerome Glisse 			rdev->scratch.free[i] = true;
96771fe6b9SJerome Glisse 			return;
97771fe6b9SJerome Glisse 		}
98771fe6b9SJerome Glisse 	}
99771fe6b9SJerome Glisse }
100771fe6b9SJerome Glisse 
101771fe6b9SJerome Glisse /*
102771fe6b9SJerome Glisse  * MC common functions
103771fe6b9SJerome Glisse  */
104771fe6b9SJerome Glisse int radeon_mc_setup(struct radeon_device *rdev)
105771fe6b9SJerome Glisse {
106771fe6b9SJerome Glisse 	uint32_t tmp;
107771fe6b9SJerome Glisse 
108771fe6b9SJerome Glisse 	/* Some chips have an "issue" with the memory controller, the
109771fe6b9SJerome Glisse 	 * location must be aligned to the size. We just align it down,
110771fe6b9SJerome Glisse 	 * too bad if we walk over the top of system memory, we don't
111771fe6b9SJerome Glisse 	 * use DMA without a remapped anyway.
112771fe6b9SJerome Glisse 	 * Affected chips are rv280, all r3xx, and all r4xx, but not IGP
113771fe6b9SJerome Glisse 	 */
114771fe6b9SJerome Glisse 	/* FGLRX seems to setup like this, VRAM a 0, then GART.
115771fe6b9SJerome Glisse 	 */
116771fe6b9SJerome Glisse 	/*
117771fe6b9SJerome Glisse 	 * Note: from R6xx the address space is 40bits but here we only
118771fe6b9SJerome Glisse 	 * use 32bits (still have to see a card which would exhaust 4G
119771fe6b9SJerome Glisse 	 * address space).
120771fe6b9SJerome Glisse 	 */
121771fe6b9SJerome Glisse 	if (rdev->mc.vram_location != 0xFFFFFFFFUL) {
122771fe6b9SJerome Glisse 		/* vram location was already setup try to put gtt after
123771fe6b9SJerome Glisse 		 * if it fits */
1247a50f01aSDave Airlie 		tmp = rdev->mc.vram_location + rdev->mc.mc_vram_size;
125771fe6b9SJerome Glisse 		tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1);
126771fe6b9SJerome Glisse 		if ((0xFFFFFFFFUL - tmp) >= rdev->mc.gtt_size) {
127771fe6b9SJerome Glisse 			rdev->mc.gtt_location = tmp;
128771fe6b9SJerome Glisse 		} else {
129771fe6b9SJerome Glisse 			if (rdev->mc.gtt_size >= rdev->mc.vram_location) {
130771fe6b9SJerome Glisse 				printk(KERN_ERR "[drm] GTT too big to fit "
131771fe6b9SJerome Glisse 				       "before or after vram location.\n");
132771fe6b9SJerome Glisse 				return -EINVAL;
133771fe6b9SJerome Glisse 			}
134771fe6b9SJerome Glisse 			rdev->mc.gtt_location = 0;
135771fe6b9SJerome Glisse 		}
136771fe6b9SJerome Glisse 	} else if (rdev->mc.gtt_location != 0xFFFFFFFFUL) {
137771fe6b9SJerome Glisse 		/* gtt location was already setup try to put vram before
138771fe6b9SJerome Glisse 		 * if it fits */
1397a50f01aSDave Airlie 		if (rdev->mc.mc_vram_size < rdev->mc.gtt_location) {
140771fe6b9SJerome Glisse 			rdev->mc.vram_location = 0;
141771fe6b9SJerome Glisse 		} else {
142771fe6b9SJerome Glisse 			tmp = rdev->mc.gtt_location + rdev->mc.gtt_size;
1437a50f01aSDave Airlie 			tmp += (rdev->mc.mc_vram_size - 1);
1447a50f01aSDave Airlie 			tmp &= ~(rdev->mc.mc_vram_size - 1);
1457a50f01aSDave Airlie 			if ((0xFFFFFFFFUL - tmp) >= rdev->mc.mc_vram_size) {
146771fe6b9SJerome Glisse 				rdev->mc.vram_location = tmp;
147771fe6b9SJerome Glisse 			} else {
148771fe6b9SJerome Glisse 				printk(KERN_ERR "[drm] vram too big to fit "
149771fe6b9SJerome Glisse 				       "before or after GTT location.\n");
150771fe6b9SJerome Glisse 				return -EINVAL;
151771fe6b9SJerome Glisse 			}
152771fe6b9SJerome Glisse 		}
153771fe6b9SJerome Glisse 	} else {
154771fe6b9SJerome Glisse 		rdev->mc.vram_location = 0;
15517332925SDave Airlie 		tmp = rdev->mc.mc_vram_size;
15617332925SDave Airlie 		tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1);
15717332925SDave Airlie 		rdev->mc.gtt_location = tmp;
158771fe6b9SJerome Glisse 	}
1593ce0a23dSJerome Glisse 	DRM_INFO("radeon: VRAM %uM\n", (unsigned)(rdev->mc.mc_vram_size >> 20));
160771fe6b9SJerome Glisse 	DRM_INFO("radeon: VRAM from 0x%08X to 0x%08X\n",
1613ce0a23dSJerome Glisse 		 (unsigned)rdev->mc.vram_location,
1623ce0a23dSJerome Glisse 		 (unsigned)(rdev->mc.vram_location + rdev->mc.mc_vram_size - 1));
1633ce0a23dSJerome Glisse 	DRM_INFO("radeon: GTT %uM\n", (unsigned)(rdev->mc.gtt_size >> 20));
164771fe6b9SJerome Glisse 	DRM_INFO("radeon: GTT from 0x%08X to 0x%08X\n",
1653ce0a23dSJerome Glisse 		 (unsigned)rdev->mc.gtt_location,
1663ce0a23dSJerome Glisse 		 (unsigned)(rdev->mc.gtt_location + rdev->mc.gtt_size - 1));
167771fe6b9SJerome Glisse 	return 0;
168771fe6b9SJerome Glisse }
169771fe6b9SJerome Glisse 
170771fe6b9SJerome Glisse 
171771fe6b9SJerome Glisse /*
172771fe6b9SJerome Glisse  * GPU helpers function.
173771fe6b9SJerome Glisse  */
174771fe6b9SJerome Glisse static bool radeon_card_posted(struct radeon_device *rdev)
175771fe6b9SJerome Glisse {
176771fe6b9SJerome Glisse 	uint32_t reg;
177771fe6b9SJerome Glisse 
178771fe6b9SJerome Glisse 	/* first check CRTCs */
179771fe6b9SJerome Glisse 	if (ASIC_IS_AVIVO(rdev)) {
180771fe6b9SJerome Glisse 		reg = RREG32(AVIVO_D1CRTC_CONTROL) |
181771fe6b9SJerome Glisse 		      RREG32(AVIVO_D2CRTC_CONTROL);
182771fe6b9SJerome Glisse 		if (reg & AVIVO_CRTC_EN) {
183771fe6b9SJerome Glisse 			return true;
184771fe6b9SJerome Glisse 		}
185771fe6b9SJerome Glisse 	} else {
186771fe6b9SJerome Glisse 		reg = RREG32(RADEON_CRTC_GEN_CNTL) |
187771fe6b9SJerome Glisse 		      RREG32(RADEON_CRTC2_GEN_CNTL);
188771fe6b9SJerome Glisse 		if (reg & RADEON_CRTC_EN) {
189771fe6b9SJerome Glisse 			return true;
190771fe6b9SJerome Glisse 		}
191771fe6b9SJerome Glisse 	}
192771fe6b9SJerome Glisse 
193771fe6b9SJerome Glisse 	/* then check MEM_SIZE, in case the crtcs are off */
194771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_R600)
195771fe6b9SJerome Glisse 		reg = RREG32(R600_CONFIG_MEMSIZE);
196771fe6b9SJerome Glisse 	else
197771fe6b9SJerome Glisse 		reg = RREG32(RADEON_CONFIG_MEMSIZE);
198771fe6b9SJerome Glisse 
199771fe6b9SJerome Glisse 	if (reg)
200771fe6b9SJerome Glisse 		return true;
201771fe6b9SJerome Glisse 
202771fe6b9SJerome Glisse 	return false;
203771fe6b9SJerome Glisse 
204771fe6b9SJerome Glisse }
205771fe6b9SJerome Glisse 
2063ce0a23dSJerome Glisse int radeon_dummy_page_init(struct radeon_device *rdev)
2073ce0a23dSJerome Glisse {
2083ce0a23dSJerome Glisse 	rdev->dummy_page.page = alloc_page(GFP_DMA32 | GFP_KERNEL | __GFP_ZERO);
2093ce0a23dSJerome Glisse 	if (rdev->dummy_page.page == NULL)
2103ce0a23dSJerome Glisse 		return -ENOMEM;
2113ce0a23dSJerome Glisse 	rdev->dummy_page.addr = pci_map_page(rdev->pdev, rdev->dummy_page.page,
2123ce0a23dSJerome Glisse 					0, PAGE_SIZE, PCI_DMA_BIDIRECTIONAL);
2133ce0a23dSJerome Glisse 	if (!rdev->dummy_page.addr) {
2143ce0a23dSJerome Glisse 		__free_page(rdev->dummy_page.page);
2153ce0a23dSJerome Glisse 		rdev->dummy_page.page = NULL;
2163ce0a23dSJerome Glisse 		return -ENOMEM;
2173ce0a23dSJerome Glisse 	}
2183ce0a23dSJerome Glisse 	return 0;
2193ce0a23dSJerome Glisse }
2203ce0a23dSJerome Glisse 
2213ce0a23dSJerome Glisse void radeon_dummy_page_fini(struct radeon_device *rdev)
2223ce0a23dSJerome Glisse {
2233ce0a23dSJerome Glisse 	if (rdev->dummy_page.page == NULL)
2243ce0a23dSJerome Glisse 		return;
2253ce0a23dSJerome Glisse 	pci_unmap_page(rdev->pdev, rdev->dummy_page.addr,
2263ce0a23dSJerome Glisse 			PAGE_SIZE, PCI_DMA_BIDIRECTIONAL);
2273ce0a23dSJerome Glisse 	__free_page(rdev->dummy_page.page);
2283ce0a23dSJerome Glisse 	rdev->dummy_page.page = NULL;
2293ce0a23dSJerome Glisse }
2303ce0a23dSJerome Glisse 
231771fe6b9SJerome Glisse 
232771fe6b9SJerome Glisse /*
233771fe6b9SJerome Glisse  * Registers accessors functions.
234771fe6b9SJerome Glisse  */
235771fe6b9SJerome Glisse uint32_t radeon_invalid_rreg(struct radeon_device *rdev, uint32_t reg)
236771fe6b9SJerome Glisse {
237771fe6b9SJerome Glisse 	DRM_ERROR("Invalid callback to read register 0x%04X\n", reg);
238771fe6b9SJerome Glisse 	BUG_ON(1);
239771fe6b9SJerome Glisse 	return 0;
240771fe6b9SJerome Glisse }
241771fe6b9SJerome Glisse 
242771fe6b9SJerome Glisse void radeon_invalid_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
243771fe6b9SJerome Glisse {
244771fe6b9SJerome Glisse 	DRM_ERROR("Invalid callback to write register 0x%04X with 0x%08X\n",
245771fe6b9SJerome Glisse 		  reg, v);
246771fe6b9SJerome Glisse 	BUG_ON(1);
247771fe6b9SJerome Glisse }
248771fe6b9SJerome Glisse 
249771fe6b9SJerome Glisse void radeon_register_accessor_init(struct radeon_device *rdev)
250771fe6b9SJerome Glisse {
251771fe6b9SJerome Glisse 	rdev->mc_rreg = &radeon_invalid_rreg;
252771fe6b9SJerome Glisse 	rdev->mc_wreg = &radeon_invalid_wreg;
253771fe6b9SJerome Glisse 	rdev->pll_rreg = &radeon_invalid_rreg;
254771fe6b9SJerome Glisse 	rdev->pll_wreg = &radeon_invalid_wreg;
255771fe6b9SJerome Glisse 	rdev->pciep_rreg = &radeon_invalid_rreg;
256771fe6b9SJerome Glisse 	rdev->pciep_wreg = &radeon_invalid_wreg;
257771fe6b9SJerome Glisse 
258771fe6b9SJerome Glisse 	/* Don't change order as we are overridding accessor. */
259771fe6b9SJerome Glisse 	if (rdev->family < CHIP_RV515) {
260de1b2898SDave Airlie 		rdev->pcie_reg_mask = 0xff;
261de1b2898SDave Airlie 	} else {
262de1b2898SDave Airlie 		rdev->pcie_reg_mask = 0x7ff;
263771fe6b9SJerome Glisse 	}
264771fe6b9SJerome Glisse 	/* FIXME: not sure here */
265771fe6b9SJerome Glisse 	if (rdev->family <= CHIP_R580) {
266771fe6b9SJerome Glisse 		rdev->pll_rreg = &r100_pll_rreg;
267771fe6b9SJerome Glisse 		rdev->pll_wreg = &r100_pll_wreg;
268771fe6b9SJerome Glisse 	}
269905b6822SJerome Glisse 	if (rdev->family >= CHIP_R420) {
270905b6822SJerome Glisse 		rdev->mc_rreg = &r420_mc_rreg;
271905b6822SJerome Glisse 		rdev->mc_wreg = &r420_mc_wreg;
272905b6822SJerome Glisse 	}
273771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_RV515) {
274771fe6b9SJerome Glisse 		rdev->mc_rreg = &rv515_mc_rreg;
275771fe6b9SJerome Glisse 		rdev->mc_wreg = &rv515_mc_wreg;
276771fe6b9SJerome Glisse 	}
277771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480) {
278771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs400_mc_rreg;
279771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs400_mc_wreg;
280771fe6b9SJerome Glisse 	}
281771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) {
282771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs690_mc_rreg;
283771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs690_mc_wreg;
284771fe6b9SJerome Glisse 	}
285771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RS600) {
286771fe6b9SJerome Glisse 		rdev->mc_rreg = &rs600_mc_rreg;
287771fe6b9SJerome Glisse 		rdev->mc_wreg = &rs600_mc_wreg;
288771fe6b9SJerome Glisse 	}
289771fe6b9SJerome Glisse 	if (rdev->family >= CHIP_R600) {
290771fe6b9SJerome Glisse 		rdev->pciep_rreg = &r600_pciep_rreg;
291771fe6b9SJerome Glisse 		rdev->pciep_wreg = &r600_pciep_wreg;
292771fe6b9SJerome Glisse 	}
293771fe6b9SJerome Glisse }
294771fe6b9SJerome Glisse 
295771fe6b9SJerome Glisse 
296771fe6b9SJerome Glisse /*
297771fe6b9SJerome Glisse  * ASIC
298771fe6b9SJerome Glisse  */
299771fe6b9SJerome Glisse int radeon_asic_init(struct radeon_device *rdev)
300771fe6b9SJerome Glisse {
301771fe6b9SJerome Glisse 	radeon_register_accessor_init(rdev);
302771fe6b9SJerome Glisse 	switch (rdev->family) {
303771fe6b9SJerome Glisse 	case CHIP_R100:
304771fe6b9SJerome Glisse 	case CHIP_RV100:
305771fe6b9SJerome Glisse 	case CHIP_RS100:
306771fe6b9SJerome Glisse 	case CHIP_RV200:
307771fe6b9SJerome Glisse 	case CHIP_RS200:
308771fe6b9SJerome Glisse 	case CHIP_R200:
309771fe6b9SJerome Glisse 	case CHIP_RV250:
310771fe6b9SJerome Glisse 	case CHIP_RS300:
311771fe6b9SJerome Glisse 	case CHIP_RV280:
312771fe6b9SJerome Glisse 		rdev->asic = &r100_asic;
313771fe6b9SJerome Glisse 		break;
314771fe6b9SJerome Glisse 	case CHIP_R300:
315771fe6b9SJerome Glisse 	case CHIP_R350:
316771fe6b9SJerome Glisse 	case CHIP_RV350:
317771fe6b9SJerome Glisse 	case CHIP_RV380:
318771fe6b9SJerome Glisse 		rdev->asic = &r300_asic;
319771fe6b9SJerome Glisse 		break;
320771fe6b9SJerome Glisse 	case CHIP_R420:
321771fe6b9SJerome Glisse 	case CHIP_R423:
322771fe6b9SJerome Glisse 	case CHIP_RV410:
323771fe6b9SJerome Glisse 		rdev->asic = &r420_asic;
324771fe6b9SJerome Glisse 		break;
325771fe6b9SJerome Glisse 	case CHIP_RS400:
326771fe6b9SJerome Glisse 	case CHIP_RS480:
327771fe6b9SJerome Glisse 		rdev->asic = &rs400_asic;
328771fe6b9SJerome Glisse 		break;
329771fe6b9SJerome Glisse 	case CHIP_RS600:
330771fe6b9SJerome Glisse 		rdev->asic = &rs600_asic;
331771fe6b9SJerome Glisse 		break;
332771fe6b9SJerome Glisse 	case CHIP_RS690:
333771fe6b9SJerome Glisse 	case CHIP_RS740:
334771fe6b9SJerome Glisse 		rdev->asic = &rs690_asic;
335771fe6b9SJerome Glisse 		break;
336771fe6b9SJerome Glisse 	case CHIP_RV515:
337771fe6b9SJerome Glisse 		rdev->asic = &rv515_asic;
338771fe6b9SJerome Glisse 		break;
339771fe6b9SJerome Glisse 	case CHIP_R520:
340771fe6b9SJerome Glisse 	case CHIP_RV530:
341771fe6b9SJerome Glisse 	case CHIP_RV560:
342771fe6b9SJerome Glisse 	case CHIP_RV570:
343771fe6b9SJerome Glisse 	case CHIP_R580:
344771fe6b9SJerome Glisse 		rdev->asic = &r520_asic;
345771fe6b9SJerome Glisse 		break;
346771fe6b9SJerome Glisse 	case CHIP_R600:
347771fe6b9SJerome Glisse 	case CHIP_RV610:
348771fe6b9SJerome Glisse 	case CHIP_RV630:
349771fe6b9SJerome Glisse 	case CHIP_RV620:
350771fe6b9SJerome Glisse 	case CHIP_RV635:
351771fe6b9SJerome Glisse 	case CHIP_RV670:
352771fe6b9SJerome Glisse 	case CHIP_RS780:
3533ce0a23dSJerome Glisse 	case CHIP_RS880:
3543ce0a23dSJerome Glisse 		rdev->asic = &r600_asic;
3553ce0a23dSJerome Glisse 		break;
356771fe6b9SJerome Glisse 	case CHIP_RV770:
357771fe6b9SJerome Glisse 	case CHIP_RV730:
358771fe6b9SJerome Glisse 	case CHIP_RV710:
3593ce0a23dSJerome Glisse 	case CHIP_RV740:
3603ce0a23dSJerome Glisse 		rdev->asic = &rv770_asic;
3613ce0a23dSJerome Glisse 		break;
362771fe6b9SJerome Glisse 	default:
363771fe6b9SJerome Glisse 		/* FIXME: not supported yet */
364771fe6b9SJerome Glisse 		return -EINVAL;
365771fe6b9SJerome Glisse 	}
366771fe6b9SJerome Glisse 	return 0;
367771fe6b9SJerome Glisse }
368771fe6b9SJerome Glisse 
369771fe6b9SJerome Glisse 
370771fe6b9SJerome Glisse /*
371771fe6b9SJerome Glisse  * Wrapper around modesetting bits.
372771fe6b9SJerome Glisse  */
373771fe6b9SJerome Glisse int radeon_clocks_init(struct radeon_device *rdev)
374771fe6b9SJerome Glisse {
375771fe6b9SJerome Glisse 	int r;
376771fe6b9SJerome Glisse 
377771fe6b9SJerome Glisse 	radeon_get_clock_info(rdev->ddev);
378771fe6b9SJerome Glisse 	r = radeon_static_clocks_init(rdev->ddev);
379771fe6b9SJerome Glisse 	if (r) {
380771fe6b9SJerome Glisse 		return r;
381771fe6b9SJerome Glisse 	}
382771fe6b9SJerome Glisse 	DRM_INFO("Clocks initialized !\n");
383771fe6b9SJerome Glisse 	return 0;
384771fe6b9SJerome Glisse }
385771fe6b9SJerome Glisse 
386771fe6b9SJerome Glisse void radeon_clocks_fini(struct radeon_device *rdev)
387771fe6b9SJerome Glisse {
388771fe6b9SJerome Glisse }
389771fe6b9SJerome Glisse 
390771fe6b9SJerome Glisse /* ATOM accessor methods */
391771fe6b9SJerome Glisse static uint32_t cail_pll_read(struct card_info *info, uint32_t reg)
392771fe6b9SJerome Glisse {
393771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
394771fe6b9SJerome Glisse 	uint32_t r;
395771fe6b9SJerome Glisse 
396771fe6b9SJerome Glisse 	r = rdev->pll_rreg(rdev, reg);
397771fe6b9SJerome Glisse 	return r;
398771fe6b9SJerome Glisse }
399771fe6b9SJerome Glisse 
400771fe6b9SJerome Glisse static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val)
401771fe6b9SJerome Glisse {
402771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
403771fe6b9SJerome Glisse 
404771fe6b9SJerome Glisse 	rdev->pll_wreg(rdev, reg, val);
405771fe6b9SJerome Glisse }
406771fe6b9SJerome Glisse 
407771fe6b9SJerome Glisse static uint32_t cail_mc_read(struct card_info *info, uint32_t reg)
408771fe6b9SJerome Glisse {
409771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
410771fe6b9SJerome Glisse 	uint32_t r;
411771fe6b9SJerome Glisse 
412771fe6b9SJerome Glisse 	r = rdev->mc_rreg(rdev, reg);
413771fe6b9SJerome Glisse 	return r;
414771fe6b9SJerome Glisse }
415771fe6b9SJerome Glisse 
416771fe6b9SJerome Glisse static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val)
417771fe6b9SJerome Glisse {
418771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
419771fe6b9SJerome Glisse 
420771fe6b9SJerome Glisse 	rdev->mc_wreg(rdev, reg, val);
421771fe6b9SJerome Glisse }
422771fe6b9SJerome Glisse 
423771fe6b9SJerome Glisse static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val)
424771fe6b9SJerome Glisse {
425771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
426771fe6b9SJerome Glisse 
427771fe6b9SJerome Glisse 	WREG32(reg*4, val);
428771fe6b9SJerome Glisse }
429771fe6b9SJerome Glisse 
430771fe6b9SJerome Glisse static uint32_t cail_reg_read(struct card_info *info, uint32_t reg)
431771fe6b9SJerome Glisse {
432771fe6b9SJerome Glisse 	struct radeon_device *rdev = info->dev->dev_private;
433771fe6b9SJerome Glisse 	uint32_t r;
434771fe6b9SJerome Glisse 
435771fe6b9SJerome Glisse 	r = RREG32(reg*4);
436771fe6b9SJerome Glisse 	return r;
437771fe6b9SJerome Glisse }
438771fe6b9SJerome Glisse 
439771fe6b9SJerome Glisse static struct card_info atom_card_info = {
440771fe6b9SJerome Glisse 	.dev = NULL,
441771fe6b9SJerome Glisse 	.reg_read = cail_reg_read,
442771fe6b9SJerome Glisse 	.reg_write = cail_reg_write,
443771fe6b9SJerome Glisse 	.mc_read = cail_mc_read,
444771fe6b9SJerome Glisse 	.mc_write = cail_mc_write,
445771fe6b9SJerome Glisse 	.pll_read = cail_pll_read,
446771fe6b9SJerome Glisse 	.pll_write = cail_pll_write,
447771fe6b9SJerome Glisse };
448771fe6b9SJerome Glisse 
449771fe6b9SJerome Glisse int radeon_atombios_init(struct radeon_device *rdev)
450771fe6b9SJerome Glisse {
451771fe6b9SJerome Glisse 	atom_card_info.dev = rdev->ddev;
452771fe6b9SJerome Glisse 	rdev->mode_info.atom_context = atom_parse(&atom_card_info, rdev->bios);
453771fe6b9SJerome Glisse 	radeon_atom_initialize_bios_scratch_regs(rdev->ddev);
454771fe6b9SJerome Glisse 	return 0;
455771fe6b9SJerome Glisse }
456771fe6b9SJerome Glisse 
457771fe6b9SJerome Glisse void radeon_atombios_fini(struct radeon_device *rdev)
458771fe6b9SJerome Glisse {
459771fe6b9SJerome Glisse 	kfree(rdev->mode_info.atom_context);
460771fe6b9SJerome Glisse }
461771fe6b9SJerome Glisse 
462771fe6b9SJerome Glisse int radeon_combios_init(struct radeon_device *rdev)
463771fe6b9SJerome Glisse {
464771fe6b9SJerome Glisse 	radeon_combios_initialize_bios_scratch_regs(rdev->ddev);
465771fe6b9SJerome Glisse 	return 0;
466771fe6b9SJerome Glisse }
467771fe6b9SJerome Glisse 
468771fe6b9SJerome Glisse void radeon_combios_fini(struct radeon_device *rdev)
469771fe6b9SJerome Glisse {
470771fe6b9SJerome Glisse }
471771fe6b9SJerome Glisse 
472771fe6b9SJerome Glisse 
473771fe6b9SJerome Glisse /*
474771fe6b9SJerome Glisse  * Radeon device.
475771fe6b9SJerome Glisse  */
476771fe6b9SJerome Glisse int radeon_device_init(struct radeon_device *rdev,
477771fe6b9SJerome Glisse 		       struct drm_device *ddev,
478771fe6b9SJerome Glisse 		       struct pci_dev *pdev,
479771fe6b9SJerome Glisse 		       uint32_t flags)
480771fe6b9SJerome Glisse {
481*6cf8a3f5SJerome Glisse 	int r;
482ad49f501SDave Airlie 	int dma_bits;
483771fe6b9SJerome Glisse 
484771fe6b9SJerome Glisse 	DRM_INFO("radeon: Initializing kernel modesetting.\n");
485771fe6b9SJerome Glisse 	rdev->shutdown = false;
486771fe6b9SJerome Glisse 	rdev->ddev = ddev;
487771fe6b9SJerome Glisse 	rdev->pdev = pdev;
488771fe6b9SJerome Glisse 	rdev->flags = flags;
489771fe6b9SJerome Glisse 	rdev->family = flags & RADEON_FAMILY_MASK;
490771fe6b9SJerome Glisse 	rdev->is_atom_bios = false;
491771fe6b9SJerome Glisse 	rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT;
492771fe6b9SJerome Glisse 	rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
493771fe6b9SJerome Glisse 	rdev->gpu_lockup = false;
494771fe6b9SJerome Glisse 	/* mutex initialization are all done here so we
495771fe6b9SJerome Glisse 	 * can recall function without having locking issues */
496771fe6b9SJerome Glisse 	mutex_init(&rdev->cs_mutex);
497771fe6b9SJerome Glisse 	mutex_init(&rdev->ib_pool.mutex);
498771fe6b9SJerome Glisse 	mutex_init(&rdev->cp.mutex);
499771fe6b9SJerome Glisse 	rwlock_init(&rdev->fence_drv.lock);
500771fe6b9SJerome Glisse 
501771fe6b9SJerome Glisse 	if (radeon_agpmode == -1) {
502771fe6b9SJerome Glisse 		rdev->flags &= ~RADEON_IS_AGP;
503c000273eSJerome Glisse 		if (rdev->family >= CHIP_RV515 ||
504771fe6b9SJerome Glisse 		    rdev->family == CHIP_RV380 ||
505771fe6b9SJerome Glisse 		    rdev->family == CHIP_RV410 ||
506771fe6b9SJerome Glisse 		    rdev->family == CHIP_R423) {
507771fe6b9SJerome Glisse 			DRM_INFO("Forcing AGP to PCIE mode\n");
508771fe6b9SJerome Glisse 			rdev->flags |= RADEON_IS_PCIE;
509771fe6b9SJerome Glisse 		} else {
510771fe6b9SJerome Glisse 			DRM_INFO("Forcing AGP to PCI mode\n");
511771fe6b9SJerome Glisse 			rdev->flags |= RADEON_IS_PCI;
512771fe6b9SJerome Glisse 		}
513771fe6b9SJerome Glisse 	}
514771fe6b9SJerome Glisse 
515771fe6b9SJerome Glisse 	/* Set asic functions */
516771fe6b9SJerome Glisse 	r = radeon_asic_init(rdev);
517771fe6b9SJerome Glisse 	if (r) {
518771fe6b9SJerome Glisse 		return r;
519771fe6b9SJerome Glisse 	}
520771fe6b9SJerome Glisse 
521ad49f501SDave Airlie 	/* set DMA mask + need_dma32 flags.
522ad49f501SDave Airlie 	 * PCIE - can handle 40-bits.
523ad49f501SDave Airlie 	 * IGP - can handle 40-bits (in theory)
524ad49f501SDave Airlie 	 * AGP - generally dma32 is safest
525ad49f501SDave Airlie 	 * PCI - only dma32
526ad49f501SDave Airlie 	 */
527ad49f501SDave Airlie 	rdev->need_dma32 = false;
528ad49f501SDave Airlie 	if (rdev->flags & RADEON_IS_AGP)
529ad49f501SDave Airlie 		rdev->need_dma32 = true;
530ad49f501SDave Airlie 	if (rdev->flags & RADEON_IS_PCI)
531ad49f501SDave Airlie 		rdev->need_dma32 = true;
532ad49f501SDave Airlie 
533ad49f501SDave Airlie 	dma_bits = rdev->need_dma32 ? 32 : 40;
534ad49f501SDave Airlie 	r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(dma_bits));
535771fe6b9SJerome Glisse 	if (r) {
536771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: No suitable DMA available.\n");
537771fe6b9SJerome Glisse 	}
538771fe6b9SJerome Glisse 
539771fe6b9SJerome Glisse 	/* Registers mapping */
540771fe6b9SJerome Glisse 	/* TODO: block userspace mapping of io register */
541771fe6b9SJerome Glisse 	rdev->rmmio_base = drm_get_resource_start(rdev->ddev, 2);
542771fe6b9SJerome Glisse 	rdev->rmmio_size = drm_get_resource_len(rdev->ddev, 2);
543771fe6b9SJerome Glisse 	rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size);
544771fe6b9SJerome Glisse 	if (rdev->rmmio == NULL) {
545771fe6b9SJerome Glisse 		return -ENOMEM;
546771fe6b9SJerome Glisse 	}
547771fe6b9SJerome Glisse 	DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base);
548771fe6b9SJerome Glisse 	DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size);
549771fe6b9SJerome Glisse 
5503ce0a23dSJerome Glisse 	rdev->new_init_path = false;
5513ce0a23dSJerome Glisse 	r = radeon_init(rdev);
5523ce0a23dSJerome Glisse 	if (r) {
5533ce0a23dSJerome Glisse 		return r;
5543ce0a23dSJerome Glisse 	}
5553ce0a23dSJerome Glisse 	if (!rdev->new_init_path) {
556771fe6b9SJerome Glisse 		/* Setup errata flags */
557771fe6b9SJerome Glisse 		radeon_errata(rdev);
558771fe6b9SJerome Glisse 		/* Initialize scratch registers */
559771fe6b9SJerome Glisse 		radeon_scratch_init(rdev);
560b1e3a6d1SMichel Dänzer 		/* Initialize surface registers */
561b1e3a6d1SMichel Dänzer 		radeon_surface_init(rdev);
562b1e3a6d1SMichel Dänzer 
563771fe6b9SJerome Glisse 		/* TODO: disable VGA need to use VGA request */
564771fe6b9SJerome Glisse 		/* BIOS*/
565771fe6b9SJerome Glisse 		if (!radeon_get_bios(rdev)) {
566771fe6b9SJerome Glisse 			if (ASIC_IS_AVIVO(rdev))
567771fe6b9SJerome Glisse 				return -EINVAL;
568771fe6b9SJerome Glisse 		}
569771fe6b9SJerome Glisse 		if (rdev->is_atom_bios) {
570771fe6b9SJerome Glisse 			r = radeon_atombios_init(rdev);
571771fe6b9SJerome Glisse 			if (r) {
572771fe6b9SJerome Glisse 				return r;
573771fe6b9SJerome Glisse 			}
574771fe6b9SJerome Glisse 		} else {
575771fe6b9SJerome Glisse 			r = radeon_combios_init(rdev);
576771fe6b9SJerome Glisse 			if (r) {
577771fe6b9SJerome Glisse 				return r;
578771fe6b9SJerome Glisse 			}
579771fe6b9SJerome Glisse 		}
580771fe6b9SJerome Glisse 		/* Reset gpu before posting otherwise ATOM will enter infinite loop */
581771fe6b9SJerome Glisse 		if (radeon_gpu_reset(rdev)) {
582771fe6b9SJerome Glisse 			/* FIXME: what do we want to do here ? */
583771fe6b9SJerome Glisse 		}
584771fe6b9SJerome Glisse 		/* check if cards are posted or not */
585771fe6b9SJerome Glisse 		if (!radeon_card_posted(rdev) && rdev->bios) {
586771fe6b9SJerome Glisse 			DRM_INFO("GPU not posted. posting now...\n");
587771fe6b9SJerome Glisse 			if (rdev->is_atom_bios) {
588771fe6b9SJerome Glisse 				atom_asic_init(rdev->mode_info.atom_context);
589771fe6b9SJerome Glisse 			} else {
590771fe6b9SJerome Glisse 				radeon_combios_asic_init(rdev->ddev);
591771fe6b9SJerome Glisse 			}
592771fe6b9SJerome Glisse 		}
593c93bb85bSJerome Glisse 		/* Initialize clocks */
594c93bb85bSJerome Glisse 		r = radeon_clocks_init(rdev);
595c93bb85bSJerome Glisse 		if (r) {
596c93bb85bSJerome Glisse 			return r;
597c93bb85bSJerome Glisse 		}
598771fe6b9SJerome Glisse 		/* Get vram informations */
599771fe6b9SJerome Glisse 		radeon_vram_info(rdev);
6002a0f8918SDave Airlie 
601771fe6b9SJerome Glisse 		/* Add an MTRR for the VRAM */
602771fe6b9SJerome Glisse 		rdev->mc.vram_mtrr = mtrr_add(rdev->mc.aper_base, rdev->mc.aper_size,
603771fe6b9SJerome Glisse 				MTRR_TYPE_WRCOMB, 1);
604771fe6b9SJerome Glisse 		DRM_INFO("Detected VRAM RAM=%uM, BAR=%uM\n",
6053ce0a23dSJerome Glisse 				(unsigned)(rdev->mc.mc_vram_size >> 20),
6063ce0a23dSJerome Glisse 				(unsigned)(rdev->mc.aper_size >> 20));
607771fe6b9SJerome Glisse 		DRM_INFO("RAM width %dbits %cDR\n",
608771fe6b9SJerome Glisse 				rdev->mc.vram_width, rdev->mc.vram_is_ddr ? 'D' : 'S');
609771fe6b9SJerome Glisse 		/* Initialize memory controller (also test AGP) */
610771fe6b9SJerome Glisse 		r = radeon_mc_init(rdev);
611771fe6b9SJerome Glisse 		if (r) {
612771fe6b9SJerome Glisse 			return r;
613771fe6b9SJerome Glisse 		}
614771fe6b9SJerome Glisse 		/* Fence driver */
615771fe6b9SJerome Glisse 		r = radeon_fence_driver_init(rdev);
616771fe6b9SJerome Glisse 		if (r) {
617771fe6b9SJerome Glisse 			return r;
618771fe6b9SJerome Glisse 		}
619771fe6b9SJerome Glisse 		r = radeon_irq_kms_init(rdev);
620771fe6b9SJerome Glisse 		if (r) {
621771fe6b9SJerome Glisse 			return r;
622771fe6b9SJerome Glisse 		}
623771fe6b9SJerome Glisse 		/* Memory manager */
624771fe6b9SJerome Glisse 		r = radeon_object_init(rdev);
625771fe6b9SJerome Glisse 		if (r) {
626771fe6b9SJerome Glisse 			return r;
627771fe6b9SJerome Glisse 		}
628771fe6b9SJerome Glisse 		/* Initialize GART (initialize after TTM so we can allocate
629771fe6b9SJerome Glisse 		 * memory through TTM but finalize after TTM) */
630771fe6b9SJerome Glisse 		r = radeon_gart_enable(rdev);
631771fe6b9SJerome Glisse 		if (!r) {
632771fe6b9SJerome Glisse 			r = radeon_gem_init(rdev);
633771fe6b9SJerome Glisse 		}
634771fe6b9SJerome Glisse 
635771fe6b9SJerome Glisse 		/* 1M ring buffer */
636771fe6b9SJerome Glisse 		if (!r) {
637771fe6b9SJerome Glisse 			r = radeon_cp_init(rdev, 1024 * 1024);
638771fe6b9SJerome Glisse 		}
639771fe6b9SJerome Glisse 		if (!r) {
640771fe6b9SJerome Glisse 			r = radeon_wb_init(rdev);
641771fe6b9SJerome Glisse 			if (r) {
642771fe6b9SJerome Glisse 				DRM_ERROR("radeon: failled initializing WB (%d).\n", r);
643771fe6b9SJerome Glisse 				return r;
644771fe6b9SJerome Glisse 			}
645771fe6b9SJerome Glisse 		}
646771fe6b9SJerome Glisse 		if (!r) {
647771fe6b9SJerome Glisse 			r = radeon_ib_pool_init(rdev);
648771fe6b9SJerome Glisse 			if (r) {
649771fe6b9SJerome Glisse 				DRM_ERROR("radeon: failled initializing IB pool (%d).\n", r);
650771fe6b9SJerome Glisse 				return r;
651771fe6b9SJerome Glisse 			}
652771fe6b9SJerome Glisse 		}
653771fe6b9SJerome Glisse 		if (!r) {
654771fe6b9SJerome Glisse 			r = radeon_ib_test(rdev);
655771fe6b9SJerome Glisse 			if (r) {
656771fe6b9SJerome Glisse 				DRM_ERROR("radeon: failled testing IB (%d).\n", r);
657771fe6b9SJerome Glisse 				return r;
658771fe6b9SJerome Glisse 			}
659771fe6b9SJerome Glisse 		}
6603ce0a23dSJerome Glisse 	}
661771fe6b9SJerome Glisse 	DRM_INFO("radeon: kernel modesetting successfully initialized.\n");
662ecc0b326SMichel Dänzer 	if (radeon_testing) {
663ecc0b326SMichel Dänzer 		radeon_test_moves(rdev);
664ecc0b326SMichel Dänzer 	}
665771fe6b9SJerome Glisse 	if (radeon_benchmarking) {
666771fe6b9SJerome Glisse 		radeon_benchmark(rdev);
667771fe6b9SJerome Glisse 	}
668*6cf8a3f5SJerome Glisse 	return 0;
669771fe6b9SJerome Glisse }
670771fe6b9SJerome Glisse 
671771fe6b9SJerome Glisse void radeon_device_fini(struct radeon_device *rdev)
672771fe6b9SJerome Glisse {
673771fe6b9SJerome Glisse 	DRM_INFO("radeon: finishing device.\n");
674771fe6b9SJerome Glisse 	rdev->shutdown = true;
675771fe6b9SJerome Glisse 	/* Order matter so becarefull if you rearrange anythings */
6763ce0a23dSJerome Glisse 	if (!rdev->new_init_path) {
677771fe6b9SJerome Glisse 		radeon_ib_pool_fini(rdev);
678771fe6b9SJerome Glisse 		radeon_cp_fini(rdev);
679771fe6b9SJerome Glisse 		radeon_wb_fini(rdev);
680771fe6b9SJerome Glisse 		radeon_gem_fini(rdev);
681771fe6b9SJerome Glisse 		radeon_mc_fini(rdev);
682771fe6b9SJerome Glisse #if __OS_HAS_AGP
683771fe6b9SJerome Glisse 		radeon_agp_fini(rdev);
684771fe6b9SJerome Glisse #endif
685771fe6b9SJerome Glisse 		radeon_irq_kms_fini(rdev);
686771fe6b9SJerome Glisse 		radeon_fence_driver_fini(rdev);
687771fe6b9SJerome Glisse 		radeon_clocks_fini(rdev);
6883ce0a23dSJerome Glisse 		radeon_object_fini(rdev);
689771fe6b9SJerome Glisse 		if (rdev->is_atom_bios) {
690771fe6b9SJerome Glisse 			radeon_atombios_fini(rdev);
691771fe6b9SJerome Glisse 		} else {
692771fe6b9SJerome Glisse 			radeon_combios_fini(rdev);
693771fe6b9SJerome Glisse 		}
694771fe6b9SJerome Glisse 		kfree(rdev->bios);
695771fe6b9SJerome Glisse 		rdev->bios = NULL;
6963ce0a23dSJerome Glisse 	} else {
6973ce0a23dSJerome Glisse 		radeon_fini(rdev);
6983ce0a23dSJerome Glisse 	}
699771fe6b9SJerome Glisse 	iounmap(rdev->rmmio);
700771fe6b9SJerome Glisse 	rdev->rmmio = NULL;
701771fe6b9SJerome Glisse }
702771fe6b9SJerome Glisse 
703771fe6b9SJerome Glisse 
704771fe6b9SJerome Glisse /*
705771fe6b9SJerome Glisse  * Suspend & resume.
706771fe6b9SJerome Glisse  */
707771fe6b9SJerome Glisse int radeon_suspend_kms(struct drm_device *dev, pm_message_t state)
708771fe6b9SJerome Glisse {
709771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
710771fe6b9SJerome Glisse 	struct drm_crtc *crtc;
711771fe6b9SJerome Glisse 
712771fe6b9SJerome Glisse 	if (dev == NULL || rdev == NULL) {
713771fe6b9SJerome Glisse 		return -ENODEV;
714771fe6b9SJerome Glisse 	}
715771fe6b9SJerome Glisse 	if (state.event == PM_EVENT_PRETHAW) {
716771fe6b9SJerome Glisse 		return 0;
717771fe6b9SJerome Glisse 	}
718771fe6b9SJerome Glisse 	/* unpin the front buffers */
719771fe6b9SJerome Glisse 	list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) {
720771fe6b9SJerome Glisse 		struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->fb);
721771fe6b9SJerome Glisse 		struct radeon_object *robj;
722771fe6b9SJerome Glisse 
723771fe6b9SJerome Glisse 		if (rfb == NULL || rfb->obj == NULL) {
724771fe6b9SJerome Glisse 			continue;
725771fe6b9SJerome Glisse 		}
726771fe6b9SJerome Glisse 		robj = rfb->obj->driver_private;
727771fe6b9SJerome Glisse 		if (robj != rdev->fbdev_robj) {
728771fe6b9SJerome Glisse 			radeon_object_unpin(robj);
729771fe6b9SJerome Glisse 		}
730771fe6b9SJerome Glisse 	}
731771fe6b9SJerome Glisse 	/* evict vram memory */
732771fe6b9SJerome Glisse 	radeon_object_evict_vram(rdev);
733771fe6b9SJerome Glisse 	/* wait for gpu to finish processing current batch */
734771fe6b9SJerome Glisse 	radeon_fence_wait_last(rdev);
735771fe6b9SJerome Glisse 
7363ce0a23dSJerome Glisse 	if (!rdev->new_init_path) {
737771fe6b9SJerome Glisse 		radeon_cp_disable(rdev);
738771fe6b9SJerome Glisse 		radeon_gart_disable(rdev);
7393ce0a23dSJerome Glisse 	} else {
7403ce0a23dSJerome Glisse 		radeon_suspend(rdev);
7413ce0a23dSJerome Glisse 	}
742771fe6b9SJerome Glisse 	/* evict remaining vram memory */
743771fe6b9SJerome Glisse 	radeon_object_evict_vram(rdev);
744771fe6b9SJerome Glisse 
745771fe6b9SJerome Glisse 	rdev->irq.sw_int = false;
746771fe6b9SJerome Glisse 	radeon_irq_set(rdev);
747771fe6b9SJerome Glisse 
748771fe6b9SJerome Glisse 	pci_save_state(dev->pdev);
749771fe6b9SJerome Glisse 	if (state.event == PM_EVENT_SUSPEND) {
750771fe6b9SJerome Glisse 		/* Shut down the device */
751771fe6b9SJerome Glisse 		pci_disable_device(dev->pdev);
752771fe6b9SJerome Glisse 		pci_set_power_state(dev->pdev, PCI_D3hot);
753771fe6b9SJerome Glisse 	}
754771fe6b9SJerome Glisse 	acquire_console_sem();
755771fe6b9SJerome Glisse 	fb_set_suspend(rdev->fbdev_info, 1);
756771fe6b9SJerome Glisse 	release_console_sem();
757771fe6b9SJerome Glisse 	return 0;
758771fe6b9SJerome Glisse }
759771fe6b9SJerome Glisse 
760771fe6b9SJerome Glisse int radeon_resume_kms(struct drm_device *dev)
761771fe6b9SJerome Glisse {
762771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
763771fe6b9SJerome Glisse 	int r;
764771fe6b9SJerome Glisse 
765771fe6b9SJerome Glisse 	acquire_console_sem();
766771fe6b9SJerome Glisse 	pci_set_power_state(dev->pdev, PCI_D0);
767771fe6b9SJerome Glisse 	pci_restore_state(dev->pdev);
768771fe6b9SJerome Glisse 	if (pci_enable_device(dev->pdev)) {
769771fe6b9SJerome Glisse 		release_console_sem();
770771fe6b9SJerome Glisse 		return -1;
771771fe6b9SJerome Glisse 	}
772771fe6b9SJerome Glisse 	pci_set_master(dev->pdev);
773771fe6b9SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
774771fe6b9SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
775771fe6b9SJerome Glisse 		/* FIXME: what do we want to do here ? */
776771fe6b9SJerome Glisse 	}
7773ce0a23dSJerome Glisse 	if (!rdev->new_init_path) {
778771fe6b9SJerome Glisse 		/* post card */
779771fe6b9SJerome Glisse 		if (rdev->is_atom_bios) {
780771fe6b9SJerome Glisse 			atom_asic_init(rdev->mode_info.atom_context);
781771fe6b9SJerome Glisse 		} else {
782771fe6b9SJerome Glisse 			radeon_combios_asic_init(rdev->ddev);
783771fe6b9SJerome Glisse 		}
784771fe6b9SJerome Glisse 		/* Initialize clocks */
785771fe6b9SJerome Glisse 		r = radeon_clocks_init(rdev);
786771fe6b9SJerome Glisse 		if (r) {
787771fe6b9SJerome Glisse 			release_console_sem();
788771fe6b9SJerome Glisse 			return r;
789771fe6b9SJerome Glisse 		}
790771fe6b9SJerome Glisse 		/* Enable IRQ */
791771fe6b9SJerome Glisse 		rdev->irq.sw_int = true;
792771fe6b9SJerome Glisse 		radeon_irq_set(rdev);
793771fe6b9SJerome Glisse 		/* Initialize GPU Memory Controller */
794771fe6b9SJerome Glisse 		r = radeon_mc_init(rdev);
795771fe6b9SJerome Glisse 		if (r) {
796771fe6b9SJerome Glisse 			goto out;
797771fe6b9SJerome Glisse 		}
798771fe6b9SJerome Glisse 		r = radeon_gart_enable(rdev);
799771fe6b9SJerome Glisse 		if (r) {
800771fe6b9SJerome Glisse 			goto out;
801771fe6b9SJerome Glisse 		}
802771fe6b9SJerome Glisse 		r = radeon_cp_init(rdev, rdev->cp.ring_size);
803771fe6b9SJerome Glisse 		if (r) {
804771fe6b9SJerome Glisse 			goto out;
805771fe6b9SJerome Glisse 		}
8063ce0a23dSJerome Glisse 	} else {
8073ce0a23dSJerome Glisse 		radeon_resume(rdev);
8083ce0a23dSJerome Glisse 	}
809771fe6b9SJerome Glisse out:
810771fe6b9SJerome Glisse 	fb_set_suspend(rdev->fbdev_info, 0);
811771fe6b9SJerome Glisse 	release_console_sem();
812771fe6b9SJerome Glisse 
813771fe6b9SJerome Glisse 	/* blat the mode back in */
814771fe6b9SJerome Glisse 	drm_helper_resume_force_mode(dev);
815771fe6b9SJerome Glisse 	return 0;
816771fe6b9SJerome Glisse }
817771fe6b9SJerome Glisse 
818771fe6b9SJerome Glisse 
819771fe6b9SJerome Glisse /*
820771fe6b9SJerome Glisse  * Debugfs
821771fe6b9SJerome Glisse  */
822771fe6b9SJerome Glisse struct radeon_debugfs {
823771fe6b9SJerome Glisse 	struct drm_info_list	*files;
824771fe6b9SJerome Glisse 	unsigned		num_files;
825771fe6b9SJerome Glisse };
826771fe6b9SJerome Glisse static struct radeon_debugfs _radeon_debugfs[RADEON_DEBUGFS_MAX_NUM_FILES];
827771fe6b9SJerome Glisse static unsigned _radeon_debugfs_count = 0;
828771fe6b9SJerome Glisse 
829771fe6b9SJerome Glisse int radeon_debugfs_add_files(struct radeon_device *rdev,
830771fe6b9SJerome Glisse 			     struct drm_info_list *files,
831771fe6b9SJerome Glisse 			     unsigned nfiles)
832771fe6b9SJerome Glisse {
833771fe6b9SJerome Glisse 	unsigned i;
834771fe6b9SJerome Glisse 
835771fe6b9SJerome Glisse 	for (i = 0; i < _radeon_debugfs_count; i++) {
836771fe6b9SJerome Glisse 		if (_radeon_debugfs[i].files == files) {
837771fe6b9SJerome Glisse 			/* Already registered */
838771fe6b9SJerome Glisse 			return 0;
839771fe6b9SJerome Glisse 		}
840771fe6b9SJerome Glisse 	}
841771fe6b9SJerome Glisse 	if ((_radeon_debugfs_count + nfiles) > RADEON_DEBUGFS_MAX_NUM_FILES) {
842771fe6b9SJerome Glisse 		DRM_ERROR("Reached maximum number of debugfs files.\n");
843771fe6b9SJerome Glisse 		DRM_ERROR("Report so we increase RADEON_DEBUGFS_MAX_NUM_FILES.\n");
844771fe6b9SJerome Glisse 		return -EINVAL;
845771fe6b9SJerome Glisse 	}
846771fe6b9SJerome Glisse 	_radeon_debugfs[_radeon_debugfs_count].files = files;
847771fe6b9SJerome Glisse 	_radeon_debugfs[_radeon_debugfs_count].num_files = nfiles;
848771fe6b9SJerome Glisse 	_radeon_debugfs_count++;
849771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
850771fe6b9SJerome Glisse 	drm_debugfs_create_files(files, nfiles,
851771fe6b9SJerome Glisse 				 rdev->ddev->control->debugfs_root,
852771fe6b9SJerome Glisse 				 rdev->ddev->control);
853771fe6b9SJerome Glisse 	drm_debugfs_create_files(files, nfiles,
854771fe6b9SJerome Glisse 				 rdev->ddev->primary->debugfs_root,
855771fe6b9SJerome Glisse 				 rdev->ddev->primary);
856771fe6b9SJerome Glisse #endif
857771fe6b9SJerome Glisse 	return 0;
858771fe6b9SJerome Glisse }
859771fe6b9SJerome Glisse 
860771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
861771fe6b9SJerome Glisse int radeon_debugfs_init(struct drm_minor *minor)
862771fe6b9SJerome Glisse {
863771fe6b9SJerome Glisse 	return 0;
864771fe6b9SJerome Glisse }
865771fe6b9SJerome Glisse 
866771fe6b9SJerome Glisse void radeon_debugfs_cleanup(struct drm_minor *minor)
867771fe6b9SJerome Glisse {
868771fe6b9SJerome Glisse 	unsigned i;
869771fe6b9SJerome Glisse 
870771fe6b9SJerome Glisse 	for (i = 0; i < _radeon_debugfs_count; i++) {
871771fe6b9SJerome Glisse 		drm_debugfs_remove_files(_radeon_debugfs[i].files,
872771fe6b9SJerome Glisse 					 _radeon_debugfs[i].num_files, minor);
873771fe6b9SJerome Glisse 	}
874771fe6b9SJerome Glisse }
875771fe6b9SJerome Glisse #endif
876