1771fe6b9SJerome Glisse /* 2771fe6b9SJerome Glisse * Copyright 2008 Advanced Micro Devices, Inc. 3771fe6b9SJerome Glisse * Copyright 2008 Red Hat Inc. 4771fe6b9SJerome Glisse * Copyright 2009 Jerome Glisse. 5771fe6b9SJerome Glisse * 6771fe6b9SJerome Glisse * Permission is hereby granted, free of charge, to any person obtaining a 7771fe6b9SJerome Glisse * copy of this software and associated documentation files (the "Software"), 8771fe6b9SJerome Glisse * to deal in the Software without restriction, including without limitation 9771fe6b9SJerome Glisse * the rights to use, copy, modify, merge, publish, distribute, sublicense, 10771fe6b9SJerome Glisse * and/or sell copies of the Software, and to permit persons to whom the 11771fe6b9SJerome Glisse * Software is furnished to do so, subject to the following conditions: 12771fe6b9SJerome Glisse * 13771fe6b9SJerome Glisse * The above copyright notice and this permission notice shall be included in 14771fe6b9SJerome Glisse * all copies or substantial portions of the Software. 15771fe6b9SJerome Glisse * 16771fe6b9SJerome Glisse * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 17771fe6b9SJerome Glisse * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 18771fe6b9SJerome Glisse * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 19771fe6b9SJerome Glisse * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 20771fe6b9SJerome Glisse * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 21771fe6b9SJerome Glisse * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 22771fe6b9SJerome Glisse * OTHER DEALINGS IN THE SOFTWARE. 23771fe6b9SJerome Glisse * 24771fe6b9SJerome Glisse * Authors: Dave Airlie 25771fe6b9SJerome Glisse * Alex Deucher 26771fe6b9SJerome Glisse * Jerome Glisse 27771fe6b9SJerome Glisse */ 28771fe6b9SJerome Glisse #include <linux/console.h> 29771fe6b9SJerome Glisse #include <drm/drmP.h> 30771fe6b9SJerome Glisse #include <drm/drm_crtc_helper.h> 31771fe6b9SJerome Glisse #include <drm/radeon_drm.h> 32771fe6b9SJerome Glisse #include "radeon_reg.h" 33771fe6b9SJerome Glisse #include "radeon.h" 34771fe6b9SJerome Glisse #include "radeon_asic.h" 35771fe6b9SJerome Glisse #include "atom.h" 36771fe6b9SJerome Glisse 37771fe6b9SJerome Glisse /* 38b1e3a6d1SMichel Dänzer * Clear GPU surface registers. 39b1e3a6d1SMichel Dänzer */ 40*3ce0a23dSJerome Glisse void radeon_surface_init(struct radeon_device *rdev) 41b1e3a6d1SMichel Dänzer { 42b1e3a6d1SMichel Dänzer /* FIXME: check this out */ 43b1e3a6d1SMichel Dänzer if (rdev->family < CHIP_R600) { 44b1e3a6d1SMichel Dänzer int i; 45b1e3a6d1SMichel Dänzer 46b1e3a6d1SMichel Dänzer for (i = 0; i < 8; i++) { 47b1e3a6d1SMichel Dänzer WREG32(RADEON_SURFACE0_INFO + 48b1e3a6d1SMichel Dänzer i * (RADEON_SURFACE1_INFO - RADEON_SURFACE0_INFO), 49b1e3a6d1SMichel Dänzer 0); 50b1e3a6d1SMichel Dänzer } 51e024e110SDave Airlie /* enable surfaces */ 52e024e110SDave Airlie WREG32(RADEON_SURFACE_CNTL, 0); 53b1e3a6d1SMichel Dänzer } 54b1e3a6d1SMichel Dänzer } 55b1e3a6d1SMichel Dänzer 56b1e3a6d1SMichel Dänzer /* 57771fe6b9SJerome Glisse * GPU scratch registers helpers function. 58771fe6b9SJerome Glisse */ 59*3ce0a23dSJerome Glisse void radeon_scratch_init(struct radeon_device *rdev) 60771fe6b9SJerome Glisse { 61771fe6b9SJerome Glisse int i; 62771fe6b9SJerome Glisse 63771fe6b9SJerome Glisse /* FIXME: check this out */ 64771fe6b9SJerome Glisse if (rdev->family < CHIP_R300) { 65771fe6b9SJerome Glisse rdev->scratch.num_reg = 5; 66771fe6b9SJerome Glisse } else { 67771fe6b9SJerome Glisse rdev->scratch.num_reg = 7; 68771fe6b9SJerome Glisse } 69771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 70771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 71771fe6b9SJerome Glisse rdev->scratch.reg[i] = RADEON_SCRATCH_REG0 + (i * 4); 72771fe6b9SJerome Glisse } 73771fe6b9SJerome Glisse } 74771fe6b9SJerome Glisse 75771fe6b9SJerome Glisse int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg) 76771fe6b9SJerome Glisse { 77771fe6b9SJerome Glisse int i; 78771fe6b9SJerome Glisse 79771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 80771fe6b9SJerome Glisse if (rdev->scratch.free[i]) { 81771fe6b9SJerome Glisse rdev->scratch.free[i] = false; 82771fe6b9SJerome Glisse *reg = rdev->scratch.reg[i]; 83771fe6b9SJerome Glisse return 0; 84771fe6b9SJerome Glisse } 85771fe6b9SJerome Glisse } 86771fe6b9SJerome Glisse return -EINVAL; 87771fe6b9SJerome Glisse } 88771fe6b9SJerome Glisse 89771fe6b9SJerome Glisse void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg) 90771fe6b9SJerome Glisse { 91771fe6b9SJerome Glisse int i; 92771fe6b9SJerome Glisse 93771fe6b9SJerome Glisse for (i = 0; i < rdev->scratch.num_reg; i++) { 94771fe6b9SJerome Glisse if (rdev->scratch.reg[i] == reg) { 95771fe6b9SJerome Glisse rdev->scratch.free[i] = true; 96771fe6b9SJerome Glisse return; 97771fe6b9SJerome Glisse } 98771fe6b9SJerome Glisse } 99771fe6b9SJerome Glisse } 100771fe6b9SJerome Glisse 101771fe6b9SJerome Glisse /* 102771fe6b9SJerome Glisse * MC common functions 103771fe6b9SJerome Glisse */ 104771fe6b9SJerome Glisse int radeon_mc_setup(struct radeon_device *rdev) 105771fe6b9SJerome Glisse { 106771fe6b9SJerome Glisse uint32_t tmp; 107771fe6b9SJerome Glisse 108771fe6b9SJerome Glisse /* Some chips have an "issue" with the memory controller, the 109771fe6b9SJerome Glisse * location must be aligned to the size. We just align it down, 110771fe6b9SJerome Glisse * too bad if we walk over the top of system memory, we don't 111771fe6b9SJerome Glisse * use DMA without a remapped anyway. 112771fe6b9SJerome Glisse * Affected chips are rv280, all r3xx, and all r4xx, but not IGP 113771fe6b9SJerome Glisse */ 114771fe6b9SJerome Glisse /* FGLRX seems to setup like this, VRAM a 0, then GART. 115771fe6b9SJerome Glisse */ 116771fe6b9SJerome Glisse /* 117771fe6b9SJerome Glisse * Note: from R6xx the address space is 40bits but here we only 118771fe6b9SJerome Glisse * use 32bits (still have to see a card which would exhaust 4G 119771fe6b9SJerome Glisse * address space). 120771fe6b9SJerome Glisse */ 121771fe6b9SJerome Glisse if (rdev->mc.vram_location != 0xFFFFFFFFUL) { 122771fe6b9SJerome Glisse /* vram location was already setup try to put gtt after 123771fe6b9SJerome Glisse * if it fits */ 1247a50f01aSDave Airlie tmp = rdev->mc.vram_location + rdev->mc.mc_vram_size; 125771fe6b9SJerome Glisse tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1); 126771fe6b9SJerome Glisse if ((0xFFFFFFFFUL - tmp) >= rdev->mc.gtt_size) { 127771fe6b9SJerome Glisse rdev->mc.gtt_location = tmp; 128771fe6b9SJerome Glisse } else { 129771fe6b9SJerome Glisse if (rdev->mc.gtt_size >= rdev->mc.vram_location) { 130771fe6b9SJerome Glisse printk(KERN_ERR "[drm] GTT too big to fit " 131771fe6b9SJerome Glisse "before or after vram location.\n"); 132771fe6b9SJerome Glisse return -EINVAL; 133771fe6b9SJerome Glisse } 134771fe6b9SJerome Glisse rdev->mc.gtt_location = 0; 135771fe6b9SJerome Glisse } 136771fe6b9SJerome Glisse } else if (rdev->mc.gtt_location != 0xFFFFFFFFUL) { 137771fe6b9SJerome Glisse /* gtt location was already setup try to put vram before 138771fe6b9SJerome Glisse * if it fits */ 1397a50f01aSDave Airlie if (rdev->mc.mc_vram_size < rdev->mc.gtt_location) { 140771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 141771fe6b9SJerome Glisse } else { 142771fe6b9SJerome Glisse tmp = rdev->mc.gtt_location + rdev->mc.gtt_size; 1437a50f01aSDave Airlie tmp += (rdev->mc.mc_vram_size - 1); 1447a50f01aSDave Airlie tmp &= ~(rdev->mc.mc_vram_size - 1); 1457a50f01aSDave Airlie if ((0xFFFFFFFFUL - tmp) >= rdev->mc.mc_vram_size) { 146771fe6b9SJerome Glisse rdev->mc.vram_location = tmp; 147771fe6b9SJerome Glisse } else { 148771fe6b9SJerome Glisse printk(KERN_ERR "[drm] vram too big to fit " 149771fe6b9SJerome Glisse "before or after GTT location.\n"); 150771fe6b9SJerome Glisse return -EINVAL; 151771fe6b9SJerome Glisse } 152771fe6b9SJerome Glisse } 153771fe6b9SJerome Glisse } else { 154771fe6b9SJerome Glisse rdev->mc.vram_location = 0; 15517332925SDave Airlie tmp = rdev->mc.mc_vram_size; 15617332925SDave Airlie tmp = (tmp + rdev->mc.gtt_size - 1) & ~(rdev->mc.gtt_size - 1); 15717332925SDave Airlie rdev->mc.gtt_location = tmp; 158771fe6b9SJerome Glisse } 159*3ce0a23dSJerome Glisse DRM_INFO("radeon: VRAM %uM\n", (unsigned)(rdev->mc.mc_vram_size >> 20)); 160771fe6b9SJerome Glisse DRM_INFO("radeon: VRAM from 0x%08X to 0x%08X\n", 161*3ce0a23dSJerome Glisse (unsigned)rdev->mc.vram_location, 162*3ce0a23dSJerome Glisse (unsigned)(rdev->mc.vram_location + rdev->mc.mc_vram_size - 1)); 163*3ce0a23dSJerome Glisse DRM_INFO("radeon: GTT %uM\n", (unsigned)(rdev->mc.gtt_size >> 20)); 164771fe6b9SJerome Glisse DRM_INFO("radeon: GTT from 0x%08X to 0x%08X\n", 165*3ce0a23dSJerome Glisse (unsigned)rdev->mc.gtt_location, 166*3ce0a23dSJerome Glisse (unsigned)(rdev->mc.gtt_location + rdev->mc.gtt_size - 1)); 167771fe6b9SJerome Glisse return 0; 168771fe6b9SJerome Glisse } 169771fe6b9SJerome Glisse 170771fe6b9SJerome Glisse 171771fe6b9SJerome Glisse /* 172771fe6b9SJerome Glisse * GPU helpers function. 173771fe6b9SJerome Glisse */ 174771fe6b9SJerome Glisse static bool radeon_card_posted(struct radeon_device *rdev) 175771fe6b9SJerome Glisse { 176771fe6b9SJerome Glisse uint32_t reg; 177771fe6b9SJerome Glisse 178771fe6b9SJerome Glisse /* first check CRTCs */ 179771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) { 180771fe6b9SJerome Glisse reg = RREG32(AVIVO_D1CRTC_CONTROL) | 181771fe6b9SJerome Glisse RREG32(AVIVO_D2CRTC_CONTROL); 182771fe6b9SJerome Glisse if (reg & AVIVO_CRTC_EN) { 183771fe6b9SJerome Glisse return true; 184771fe6b9SJerome Glisse } 185771fe6b9SJerome Glisse } else { 186771fe6b9SJerome Glisse reg = RREG32(RADEON_CRTC_GEN_CNTL) | 187771fe6b9SJerome Glisse RREG32(RADEON_CRTC2_GEN_CNTL); 188771fe6b9SJerome Glisse if (reg & RADEON_CRTC_EN) { 189771fe6b9SJerome Glisse return true; 190771fe6b9SJerome Glisse } 191771fe6b9SJerome Glisse } 192771fe6b9SJerome Glisse 193771fe6b9SJerome Glisse /* then check MEM_SIZE, in case the crtcs are off */ 194771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) 195771fe6b9SJerome Glisse reg = RREG32(R600_CONFIG_MEMSIZE); 196771fe6b9SJerome Glisse else 197771fe6b9SJerome Glisse reg = RREG32(RADEON_CONFIG_MEMSIZE); 198771fe6b9SJerome Glisse 199771fe6b9SJerome Glisse if (reg) 200771fe6b9SJerome Glisse return true; 201771fe6b9SJerome Glisse 202771fe6b9SJerome Glisse return false; 203771fe6b9SJerome Glisse 204771fe6b9SJerome Glisse } 205771fe6b9SJerome Glisse 206*3ce0a23dSJerome Glisse int radeon_dummy_page_init(struct radeon_device *rdev) 207*3ce0a23dSJerome Glisse { 208*3ce0a23dSJerome Glisse rdev->dummy_page.page = alloc_page(GFP_DMA32 | GFP_KERNEL | __GFP_ZERO); 209*3ce0a23dSJerome Glisse if (rdev->dummy_page.page == NULL) 210*3ce0a23dSJerome Glisse return -ENOMEM; 211*3ce0a23dSJerome Glisse rdev->dummy_page.addr = pci_map_page(rdev->pdev, rdev->dummy_page.page, 212*3ce0a23dSJerome Glisse 0, PAGE_SIZE, PCI_DMA_BIDIRECTIONAL); 213*3ce0a23dSJerome Glisse if (!rdev->dummy_page.addr) { 214*3ce0a23dSJerome Glisse __free_page(rdev->dummy_page.page); 215*3ce0a23dSJerome Glisse rdev->dummy_page.page = NULL; 216*3ce0a23dSJerome Glisse return -ENOMEM; 217*3ce0a23dSJerome Glisse } 218*3ce0a23dSJerome Glisse return 0; 219*3ce0a23dSJerome Glisse } 220*3ce0a23dSJerome Glisse 221*3ce0a23dSJerome Glisse void radeon_dummy_page_fini(struct radeon_device *rdev) 222*3ce0a23dSJerome Glisse { 223*3ce0a23dSJerome Glisse if (rdev->dummy_page.page == NULL) 224*3ce0a23dSJerome Glisse return; 225*3ce0a23dSJerome Glisse pci_unmap_page(rdev->pdev, rdev->dummy_page.addr, 226*3ce0a23dSJerome Glisse PAGE_SIZE, PCI_DMA_BIDIRECTIONAL); 227*3ce0a23dSJerome Glisse __free_page(rdev->dummy_page.page); 228*3ce0a23dSJerome Glisse rdev->dummy_page.page = NULL; 229*3ce0a23dSJerome Glisse } 230*3ce0a23dSJerome Glisse 231771fe6b9SJerome Glisse 232771fe6b9SJerome Glisse /* 233771fe6b9SJerome Glisse * Registers accessors functions. 234771fe6b9SJerome Glisse */ 235771fe6b9SJerome Glisse uint32_t radeon_invalid_rreg(struct radeon_device *rdev, uint32_t reg) 236771fe6b9SJerome Glisse { 237771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to read register 0x%04X\n", reg); 238771fe6b9SJerome Glisse BUG_ON(1); 239771fe6b9SJerome Glisse return 0; 240771fe6b9SJerome Glisse } 241771fe6b9SJerome Glisse 242771fe6b9SJerome Glisse void radeon_invalid_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v) 243771fe6b9SJerome Glisse { 244771fe6b9SJerome Glisse DRM_ERROR("Invalid callback to write register 0x%04X with 0x%08X\n", 245771fe6b9SJerome Glisse reg, v); 246771fe6b9SJerome Glisse BUG_ON(1); 247771fe6b9SJerome Glisse } 248771fe6b9SJerome Glisse 249771fe6b9SJerome Glisse void radeon_register_accessor_init(struct radeon_device *rdev) 250771fe6b9SJerome Glisse { 251771fe6b9SJerome Glisse rdev->mc_rreg = &radeon_invalid_rreg; 252771fe6b9SJerome Glisse rdev->mc_wreg = &radeon_invalid_wreg; 253771fe6b9SJerome Glisse rdev->pll_rreg = &radeon_invalid_rreg; 254771fe6b9SJerome Glisse rdev->pll_wreg = &radeon_invalid_wreg; 255771fe6b9SJerome Glisse rdev->pciep_rreg = &radeon_invalid_rreg; 256771fe6b9SJerome Glisse rdev->pciep_wreg = &radeon_invalid_wreg; 257771fe6b9SJerome Glisse 258771fe6b9SJerome Glisse /* Don't change order as we are overridding accessor. */ 259771fe6b9SJerome Glisse if (rdev->family < CHIP_RV515) { 260de1b2898SDave Airlie rdev->pcie_reg_mask = 0xff; 261de1b2898SDave Airlie } else { 262de1b2898SDave Airlie rdev->pcie_reg_mask = 0x7ff; 263771fe6b9SJerome Glisse } 264771fe6b9SJerome Glisse /* FIXME: not sure here */ 265771fe6b9SJerome Glisse if (rdev->family <= CHIP_R580) { 266771fe6b9SJerome Glisse rdev->pll_rreg = &r100_pll_rreg; 267771fe6b9SJerome Glisse rdev->pll_wreg = &r100_pll_wreg; 268771fe6b9SJerome Glisse } 269771fe6b9SJerome Glisse if (rdev->family >= CHIP_RV515) { 270771fe6b9SJerome Glisse rdev->mc_rreg = &rv515_mc_rreg; 271771fe6b9SJerome Glisse rdev->mc_wreg = &rv515_mc_wreg; 272771fe6b9SJerome Glisse } 273771fe6b9SJerome Glisse if (rdev->family == CHIP_RS400 || rdev->family == CHIP_RS480) { 274771fe6b9SJerome Glisse rdev->mc_rreg = &rs400_mc_rreg; 275771fe6b9SJerome Glisse rdev->mc_wreg = &rs400_mc_wreg; 276771fe6b9SJerome Glisse } 277771fe6b9SJerome Glisse if (rdev->family == CHIP_RS690 || rdev->family == CHIP_RS740) { 278771fe6b9SJerome Glisse rdev->mc_rreg = &rs690_mc_rreg; 279771fe6b9SJerome Glisse rdev->mc_wreg = &rs690_mc_wreg; 280771fe6b9SJerome Glisse } 281771fe6b9SJerome Glisse if (rdev->family == CHIP_RS600) { 282771fe6b9SJerome Glisse rdev->mc_rreg = &rs600_mc_rreg; 283771fe6b9SJerome Glisse rdev->mc_wreg = &rs600_mc_wreg; 284771fe6b9SJerome Glisse } 285771fe6b9SJerome Glisse if (rdev->family >= CHIP_R600) { 286771fe6b9SJerome Glisse rdev->pciep_rreg = &r600_pciep_rreg; 287771fe6b9SJerome Glisse rdev->pciep_wreg = &r600_pciep_wreg; 288771fe6b9SJerome Glisse } 289771fe6b9SJerome Glisse } 290771fe6b9SJerome Glisse 291771fe6b9SJerome Glisse 292771fe6b9SJerome Glisse /* 293771fe6b9SJerome Glisse * ASIC 294771fe6b9SJerome Glisse */ 295771fe6b9SJerome Glisse int radeon_asic_init(struct radeon_device *rdev) 296771fe6b9SJerome Glisse { 297771fe6b9SJerome Glisse radeon_register_accessor_init(rdev); 298771fe6b9SJerome Glisse switch (rdev->family) { 299771fe6b9SJerome Glisse case CHIP_R100: 300771fe6b9SJerome Glisse case CHIP_RV100: 301771fe6b9SJerome Glisse case CHIP_RS100: 302771fe6b9SJerome Glisse case CHIP_RV200: 303771fe6b9SJerome Glisse case CHIP_RS200: 304771fe6b9SJerome Glisse case CHIP_R200: 305771fe6b9SJerome Glisse case CHIP_RV250: 306771fe6b9SJerome Glisse case CHIP_RS300: 307771fe6b9SJerome Glisse case CHIP_RV280: 308771fe6b9SJerome Glisse rdev->asic = &r100_asic; 309771fe6b9SJerome Glisse break; 310771fe6b9SJerome Glisse case CHIP_R300: 311771fe6b9SJerome Glisse case CHIP_R350: 312771fe6b9SJerome Glisse case CHIP_RV350: 313771fe6b9SJerome Glisse case CHIP_RV380: 314771fe6b9SJerome Glisse rdev->asic = &r300_asic; 315771fe6b9SJerome Glisse break; 316771fe6b9SJerome Glisse case CHIP_R420: 317771fe6b9SJerome Glisse case CHIP_R423: 318771fe6b9SJerome Glisse case CHIP_RV410: 319771fe6b9SJerome Glisse rdev->asic = &r420_asic; 320771fe6b9SJerome Glisse break; 321771fe6b9SJerome Glisse case CHIP_RS400: 322771fe6b9SJerome Glisse case CHIP_RS480: 323771fe6b9SJerome Glisse rdev->asic = &rs400_asic; 324771fe6b9SJerome Glisse break; 325771fe6b9SJerome Glisse case CHIP_RS600: 326771fe6b9SJerome Glisse rdev->asic = &rs600_asic; 327771fe6b9SJerome Glisse break; 328771fe6b9SJerome Glisse case CHIP_RS690: 329771fe6b9SJerome Glisse case CHIP_RS740: 330771fe6b9SJerome Glisse rdev->asic = &rs690_asic; 331771fe6b9SJerome Glisse break; 332771fe6b9SJerome Glisse case CHIP_RV515: 333771fe6b9SJerome Glisse rdev->asic = &rv515_asic; 334771fe6b9SJerome Glisse break; 335771fe6b9SJerome Glisse case CHIP_R520: 336771fe6b9SJerome Glisse case CHIP_RV530: 337771fe6b9SJerome Glisse case CHIP_RV560: 338771fe6b9SJerome Glisse case CHIP_RV570: 339771fe6b9SJerome Glisse case CHIP_R580: 340771fe6b9SJerome Glisse rdev->asic = &r520_asic; 341771fe6b9SJerome Glisse break; 342771fe6b9SJerome Glisse case CHIP_R600: 343771fe6b9SJerome Glisse case CHIP_RV610: 344771fe6b9SJerome Glisse case CHIP_RV630: 345771fe6b9SJerome Glisse case CHIP_RV620: 346771fe6b9SJerome Glisse case CHIP_RV635: 347771fe6b9SJerome Glisse case CHIP_RV670: 348771fe6b9SJerome Glisse case CHIP_RS780: 349*3ce0a23dSJerome Glisse case CHIP_RS880: 350*3ce0a23dSJerome Glisse rdev->asic = &r600_asic; 351*3ce0a23dSJerome Glisse break; 352771fe6b9SJerome Glisse case CHIP_RV770: 353771fe6b9SJerome Glisse case CHIP_RV730: 354771fe6b9SJerome Glisse case CHIP_RV710: 355*3ce0a23dSJerome Glisse case CHIP_RV740: 356*3ce0a23dSJerome Glisse rdev->asic = &rv770_asic; 357*3ce0a23dSJerome Glisse break; 358771fe6b9SJerome Glisse default: 359771fe6b9SJerome Glisse /* FIXME: not supported yet */ 360771fe6b9SJerome Glisse return -EINVAL; 361771fe6b9SJerome Glisse } 362771fe6b9SJerome Glisse return 0; 363771fe6b9SJerome Glisse } 364771fe6b9SJerome Glisse 365771fe6b9SJerome Glisse 366771fe6b9SJerome Glisse /* 367771fe6b9SJerome Glisse * Wrapper around modesetting bits. 368771fe6b9SJerome Glisse */ 369771fe6b9SJerome Glisse int radeon_clocks_init(struct radeon_device *rdev) 370771fe6b9SJerome Glisse { 371771fe6b9SJerome Glisse int r; 372771fe6b9SJerome Glisse 373771fe6b9SJerome Glisse radeon_get_clock_info(rdev->ddev); 374771fe6b9SJerome Glisse r = radeon_static_clocks_init(rdev->ddev); 375771fe6b9SJerome Glisse if (r) { 376771fe6b9SJerome Glisse return r; 377771fe6b9SJerome Glisse } 378771fe6b9SJerome Glisse DRM_INFO("Clocks initialized !\n"); 379771fe6b9SJerome Glisse return 0; 380771fe6b9SJerome Glisse } 381771fe6b9SJerome Glisse 382771fe6b9SJerome Glisse void radeon_clocks_fini(struct radeon_device *rdev) 383771fe6b9SJerome Glisse { 384771fe6b9SJerome Glisse } 385771fe6b9SJerome Glisse 386771fe6b9SJerome Glisse /* ATOM accessor methods */ 387771fe6b9SJerome Glisse static uint32_t cail_pll_read(struct card_info *info, uint32_t reg) 388771fe6b9SJerome Glisse { 389771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 390771fe6b9SJerome Glisse uint32_t r; 391771fe6b9SJerome Glisse 392771fe6b9SJerome Glisse r = rdev->pll_rreg(rdev, reg); 393771fe6b9SJerome Glisse return r; 394771fe6b9SJerome Glisse } 395771fe6b9SJerome Glisse 396771fe6b9SJerome Glisse static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val) 397771fe6b9SJerome Glisse { 398771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 399771fe6b9SJerome Glisse 400771fe6b9SJerome Glisse rdev->pll_wreg(rdev, reg, val); 401771fe6b9SJerome Glisse } 402771fe6b9SJerome Glisse 403771fe6b9SJerome Glisse static uint32_t cail_mc_read(struct card_info *info, uint32_t reg) 404771fe6b9SJerome Glisse { 405771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 406771fe6b9SJerome Glisse uint32_t r; 407771fe6b9SJerome Glisse 408771fe6b9SJerome Glisse r = rdev->mc_rreg(rdev, reg); 409771fe6b9SJerome Glisse return r; 410771fe6b9SJerome Glisse } 411771fe6b9SJerome Glisse 412771fe6b9SJerome Glisse static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val) 413771fe6b9SJerome Glisse { 414771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 415771fe6b9SJerome Glisse 416771fe6b9SJerome Glisse rdev->mc_wreg(rdev, reg, val); 417771fe6b9SJerome Glisse } 418771fe6b9SJerome Glisse 419771fe6b9SJerome Glisse static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val) 420771fe6b9SJerome Glisse { 421771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 422771fe6b9SJerome Glisse 423771fe6b9SJerome Glisse WREG32(reg*4, val); 424771fe6b9SJerome Glisse } 425771fe6b9SJerome Glisse 426771fe6b9SJerome Glisse static uint32_t cail_reg_read(struct card_info *info, uint32_t reg) 427771fe6b9SJerome Glisse { 428771fe6b9SJerome Glisse struct radeon_device *rdev = info->dev->dev_private; 429771fe6b9SJerome Glisse uint32_t r; 430771fe6b9SJerome Glisse 431771fe6b9SJerome Glisse r = RREG32(reg*4); 432771fe6b9SJerome Glisse return r; 433771fe6b9SJerome Glisse } 434771fe6b9SJerome Glisse 435771fe6b9SJerome Glisse static struct card_info atom_card_info = { 436771fe6b9SJerome Glisse .dev = NULL, 437771fe6b9SJerome Glisse .reg_read = cail_reg_read, 438771fe6b9SJerome Glisse .reg_write = cail_reg_write, 439771fe6b9SJerome Glisse .mc_read = cail_mc_read, 440771fe6b9SJerome Glisse .mc_write = cail_mc_write, 441771fe6b9SJerome Glisse .pll_read = cail_pll_read, 442771fe6b9SJerome Glisse .pll_write = cail_pll_write, 443771fe6b9SJerome Glisse }; 444771fe6b9SJerome Glisse 445771fe6b9SJerome Glisse int radeon_atombios_init(struct radeon_device *rdev) 446771fe6b9SJerome Glisse { 447771fe6b9SJerome Glisse atom_card_info.dev = rdev->ddev; 448771fe6b9SJerome Glisse rdev->mode_info.atom_context = atom_parse(&atom_card_info, rdev->bios); 449771fe6b9SJerome Glisse radeon_atom_initialize_bios_scratch_regs(rdev->ddev); 450771fe6b9SJerome Glisse return 0; 451771fe6b9SJerome Glisse } 452771fe6b9SJerome Glisse 453771fe6b9SJerome Glisse void radeon_atombios_fini(struct radeon_device *rdev) 454771fe6b9SJerome Glisse { 455771fe6b9SJerome Glisse kfree(rdev->mode_info.atom_context); 456771fe6b9SJerome Glisse } 457771fe6b9SJerome Glisse 458771fe6b9SJerome Glisse int radeon_combios_init(struct radeon_device *rdev) 459771fe6b9SJerome Glisse { 460771fe6b9SJerome Glisse radeon_combios_initialize_bios_scratch_regs(rdev->ddev); 461771fe6b9SJerome Glisse return 0; 462771fe6b9SJerome Glisse } 463771fe6b9SJerome Glisse 464771fe6b9SJerome Glisse void radeon_combios_fini(struct radeon_device *rdev) 465771fe6b9SJerome Glisse { 466771fe6b9SJerome Glisse } 467771fe6b9SJerome Glisse 468771fe6b9SJerome Glisse int radeon_modeset_init(struct radeon_device *rdev); 469771fe6b9SJerome Glisse void radeon_modeset_fini(struct radeon_device *rdev); 470771fe6b9SJerome Glisse 471771fe6b9SJerome Glisse 472771fe6b9SJerome Glisse /* 473771fe6b9SJerome Glisse * Radeon device. 474771fe6b9SJerome Glisse */ 475771fe6b9SJerome Glisse int radeon_device_init(struct radeon_device *rdev, 476771fe6b9SJerome Glisse struct drm_device *ddev, 477771fe6b9SJerome Glisse struct pci_dev *pdev, 478771fe6b9SJerome Glisse uint32_t flags) 479771fe6b9SJerome Glisse { 480*3ce0a23dSJerome Glisse int r, ret = 0; 481ad49f501SDave Airlie int dma_bits; 482771fe6b9SJerome Glisse 483771fe6b9SJerome Glisse DRM_INFO("radeon: Initializing kernel modesetting.\n"); 484771fe6b9SJerome Glisse rdev->shutdown = false; 485771fe6b9SJerome Glisse rdev->ddev = ddev; 486771fe6b9SJerome Glisse rdev->pdev = pdev; 487771fe6b9SJerome Glisse rdev->flags = flags; 488771fe6b9SJerome Glisse rdev->family = flags & RADEON_FAMILY_MASK; 489771fe6b9SJerome Glisse rdev->is_atom_bios = false; 490771fe6b9SJerome Glisse rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT; 491771fe6b9SJerome Glisse rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024; 492771fe6b9SJerome Glisse rdev->gpu_lockup = false; 493771fe6b9SJerome Glisse /* mutex initialization are all done here so we 494771fe6b9SJerome Glisse * can recall function without having locking issues */ 495771fe6b9SJerome Glisse mutex_init(&rdev->cs_mutex); 496771fe6b9SJerome Glisse mutex_init(&rdev->ib_pool.mutex); 497771fe6b9SJerome Glisse mutex_init(&rdev->cp.mutex); 498771fe6b9SJerome Glisse rwlock_init(&rdev->fence_drv.lock); 499771fe6b9SJerome Glisse 500771fe6b9SJerome Glisse if (radeon_agpmode == -1) { 501771fe6b9SJerome Glisse rdev->flags &= ~RADEON_IS_AGP; 502771fe6b9SJerome Glisse if (rdev->family > CHIP_RV515 || 503771fe6b9SJerome Glisse rdev->family == CHIP_RV380 || 504771fe6b9SJerome Glisse rdev->family == CHIP_RV410 || 505771fe6b9SJerome Glisse rdev->family == CHIP_R423) { 506771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCIE mode\n"); 507771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCIE; 508771fe6b9SJerome Glisse } else { 509771fe6b9SJerome Glisse DRM_INFO("Forcing AGP to PCI mode\n"); 510771fe6b9SJerome Glisse rdev->flags |= RADEON_IS_PCI; 511771fe6b9SJerome Glisse } 512771fe6b9SJerome Glisse } 513771fe6b9SJerome Glisse 514771fe6b9SJerome Glisse /* Set asic functions */ 515771fe6b9SJerome Glisse r = radeon_asic_init(rdev); 516771fe6b9SJerome Glisse if (r) { 517771fe6b9SJerome Glisse return r; 518771fe6b9SJerome Glisse } 519771fe6b9SJerome Glisse 520ad49f501SDave Airlie /* set DMA mask + need_dma32 flags. 521ad49f501SDave Airlie * PCIE - can handle 40-bits. 522ad49f501SDave Airlie * IGP - can handle 40-bits (in theory) 523ad49f501SDave Airlie * AGP - generally dma32 is safest 524ad49f501SDave Airlie * PCI - only dma32 525ad49f501SDave Airlie */ 526ad49f501SDave Airlie rdev->need_dma32 = false; 527ad49f501SDave Airlie if (rdev->flags & RADEON_IS_AGP) 528ad49f501SDave Airlie rdev->need_dma32 = true; 529ad49f501SDave Airlie if (rdev->flags & RADEON_IS_PCI) 530ad49f501SDave Airlie rdev->need_dma32 = true; 531ad49f501SDave Airlie 532ad49f501SDave Airlie dma_bits = rdev->need_dma32 ? 32 : 40; 533ad49f501SDave Airlie r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(dma_bits)); 534771fe6b9SJerome Glisse if (r) { 535771fe6b9SJerome Glisse printk(KERN_WARNING "radeon: No suitable DMA available.\n"); 536771fe6b9SJerome Glisse } 537771fe6b9SJerome Glisse 538771fe6b9SJerome Glisse /* Registers mapping */ 539771fe6b9SJerome Glisse /* TODO: block userspace mapping of io register */ 540771fe6b9SJerome Glisse rdev->rmmio_base = drm_get_resource_start(rdev->ddev, 2); 541771fe6b9SJerome Glisse rdev->rmmio_size = drm_get_resource_len(rdev->ddev, 2); 542771fe6b9SJerome Glisse rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size); 543771fe6b9SJerome Glisse if (rdev->rmmio == NULL) { 544771fe6b9SJerome Glisse return -ENOMEM; 545771fe6b9SJerome Glisse } 546771fe6b9SJerome Glisse DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base); 547771fe6b9SJerome Glisse DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size); 548771fe6b9SJerome Glisse 549*3ce0a23dSJerome Glisse rdev->new_init_path = false; 550*3ce0a23dSJerome Glisse r = radeon_init(rdev); 551*3ce0a23dSJerome Glisse if (r) { 552*3ce0a23dSJerome Glisse return r; 553*3ce0a23dSJerome Glisse } 554*3ce0a23dSJerome Glisse if (!rdev->new_init_path) { 555771fe6b9SJerome Glisse /* Setup errata flags */ 556771fe6b9SJerome Glisse radeon_errata(rdev); 557771fe6b9SJerome Glisse /* Initialize scratch registers */ 558771fe6b9SJerome Glisse radeon_scratch_init(rdev); 559b1e3a6d1SMichel Dänzer /* Initialize surface registers */ 560b1e3a6d1SMichel Dänzer radeon_surface_init(rdev); 561b1e3a6d1SMichel Dänzer 562771fe6b9SJerome Glisse /* TODO: disable VGA need to use VGA request */ 563771fe6b9SJerome Glisse /* BIOS*/ 564771fe6b9SJerome Glisse if (!radeon_get_bios(rdev)) { 565771fe6b9SJerome Glisse if (ASIC_IS_AVIVO(rdev)) 566771fe6b9SJerome Glisse return -EINVAL; 567771fe6b9SJerome Glisse } 568771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 569771fe6b9SJerome Glisse r = radeon_atombios_init(rdev); 570771fe6b9SJerome Glisse if (r) { 571771fe6b9SJerome Glisse return r; 572771fe6b9SJerome Glisse } 573771fe6b9SJerome Glisse } else { 574771fe6b9SJerome Glisse r = radeon_combios_init(rdev); 575771fe6b9SJerome Glisse if (r) { 576771fe6b9SJerome Glisse return r; 577771fe6b9SJerome Glisse } 578771fe6b9SJerome Glisse } 579771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 580771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 581771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 582771fe6b9SJerome Glisse } 583771fe6b9SJerome Glisse /* check if cards are posted or not */ 584771fe6b9SJerome Glisse if (!radeon_card_posted(rdev) && rdev->bios) { 585771fe6b9SJerome Glisse DRM_INFO("GPU not posted. posting now...\n"); 586771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 587771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 588771fe6b9SJerome Glisse } else { 589771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 590771fe6b9SJerome Glisse } 591771fe6b9SJerome Glisse } 592c93bb85bSJerome Glisse /* Initialize clocks */ 593c93bb85bSJerome Glisse r = radeon_clocks_init(rdev); 594c93bb85bSJerome Glisse if (r) { 595c93bb85bSJerome Glisse return r; 596c93bb85bSJerome Glisse } 597771fe6b9SJerome Glisse /* Get vram informations */ 598771fe6b9SJerome Glisse radeon_vram_info(rdev); 5992a0f8918SDave Airlie 600771fe6b9SJerome Glisse /* Add an MTRR for the VRAM */ 601771fe6b9SJerome Glisse rdev->mc.vram_mtrr = mtrr_add(rdev->mc.aper_base, rdev->mc.aper_size, 602771fe6b9SJerome Glisse MTRR_TYPE_WRCOMB, 1); 603771fe6b9SJerome Glisse DRM_INFO("Detected VRAM RAM=%uM, BAR=%uM\n", 604*3ce0a23dSJerome Glisse (unsigned)(rdev->mc.mc_vram_size >> 20), 605*3ce0a23dSJerome Glisse (unsigned)(rdev->mc.aper_size >> 20)); 606771fe6b9SJerome Glisse DRM_INFO("RAM width %dbits %cDR\n", 607771fe6b9SJerome Glisse rdev->mc.vram_width, rdev->mc.vram_is_ddr ? 'D' : 'S'); 608771fe6b9SJerome Glisse /* Initialize memory controller (also test AGP) */ 609771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 610771fe6b9SJerome Glisse if (r) { 611771fe6b9SJerome Glisse return r; 612771fe6b9SJerome Glisse } 613771fe6b9SJerome Glisse /* Fence driver */ 614771fe6b9SJerome Glisse r = radeon_fence_driver_init(rdev); 615771fe6b9SJerome Glisse if (r) { 616771fe6b9SJerome Glisse return r; 617771fe6b9SJerome Glisse } 618771fe6b9SJerome Glisse r = radeon_irq_kms_init(rdev); 619771fe6b9SJerome Glisse if (r) { 620771fe6b9SJerome Glisse return r; 621771fe6b9SJerome Glisse } 622771fe6b9SJerome Glisse /* Memory manager */ 623771fe6b9SJerome Glisse r = radeon_object_init(rdev); 624771fe6b9SJerome Glisse if (r) { 625771fe6b9SJerome Glisse return r; 626771fe6b9SJerome Glisse } 627771fe6b9SJerome Glisse /* Initialize GART (initialize after TTM so we can allocate 628771fe6b9SJerome Glisse * memory through TTM but finalize after TTM) */ 629771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 630771fe6b9SJerome Glisse if (!r) { 631771fe6b9SJerome Glisse r = radeon_gem_init(rdev); 632771fe6b9SJerome Glisse } 633771fe6b9SJerome Glisse 634771fe6b9SJerome Glisse /* 1M ring buffer */ 635771fe6b9SJerome Glisse if (!r) { 636771fe6b9SJerome Glisse r = radeon_cp_init(rdev, 1024 * 1024); 637771fe6b9SJerome Glisse } 638771fe6b9SJerome Glisse if (!r) { 639771fe6b9SJerome Glisse r = radeon_wb_init(rdev); 640771fe6b9SJerome Glisse if (r) { 641771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing WB (%d).\n", r); 642771fe6b9SJerome Glisse return r; 643771fe6b9SJerome Glisse } 644771fe6b9SJerome Glisse } 645771fe6b9SJerome Glisse if (!r) { 646771fe6b9SJerome Glisse r = radeon_ib_pool_init(rdev); 647771fe6b9SJerome Glisse if (r) { 648771fe6b9SJerome Glisse DRM_ERROR("radeon: failled initializing IB pool (%d).\n", r); 649771fe6b9SJerome Glisse return r; 650771fe6b9SJerome Glisse } 651771fe6b9SJerome Glisse } 652771fe6b9SJerome Glisse if (!r) { 653771fe6b9SJerome Glisse r = radeon_ib_test(rdev); 654771fe6b9SJerome Glisse if (r) { 655771fe6b9SJerome Glisse DRM_ERROR("radeon: failled testing IB (%d).\n", r); 656771fe6b9SJerome Glisse return r; 657771fe6b9SJerome Glisse } 658771fe6b9SJerome Glisse } 659771fe6b9SJerome Glisse ret = r; 660*3ce0a23dSJerome Glisse } 661771fe6b9SJerome Glisse r = radeon_modeset_init(rdev); 662771fe6b9SJerome Glisse if (r) { 663771fe6b9SJerome Glisse return r; 664771fe6b9SJerome Glisse } 665771fe6b9SJerome Glisse if (!ret) { 666771fe6b9SJerome Glisse DRM_INFO("radeon: kernel modesetting successfully initialized.\n"); 667771fe6b9SJerome Glisse } 668ecc0b326SMichel Dänzer if (radeon_testing) { 669ecc0b326SMichel Dänzer radeon_test_moves(rdev); 670ecc0b326SMichel Dänzer } 671771fe6b9SJerome Glisse if (radeon_benchmarking) { 672771fe6b9SJerome Glisse radeon_benchmark(rdev); 673771fe6b9SJerome Glisse } 674771fe6b9SJerome Glisse return ret; 675771fe6b9SJerome Glisse } 676771fe6b9SJerome Glisse 677771fe6b9SJerome Glisse void radeon_device_fini(struct radeon_device *rdev) 678771fe6b9SJerome Glisse { 679771fe6b9SJerome Glisse if (rdev == NULL || rdev->rmmio == NULL) { 680771fe6b9SJerome Glisse return; 681771fe6b9SJerome Glisse } 682771fe6b9SJerome Glisse DRM_INFO("radeon: finishing device.\n"); 683771fe6b9SJerome Glisse rdev->shutdown = true; 684771fe6b9SJerome Glisse /* Order matter so becarefull if you rearrange anythings */ 685771fe6b9SJerome Glisse radeon_modeset_fini(rdev); 686*3ce0a23dSJerome Glisse if (!rdev->new_init_path) { 687771fe6b9SJerome Glisse radeon_ib_pool_fini(rdev); 688771fe6b9SJerome Glisse radeon_cp_fini(rdev); 689771fe6b9SJerome Glisse radeon_wb_fini(rdev); 690771fe6b9SJerome Glisse radeon_gem_fini(rdev); 691771fe6b9SJerome Glisse radeon_mc_fini(rdev); 692771fe6b9SJerome Glisse #if __OS_HAS_AGP 693771fe6b9SJerome Glisse radeon_agp_fini(rdev); 694771fe6b9SJerome Glisse #endif 695771fe6b9SJerome Glisse radeon_irq_kms_fini(rdev); 696771fe6b9SJerome Glisse radeon_fence_driver_fini(rdev); 697771fe6b9SJerome Glisse radeon_clocks_fini(rdev); 698*3ce0a23dSJerome Glisse radeon_object_fini(rdev); 699771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 700771fe6b9SJerome Glisse radeon_atombios_fini(rdev); 701771fe6b9SJerome Glisse } else { 702771fe6b9SJerome Glisse radeon_combios_fini(rdev); 703771fe6b9SJerome Glisse } 704771fe6b9SJerome Glisse kfree(rdev->bios); 705771fe6b9SJerome Glisse rdev->bios = NULL; 706*3ce0a23dSJerome Glisse } else { 707*3ce0a23dSJerome Glisse radeon_fini(rdev); 708*3ce0a23dSJerome Glisse } 709771fe6b9SJerome Glisse iounmap(rdev->rmmio); 710771fe6b9SJerome Glisse rdev->rmmio = NULL; 711771fe6b9SJerome Glisse } 712771fe6b9SJerome Glisse 713771fe6b9SJerome Glisse 714771fe6b9SJerome Glisse /* 715771fe6b9SJerome Glisse * Suspend & resume. 716771fe6b9SJerome Glisse */ 717771fe6b9SJerome Glisse int radeon_suspend_kms(struct drm_device *dev, pm_message_t state) 718771fe6b9SJerome Glisse { 719771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 720771fe6b9SJerome Glisse struct drm_crtc *crtc; 721771fe6b9SJerome Glisse 722771fe6b9SJerome Glisse if (dev == NULL || rdev == NULL) { 723771fe6b9SJerome Glisse return -ENODEV; 724771fe6b9SJerome Glisse } 725771fe6b9SJerome Glisse if (state.event == PM_EVENT_PRETHAW) { 726771fe6b9SJerome Glisse return 0; 727771fe6b9SJerome Glisse } 728771fe6b9SJerome Glisse /* unpin the front buffers */ 729771fe6b9SJerome Glisse list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) { 730771fe6b9SJerome Glisse struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->fb); 731771fe6b9SJerome Glisse struct radeon_object *robj; 732771fe6b9SJerome Glisse 733771fe6b9SJerome Glisse if (rfb == NULL || rfb->obj == NULL) { 734771fe6b9SJerome Glisse continue; 735771fe6b9SJerome Glisse } 736771fe6b9SJerome Glisse robj = rfb->obj->driver_private; 737771fe6b9SJerome Glisse if (robj != rdev->fbdev_robj) { 738771fe6b9SJerome Glisse radeon_object_unpin(robj); 739771fe6b9SJerome Glisse } 740771fe6b9SJerome Glisse } 741771fe6b9SJerome Glisse /* evict vram memory */ 742771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 743771fe6b9SJerome Glisse /* wait for gpu to finish processing current batch */ 744771fe6b9SJerome Glisse radeon_fence_wait_last(rdev); 745771fe6b9SJerome Glisse 746*3ce0a23dSJerome Glisse if (!rdev->new_init_path) { 747771fe6b9SJerome Glisse radeon_cp_disable(rdev); 748771fe6b9SJerome Glisse radeon_gart_disable(rdev); 749*3ce0a23dSJerome Glisse } else { 750*3ce0a23dSJerome Glisse radeon_suspend(rdev); 751*3ce0a23dSJerome Glisse } 752771fe6b9SJerome Glisse /* evict remaining vram memory */ 753771fe6b9SJerome Glisse radeon_object_evict_vram(rdev); 754771fe6b9SJerome Glisse 755771fe6b9SJerome Glisse rdev->irq.sw_int = false; 756771fe6b9SJerome Glisse radeon_irq_set(rdev); 757771fe6b9SJerome Glisse 758771fe6b9SJerome Glisse pci_save_state(dev->pdev); 759771fe6b9SJerome Glisse if (state.event == PM_EVENT_SUSPEND) { 760771fe6b9SJerome Glisse /* Shut down the device */ 761771fe6b9SJerome Glisse pci_disable_device(dev->pdev); 762771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D3hot); 763771fe6b9SJerome Glisse } 764771fe6b9SJerome Glisse acquire_console_sem(); 765771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 1); 766771fe6b9SJerome Glisse release_console_sem(); 767771fe6b9SJerome Glisse return 0; 768771fe6b9SJerome Glisse } 769771fe6b9SJerome Glisse 770771fe6b9SJerome Glisse int radeon_resume_kms(struct drm_device *dev) 771771fe6b9SJerome Glisse { 772771fe6b9SJerome Glisse struct radeon_device *rdev = dev->dev_private; 773771fe6b9SJerome Glisse int r; 774771fe6b9SJerome Glisse 775771fe6b9SJerome Glisse acquire_console_sem(); 776771fe6b9SJerome Glisse pci_set_power_state(dev->pdev, PCI_D0); 777771fe6b9SJerome Glisse pci_restore_state(dev->pdev); 778771fe6b9SJerome Glisse if (pci_enable_device(dev->pdev)) { 779771fe6b9SJerome Glisse release_console_sem(); 780771fe6b9SJerome Glisse return -1; 781771fe6b9SJerome Glisse } 782771fe6b9SJerome Glisse pci_set_master(dev->pdev); 783771fe6b9SJerome Glisse /* Reset gpu before posting otherwise ATOM will enter infinite loop */ 784771fe6b9SJerome Glisse if (radeon_gpu_reset(rdev)) { 785771fe6b9SJerome Glisse /* FIXME: what do we want to do here ? */ 786771fe6b9SJerome Glisse } 787*3ce0a23dSJerome Glisse if (!rdev->new_init_path) { 788771fe6b9SJerome Glisse /* post card */ 789771fe6b9SJerome Glisse if (rdev->is_atom_bios) { 790771fe6b9SJerome Glisse atom_asic_init(rdev->mode_info.atom_context); 791771fe6b9SJerome Glisse } else { 792771fe6b9SJerome Glisse radeon_combios_asic_init(rdev->ddev); 793771fe6b9SJerome Glisse } 794771fe6b9SJerome Glisse /* Initialize clocks */ 795771fe6b9SJerome Glisse r = radeon_clocks_init(rdev); 796771fe6b9SJerome Glisse if (r) { 797771fe6b9SJerome Glisse release_console_sem(); 798771fe6b9SJerome Glisse return r; 799771fe6b9SJerome Glisse } 800771fe6b9SJerome Glisse /* Enable IRQ */ 801771fe6b9SJerome Glisse rdev->irq.sw_int = true; 802771fe6b9SJerome Glisse radeon_irq_set(rdev); 803771fe6b9SJerome Glisse /* Initialize GPU Memory Controller */ 804771fe6b9SJerome Glisse r = radeon_mc_init(rdev); 805771fe6b9SJerome Glisse if (r) { 806771fe6b9SJerome Glisse goto out; 807771fe6b9SJerome Glisse } 808771fe6b9SJerome Glisse r = radeon_gart_enable(rdev); 809771fe6b9SJerome Glisse if (r) { 810771fe6b9SJerome Glisse goto out; 811771fe6b9SJerome Glisse } 812771fe6b9SJerome Glisse r = radeon_cp_init(rdev, rdev->cp.ring_size); 813771fe6b9SJerome Glisse if (r) { 814771fe6b9SJerome Glisse goto out; 815771fe6b9SJerome Glisse } 816*3ce0a23dSJerome Glisse } else { 817*3ce0a23dSJerome Glisse radeon_resume(rdev); 818*3ce0a23dSJerome Glisse } 819771fe6b9SJerome Glisse out: 820771fe6b9SJerome Glisse fb_set_suspend(rdev->fbdev_info, 0); 821771fe6b9SJerome Glisse release_console_sem(); 822771fe6b9SJerome Glisse 823771fe6b9SJerome Glisse /* blat the mode back in */ 824771fe6b9SJerome Glisse drm_helper_resume_force_mode(dev); 825771fe6b9SJerome Glisse return 0; 826771fe6b9SJerome Glisse } 827771fe6b9SJerome Glisse 828771fe6b9SJerome Glisse 829771fe6b9SJerome Glisse /* 830771fe6b9SJerome Glisse * Debugfs 831771fe6b9SJerome Glisse */ 832771fe6b9SJerome Glisse struct radeon_debugfs { 833771fe6b9SJerome Glisse struct drm_info_list *files; 834771fe6b9SJerome Glisse unsigned num_files; 835771fe6b9SJerome Glisse }; 836771fe6b9SJerome Glisse static struct radeon_debugfs _radeon_debugfs[RADEON_DEBUGFS_MAX_NUM_FILES]; 837771fe6b9SJerome Glisse static unsigned _radeon_debugfs_count = 0; 838771fe6b9SJerome Glisse 839771fe6b9SJerome Glisse int radeon_debugfs_add_files(struct radeon_device *rdev, 840771fe6b9SJerome Glisse struct drm_info_list *files, 841771fe6b9SJerome Glisse unsigned nfiles) 842771fe6b9SJerome Glisse { 843771fe6b9SJerome Glisse unsigned i; 844771fe6b9SJerome Glisse 845771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 846771fe6b9SJerome Glisse if (_radeon_debugfs[i].files == files) { 847771fe6b9SJerome Glisse /* Already registered */ 848771fe6b9SJerome Glisse return 0; 849771fe6b9SJerome Glisse } 850771fe6b9SJerome Glisse } 851771fe6b9SJerome Glisse if ((_radeon_debugfs_count + nfiles) > RADEON_DEBUGFS_MAX_NUM_FILES) { 852771fe6b9SJerome Glisse DRM_ERROR("Reached maximum number of debugfs files.\n"); 853771fe6b9SJerome Glisse DRM_ERROR("Report so we increase RADEON_DEBUGFS_MAX_NUM_FILES.\n"); 854771fe6b9SJerome Glisse return -EINVAL; 855771fe6b9SJerome Glisse } 856771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].files = files; 857771fe6b9SJerome Glisse _radeon_debugfs[_radeon_debugfs_count].num_files = nfiles; 858771fe6b9SJerome Glisse _radeon_debugfs_count++; 859771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 860771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 861771fe6b9SJerome Glisse rdev->ddev->control->debugfs_root, 862771fe6b9SJerome Glisse rdev->ddev->control); 863771fe6b9SJerome Glisse drm_debugfs_create_files(files, nfiles, 864771fe6b9SJerome Glisse rdev->ddev->primary->debugfs_root, 865771fe6b9SJerome Glisse rdev->ddev->primary); 866771fe6b9SJerome Glisse #endif 867771fe6b9SJerome Glisse return 0; 868771fe6b9SJerome Glisse } 869771fe6b9SJerome Glisse 870771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS) 871771fe6b9SJerome Glisse int radeon_debugfs_init(struct drm_minor *minor) 872771fe6b9SJerome Glisse { 873771fe6b9SJerome Glisse return 0; 874771fe6b9SJerome Glisse } 875771fe6b9SJerome Glisse 876771fe6b9SJerome Glisse void radeon_debugfs_cleanup(struct drm_minor *minor) 877771fe6b9SJerome Glisse { 878771fe6b9SJerome Glisse unsigned i; 879771fe6b9SJerome Glisse 880771fe6b9SJerome Glisse for (i = 0; i < _radeon_debugfs_count; i++) { 881771fe6b9SJerome Glisse drm_debugfs_remove_files(_radeon_debugfs[i].files, 882771fe6b9SJerome Glisse _radeon_debugfs[i].num_files, minor); 883771fe6b9SJerome Glisse } 884771fe6b9SJerome Glisse } 885771fe6b9SJerome Glisse #endif 886