xref: /openbmc/linux/drivers/gpu/drm/radeon/r100.c (revision 6234077d6bad4db25d516743b6723c1b26505341)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
29771fe6b9SJerome Glisse #include "drmP.h"
30771fe6b9SJerome Glisse #include "drm.h"
31771fe6b9SJerome Glisse #include "radeon_drm.h"
32771fe6b9SJerome Glisse #include "radeon_reg.h"
33771fe6b9SJerome Glisse #include "radeon.h"
343ce0a23dSJerome Glisse #include "r100d.h"
35d4550907SJerome Glisse #include "rs100d.h"
36d4550907SJerome Glisse #include "rv200d.h"
37d4550907SJerome Glisse #include "rv250d.h"
383ce0a23dSJerome Glisse 
3970967ab9SBen Hutchings #include <linux/firmware.h>
4070967ab9SBen Hutchings #include <linux/platform_device.h>
4170967ab9SBen Hutchings 
42551ebd83SDave Airlie #include "r100_reg_safe.h"
43551ebd83SDave Airlie #include "rn50_reg_safe.h"
44551ebd83SDave Airlie 
4570967ab9SBen Hutchings /* Firmware Names */
4670967ab9SBen Hutchings #define FIRMWARE_R100		"radeon/R100_cp.bin"
4770967ab9SBen Hutchings #define FIRMWARE_R200		"radeon/R200_cp.bin"
4870967ab9SBen Hutchings #define FIRMWARE_R300		"radeon/R300_cp.bin"
4970967ab9SBen Hutchings #define FIRMWARE_R420		"radeon/R420_cp.bin"
5070967ab9SBen Hutchings #define FIRMWARE_RS690		"radeon/RS690_cp.bin"
5170967ab9SBen Hutchings #define FIRMWARE_RS600		"radeon/RS600_cp.bin"
5270967ab9SBen Hutchings #define FIRMWARE_R520		"radeon/R520_cp.bin"
5370967ab9SBen Hutchings 
5470967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R100);
5570967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R200);
5670967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R300);
5770967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R420);
5870967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS690);
5970967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS600);
6070967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R520);
61771fe6b9SJerome Glisse 
62551ebd83SDave Airlie #include "r100_track.h"
63551ebd83SDave Airlie 
64771fe6b9SJerome Glisse /* This files gather functions specifics to:
65771fe6b9SJerome Glisse  * r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280
66771fe6b9SJerome Glisse  */
67771fe6b9SJerome Glisse 
6805a05c50SAlex Deucher /* hpd for digital panel detect/disconnect */
6905a05c50SAlex Deucher bool r100_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd)
7005a05c50SAlex Deucher {
7105a05c50SAlex Deucher 	bool connected = false;
7205a05c50SAlex Deucher 
7305a05c50SAlex Deucher 	switch (hpd) {
7405a05c50SAlex Deucher 	case RADEON_HPD_1:
7505a05c50SAlex Deucher 		if (RREG32(RADEON_FP_GEN_CNTL) & RADEON_FP_DETECT_SENSE)
7605a05c50SAlex Deucher 			connected = true;
7705a05c50SAlex Deucher 		break;
7805a05c50SAlex Deucher 	case RADEON_HPD_2:
7905a05c50SAlex Deucher 		if (RREG32(RADEON_FP2_GEN_CNTL) & RADEON_FP2_DETECT_SENSE)
8005a05c50SAlex Deucher 			connected = true;
8105a05c50SAlex Deucher 		break;
8205a05c50SAlex Deucher 	default:
8305a05c50SAlex Deucher 		break;
8405a05c50SAlex Deucher 	}
8505a05c50SAlex Deucher 	return connected;
8605a05c50SAlex Deucher }
8705a05c50SAlex Deucher 
8805a05c50SAlex Deucher void r100_hpd_set_polarity(struct radeon_device *rdev,
8905a05c50SAlex Deucher 			   enum radeon_hpd_id hpd)
9005a05c50SAlex Deucher {
9105a05c50SAlex Deucher 	u32 tmp;
9205a05c50SAlex Deucher 	bool connected = r100_hpd_sense(rdev, hpd);
9305a05c50SAlex Deucher 
9405a05c50SAlex Deucher 	switch (hpd) {
9505a05c50SAlex Deucher 	case RADEON_HPD_1:
9605a05c50SAlex Deucher 		tmp = RREG32(RADEON_FP_GEN_CNTL);
9705a05c50SAlex Deucher 		if (connected)
9805a05c50SAlex Deucher 			tmp &= ~RADEON_FP_DETECT_INT_POL;
9905a05c50SAlex Deucher 		else
10005a05c50SAlex Deucher 			tmp |= RADEON_FP_DETECT_INT_POL;
10105a05c50SAlex Deucher 		WREG32(RADEON_FP_GEN_CNTL, tmp);
10205a05c50SAlex Deucher 		break;
10305a05c50SAlex Deucher 	case RADEON_HPD_2:
10405a05c50SAlex Deucher 		tmp = RREG32(RADEON_FP2_GEN_CNTL);
10505a05c50SAlex Deucher 		if (connected)
10605a05c50SAlex Deucher 			tmp &= ~RADEON_FP2_DETECT_INT_POL;
10705a05c50SAlex Deucher 		else
10805a05c50SAlex Deucher 			tmp |= RADEON_FP2_DETECT_INT_POL;
10905a05c50SAlex Deucher 		WREG32(RADEON_FP2_GEN_CNTL, tmp);
11005a05c50SAlex Deucher 		break;
11105a05c50SAlex Deucher 	default:
11205a05c50SAlex Deucher 		break;
11305a05c50SAlex Deucher 	}
11405a05c50SAlex Deucher }
11505a05c50SAlex Deucher 
11605a05c50SAlex Deucher void r100_hpd_init(struct radeon_device *rdev)
11705a05c50SAlex Deucher {
11805a05c50SAlex Deucher 	struct drm_device *dev = rdev->ddev;
11905a05c50SAlex Deucher 	struct drm_connector *connector;
12005a05c50SAlex Deucher 
12105a05c50SAlex Deucher 	list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
12205a05c50SAlex Deucher 		struct radeon_connector *radeon_connector = to_radeon_connector(connector);
12305a05c50SAlex Deucher 		switch (radeon_connector->hpd.hpd) {
12405a05c50SAlex Deucher 		case RADEON_HPD_1:
12505a05c50SAlex Deucher 			rdev->irq.hpd[0] = true;
12605a05c50SAlex Deucher 			break;
12705a05c50SAlex Deucher 		case RADEON_HPD_2:
12805a05c50SAlex Deucher 			rdev->irq.hpd[1] = true;
12905a05c50SAlex Deucher 			break;
13005a05c50SAlex Deucher 		default:
13105a05c50SAlex Deucher 			break;
13205a05c50SAlex Deucher 		}
13305a05c50SAlex Deucher 	}
13405a05c50SAlex Deucher 	r100_irq_set(rdev);
13505a05c50SAlex Deucher }
13605a05c50SAlex Deucher 
13705a05c50SAlex Deucher void r100_hpd_fini(struct radeon_device *rdev)
13805a05c50SAlex Deucher {
13905a05c50SAlex Deucher 	struct drm_device *dev = rdev->ddev;
14005a05c50SAlex Deucher 	struct drm_connector *connector;
14105a05c50SAlex Deucher 
14205a05c50SAlex Deucher 	list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
14305a05c50SAlex Deucher 		struct radeon_connector *radeon_connector = to_radeon_connector(connector);
14405a05c50SAlex Deucher 		switch (radeon_connector->hpd.hpd) {
14505a05c50SAlex Deucher 		case RADEON_HPD_1:
14605a05c50SAlex Deucher 			rdev->irq.hpd[0] = false;
14705a05c50SAlex Deucher 			break;
14805a05c50SAlex Deucher 		case RADEON_HPD_2:
14905a05c50SAlex Deucher 			rdev->irq.hpd[1] = false;
15005a05c50SAlex Deucher 			break;
15105a05c50SAlex Deucher 		default:
15205a05c50SAlex Deucher 			break;
15305a05c50SAlex Deucher 		}
15405a05c50SAlex Deucher 	}
15505a05c50SAlex Deucher }
15605a05c50SAlex Deucher 
157771fe6b9SJerome Glisse /*
158771fe6b9SJerome Glisse  * PCI GART
159771fe6b9SJerome Glisse  */
160771fe6b9SJerome Glisse void r100_pci_gart_tlb_flush(struct radeon_device *rdev)
161771fe6b9SJerome Glisse {
162771fe6b9SJerome Glisse 	/* TODO: can we do somethings here ? */
163771fe6b9SJerome Glisse 	/* It seems hw only cache one entry so we should discard this
164771fe6b9SJerome Glisse 	 * entry otherwise if first GPU GART read hit this entry it
165771fe6b9SJerome Glisse 	 * could end up in wrong address. */
166771fe6b9SJerome Glisse }
167771fe6b9SJerome Glisse 
1684aac0473SJerome Glisse int r100_pci_gart_init(struct radeon_device *rdev)
1694aac0473SJerome Glisse {
1704aac0473SJerome Glisse 	int r;
1714aac0473SJerome Glisse 
1724aac0473SJerome Glisse 	if (rdev->gart.table.ram.ptr) {
1734aac0473SJerome Glisse 		WARN(1, "R100 PCI GART already initialized.\n");
1744aac0473SJerome Glisse 		return 0;
1754aac0473SJerome Glisse 	}
1764aac0473SJerome Glisse 	/* Initialize common gart structure */
1774aac0473SJerome Glisse 	r = radeon_gart_init(rdev);
1784aac0473SJerome Glisse 	if (r)
1794aac0473SJerome Glisse 		return r;
1804aac0473SJerome Glisse 	rdev->gart.table_size = rdev->gart.num_gpu_pages * 4;
1814aac0473SJerome Glisse 	rdev->asic->gart_tlb_flush = &r100_pci_gart_tlb_flush;
1824aac0473SJerome Glisse 	rdev->asic->gart_set_page = &r100_pci_gart_set_page;
1834aac0473SJerome Glisse 	return radeon_gart_table_ram_alloc(rdev);
1844aac0473SJerome Glisse }
1854aac0473SJerome Glisse 
18617e15b0cSDave Airlie /* required on r1xx, r2xx, r300, r(v)350, r420/r481, rs400/rs480 */
18717e15b0cSDave Airlie void r100_enable_bm(struct radeon_device *rdev)
18817e15b0cSDave Airlie {
18917e15b0cSDave Airlie 	uint32_t tmp;
19017e15b0cSDave Airlie 	/* Enable bus mastering */
19117e15b0cSDave Airlie 	tmp = RREG32(RADEON_BUS_CNTL) & ~RADEON_BUS_MASTER_DIS;
19217e15b0cSDave Airlie 	WREG32(RADEON_BUS_CNTL, tmp);
19317e15b0cSDave Airlie }
19417e15b0cSDave Airlie 
195771fe6b9SJerome Glisse int r100_pci_gart_enable(struct radeon_device *rdev)
196771fe6b9SJerome Glisse {
197771fe6b9SJerome Glisse 	uint32_t tmp;
198771fe6b9SJerome Glisse 
199771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
200771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
201771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
202771fe6b9SJerome Glisse 	/* set address range for PCI address translate */
203771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, rdev->mc.gtt_location);
204771fe6b9SJerome Glisse 	tmp = rdev->mc.gtt_location + rdev->mc.gtt_size - 1;
205771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, tmp);
206771fe6b9SJerome Glisse 	/* set PCI GART page-table base address */
207771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_PT_BASE, rdev->gart.table_addr);
208771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_PCIGART_TRANSLATE_EN;
209771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
210771fe6b9SJerome Glisse 	r100_pci_gart_tlb_flush(rdev);
211771fe6b9SJerome Glisse 	rdev->gart.ready = true;
212771fe6b9SJerome Glisse 	return 0;
213771fe6b9SJerome Glisse }
214771fe6b9SJerome Glisse 
215771fe6b9SJerome Glisse void r100_pci_gart_disable(struct radeon_device *rdev)
216771fe6b9SJerome Glisse {
217771fe6b9SJerome Glisse 	uint32_t tmp;
218771fe6b9SJerome Glisse 
219771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
220771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
221771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp & ~RADEON_PCIGART_TRANSLATE_EN);
222771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, 0);
223771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, 0);
224771fe6b9SJerome Glisse }
225771fe6b9SJerome Glisse 
226771fe6b9SJerome Glisse int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr)
227771fe6b9SJerome Glisse {
228771fe6b9SJerome Glisse 	if (i < 0 || i > rdev->gart.num_gpu_pages) {
229771fe6b9SJerome Glisse 		return -EINVAL;
230771fe6b9SJerome Glisse 	}
231ed10f95dSDave Airlie 	rdev->gart.table.ram.ptr[i] = cpu_to_le32(lower_32_bits(addr));
232771fe6b9SJerome Glisse 	return 0;
233771fe6b9SJerome Glisse }
234771fe6b9SJerome Glisse 
2354aac0473SJerome Glisse void r100_pci_gart_fini(struct radeon_device *rdev)
236771fe6b9SJerome Glisse {
237771fe6b9SJerome Glisse 	r100_pci_gart_disable(rdev);
2384aac0473SJerome Glisse 	radeon_gart_table_ram_free(rdev);
2394aac0473SJerome Glisse 	radeon_gart_fini(rdev);
240771fe6b9SJerome Glisse }
241771fe6b9SJerome Glisse 
2427ed220d7SMichel Dänzer int r100_irq_set(struct radeon_device *rdev)
2437ed220d7SMichel Dänzer {
2447ed220d7SMichel Dänzer 	uint32_t tmp = 0;
2457ed220d7SMichel Dänzer 
2467ed220d7SMichel Dänzer 	if (rdev->irq.sw_int) {
2477ed220d7SMichel Dänzer 		tmp |= RADEON_SW_INT_ENABLE;
2487ed220d7SMichel Dänzer 	}
2497ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[0]) {
2507ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC_VBLANK_MASK;
2517ed220d7SMichel Dänzer 	}
2527ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[1]) {
2537ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC2_VBLANK_MASK;
2547ed220d7SMichel Dänzer 	}
25505a05c50SAlex Deucher 	if (rdev->irq.hpd[0]) {
25605a05c50SAlex Deucher 		tmp |= RADEON_FP_DETECT_MASK;
25705a05c50SAlex Deucher 	}
25805a05c50SAlex Deucher 	if (rdev->irq.hpd[1]) {
25905a05c50SAlex Deucher 		tmp |= RADEON_FP2_DETECT_MASK;
26005a05c50SAlex Deucher 	}
2617ed220d7SMichel Dänzer 	WREG32(RADEON_GEN_INT_CNTL, tmp);
2627ed220d7SMichel Dänzer 	return 0;
2637ed220d7SMichel Dänzer }
2647ed220d7SMichel Dänzer 
2659f022ddfSJerome Glisse void r100_irq_disable(struct radeon_device *rdev)
2669f022ddfSJerome Glisse {
2679f022ddfSJerome Glisse 	u32 tmp;
2689f022ddfSJerome Glisse 
2699f022ddfSJerome Glisse 	WREG32(R_000040_GEN_INT_CNTL, 0);
2709f022ddfSJerome Glisse 	/* Wait and acknowledge irq */
2719f022ddfSJerome Glisse 	mdelay(1);
2729f022ddfSJerome Glisse 	tmp = RREG32(R_000044_GEN_INT_STATUS);
2739f022ddfSJerome Glisse 	WREG32(R_000044_GEN_INT_STATUS, tmp);
2749f022ddfSJerome Glisse }
2759f022ddfSJerome Glisse 
2767ed220d7SMichel Dänzer static inline uint32_t r100_irq_ack(struct radeon_device *rdev)
2777ed220d7SMichel Dänzer {
2787ed220d7SMichel Dänzer 	uint32_t irqs = RREG32(RADEON_GEN_INT_STATUS);
27905a05c50SAlex Deucher 	uint32_t irq_mask = RADEON_SW_INT_TEST |
28005a05c50SAlex Deucher 		RADEON_CRTC_VBLANK_STAT | RADEON_CRTC2_VBLANK_STAT |
28105a05c50SAlex Deucher 		RADEON_FP_DETECT_STAT | RADEON_FP2_DETECT_STAT;
2827ed220d7SMichel Dänzer 
2837ed220d7SMichel Dänzer 	if (irqs) {
2847ed220d7SMichel Dänzer 		WREG32(RADEON_GEN_INT_STATUS, irqs);
2857ed220d7SMichel Dänzer 	}
2867ed220d7SMichel Dänzer 	return irqs & irq_mask;
2877ed220d7SMichel Dänzer }
2887ed220d7SMichel Dänzer 
2897ed220d7SMichel Dänzer int r100_irq_process(struct radeon_device *rdev)
2907ed220d7SMichel Dänzer {
2913e5cb98dSAlex Deucher 	uint32_t status, msi_rearm;
292d4877cf2SAlex Deucher 	bool queue_hotplug = false;
2937ed220d7SMichel Dänzer 
2947ed220d7SMichel Dänzer 	status = r100_irq_ack(rdev);
2957ed220d7SMichel Dänzer 	if (!status) {
2967ed220d7SMichel Dänzer 		return IRQ_NONE;
2977ed220d7SMichel Dänzer 	}
298a513c184SJerome Glisse 	if (rdev->shutdown) {
299a513c184SJerome Glisse 		return IRQ_NONE;
300a513c184SJerome Glisse 	}
3017ed220d7SMichel Dänzer 	while (status) {
3027ed220d7SMichel Dänzer 		/* SW interrupt */
3037ed220d7SMichel Dänzer 		if (status & RADEON_SW_INT_TEST) {
3047ed220d7SMichel Dänzer 			radeon_fence_process(rdev);
3057ed220d7SMichel Dänzer 		}
3067ed220d7SMichel Dänzer 		/* Vertical blank interrupts */
3077ed220d7SMichel Dänzer 		if (status & RADEON_CRTC_VBLANK_STAT) {
3087ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 0);
3097ed220d7SMichel Dänzer 		}
3107ed220d7SMichel Dänzer 		if (status & RADEON_CRTC2_VBLANK_STAT) {
3117ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 1);
3127ed220d7SMichel Dänzer 		}
31305a05c50SAlex Deucher 		if (status & RADEON_FP_DETECT_STAT) {
314d4877cf2SAlex Deucher 			queue_hotplug = true;
315d4877cf2SAlex Deucher 			DRM_DEBUG("HPD1\n");
31605a05c50SAlex Deucher 		}
31705a05c50SAlex Deucher 		if (status & RADEON_FP2_DETECT_STAT) {
318d4877cf2SAlex Deucher 			queue_hotplug = true;
319d4877cf2SAlex Deucher 			DRM_DEBUG("HPD2\n");
32005a05c50SAlex Deucher 		}
3217ed220d7SMichel Dänzer 		status = r100_irq_ack(rdev);
3227ed220d7SMichel Dänzer 	}
323d4877cf2SAlex Deucher 	if (queue_hotplug)
324d4877cf2SAlex Deucher 		queue_work(rdev->wq, &rdev->hotplug_work);
3253e5cb98dSAlex Deucher 	if (rdev->msi_enabled) {
3263e5cb98dSAlex Deucher 		switch (rdev->family) {
3273e5cb98dSAlex Deucher 		case CHIP_RS400:
3283e5cb98dSAlex Deucher 		case CHIP_RS480:
3293e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_AIC_CNTL) & ~RS400_MSI_REARM;
3303e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm);
3313e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm | RS400_MSI_REARM);
3323e5cb98dSAlex Deucher 			break;
3333e5cb98dSAlex Deucher 		default:
3343e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_MSI_REARM_EN) & ~RV370_MSI_REARM_EN;
3353e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm);
3363e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm | RV370_MSI_REARM_EN);
3373e5cb98dSAlex Deucher 			break;
3383e5cb98dSAlex Deucher 		}
3393e5cb98dSAlex Deucher 	}
3407ed220d7SMichel Dänzer 	return IRQ_HANDLED;
3417ed220d7SMichel Dänzer }
3427ed220d7SMichel Dänzer 
3437ed220d7SMichel Dänzer u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc)
3447ed220d7SMichel Dänzer {
3457ed220d7SMichel Dänzer 	if (crtc == 0)
3467ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC_CRNT_FRAME);
3477ed220d7SMichel Dänzer 	else
3487ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC2_CRNT_FRAME);
3497ed220d7SMichel Dänzer }
3507ed220d7SMichel Dänzer 
351771fe6b9SJerome Glisse void r100_fence_ring_emit(struct radeon_device *rdev,
352771fe6b9SJerome Glisse 			  struct radeon_fence *fence)
353771fe6b9SJerome Glisse {
354771fe6b9SJerome Glisse 	/* Who ever call radeon_fence_emit should call ring_lock and ask
355771fe6b9SJerome Glisse 	 * for enough space (today caller are ib schedule and buffer move) */
356771fe6b9SJerome Glisse 	/* Wait until IDLE & CLEAN */
357771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(0x1720, 0));
358771fe6b9SJerome Glisse 	radeon_ring_write(rdev, (1 << 16) | (1 << 17));
359771fe6b9SJerome Glisse 	/* Emit fence sequence & fire IRQ */
360771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(rdev->fence_drv.scratch_reg, 0));
361771fe6b9SJerome Glisse 	radeon_ring_write(rdev, fence->seq);
362771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_GEN_INT_STATUS, 0));
363771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_SW_INT_FIRE);
364771fe6b9SJerome Glisse }
365771fe6b9SJerome Glisse 
366771fe6b9SJerome Glisse int r100_wb_init(struct radeon_device *rdev)
367771fe6b9SJerome Glisse {
368771fe6b9SJerome Glisse 	int r;
369771fe6b9SJerome Glisse 
370771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj == NULL) {
3714c788679SJerome Glisse 		r = radeon_bo_create(rdev, NULL, RADEON_GPU_PAGE_SIZE, true,
372771fe6b9SJerome Glisse 					RADEON_GEM_DOMAIN_GTT,
3734c788679SJerome Glisse 					&rdev->wb.wb_obj);
374771fe6b9SJerome Glisse 		if (r) {
3754c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) create WB buffer failed\n", r);
376771fe6b9SJerome Glisse 			return r;
377771fe6b9SJerome Glisse 		}
3784c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
3794c788679SJerome Glisse 		if (unlikely(r != 0))
3804c788679SJerome Glisse 			return r;
3814c788679SJerome Glisse 		r = radeon_bo_pin(rdev->wb.wb_obj, RADEON_GEM_DOMAIN_GTT,
382771fe6b9SJerome Glisse 					&rdev->wb.gpu_addr);
383771fe6b9SJerome Glisse 		if (r) {
3844c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) pin WB buffer failed\n", r);
3854c788679SJerome Glisse 			radeon_bo_unreserve(rdev->wb.wb_obj);
386771fe6b9SJerome Glisse 			return r;
387771fe6b9SJerome Glisse 		}
3884c788679SJerome Glisse 		r = radeon_bo_kmap(rdev->wb.wb_obj, (void **)&rdev->wb.wb);
3894c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
390771fe6b9SJerome Glisse 		if (r) {
3914c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) map WB buffer failed\n", r);
392771fe6b9SJerome Glisse 			return r;
393771fe6b9SJerome Glisse 		}
394771fe6b9SJerome Glisse 	}
3959f022ddfSJerome Glisse 	WREG32(R_000774_SCRATCH_ADDR, rdev->wb.gpu_addr);
3969f022ddfSJerome Glisse 	WREG32(R_00070C_CP_RB_RPTR_ADDR,
3979f022ddfSJerome Glisse 		S_00070C_RB_RPTR_ADDR((rdev->wb.gpu_addr + 1024) >> 2));
3989f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0xff);
399771fe6b9SJerome Glisse 	return 0;
400771fe6b9SJerome Glisse }
401771fe6b9SJerome Glisse 
4029f022ddfSJerome Glisse void r100_wb_disable(struct radeon_device *rdev)
4039f022ddfSJerome Glisse {
4049f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0);
4059f022ddfSJerome Glisse }
4069f022ddfSJerome Glisse 
407771fe6b9SJerome Glisse void r100_wb_fini(struct radeon_device *rdev)
408771fe6b9SJerome Glisse {
4094c788679SJerome Glisse 	int r;
4104c788679SJerome Glisse 
4119f022ddfSJerome Glisse 	r100_wb_disable(rdev);
412771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj) {
4134c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
4144c788679SJerome Glisse 		if (unlikely(r != 0)) {
4154c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) can't finish WB\n", r);
4164c788679SJerome Glisse 			return;
4174c788679SJerome Glisse 		}
4184c788679SJerome Glisse 		radeon_bo_kunmap(rdev->wb.wb_obj);
4194c788679SJerome Glisse 		radeon_bo_unpin(rdev->wb.wb_obj);
4204c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
4214c788679SJerome Glisse 		radeon_bo_unref(&rdev->wb.wb_obj);
422771fe6b9SJerome Glisse 		rdev->wb.wb = NULL;
423771fe6b9SJerome Glisse 		rdev->wb.wb_obj = NULL;
424771fe6b9SJerome Glisse 	}
425771fe6b9SJerome Glisse }
426771fe6b9SJerome Glisse 
427771fe6b9SJerome Glisse int r100_copy_blit(struct radeon_device *rdev,
428771fe6b9SJerome Glisse 		   uint64_t src_offset,
429771fe6b9SJerome Glisse 		   uint64_t dst_offset,
430771fe6b9SJerome Glisse 		   unsigned num_pages,
431771fe6b9SJerome Glisse 		   struct radeon_fence *fence)
432771fe6b9SJerome Glisse {
433771fe6b9SJerome Glisse 	uint32_t cur_pages;
434771fe6b9SJerome Glisse 	uint32_t stride_bytes = PAGE_SIZE;
435771fe6b9SJerome Glisse 	uint32_t pitch;
436771fe6b9SJerome Glisse 	uint32_t stride_pixels;
437771fe6b9SJerome Glisse 	unsigned ndw;
438771fe6b9SJerome Glisse 	int num_loops;
439771fe6b9SJerome Glisse 	int r = 0;
440771fe6b9SJerome Glisse 
441771fe6b9SJerome Glisse 	/* radeon limited to 16k stride */
442771fe6b9SJerome Glisse 	stride_bytes &= 0x3fff;
443771fe6b9SJerome Glisse 	/* radeon pitch is /64 */
444771fe6b9SJerome Glisse 	pitch = stride_bytes / 64;
445771fe6b9SJerome Glisse 	stride_pixels = stride_bytes / 4;
446771fe6b9SJerome Glisse 	num_loops = DIV_ROUND_UP(num_pages, 8191);
447771fe6b9SJerome Glisse 
448771fe6b9SJerome Glisse 	/* Ask for enough room for blit + flush + fence */
449771fe6b9SJerome Glisse 	ndw = 64 + (10 * num_loops);
450771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, ndw);
451771fe6b9SJerome Glisse 	if (r) {
452771fe6b9SJerome Glisse 		DRM_ERROR("radeon: moving bo (%d) asking for %u dw.\n", r, ndw);
453771fe6b9SJerome Glisse 		return -EINVAL;
454771fe6b9SJerome Glisse 	}
455771fe6b9SJerome Glisse 	while (num_pages > 0) {
456771fe6b9SJerome Glisse 		cur_pages = num_pages;
457771fe6b9SJerome Glisse 		if (cur_pages > 8191) {
458771fe6b9SJerome Glisse 			cur_pages = 8191;
459771fe6b9SJerome Glisse 		}
460771fe6b9SJerome Glisse 		num_pages -= cur_pages;
461771fe6b9SJerome Glisse 
462771fe6b9SJerome Glisse 		/* pages are in Y direction - height
463771fe6b9SJerome Glisse 		   page width in X direction - width */
464771fe6b9SJerome Glisse 		radeon_ring_write(rdev, PACKET3(PACKET3_BITBLT_MULTI, 8));
465771fe6b9SJerome Glisse 		radeon_ring_write(rdev,
466771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
467771fe6b9SJerome Glisse 				  RADEON_GMC_DST_PITCH_OFFSET_CNTL |
468771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_CLIPPING |
469771fe6b9SJerome Glisse 				  RADEON_GMC_DST_CLIPPING |
470771fe6b9SJerome Glisse 				  RADEON_GMC_BRUSH_NONE |
471771fe6b9SJerome Glisse 				  (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
472771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_DATATYPE_COLOR |
473771fe6b9SJerome Glisse 				  RADEON_ROP3_S |
474771fe6b9SJerome Glisse 				  RADEON_DP_SRC_SOURCE_MEMORY |
475771fe6b9SJerome Glisse 				  RADEON_GMC_CLR_CMP_CNTL_DIS |
476771fe6b9SJerome Glisse 				  RADEON_GMC_WR_MSK_DIS);
477771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (src_offset >> 10));
478771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (dst_offset >> 10));
479771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
480771fe6b9SJerome Glisse 		radeon_ring_write(rdev, 0);
481771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
482771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
483771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
484771fe6b9SJerome Glisse 		radeon_ring_write(rdev, cur_pages | (stride_pixels << 16));
485771fe6b9SJerome Glisse 	}
486771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_DSTCACHE_CTLSTAT, 0));
487771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_RB2D_DC_FLUSH_ALL);
488771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_WAIT_UNTIL, 0));
489771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
490771fe6b9SJerome Glisse 			  RADEON_WAIT_2D_IDLECLEAN |
491771fe6b9SJerome Glisse 			  RADEON_WAIT_HOST_IDLECLEAN |
492771fe6b9SJerome Glisse 			  RADEON_WAIT_DMA_GUI_IDLE);
493771fe6b9SJerome Glisse 	if (fence) {
494771fe6b9SJerome Glisse 		r = radeon_fence_emit(rdev, fence);
495771fe6b9SJerome Glisse 	}
496771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
497771fe6b9SJerome Glisse 	return r;
498771fe6b9SJerome Glisse }
499771fe6b9SJerome Glisse 
50045600232SJerome Glisse static int r100_cp_wait_for_idle(struct radeon_device *rdev)
50145600232SJerome Glisse {
50245600232SJerome Glisse 	unsigned i;
50345600232SJerome Glisse 	u32 tmp;
50445600232SJerome Glisse 
50545600232SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
50645600232SJerome Glisse 		tmp = RREG32(R_000E40_RBBM_STATUS);
50745600232SJerome Glisse 		if (!G_000E40_CP_CMDSTRM_BUSY(tmp)) {
50845600232SJerome Glisse 			return 0;
50945600232SJerome Glisse 		}
51045600232SJerome Glisse 		udelay(1);
51145600232SJerome Glisse 	}
51245600232SJerome Glisse 	return -1;
51345600232SJerome Glisse }
51445600232SJerome Glisse 
515771fe6b9SJerome Glisse void r100_ring_start(struct radeon_device *rdev)
516771fe6b9SJerome Glisse {
517771fe6b9SJerome Glisse 	int r;
518771fe6b9SJerome Glisse 
519771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, 2);
520771fe6b9SJerome Glisse 	if (r) {
521771fe6b9SJerome Glisse 		return;
522771fe6b9SJerome Glisse 	}
523771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_ISYNC_CNTL, 0));
524771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
525771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY2D_IDLE3D |
526771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY3D_IDLE2D |
527771fe6b9SJerome Glisse 			  RADEON_ISYNC_WAIT_IDLEGUI |
528771fe6b9SJerome Glisse 			  RADEON_ISYNC_CPSCRATCH_IDLEGUI);
529771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
530771fe6b9SJerome Glisse }
531771fe6b9SJerome Glisse 
53270967ab9SBen Hutchings 
53370967ab9SBen Hutchings /* Load the microcode for the CP */
53470967ab9SBen Hutchings static int r100_cp_init_microcode(struct radeon_device *rdev)
535771fe6b9SJerome Glisse {
53670967ab9SBen Hutchings 	struct platform_device *pdev;
53770967ab9SBen Hutchings 	const char *fw_name = NULL;
53870967ab9SBen Hutchings 	int err;
539771fe6b9SJerome Glisse 
54070967ab9SBen Hutchings 	DRM_DEBUG("\n");
54170967ab9SBen Hutchings 
54270967ab9SBen Hutchings 	pdev = platform_device_register_simple("radeon_cp", 0, NULL, 0);
54370967ab9SBen Hutchings 	err = IS_ERR(pdev);
54470967ab9SBen Hutchings 	if (err) {
54570967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to register firmware\n");
54670967ab9SBen Hutchings 		return -EINVAL;
547771fe6b9SJerome Glisse 	}
548771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_R100) || (rdev->family == CHIP_RV100) ||
549771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RV200) || (rdev->family == CHIP_RS100) ||
550771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
551771fe6b9SJerome Glisse 		DRM_INFO("Loading R100 Microcode\n");
55270967ab9SBen Hutchings 		fw_name = FIRMWARE_R100;
553771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R200) ||
554771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV250) ||
555771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV280) ||
556771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS300)) {
557771fe6b9SJerome Glisse 		DRM_INFO("Loading R200 Microcode\n");
55870967ab9SBen Hutchings 		fw_name = FIRMWARE_R200;
559771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R300) ||
560771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R350) ||
561771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV350) ||
562771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV380) ||
563771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS400) ||
564771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS480)) {
565771fe6b9SJerome Glisse 		DRM_INFO("Loading R300 Microcode\n");
56670967ab9SBen Hutchings 		fw_name = FIRMWARE_R300;
567771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R420) ||
568771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R423) ||
569771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV410)) {
570771fe6b9SJerome Glisse 		DRM_INFO("Loading R400 Microcode\n");
57170967ab9SBen Hutchings 		fw_name = FIRMWARE_R420;
572771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RS690) ||
573771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS740)) {
574771fe6b9SJerome Glisse 		DRM_INFO("Loading RS690/RS740 Microcode\n");
57570967ab9SBen Hutchings 		fw_name = FIRMWARE_RS690;
576771fe6b9SJerome Glisse 	} else if (rdev->family == CHIP_RS600) {
577771fe6b9SJerome Glisse 		DRM_INFO("Loading RS600 Microcode\n");
57870967ab9SBen Hutchings 		fw_name = FIRMWARE_RS600;
579771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RV515) ||
580771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R520) ||
581771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV530) ||
582771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R580) ||
583771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV560) ||
584771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV570)) {
585771fe6b9SJerome Glisse 		DRM_INFO("Loading R500 Microcode\n");
58670967ab9SBen Hutchings 		fw_name = FIRMWARE_R520;
58770967ab9SBen Hutchings 	}
58870967ab9SBen Hutchings 
5893ce0a23dSJerome Glisse 	err = request_firmware(&rdev->me_fw, fw_name, &pdev->dev);
59070967ab9SBen Hutchings 	platform_device_unregister(pdev);
59170967ab9SBen Hutchings 	if (err) {
59270967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to load firmware \"%s\"\n",
59370967ab9SBen Hutchings 		       fw_name);
5943ce0a23dSJerome Glisse 	} else if (rdev->me_fw->size % 8) {
59570967ab9SBen Hutchings 		printk(KERN_ERR
59670967ab9SBen Hutchings 		       "radeon_cp: Bogus length %zu in firmware \"%s\"\n",
5973ce0a23dSJerome Glisse 		       rdev->me_fw->size, fw_name);
59870967ab9SBen Hutchings 		err = -EINVAL;
5993ce0a23dSJerome Glisse 		release_firmware(rdev->me_fw);
6003ce0a23dSJerome Glisse 		rdev->me_fw = NULL;
60170967ab9SBen Hutchings 	}
60270967ab9SBen Hutchings 	return err;
60370967ab9SBen Hutchings }
604d4550907SJerome Glisse 
60570967ab9SBen Hutchings static void r100_cp_load_microcode(struct radeon_device *rdev)
60670967ab9SBen Hutchings {
60770967ab9SBen Hutchings 	const __be32 *fw_data;
60870967ab9SBen Hutchings 	int i, size;
60970967ab9SBen Hutchings 
61070967ab9SBen Hutchings 	if (r100_gui_wait_for_idle(rdev)) {
61170967ab9SBen Hutchings 		printk(KERN_WARNING "Failed to wait GUI idle while "
61270967ab9SBen Hutchings 		       "programming pipes. Bad things might happen.\n");
61370967ab9SBen Hutchings 	}
61470967ab9SBen Hutchings 
6153ce0a23dSJerome Glisse 	if (rdev->me_fw) {
6163ce0a23dSJerome Glisse 		size = rdev->me_fw->size / 4;
6173ce0a23dSJerome Glisse 		fw_data = (const __be32 *)&rdev->me_fw->data[0];
61870967ab9SBen Hutchings 		WREG32(RADEON_CP_ME_RAM_ADDR, 0);
61970967ab9SBen Hutchings 		for (i = 0; i < size; i += 2) {
62070967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAH,
62170967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i]));
62270967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAL,
62370967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i + 1]));
624771fe6b9SJerome Glisse 		}
625771fe6b9SJerome Glisse 	}
626771fe6b9SJerome Glisse }
627771fe6b9SJerome Glisse 
628771fe6b9SJerome Glisse int r100_cp_init(struct radeon_device *rdev, unsigned ring_size)
629771fe6b9SJerome Glisse {
630771fe6b9SJerome Glisse 	unsigned rb_bufsz;
631771fe6b9SJerome Glisse 	unsigned rb_blksz;
632771fe6b9SJerome Glisse 	unsigned max_fetch;
633771fe6b9SJerome Glisse 	unsigned pre_write_timer;
634771fe6b9SJerome Glisse 	unsigned pre_write_limit;
635771fe6b9SJerome Glisse 	unsigned indirect2_start;
636771fe6b9SJerome Glisse 	unsigned indirect1_start;
637771fe6b9SJerome Glisse 	uint32_t tmp;
638771fe6b9SJerome Glisse 	int r;
639771fe6b9SJerome Glisse 
640771fe6b9SJerome Glisse 	if (r100_debugfs_cp_init(rdev)) {
641771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for CP !\n");
642771fe6b9SJerome Glisse 	}
643771fe6b9SJerome Glisse 	/* Reset CP */
644771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CP_CSQ_STAT);
645771fe6b9SJerome Glisse 	if ((tmp & (1 << 31))) {
646771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp busy (0x%08X) resetting\n", tmp);
647771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_MODE, 0);
648771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_CNTL, 0);
649771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
650771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
651771fe6b9SJerome Glisse 		mdelay(2);
652771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, 0);
653771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
654771fe6b9SJerome Glisse 		mdelay(2);
655771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_STAT);
656771fe6b9SJerome Glisse 		if ((tmp & (1 << 31))) {
657771fe6b9SJerome Glisse 			DRM_INFO("radeon: cp reset failed (0x%08X)\n", tmp);
658771fe6b9SJerome Glisse 		}
659771fe6b9SJerome Glisse 	} else {
660771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp idle (0x%08X)\n", tmp);
661771fe6b9SJerome Glisse 	}
66270967ab9SBen Hutchings 
6633ce0a23dSJerome Glisse 	if (!rdev->me_fw) {
66470967ab9SBen Hutchings 		r = r100_cp_init_microcode(rdev);
66570967ab9SBen Hutchings 		if (r) {
66670967ab9SBen Hutchings 			DRM_ERROR("Failed to load firmware!\n");
66770967ab9SBen Hutchings 			return r;
66870967ab9SBen Hutchings 		}
66970967ab9SBen Hutchings 	}
67070967ab9SBen Hutchings 
671771fe6b9SJerome Glisse 	/* Align ring size */
672771fe6b9SJerome Glisse 	rb_bufsz = drm_order(ring_size / 8);
673771fe6b9SJerome Glisse 	ring_size = (1 << (rb_bufsz + 1)) * 4;
674771fe6b9SJerome Glisse 	r100_cp_load_microcode(rdev);
675771fe6b9SJerome Glisse 	r = radeon_ring_init(rdev, ring_size);
676771fe6b9SJerome Glisse 	if (r) {
677771fe6b9SJerome Glisse 		return r;
678771fe6b9SJerome Glisse 	}
679771fe6b9SJerome Glisse 	/* Each time the cp read 1024 bytes (16 dword/quadword) update
680771fe6b9SJerome Glisse 	 * the rptr copy in system ram */
681771fe6b9SJerome Glisse 	rb_blksz = 9;
682771fe6b9SJerome Glisse 	/* cp will read 128bytes at a time (4 dwords) */
683771fe6b9SJerome Glisse 	max_fetch = 1;
684771fe6b9SJerome Glisse 	rdev->cp.align_mask = 16 - 1;
685771fe6b9SJerome Glisse 	/* Write to CP_RB_WPTR will be delayed for pre_write_timer clocks */
686771fe6b9SJerome Glisse 	pre_write_timer = 64;
687771fe6b9SJerome Glisse 	/* Force CP_RB_WPTR write if written more than one time before the
688771fe6b9SJerome Glisse 	 * delay expire
689771fe6b9SJerome Glisse 	 */
690771fe6b9SJerome Glisse 	pre_write_limit = 0;
691771fe6b9SJerome Glisse 	/* Setup the cp cache like this (cache size is 96 dwords) :
692771fe6b9SJerome Glisse 	 *	RING		0  to 15
693771fe6b9SJerome Glisse 	 *	INDIRECT1	16 to 79
694771fe6b9SJerome Glisse 	 *	INDIRECT2	80 to 95
695771fe6b9SJerome Glisse 	 * So ring cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
696771fe6b9SJerome Glisse 	 *    indirect1 cache size is 64dwords (> (2 * max_fetch = 2 * 4dwords))
697771fe6b9SJerome Glisse 	 *    indirect2 cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
698771fe6b9SJerome Glisse 	 * Idea being that most of the gpu cmd will be through indirect1 buffer
699771fe6b9SJerome Glisse 	 * so it gets the bigger cache.
700771fe6b9SJerome Glisse 	 */
701771fe6b9SJerome Glisse 	indirect2_start = 80;
702771fe6b9SJerome Glisse 	indirect1_start = 16;
703771fe6b9SJerome Glisse 	/* cp setup */
704771fe6b9SJerome Glisse 	WREG32(0x718, pre_write_timer | (pre_write_limit << 28));
705d6f28938SAlex Deucher 	tmp = (REG_SET(RADEON_RB_BUFSZ, rb_bufsz) |
706771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BLKSZ, rb_blksz) |
707771fe6b9SJerome Glisse 	       REG_SET(RADEON_MAX_FETCH, max_fetch) |
708771fe6b9SJerome Glisse 	       RADEON_RB_NO_UPDATE);
709d6f28938SAlex Deucher #ifdef __BIG_ENDIAN
710d6f28938SAlex Deucher 	tmp |= RADEON_BUF_SWAP_32BIT;
711d6f28938SAlex Deucher #endif
712d6f28938SAlex Deucher 	WREG32(RADEON_CP_RB_CNTL, tmp);
713d6f28938SAlex Deucher 
714771fe6b9SJerome Glisse 	/* Set ring address */
715771fe6b9SJerome Glisse 	DRM_INFO("radeon: ring at 0x%016lX\n", (unsigned long)rdev->cp.gpu_addr);
716771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_BASE, rdev->cp.gpu_addr);
717771fe6b9SJerome Glisse 	/* Force read & write ptr to 0 */
718771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp | RADEON_RB_RPTR_WR_ENA);
719771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_RPTR_WR, 0);
720771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, 0);
721771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp);
722771fe6b9SJerome Glisse 	udelay(10);
723771fe6b9SJerome Glisse 	rdev->cp.rptr = RREG32(RADEON_CP_RB_RPTR);
724771fe6b9SJerome Glisse 	rdev->cp.wptr = RREG32(RADEON_CP_RB_WPTR);
725771fe6b9SJerome Glisse 	/* Set cp mode to bus mastering & enable cp*/
726771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE,
727771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT2_START, indirect2_start) |
728771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT1_START, indirect1_start));
729771fe6b9SJerome Glisse 	WREG32(0x718, 0);
730771fe6b9SJerome Glisse 	WREG32(0x744, 0x00004D4D);
731771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, RADEON_CSQ_PRIBM_INDBM);
732771fe6b9SJerome Glisse 	radeon_ring_start(rdev);
733771fe6b9SJerome Glisse 	r = radeon_ring_test(rdev);
734771fe6b9SJerome Glisse 	if (r) {
735771fe6b9SJerome Glisse 		DRM_ERROR("radeon: cp isn't working (%d).\n", r);
736771fe6b9SJerome Glisse 		return r;
737771fe6b9SJerome Glisse 	}
738771fe6b9SJerome Glisse 	rdev->cp.ready = true;
739771fe6b9SJerome Glisse 	return 0;
740771fe6b9SJerome Glisse }
741771fe6b9SJerome Glisse 
742771fe6b9SJerome Glisse void r100_cp_fini(struct radeon_device *rdev)
743771fe6b9SJerome Glisse {
74445600232SJerome Glisse 	if (r100_cp_wait_for_idle(rdev)) {
74545600232SJerome Glisse 		DRM_ERROR("Wait for CP idle timeout, shutting down CP.\n");
74645600232SJerome Glisse 	}
747771fe6b9SJerome Glisse 	/* Disable ring */
748a18d7ea1SJerome Glisse 	r100_cp_disable(rdev);
749771fe6b9SJerome Glisse 	radeon_ring_fini(rdev);
750771fe6b9SJerome Glisse 	DRM_INFO("radeon: cp finalized\n");
751771fe6b9SJerome Glisse }
752771fe6b9SJerome Glisse 
753771fe6b9SJerome Glisse void r100_cp_disable(struct radeon_device *rdev)
754771fe6b9SJerome Glisse {
755771fe6b9SJerome Glisse 	/* Disable ring */
756771fe6b9SJerome Glisse 	rdev->cp.ready = false;
757771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
758771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
759771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
760771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
761771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
762771fe6b9SJerome Glisse 	}
763771fe6b9SJerome Glisse }
764771fe6b9SJerome Glisse 
765771fe6b9SJerome Glisse int r100_cp_reset(struct radeon_device *rdev)
766771fe6b9SJerome Glisse {
767771fe6b9SJerome Glisse 	uint32_t tmp;
768771fe6b9SJerome Glisse 	bool reinit_cp;
769771fe6b9SJerome Glisse 	int i;
770771fe6b9SJerome Glisse 
771771fe6b9SJerome Glisse 	reinit_cp = rdev->cp.ready;
772771fe6b9SJerome Glisse 	rdev->cp.ready = false;
773771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
774771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
775771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
776771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
777771fe6b9SJerome Glisse 	udelay(200);
778771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
779771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
780771fe6b9SJerome Glisse 	mdelay(1);
781771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
782771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
783771fe6b9SJerome Glisse 		if (!(tmp & (1 << 16))) {
784771fe6b9SJerome Glisse 			DRM_INFO("CP reset succeed (RBBM_STATUS=0x%08X)\n",
785771fe6b9SJerome Glisse 				 tmp);
786771fe6b9SJerome Glisse 			if (reinit_cp) {
787771fe6b9SJerome Glisse 				return r100_cp_init(rdev, rdev->cp.ring_size);
788771fe6b9SJerome Glisse 			}
789771fe6b9SJerome Glisse 			return 0;
790771fe6b9SJerome Glisse 		}
791771fe6b9SJerome Glisse 		DRM_UDELAY(1);
792771fe6b9SJerome Glisse 	}
793771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
794771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset CP (RBBM_STATUS=0x%08X)!\n", tmp);
795771fe6b9SJerome Glisse 	return -1;
796771fe6b9SJerome Glisse }
797771fe6b9SJerome Glisse 
7983ce0a23dSJerome Glisse void r100_cp_commit(struct radeon_device *rdev)
7993ce0a23dSJerome Glisse {
8003ce0a23dSJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, rdev->cp.wptr);
8013ce0a23dSJerome Glisse 	(void)RREG32(RADEON_CP_RB_WPTR);
8023ce0a23dSJerome Glisse }
8033ce0a23dSJerome Glisse 
804771fe6b9SJerome Glisse 
805771fe6b9SJerome Glisse /*
806771fe6b9SJerome Glisse  * CS functions
807771fe6b9SJerome Glisse  */
808771fe6b9SJerome Glisse int r100_cs_parse_packet0(struct radeon_cs_parser *p,
809771fe6b9SJerome Glisse 			  struct radeon_cs_packet *pkt,
810068a117cSJerome Glisse 			  const unsigned *auth, unsigned n,
811771fe6b9SJerome Glisse 			  radeon_packet0_check_t check)
812771fe6b9SJerome Glisse {
813771fe6b9SJerome Glisse 	unsigned reg;
814771fe6b9SJerome Glisse 	unsigned i, j, m;
815771fe6b9SJerome Glisse 	unsigned idx;
816771fe6b9SJerome Glisse 	int r;
817771fe6b9SJerome Glisse 
818771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
819771fe6b9SJerome Glisse 	reg = pkt->reg;
820068a117cSJerome Glisse 	/* Check that register fall into register range
821068a117cSJerome Glisse 	 * determined by the number of entry (n) in the
822068a117cSJerome Glisse 	 * safe register bitmap.
823068a117cSJerome Glisse 	 */
824771fe6b9SJerome Glisse 	if (pkt->one_reg_wr) {
825771fe6b9SJerome Glisse 		if ((reg >> 7) > n) {
826771fe6b9SJerome Glisse 			return -EINVAL;
827771fe6b9SJerome Glisse 		}
828771fe6b9SJerome Glisse 	} else {
829771fe6b9SJerome Glisse 		if (((reg + (pkt->count << 2)) >> 7) > n) {
830771fe6b9SJerome Glisse 			return -EINVAL;
831771fe6b9SJerome Glisse 		}
832771fe6b9SJerome Glisse 	}
833771fe6b9SJerome Glisse 	for (i = 0; i <= pkt->count; i++, idx++) {
834771fe6b9SJerome Glisse 		j = (reg >> 7);
835771fe6b9SJerome Glisse 		m = 1 << ((reg >> 2) & 31);
836771fe6b9SJerome Glisse 		if (auth[j] & m) {
837771fe6b9SJerome Glisse 			r = check(p, pkt, idx, reg);
838771fe6b9SJerome Glisse 			if (r) {
839771fe6b9SJerome Glisse 				return r;
840771fe6b9SJerome Glisse 			}
841771fe6b9SJerome Glisse 		}
842771fe6b9SJerome Glisse 		if (pkt->one_reg_wr) {
843771fe6b9SJerome Glisse 			if (!(auth[j] & m)) {
844771fe6b9SJerome Glisse 				break;
845771fe6b9SJerome Glisse 			}
846771fe6b9SJerome Glisse 		} else {
847771fe6b9SJerome Glisse 			reg += 4;
848771fe6b9SJerome Glisse 		}
849771fe6b9SJerome Glisse 	}
850771fe6b9SJerome Glisse 	return 0;
851771fe6b9SJerome Glisse }
852771fe6b9SJerome Glisse 
853771fe6b9SJerome Glisse void r100_cs_dump_packet(struct radeon_cs_parser *p,
854771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt)
855771fe6b9SJerome Glisse {
856771fe6b9SJerome Glisse 	volatile uint32_t *ib;
857771fe6b9SJerome Glisse 	unsigned i;
858771fe6b9SJerome Glisse 	unsigned idx;
859771fe6b9SJerome Glisse 
860771fe6b9SJerome Glisse 	ib = p->ib->ptr;
861771fe6b9SJerome Glisse 	idx = pkt->idx;
862771fe6b9SJerome Glisse 	for (i = 0; i <= (pkt->count + 1); i++, idx++) {
863771fe6b9SJerome Glisse 		DRM_INFO("ib[%d]=0x%08X\n", idx, ib[idx]);
864771fe6b9SJerome Glisse 	}
865771fe6b9SJerome Glisse }
866771fe6b9SJerome Glisse 
867771fe6b9SJerome Glisse /**
868771fe6b9SJerome Glisse  * r100_cs_packet_parse() - parse cp packet and point ib index to next packet
869771fe6b9SJerome Glisse  * @parser:	parser structure holding parsing context.
870771fe6b9SJerome Glisse  * @pkt:	where to store packet informations
871771fe6b9SJerome Glisse  *
872771fe6b9SJerome Glisse  * Assume that chunk_ib_index is properly set. Will return -EINVAL
873771fe6b9SJerome Glisse  * if packet is bigger than remaining ib size. or if packets is unknown.
874771fe6b9SJerome Glisse  **/
875771fe6b9SJerome Glisse int r100_cs_packet_parse(struct radeon_cs_parser *p,
876771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt,
877771fe6b9SJerome Glisse 			 unsigned idx)
878771fe6b9SJerome Glisse {
879771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk = &p->chunks[p->chunk_ib_idx];
880fa99239cSRoel Kluin 	uint32_t header;
881771fe6b9SJerome Glisse 
882771fe6b9SJerome Glisse 	if (idx >= ib_chunk->length_dw) {
883771fe6b9SJerome Glisse 		DRM_ERROR("Can not parse packet at %d after CS end %d !\n",
884771fe6b9SJerome Glisse 			  idx, ib_chunk->length_dw);
885771fe6b9SJerome Glisse 		return -EINVAL;
886771fe6b9SJerome Glisse 	}
887513bcb46SDave Airlie 	header = radeon_get_ib_value(p, idx);
888771fe6b9SJerome Glisse 	pkt->idx = idx;
889771fe6b9SJerome Glisse 	pkt->type = CP_PACKET_GET_TYPE(header);
890771fe6b9SJerome Glisse 	pkt->count = CP_PACKET_GET_COUNT(header);
891771fe6b9SJerome Glisse 	switch (pkt->type) {
892771fe6b9SJerome Glisse 	case PACKET_TYPE0:
893771fe6b9SJerome Glisse 		pkt->reg = CP_PACKET0_GET_REG(header);
894771fe6b9SJerome Glisse 		pkt->one_reg_wr = CP_PACKET0_GET_ONE_REG_WR(header);
895771fe6b9SJerome Glisse 		break;
896771fe6b9SJerome Glisse 	case PACKET_TYPE3:
897771fe6b9SJerome Glisse 		pkt->opcode = CP_PACKET3_GET_OPCODE(header);
898771fe6b9SJerome Glisse 		break;
899771fe6b9SJerome Glisse 	case PACKET_TYPE2:
900771fe6b9SJerome Glisse 		pkt->count = -1;
901771fe6b9SJerome Glisse 		break;
902771fe6b9SJerome Glisse 	default:
903771fe6b9SJerome Glisse 		DRM_ERROR("Unknown packet type %d at %d !\n", pkt->type, idx);
904771fe6b9SJerome Glisse 		return -EINVAL;
905771fe6b9SJerome Glisse 	}
906771fe6b9SJerome Glisse 	if ((pkt->count + 1 + pkt->idx) >= ib_chunk->length_dw) {
907771fe6b9SJerome Glisse 		DRM_ERROR("Packet (%d:%d:%d) end after CS buffer (%d) !\n",
908771fe6b9SJerome Glisse 			  pkt->idx, pkt->type, pkt->count, ib_chunk->length_dw);
909771fe6b9SJerome Glisse 		return -EINVAL;
910771fe6b9SJerome Glisse 	}
911771fe6b9SJerome Glisse 	return 0;
912771fe6b9SJerome Glisse }
913771fe6b9SJerome Glisse 
914771fe6b9SJerome Glisse /**
915531369e6SDave Airlie  * r100_cs_packet_next_vline() - parse userspace VLINE packet
916531369e6SDave Airlie  * @parser:		parser structure holding parsing context.
917531369e6SDave Airlie  *
918531369e6SDave Airlie  * Userspace sends a special sequence for VLINE waits.
919531369e6SDave Airlie  * PACKET0 - VLINE_START_END + value
920531369e6SDave Airlie  * PACKET0 - WAIT_UNTIL +_value
921531369e6SDave Airlie  * RELOC (P3) - crtc_id in reloc.
922531369e6SDave Airlie  *
923531369e6SDave Airlie  * This function parses this and relocates the VLINE START END
924531369e6SDave Airlie  * and WAIT UNTIL packets to the correct crtc.
925531369e6SDave Airlie  * It also detects a switched off crtc and nulls out the
926531369e6SDave Airlie  * wait in that case.
927531369e6SDave Airlie  */
928531369e6SDave Airlie int r100_cs_packet_parse_vline(struct radeon_cs_parser *p)
929531369e6SDave Airlie {
930531369e6SDave Airlie 	struct drm_mode_object *obj;
931531369e6SDave Airlie 	struct drm_crtc *crtc;
932531369e6SDave Airlie 	struct radeon_crtc *radeon_crtc;
933531369e6SDave Airlie 	struct radeon_cs_packet p3reloc, waitreloc;
934531369e6SDave Airlie 	int crtc_id;
935531369e6SDave Airlie 	int r;
936531369e6SDave Airlie 	uint32_t header, h_idx, reg;
937513bcb46SDave Airlie 	volatile uint32_t *ib;
938531369e6SDave Airlie 
939513bcb46SDave Airlie 	ib = p->ib->ptr;
940531369e6SDave Airlie 
941531369e6SDave Airlie 	/* parse the wait until */
942531369e6SDave Airlie 	r = r100_cs_packet_parse(p, &waitreloc, p->idx);
943531369e6SDave Airlie 	if (r)
944531369e6SDave Airlie 		return r;
945531369e6SDave Airlie 
946531369e6SDave Airlie 	/* check its a wait until and only 1 count */
947531369e6SDave Airlie 	if (waitreloc.reg != RADEON_WAIT_UNTIL ||
948531369e6SDave Airlie 	    waitreloc.count != 0) {
949531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until segment\n");
950531369e6SDave Airlie 		r = -EINVAL;
951531369e6SDave Airlie 		return r;
952531369e6SDave Airlie 	}
953531369e6SDave Airlie 
954513bcb46SDave Airlie 	if (radeon_get_ib_value(p, waitreloc.idx + 1) != RADEON_WAIT_CRTC_VLINE) {
955531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until\n");
956531369e6SDave Airlie 		r = -EINVAL;
957531369e6SDave Airlie 		return r;
958531369e6SDave Airlie 	}
959531369e6SDave Airlie 
960531369e6SDave Airlie 	/* jump over the NOP */
96190ebd065SAlex Deucher 	r = r100_cs_packet_parse(p, &p3reloc, p->idx + waitreloc.count + 2);
962531369e6SDave Airlie 	if (r)
963531369e6SDave Airlie 		return r;
964531369e6SDave Airlie 
965531369e6SDave Airlie 	h_idx = p->idx - 2;
96690ebd065SAlex Deucher 	p->idx += waitreloc.count + 2;
96790ebd065SAlex Deucher 	p->idx += p3reloc.count + 2;
968531369e6SDave Airlie 
969513bcb46SDave Airlie 	header = radeon_get_ib_value(p, h_idx);
970513bcb46SDave Airlie 	crtc_id = radeon_get_ib_value(p, h_idx + 5);
971d4ac6a05SDave Airlie 	reg = CP_PACKET0_GET_REG(header);
972531369e6SDave Airlie 	mutex_lock(&p->rdev->ddev->mode_config.mutex);
973531369e6SDave Airlie 	obj = drm_mode_object_find(p->rdev->ddev, crtc_id, DRM_MODE_OBJECT_CRTC);
974531369e6SDave Airlie 	if (!obj) {
975531369e6SDave Airlie 		DRM_ERROR("cannot find crtc %d\n", crtc_id);
976531369e6SDave Airlie 		r = -EINVAL;
977531369e6SDave Airlie 		goto out;
978531369e6SDave Airlie 	}
979531369e6SDave Airlie 	crtc = obj_to_crtc(obj);
980531369e6SDave Airlie 	radeon_crtc = to_radeon_crtc(crtc);
981531369e6SDave Airlie 	crtc_id = radeon_crtc->crtc_id;
982531369e6SDave Airlie 
983531369e6SDave Airlie 	if (!crtc->enabled) {
984531369e6SDave Airlie 		/* if the CRTC isn't enabled - we need to nop out the wait until */
985513bcb46SDave Airlie 		ib[h_idx + 2] = PACKET2(0);
986513bcb46SDave Airlie 		ib[h_idx + 3] = PACKET2(0);
987531369e6SDave Airlie 	} else if (crtc_id == 1) {
988531369e6SDave Airlie 		switch (reg) {
989531369e6SDave Airlie 		case AVIVO_D1MODE_VLINE_START_END:
99090ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
991531369e6SDave Airlie 			header |= AVIVO_D2MODE_VLINE_START_END >> 2;
992531369e6SDave Airlie 			break;
993531369e6SDave Airlie 		case RADEON_CRTC_GUI_TRIG_VLINE:
99490ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
995531369e6SDave Airlie 			header |= RADEON_CRTC2_GUI_TRIG_VLINE >> 2;
996531369e6SDave Airlie 			break;
997531369e6SDave Airlie 		default:
998531369e6SDave Airlie 			DRM_ERROR("unknown crtc reloc\n");
999531369e6SDave Airlie 			r = -EINVAL;
1000531369e6SDave Airlie 			goto out;
1001531369e6SDave Airlie 		}
1002513bcb46SDave Airlie 		ib[h_idx] = header;
1003513bcb46SDave Airlie 		ib[h_idx + 3] |= RADEON_ENG_DISPLAY_SELECT_CRTC1;
1004531369e6SDave Airlie 	}
1005531369e6SDave Airlie out:
1006531369e6SDave Airlie 	mutex_unlock(&p->rdev->ddev->mode_config.mutex);
1007531369e6SDave Airlie 	return r;
1008531369e6SDave Airlie }
1009531369e6SDave Airlie 
1010531369e6SDave Airlie /**
1011771fe6b9SJerome Glisse  * r100_cs_packet_next_reloc() - parse next packet which should be reloc packet3
1012771fe6b9SJerome Glisse  * @parser:		parser structure holding parsing context.
1013771fe6b9SJerome Glisse  * @data:		pointer to relocation data
1014771fe6b9SJerome Glisse  * @offset_start:	starting offset
1015771fe6b9SJerome Glisse  * @offset_mask:	offset mask (to align start offset on)
1016771fe6b9SJerome Glisse  * @reloc:		reloc informations
1017771fe6b9SJerome Glisse  *
1018771fe6b9SJerome Glisse  * Check next packet is relocation packet3, do bo validation and compute
1019771fe6b9SJerome Glisse  * GPU offset using the provided start.
1020771fe6b9SJerome Glisse  **/
1021771fe6b9SJerome Glisse int r100_cs_packet_next_reloc(struct radeon_cs_parser *p,
1022771fe6b9SJerome Glisse 			      struct radeon_cs_reloc **cs_reloc)
1023771fe6b9SJerome Glisse {
1024771fe6b9SJerome Glisse 	struct radeon_cs_chunk *relocs_chunk;
1025771fe6b9SJerome Glisse 	struct radeon_cs_packet p3reloc;
1026771fe6b9SJerome Glisse 	unsigned idx;
1027771fe6b9SJerome Glisse 	int r;
1028771fe6b9SJerome Glisse 
1029771fe6b9SJerome Glisse 	if (p->chunk_relocs_idx == -1) {
1030771fe6b9SJerome Glisse 		DRM_ERROR("No relocation chunk !\n");
1031771fe6b9SJerome Glisse 		return -EINVAL;
1032771fe6b9SJerome Glisse 	}
1033771fe6b9SJerome Glisse 	*cs_reloc = NULL;
1034771fe6b9SJerome Glisse 	relocs_chunk = &p->chunks[p->chunk_relocs_idx];
1035771fe6b9SJerome Glisse 	r = r100_cs_packet_parse(p, &p3reloc, p->idx);
1036771fe6b9SJerome Glisse 	if (r) {
1037771fe6b9SJerome Glisse 		return r;
1038771fe6b9SJerome Glisse 	}
1039771fe6b9SJerome Glisse 	p->idx += p3reloc.count + 2;
1040771fe6b9SJerome Glisse 	if (p3reloc.type != PACKET_TYPE3 || p3reloc.opcode != PACKET3_NOP) {
1041771fe6b9SJerome Glisse 		DRM_ERROR("No packet3 for relocation for packet at %d.\n",
1042771fe6b9SJerome Glisse 			  p3reloc.idx);
1043771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
1044771fe6b9SJerome Glisse 		return -EINVAL;
1045771fe6b9SJerome Glisse 	}
1046513bcb46SDave Airlie 	idx = radeon_get_ib_value(p, p3reloc.idx + 1);
1047771fe6b9SJerome Glisse 	if (idx >= relocs_chunk->length_dw) {
1048771fe6b9SJerome Glisse 		DRM_ERROR("Relocs at %d after relocations chunk end %d !\n",
1049771fe6b9SJerome Glisse 			  idx, relocs_chunk->length_dw);
1050771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
1051771fe6b9SJerome Glisse 		return -EINVAL;
1052771fe6b9SJerome Glisse 	}
1053771fe6b9SJerome Glisse 	/* FIXME: we assume reloc size is 4 dwords */
1054771fe6b9SJerome Glisse 	*cs_reloc = p->relocs_ptr[(idx / 4)];
1055771fe6b9SJerome Glisse 	return 0;
1056771fe6b9SJerome Glisse }
1057771fe6b9SJerome Glisse 
1058551ebd83SDave Airlie static int r100_get_vtx_size(uint32_t vtx_fmt)
1059551ebd83SDave Airlie {
1060551ebd83SDave Airlie 	int vtx_size;
1061551ebd83SDave Airlie 	vtx_size = 2;
1062551ebd83SDave Airlie 	/* ordered according to bits in spec */
1063551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W0)
1064551ebd83SDave Airlie 		vtx_size++;
1065551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPCOLOR)
1066551ebd83SDave Airlie 		vtx_size += 3;
1067551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPALPHA)
1068551ebd83SDave Airlie 		vtx_size++;
1069551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKCOLOR)
1070551ebd83SDave Airlie 		vtx_size++;
1071551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPSPEC)
1072551ebd83SDave Airlie 		vtx_size += 3;
1073551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPFOG)
1074551ebd83SDave Airlie 		vtx_size++;
1075551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKSPEC)
1076551ebd83SDave Airlie 		vtx_size++;
1077551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST0)
1078551ebd83SDave Airlie 		vtx_size += 2;
1079551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST1)
1080551ebd83SDave Airlie 		vtx_size += 2;
1081551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q1)
1082551ebd83SDave Airlie 		vtx_size++;
1083551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST2)
1084551ebd83SDave Airlie 		vtx_size += 2;
1085551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q2)
1086551ebd83SDave Airlie 		vtx_size++;
1087551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST3)
1088551ebd83SDave Airlie 		vtx_size += 2;
1089551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q3)
1090551ebd83SDave Airlie 		vtx_size++;
1091551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q0)
1092551ebd83SDave Airlie 		vtx_size++;
1093551ebd83SDave Airlie 	/* blend weight */
1094551ebd83SDave Airlie 	if (vtx_fmt & (0x7 << 15))
1095551ebd83SDave Airlie 		vtx_size += (vtx_fmt >> 15) & 0x7;
1096551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N0)
1097551ebd83SDave Airlie 		vtx_size += 3;
1098551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_XY1)
1099551ebd83SDave Airlie 		vtx_size += 2;
1100551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z1)
1101551ebd83SDave Airlie 		vtx_size++;
1102551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W1)
1103551ebd83SDave Airlie 		vtx_size++;
1104551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N1)
1105551ebd83SDave Airlie 		vtx_size++;
1106551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z)
1107551ebd83SDave Airlie 		vtx_size++;
1108551ebd83SDave Airlie 	return vtx_size;
1109551ebd83SDave Airlie }
1110551ebd83SDave Airlie 
1111771fe6b9SJerome Glisse static int r100_packet0_check(struct radeon_cs_parser *p,
1112551ebd83SDave Airlie 			      struct radeon_cs_packet *pkt,
1113551ebd83SDave Airlie 			      unsigned idx, unsigned reg)
1114771fe6b9SJerome Glisse {
1115771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1116551ebd83SDave Airlie 	struct r100_cs_track *track;
1117771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1118771fe6b9SJerome Glisse 	uint32_t tmp;
1119771fe6b9SJerome Glisse 	int r;
1120551ebd83SDave Airlie 	int i, face;
1121e024e110SDave Airlie 	u32 tile_flags = 0;
1122513bcb46SDave Airlie 	u32 idx_value;
1123771fe6b9SJerome Glisse 
1124771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1125551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1126551ebd83SDave Airlie 
1127513bcb46SDave Airlie 	idx_value = radeon_get_ib_value(p, idx);
1128513bcb46SDave Airlie 
1129771fe6b9SJerome Glisse 	switch (reg) {
1130531369e6SDave Airlie 	case RADEON_CRTC_GUI_TRIG_VLINE:
1131531369e6SDave Airlie 		r = r100_cs_packet_parse_vline(p);
1132531369e6SDave Airlie 		if (r) {
1133531369e6SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1134531369e6SDave Airlie 				  idx, reg);
1135531369e6SDave Airlie 			r100_cs_dump_packet(p, pkt);
1136531369e6SDave Airlie 			return r;
1137531369e6SDave Airlie 		}
1138531369e6SDave Airlie 		break;
1139771fe6b9SJerome Glisse 		/* FIXME: only allow PACKET3 blit? easier to check for out of
1140771fe6b9SJerome Glisse 		 * range access */
1141771fe6b9SJerome Glisse 	case RADEON_DST_PITCH_OFFSET:
1142771fe6b9SJerome Glisse 	case RADEON_SRC_PITCH_OFFSET:
1143551ebd83SDave Airlie 		r = r100_reloc_pitch_offset(p, pkt, idx, reg);
1144551ebd83SDave Airlie 		if (r)
1145551ebd83SDave Airlie 			return r;
1146551ebd83SDave Airlie 		break;
1147551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHOFFSET:
1148771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1149771fe6b9SJerome Glisse 		if (r) {
1150771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1151771fe6b9SJerome Glisse 				  idx, reg);
1152771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1153771fe6b9SJerome Glisse 			return r;
1154771fe6b9SJerome Glisse 		}
1155551ebd83SDave Airlie 		track->zb.robj = reloc->robj;
1156513bcb46SDave Airlie 		track->zb.offset = idx_value;
1157513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1158771fe6b9SJerome Glisse 		break;
1159771fe6b9SJerome Glisse 	case RADEON_RB3D_COLOROFFSET:
1160551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1161551ebd83SDave Airlie 		if (r) {
1162551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1163551ebd83SDave Airlie 				  idx, reg);
1164551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1165551ebd83SDave Airlie 			return r;
1166551ebd83SDave Airlie 		}
1167551ebd83SDave Airlie 		track->cb[0].robj = reloc->robj;
1168513bcb46SDave Airlie 		track->cb[0].offset = idx_value;
1169513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1170551ebd83SDave Airlie 		break;
1171771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_0:
1172771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_1:
1173771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_2:
1174551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXOFFSET_0) / 24;
1175771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1176771fe6b9SJerome Glisse 		if (r) {
1177771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1178771fe6b9SJerome Glisse 				  idx, reg);
1179771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1180771fe6b9SJerome Glisse 			return r;
1181771fe6b9SJerome Glisse 		}
1182513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1183551ebd83SDave Airlie 		track->textures[i].robj = reloc->robj;
1184771fe6b9SJerome Glisse 		break;
1185551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_0:
1186551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_1:
1187551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_2:
1188551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_3:
1189551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_4:
1190551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T0_0) / 4;
1191551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1192551ebd83SDave Airlie 		if (r) {
1193551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1194551ebd83SDave Airlie 				  idx, reg);
1195551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1196551ebd83SDave Airlie 			return r;
1197551ebd83SDave Airlie 		}
1198513bcb46SDave Airlie 		track->textures[0].cube_info[i].offset = idx_value;
1199513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1200551ebd83SDave Airlie 		track->textures[0].cube_info[i].robj = reloc->robj;
1201551ebd83SDave Airlie 		break;
1202551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_0:
1203551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_1:
1204551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_2:
1205551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_3:
1206551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_4:
1207551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T1_0) / 4;
1208551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1209551ebd83SDave Airlie 		if (r) {
1210551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1211551ebd83SDave Airlie 				  idx, reg);
1212551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1213551ebd83SDave Airlie 			return r;
1214551ebd83SDave Airlie 		}
1215513bcb46SDave Airlie 		track->textures[1].cube_info[i].offset = idx_value;
1216513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1217551ebd83SDave Airlie 		track->textures[1].cube_info[i].robj = reloc->robj;
1218551ebd83SDave Airlie 		break;
1219551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_0:
1220551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_1:
1221551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_2:
1222551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_3:
1223551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_4:
1224551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T2_0) / 4;
1225551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1226551ebd83SDave Airlie 		if (r) {
1227551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1228551ebd83SDave Airlie 				  idx, reg);
1229551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1230551ebd83SDave Airlie 			return r;
1231551ebd83SDave Airlie 		}
1232513bcb46SDave Airlie 		track->textures[2].cube_info[i].offset = idx_value;
1233513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1234551ebd83SDave Airlie 		track->textures[2].cube_info[i].robj = reloc->robj;
1235551ebd83SDave Airlie 		break;
1236551ebd83SDave Airlie 	case RADEON_RE_WIDTH_HEIGHT:
1237513bcb46SDave Airlie 		track->maxy = ((idx_value >> 16) & 0x7FF);
1238551ebd83SDave Airlie 		break;
1239e024e110SDave Airlie 	case RADEON_RB3D_COLORPITCH:
1240e024e110SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1241e024e110SDave Airlie 		if (r) {
1242e024e110SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1243e024e110SDave Airlie 				  idx, reg);
1244e024e110SDave Airlie 			r100_cs_dump_packet(p, pkt);
1245e024e110SDave Airlie 			return r;
1246e024e110SDave Airlie 		}
1247e024e110SDave Airlie 
1248e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MACRO)
1249e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_TILE_ENABLE;
1250e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MICRO)
1251e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_MICROTILE_ENABLE;
1252e024e110SDave Airlie 
1253513bcb46SDave Airlie 		tmp = idx_value & ~(0x7 << 16);
1254e024e110SDave Airlie 		tmp |= tile_flags;
1255e024e110SDave Airlie 		ib[idx] = tmp;
1256551ebd83SDave Airlie 
1257513bcb46SDave Airlie 		track->cb[0].pitch = idx_value & RADEON_COLORPITCH_MASK;
1258551ebd83SDave Airlie 		break;
1259551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHPITCH:
1260513bcb46SDave Airlie 		track->zb.pitch = idx_value & RADEON_DEPTHPITCH_MASK;
1261551ebd83SDave Airlie 		break;
1262551ebd83SDave Airlie 	case RADEON_RB3D_CNTL:
1263513bcb46SDave Airlie 		switch ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f) {
1264551ebd83SDave Airlie 		case 7:
1265551ebd83SDave Airlie 		case 8:
1266551ebd83SDave Airlie 		case 9:
1267551ebd83SDave Airlie 		case 11:
1268551ebd83SDave Airlie 		case 12:
1269551ebd83SDave Airlie 			track->cb[0].cpp = 1;
1270551ebd83SDave Airlie 			break;
1271551ebd83SDave Airlie 		case 3:
1272551ebd83SDave Airlie 		case 4:
1273551ebd83SDave Airlie 		case 15:
1274551ebd83SDave Airlie 			track->cb[0].cpp = 2;
1275551ebd83SDave Airlie 			break;
1276551ebd83SDave Airlie 		case 6:
1277551ebd83SDave Airlie 			track->cb[0].cpp = 4;
1278551ebd83SDave Airlie 			break;
1279551ebd83SDave Airlie 		default:
1280551ebd83SDave Airlie 			DRM_ERROR("Invalid color buffer format (%d) !\n",
1281513bcb46SDave Airlie 				  ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f));
1282551ebd83SDave Airlie 			return -EINVAL;
1283551ebd83SDave Airlie 		}
1284513bcb46SDave Airlie 		track->z_enabled = !!(idx_value & RADEON_Z_ENABLE);
1285551ebd83SDave Airlie 		break;
1286551ebd83SDave Airlie 	case RADEON_RB3D_ZSTENCILCNTL:
1287513bcb46SDave Airlie 		switch (idx_value & 0xf) {
1288551ebd83SDave Airlie 		case 0:
1289551ebd83SDave Airlie 			track->zb.cpp = 2;
1290551ebd83SDave Airlie 			break;
1291551ebd83SDave Airlie 		case 2:
1292551ebd83SDave Airlie 		case 3:
1293551ebd83SDave Airlie 		case 4:
1294551ebd83SDave Airlie 		case 5:
1295551ebd83SDave Airlie 		case 9:
1296551ebd83SDave Airlie 		case 11:
1297551ebd83SDave Airlie 			track->zb.cpp = 4;
1298551ebd83SDave Airlie 			break;
1299551ebd83SDave Airlie 		default:
1300551ebd83SDave Airlie 			break;
1301551ebd83SDave Airlie 		}
1302e024e110SDave Airlie 		break;
130317782d99SDave Airlie 	case RADEON_RB3D_ZPASS_ADDR:
130417782d99SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
130517782d99SDave Airlie 		if (r) {
130617782d99SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
130717782d99SDave Airlie 				  idx, reg);
130817782d99SDave Airlie 			r100_cs_dump_packet(p, pkt);
130917782d99SDave Airlie 			return r;
131017782d99SDave Airlie 		}
1311513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
131217782d99SDave Airlie 		break;
1313551ebd83SDave Airlie 	case RADEON_PP_CNTL:
1314551ebd83SDave Airlie 		{
1315513bcb46SDave Airlie 			uint32_t temp = idx_value >> 4;
1316551ebd83SDave Airlie 			for (i = 0; i < track->num_texture; i++)
1317551ebd83SDave Airlie 				track->textures[i].enabled = !!(temp & (1 << i));
1318551ebd83SDave Airlie 		}
1319551ebd83SDave Airlie 		break;
1320551ebd83SDave Airlie 	case RADEON_SE_VF_CNTL:
1321513bcb46SDave Airlie 		track->vap_vf_cntl = idx_value;
1322551ebd83SDave Airlie 		break;
1323551ebd83SDave Airlie 	case RADEON_SE_VTX_FMT:
1324513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(idx_value);
1325551ebd83SDave Airlie 		break;
1326551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_0:
1327551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_1:
1328551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_2:
1329551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_SIZE_0) / 8;
1330513bcb46SDave Airlie 		track->textures[i].width = (idx_value & RADEON_TEX_USIZE_MASK) + 1;
1331513bcb46SDave Airlie 		track->textures[i].height = ((idx_value & RADEON_TEX_VSIZE_MASK) >> RADEON_TEX_VSIZE_SHIFT) + 1;
1332551ebd83SDave Airlie 		break;
1333551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_0:
1334551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_1:
1335551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_2:
1336551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_PITCH_0) / 8;
1337513bcb46SDave Airlie 		track->textures[i].pitch = idx_value + 32;
1338551ebd83SDave Airlie 		break;
1339551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_0:
1340551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_1:
1341551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_2:
1342551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFILTER_0) / 24;
1343513bcb46SDave Airlie 		track->textures[i].num_levels = ((idx_value & RADEON_MAX_MIP_LEVEL_MASK)
1344551ebd83SDave Airlie 						 >> RADEON_MAX_MIP_LEVEL_SHIFT);
1345513bcb46SDave Airlie 		tmp = (idx_value >> 23) & 0x7;
1346551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1347551ebd83SDave Airlie 			track->textures[i].roundup_w = false;
1348513bcb46SDave Airlie 		tmp = (idx_value >> 27) & 0x7;
1349551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1350551ebd83SDave Airlie 			track->textures[i].roundup_h = false;
1351551ebd83SDave Airlie 		break;
1352551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_0:
1353551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_1:
1354551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_2:
1355551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFORMAT_0) / 24;
1356513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_NON_POWER2) {
1357551ebd83SDave Airlie 			track->textures[i].use_pitch = 1;
1358551ebd83SDave Airlie 		} else {
1359551ebd83SDave Airlie 			track->textures[i].use_pitch = 0;
1360513bcb46SDave Airlie 			track->textures[i].width = 1 << ((idx_value >> RADEON_TXFORMAT_WIDTH_SHIFT) & RADEON_TXFORMAT_WIDTH_MASK);
1361513bcb46SDave Airlie 			track->textures[i].height = 1 << ((idx_value >> RADEON_TXFORMAT_HEIGHT_SHIFT) & RADEON_TXFORMAT_HEIGHT_MASK);
1362551ebd83SDave Airlie 		}
1363513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_CUBIC_MAP_ENABLE)
1364551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 2;
1365513bcb46SDave Airlie 		switch ((idx_value & RADEON_TXFORMAT_FORMAT_MASK)) {
1366551ebd83SDave Airlie 		case RADEON_TXFORMAT_I8:
1367551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB332:
1368551ebd83SDave Airlie 		case RADEON_TXFORMAT_Y8:
1369551ebd83SDave Airlie 			track->textures[i].cpp = 1;
1370551ebd83SDave Airlie 			break;
1371551ebd83SDave Airlie 		case RADEON_TXFORMAT_AI88:
1372551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB1555:
1373551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB565:
1374551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB4444:
1375551ebd83SDave Airlie 		case RADEON_TXFORMAT_VYUY422:
1376551ebd83SDave Airlie 		case RADEON_TXFORMAT_YVYU422:
1377551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT1:
1378551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW16:
1379551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDV655:
1380551ebd83SDave Airlie 		case RADEON_TXFORMAT_DUDV88:
1381551ebd83SDave Airlie 			track->textures[i].cpp = 2;
1382551ebd83SDave Airlie 			break;
1383551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB8888:
1384551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGBA8888:
1385551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT23:
1386551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT45:
1387551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW32:
1388551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDUV8888:
1389551ebd83SDave Airlie 			track->textures[i].cpp = 4;
1390551ebd83SDave Airlie 			break;
1391551ebd83SDave Airlie 		}
1392513bcb46SDave Airlie 		track->textures[i].cube_info[4].width = 1 << ((idx_value >> 16) & 0xf);
1393513bcb46SDave Airlie 		track->textures[i].cube_info[4].height = 1 << ((idx_value >> 20) & 0xf);
1394551ebd83SDave Airlie 		break;
1395551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_0:
1396551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_1:
1397551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_2:
1398513bcb46SDave Airlie 		tmp = idx_value;
1399551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_FACES_0) / 4;
1400551ebd83SDave Airlie 		for (face = 0; face < 4; face++) {
1401551ebd83SDave Airlie 			track->textures[i].cube_info[face].width = 1 << ((tmp >> (face * 8)) & 0xf);
1402551ebd83SDave Airlie 			track->textures[i].cube_info[face].height = 1 << ((tmp >> ((face * 8) + 4)) & 0xf);
1403551ebd83SDave Airlie 		}
1404551ebd83SDave Airlie 		break;
1405771fe6b9SJerome Glisse 	default:
1406551ebd83SDave Airlie 		printk(KERN_ERR "Forbidden register 0x%04X in cs at %d\n",
1407551ebd83SDave Airlie 		       reg, idx);
1408551ebd83SDave Airlie 		return -EINVAL;
1409771fe6b9SJerome Glisse 	}
1410771fe6b9SJerome Glisse 	return 0;
1411771fe6b9SJerome Glisse }
1412771fe6b9SJerome Glisse 
1413068a117cSJerome Glisse int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
1414068a117cSJerome Glisse 					 struct radeon_cs_packet *pkt,
14154c788679SJerome Glisse 					 struct radeon_bo *robj)
1416068a117cSJerome Glisse {
1417068a117cSJerome Glisse 	unsigned idx;
1418513bcb46SDave Airlie 	u32 value;
1419068a117cSJerome Glisse 	idx = pkt->idx + 1;
1420513bcb46SDave Airlie 	value = radeon_get_ib_value(p, idx + 2);
14214c788679SJerome Glisse 	if ((value + 1) > radeon_bo_size(robj)) {
1422068a117cSJerome Glisse 		DRM_ERROR("[drm] Buffer too small for PACKET3 INDX_BUFFER "
1423068a117cSJerome Glisse 			  "(need %u have %lu) !\n",
1424513bcb46SDave Airlie 			  value + 1,
14254c788679SJerome Glisse 			  radeon_bo_size(robj));
1426068a117cSJerome Glisse 		return -EINVAL;
1427068a117cSJerome Glisse 	}
1428068a117cSJerome Glisse 	return 0;
1429068a117cSJerome Glisse }
1430068a117cSJerome Glisse 
1431771fe6b9SJerome Glisse static int r100_packet3_check(struct radeon_cs_parser *p,
1432771fe6b9SJerome Glisse 			      struct radeon_cs_packet *pkt)
1433771fe6b9SJerome Glisse {
1434771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1435551ebd83SDave Airlie 	struct r100_cs_track *track;
1436771fe6b9SJerome Glisse 	unsigned idx;
1437771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1438771fe6b9SJerome Glisse 	int r;
1439771fe6b9SJerome Glisse 
1440771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1441771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
1442551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1443771fe6b9SJerome Glisse 	switch (pkt->opcode) {
1444771fe6b9SJerome Glisse 	case PACKET3_3D_LOAD_VBPNTR:
1445513bcb46SDave Airlie 		r = r100_packet3_load_vbpntr(p, pkt, idx);
1446513bcb46SDave Airlie 		if (r)
1447771fe6b9SJerome Glisse 			return r;
1448771fe6b9SJerome Glisse 		break;
1449771fe6b9SJerome Glisse 	case PACKET3_INDX_BUFFER:
1450771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1451771fe6b9SJerome Glisse 		if (r) {
1452771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1453771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1454771fe6b9SJerome Glisse 			return r;
1455771fe6b9SJerome Glisse 		}
1456513bcb46SDave Airlie 		ib[idx+1] = radeon_get_ib_value(p, idx+1) + ((u32)reloc->lobj.gpu_offset);
1457068a117cSJerome Glisse 		r = r100_cs_track_check_pkt3_indx_buffer(p, pkt, reloc->robj);
1458068a117cSJerome Glisse 		if (r) {
1459068a117cSJerome Glisse 			return r;
1460068a117cSJerome Glisse 		}
1461771fe6b9SJerome Glisse 		break;
1462771fe6b9SJerome Glisse 	case 0x23:
1463771fe6b9SJerome Glisse 		/* 3D_RNDR_GEN_INDX_PRIM on r100/r200 */
1464771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1465771fe6b9SJerome Glisse 		if (r) {
1466771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1467771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1468771fe6b9SJerome Glisse 			return r;
1469771fe6b9SJerome Glisse 		}
1470513bcb46SDave Airlie 		ib[idx] = radeon_get_ib_value(p, idx) + ((u32)reloc->lobj.gpu_offset);
1471551ebd83SDave Airlie 		track->num_arrays = 1;
1472513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(radeon_get_ib_value(p, idx + 2));
1473551ebd83SDave Airlie 
1474551ebd83SDave Airlie 		track->arrays[0].robj = reloc->robj;
1475551ebd83SDave Airlie 		track->arrays[0].esize = track->vtx_size;
1476551ebd83SDave Airlie 
1477513bcb46SDave Airlie 		track->max_indx = radeon_get_ib_value(p, idx+1);
1478551ebd83SDave Airlie 
1479513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx+3);
1480551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1481551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1482551ebd83SDave Airlie 		if (r)
1483551ebd83SDave Airlie 			return r;
1484771fe6b9SJerome Glisse 		break;
1485771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD:
1486513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx + 1) >> 4) & 0x3) != 3) {
1487551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1488551ebd83SDave Airlie 			return -EINVAL;
1489551ebd83SDave Airlie 		}
1490513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1491551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1492551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1493551ebd83SDave Airlie 		if (r)
1494551ebd83SDave Airlie 			return r;
1495551ebd83SDave Airlie 		break;
1496771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1497771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD_2:
1498513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx) >> 4) & 0x3) != 3) {
1499551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1500551ebd83SDave Airlie 			return -EINVAL;
1501551ebd83SDave Airlie 		}
1502513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1503551ebd83SDave Airlie 		track->immd_dwords = pkt->count;
1504551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1505551ebd83SDave Airlie 		if (r)
1506551ebd83SDave Airlie 			return r;
1507551ebd83SDave Airlie 		break;
1508771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1509771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF_2:
1510513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1511551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1512551ebd83SDave Airlie 		if (r)
1513551ebd83SDave Airlie 			return r;
1514551ebd83SDave Airlie 		break;
1515771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1516771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX_2:
1517513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1518551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1519551ebd83SDave Airlie 		if (r)
1520551ebd83SDave Airlie 			return r;
1521551ebd83SDave Airlie 		break;
1522771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1523771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF:
1524513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1525551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1526551ebd83SDave Airlie 		if (r)
1527551ebd83SDave Airlie 			return r;
1528551ebd83SDave Airlie 		break;
1529771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1530771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX:
1531513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1532551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1533551ebd83SDave Airlie 		if (r)
1534551ebd83SDave Airlie 			return r;
1535551ebd83SDave Airlie 		break;
1536771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1537771fe6b9SJerome Glisse 	case PACKET3_NOP:
1538771fe6b9SJerome Glisse 		break;
1539771fe6b9SJerome Glisse 	default:
1540771fe6b9SJerome Glisse 		DRM_ERROR("Packet3 opcode %x not supported\n", pkt->opcode);
1541771fe6b9SJerome Glisse 		return -EINVAL;
1542771fe6b9SJerome Glisse 	}
1543771fe6b9SJerome Glisse 	return 0;
1544771fe6b9SJerome Glisse }
1545771fe6b9SJerome Glisse 
1546771fe6b9SJerome Glisse int r100_cs_parse(struct radeon_cs_parser *p)
1547771fe6b9SJerome Glisse {
1548771fe6b9SJerome Glisse 	struct radeon_cs_packet pkt;
15499f022ddfSJerome Glisse 	struct r100_cs_track *track;
1550771fe6b9SJerome Glisse 	int r;
1551771fe6b9SJerome Glisse 
15529f022ddfSJerome Glisse 	track = kzalloc(sizeof(*track), GFP_KERNEL);
15539f022ddfSJerome Glisse 	r100_cs_track_clear(p->rdev, track);
15549f022ddfSJerome Glisse 	p->track = track;
1555771fe6b9SJerome Glisse 	do {
1556771fe6b9SJerome Glisse 		r = r100_cs_packet_parse(p, &pkt, p->idx);
1557771fe6b9SJerome Glisse 		if (r) {
1558771fe6b9SJerome Glisse 			return r;
1559771fe6b9SJerome Glisse 		}
1560771fe6b9SJerome Glisse 		p->idx += pkt.count + 2;
1561771fe6b9SJerome Glisse 		switch (pkt.type) {
1562771fe6b9SJerome Glisse 			case PACKET_TYPE0:
1563551ebd83SDave Airlie 				if (p->rdev->family >= CHIP_R200)
1564551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1565551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1566551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1567551ebd83SDave Airlie 								  &r200_packet0_check);
1568551ebd83SDave Airlie 				else
1569551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1570551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1571551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1572551ebd83SDave Airlie 								  &r100_packet0_check);
1573771fe6b9SJerome Glisse 				break;
1574771fe6b9SJerome Glisse 			case PACKET_TYPE2:
1575771fe6b9SJerome Glisse 				break;
1576771fe6b9SJerome Glisse 			case PACKET_TYPE3:
1577771fe6b9SJerome Glisse 				r = r100_packet3_check(p, &pkt);
1578771fe6b9SJerome Glisse 				break;
1579771fe6b9SJerome Glisse 			default:
1580771fe6b9SJerome Glisse 				DRM_ERROR("Unknown packet type %d !\n",
1581771fe6b9SJerome Glisse 					  pkt.type);
1582771fe6b9SJerome Glisse 				return -EINVAL;
1583771fe6b9SJerome Glisse 		}
1584771fe6b9SJerome Glisse 		if (r) {
1585771fe6b9SJerome Glisse 			return r;
1586771fe6b9SJerome Glisse 		}
1587771fe6b9SJerome Glisse 	} while (p->idx < p->chunks[p->chunk_ib_idx].length_dw);
1588771fe6b9SJerome Glisse 	return 0;
1589771fe6b9SJerome Glisse }
1590771fe6b9SJerome Glisse 
1591771fe6b9SJerome Glisse 
1592771fe6b9SJerome Glisse /*
1593771fe6b9SJerome Glisse  * Global GPU functions
1594771fe6b9SJerome Glisse  */
1595771fe6b9SJerome Glisse void r100_errata(struct radeon_device *rdev)
1596771fe6b9SJerome Glisse {
1597771fe6b9SJerome Glisse 	rdev->pll_errata = 0;
1598771fe6b9SJerome Glisse 
1599771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV200 || rdev->family == CHIP_RS200) {
1600771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DUMMYREADS;
1601771fe6b9SJerome Glisse 	}
1602771fe6b9SJerome Glisse 
1603771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV100 ||
1604771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS100 ||
1605771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS200) {
1606771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DELAY;
1607771fe6b9SJerome Glisse 	}
1608771fe6b9SJerome Glisse }
1609771fe6b9SJerome Glisse 
1610771fe6b9SJerome Glisse /* Wait for vertical sync on primary CRTC */
1611771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync(struct radeon_device *rdev)
1612771fe6b9SJerome Glisse {
1613771fe6b9SJerome Glisse 	uint32_t crtc_gen_cntl, tmp;
1614771fe6b9SJerome Glisse 	int i;
1615771fe6b9SJerome Glisse 
1616771fe6b9SJerome Glisse 	crtc_gen_cntl = RREG32(RADEON_CRTC_GEN_CNTL);
1617771fe6b9SJerome Glisse 	if ((crtc_gen_cntl & RADEON_CRTC_DISP_REQ_EN_B) ||
1618771fe6b9SJerome Glisse 	    !(crtc_gen_cntl & RADEON_CRTC_EN)) {
1619771fe6b9SJerome Glisse 		return;
1620771fe6b9SJerome Glisse 	}
1621771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1622771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_STATUS, RADEON_CRTC_VBLANK_SAVE_CLEAR);
1623771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1624771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC_STATUS);
1625771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC_VBLANK_SAVE) {
1626771fe6b9SJerome Glisse 			return;
1627771fe6b9SJerome Glisse 		}
1628771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1629771fe6b9SJerome Glisse 	}
1630771fe6b9SJerome Glisse }
1631771fe6b9SJerome Glisse 
1632771fe6b9SJerome Glisse /* Wait for vertical sync on secondary CRTC */
1633771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync2(struct radeon_device *rdev)
1634771fe6b9SJerome Glisse {
1635771fe6b9SJerome Glisse 	uint32_t crtc2_gen_cntl, tmp;
1636771fe6b9SJerome Glisse 	int i;
1637771fe6b9SJerome Glisse 
1638771fe6b9SJerome Glisse 	crtc2_gen_cntl = RREG32(RADEON_CRTC2_GEN_CNTL);
1639771fe6b9SJerome Glisse 	if ((crtc2_gen_cntl & RADEON_CRTC2_DISP_REQ_EN_B) ||
1640771fe6b9SJerome Glisse 	    !(crtc2_gen_cntl & RADEON_CRTC2_EN))
1641771fe6b9SJerome Glisse 		return;
1642771fe6b9SJerome Glisse 
1643771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1644771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC2_STATUS, RADEON_CRTC2_VBLANK_SAVE_CLEAR);
1645771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1646771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC2_STATUS);
1647771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC2_VBLANK_SAVE) {
1648771fe6b9SJerome Glisse 			return;
1649771fe6b9SJerome Glisse 		}
1650771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1651771fe6b9SJerome Glisse 	}
1652771fe6b9SJerome Glisse }
1653771fe6b9SJerome Glisse 
1654771fe6b9SJerome Glisse int r100_rbbm_fifo_wait_for_entry(struct radeon_device *rdev, unsigned n)
1655771fe6b9SJerome Glisse {
1656771fe6b9SJerome Glisse 	unsigned i;
1657771fe6b9SJerome Glisse 	uint32_t tmp;
1658771fe6b9SJerome Glisse 
1659771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1660771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS) & RADEON_RBBM_FIFOCNT_MASK;
1661771fe6b9SJerome Glisse 		if (tmp >= n) {
1662771fe6b9SJerome Glisse 			return 0;
1663771fe6b9SJerome Glisse 		}
1664771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1665771fe6b9SJerome Glisse 	}
1666771fe6b9SJerome Glisse 	return -1;
1667771fe6b9SJerome Glisse }
1668771fe6b9SJerome Glisse 
1669771fe6b9SJerome Glisse int r100_gui_wait_for_idle(struct radeon_device *rdev)
1670771fe6b9SJerome Glisse {
1671771fe6b9SJerome Glisse 	unsigned i;
1672771fe6b9SJerome Glisse 	uint32_t tmp;
1673771fe6b9SJerome Glisse 
1674771fe6b9SJerome Glisse 	if (r100_rbbm_fifo_wait_for_entry(rdev, 64)) {
1675771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: wait for empty RBBM fifo failed !"
1676771fe6b9SJerome Glisse 		       " Bad things might happen.\n");
1677771fe6b9SJerome Glisse 	}
1678771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1679771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1680771fe6b9SJerome Glisse 		if (!(tmp & (1 << 31))) {
1681771fe6b9SJerome Glisse 			return 0;
1682771fe6b9SJerome Glisse 		}
1683771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1684771fe6b9SJerome Glisse 	}
1685771fe6b9SJerome Glisse 	return -1;
1686771fe6b9SJerome Glisse }
1687771fe6b9SJerome Glisse 
1688771fe6b9SJerome Glisse int r100_mc_wait_for_idle(struct radeon_device *rdev)
1689771fe6b9SJerome Glisse {
1690771fe6b9SJerome Glisse 	unsigned i;
1691771fe6b9SJerome Glisse 	uint32_t tmp;
1692771fe6b9SJerome Glisse 
1693771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1694771fe6b9SJerome Glisse 		/* read MC_STATUS */
1695771fe6b9SJerome Glisse 		tmp = RREG32(0x0150);
1696771fe6b9SJerome Glisse 		if (tmp & (1 << 2)) {
1697771fe6b9SJerome Glisse 			return 0;
1698771fe6b9SJerome Glisse 		}
1699771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1700771fe6b9SJerome Glisse 	}
1701771fe6b9SJerome Glisse 	return -1;
1702771fe6b9SJerome Glisse }
1703771fe6b9SJerome Glisse 
1704771fe6b9SJerome Glisse void r100_gpu_init(struct radeon_device *rdev)
1705771fe6b9SJerome Glisse {
1706771fe6b9SJerome Glisse 	/* TODO: anythings to do here ? pipes ? */
1707771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1708771fe6b9SJerome Glisse }
1709771fe6b9SJerome Glisse 
171023956dfaSDave Airlie void r100_hdp_flush(struct radeon_device *rdev)
171123956dfaSDave Airlie {
171223956dfaSDave Airlie 	u32 tmp;
171323956dfaSDave Airlie 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
171423956dfaSDave Airlie 	tmp |= RADEON_HDP_READ_BUFFER_INVALIDATE;
171523956dfaSDave Airlie 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
171623956dfaSDave Airlie }
171723956dfaSDave Airlie 
1718771fe6b9SJerome Glisse void r100_hdp_reset(struct radeon_device *rdev)
1719771fe6b9SJerome Glisse {
1720771fe6b9SJerome Glisse 	uint32_t tmp;
1721771fe6b9SJerome Glisse 
1722771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL;
1723771fe6b9SJerome Glisse 	tmp |= (7 << 28);
1724771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp | RADEON_HDP_SOFT_RESET | RADEON_HDP_READ_BUFFER_INVALIDATE);
1725771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1726771fe6b9SJerome Glisse 	udelay(200);
1727771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1728771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
1729771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1730771fe6b9SJerome Glisse }
1731771fe6b9SJerome Glisse 
1732771fe6b9SJerome Glisse int r100_rb2d_reset(struct radeon_device *rdev)
1733771fe6b9SJerome Glisse {
1734771fe6b9SJerome Glisse 	uint32_t tmp;
1735771fe6b9SJerome Glisse 	int i;
1736771fe6b9SJerome Glisse 
1737771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_E2);
1738771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
1739771fe6b9SJerome Glisse 	udelay(200);
1740771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1741771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
1742771fe6b9SJerome Glisse 	mdelay(1);
1743771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1744771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1745771fe6b9SJerome Glisse 		if (!(tmp & (1 << 26))) {
1746771fe6b9SJerome Glisse 			DRM_INFO("RB2D reset succeed (RBBM_STATUS=0x%08X)\n",
1747771fe6b9SJerome Glisse 				 tmp);
1748771fe6b9SJerome Glisse 			return 0;
1749771fe6b9SJerome Glisse 		}
1750771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1751771fe6b9SJerome Glisse 	}
1752771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
1753771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset RB2D (RBBM_STATUS=0x%08X)!\n", tmp);
1754771fe6b9SJerome Glisse 	return -1;
1755771fe6b9SJerome Glisse }
1756771fe6b9SJerome Glisse 
1757771fe6b9SJerome Glisse int r100_gpu_reset(struct radeon_device *rdev)
1758771fe6b9SJerome Glisse {
1759771fe6b9SJerome Glisse 	uint32_t status;
1760771fe6b9SJerome Glisse 
1761771fe6b9SJerome Glisse 	/* reset order likely matter */
1762771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1763771fe6b9SJerome Glisse 	/* reset HDP */
1764771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1765771fe6b9SJerome Glisse 	/* reset rb2d */
1766771fe6b9SJerome Glisse 	if (status & ((1 << 17) | (1 << 18) | (1 << 27))) {
1767771fe6b9SJerome Glisse 		r100_rb2d_reset(rdev);
1768771fe6b9SJerome Glisse 	}
1769771fe6b9SJerome Glisse 	/* TODO: reset 3D engine */
1770771fe6b9SJerome Glisse 	/* reset CP */
1771771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1772771fe6b9SJerome Glisse 	if (status & (1 << 16)) {
1773771fe6b9SJerome Glisse 		r100_cp_reset(rdev);
1774771fe6b9SJerome Glisse 	}
1775771fe6b9SJerome Glisse 	/* Check if GPU is idle */
1776771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1777771fe6b9SJerome Glisse 	if (status & (1 << 31)) {
1778771fe6b9SJerome Glisse 		DRM_ERROR("Failed to reset GPU (RBBM_STATUS=0x%08X)\n", status);
1779771fe6b9SJerome Glisse 		return -1;
1780771fe6b9SJerome Glisse 	}
1781771fe6b9SJerome Glisse 	DRM_INFO("GPU reset succeed (RBBM_STATUS=0x%08X)\n", status);
1782771fe6b9SJerome Glisse 	return 0;
1783771fe6b9SJerome Glisse }
1784771fe6b9SJerome Glisse 
178592cde00cSAlex Deucher void r100_set_common_regs(struct radeon_device *rdev)
178692cde00cSAlex Deucher {
178792cde00cSAlex Deucher 	/* set these so they don't interfere with anything */
178892cde00cSAlex Deucher 	WREG32(RADEON_OV0_SCALE_CNTL, 0);
178992cde00cSAlex Deucher 	WREG32(RADEON_SUBPIC_CNTL, 0);
179092cde00cSAlex Deucher 	WREG32(RADEON_VIPH_CONTROL, 0);
179192cde00cSAlex Deucher 	WREG32(RADEON_I2C_CNTL_1, 0);
179292cde00cSAlex Deucher 	WREG32(RADEON_DVI_I2C_CNTL_1, 0);
179392cde00cSAlex Deucher 	WREG32(RADEON_CAP0_TRIG_CNTL, 0);
179492cde00cSAlex Deucher 	WREG32(RADEON_CAP1_TRIG_CNTL, 0);
179592cde00cSAlex Deucher }
1796771fe6b9SJerome Glisse 
1797771fe6b9SJerome Glisse /*
1798771fe6b9SJerome Glisse  * VRAM info
1799771fe6b9SJerome Glisse  */
1800771fe6b9SJerome Glisse static void r100_vram_get_type(struct radeon_device *rdev)
1801771fe6b9SJerome Glisse {
1802771fe6b9SJerome Glisse 	uint32_t tmp;
1803771fe6b9SJerome Glisse 
1804771fe6b9SJerome Glisse 	rdev->mc.vram_is_ddr = false;
1805771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP)
1806771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1807771fe6b9SJerome Glisse 	else if (RREG32(RADEON_MEM_SDRAM_MODE_REG) & RADEON_MEM_CFG_TYPE_DDR)
1808771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1809771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_RV100) ||
1810771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS100) ||
1811771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
1812771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1813771fe6b9SJerome Glisse 		if (tmp & RV100_HALF_MODE) {
1814771fe6b9SJerome Glisse 			rdev->mc.vram_width = 32;
1815771fe6b9SJerome Glisse 		} else {
1816771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1817771fe6b9SJerome Glisse 		}
1818771fe6b9SJerome Glisse 		if (rdev->flags & RADEON_SINGLE_CRTC) {
1819771fe6b9SJerome Glisse 			rdev->mc.vram_width /= 4;
1820771fe6b9SJerome Glisse 			rdev->mc.vram_is_ddr = true;
1821771fe6b9SJerome Glisse 		}
1822771fe6b9SJerome Glisse 	} else if (rdev->family <= CHIP_RV280) {
1823771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1824771fe6b9SJerome Glisse 		if (tmp & RADEON_MEM_NUM_CHANNELS_MASK) {
1825771fe6b9SJerome Glisse 			rdev->mc.vram_width = 128;
1826771fe6b9SJerome Glisse 		} else {
1827771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1828771fe6b9SJerome Glisse 		}
1829771fe6b9SJerome Glisse 	} else {
1830771fe6b9SJerome Glisse 		/* newer IGPs */
1831771fe6b9SJerome Glisse 		rdev->mc.vram_width = 128;
1832771fe6b9SJerome Glisse 	}
1833771fe6b9SJerome Glisse }
1834771fe6b9SJerome Glisse 
18352a0f8918SDave Airlie static u32 r100_get_accessible_vram(struct radeon_device *rdev)
1836771fe6b9SJerome Glisse {
18372a0f8918SDave Airlie 	u32 aper_size;
18382a0f8918SDave Airlie 	u8 byte;
18392a0f8918SDave Airlie 
18402a0f8918SDave Airlie 	aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
18412a0f8918SDave Airlie 
18422a0f8918SDave Airlie 	/* Set HDP_APER_CNTL only on cards that are known not to be broken,
18432a0f8918SDave Airlie 	 * that is has the 2nd generation multifunction PCI interface
18442a0f8918SDave Airlie 	 */
18452a0f8918SDave Airlie 	if (rdev->family == CHIP_RV280 ||
18462a0f8918SDave Airlie 	    rdev->family >= CHIP_RV350) {
18472a0f8918SDave Airlie 		WREG32_P(RADEON_HOST_PATH_CNTL, RADEON_HDP_APER_CNTL,
18482a0f8918SDave Airlie 		       ~RADEON_HDP_APER_CNTL);
18492a0f8918SDave Airlie 		DRM_INFO("Generation 2 PCI interface, using max accessible memory\n");
18502a0f8918SDave Airlie 		return aper_size * 2;
18512a0f8918SDave Airlie 	}
18522a0f8918SDave Airlie 
18532a0f8918SDave Airlie 	/* Older cards have all sorts of funny issues to deal with. First
18542a0f8918SDave Airlie 	 * check if it's a multifunction card by reading the PCI config
18552a0f8918SDave Airlie 	 * header type... Limit those to one aperture size
18562a0f8918SDave Airlie 	 */
18572a0f8918SDave Airlie 	pci_read_config_byte(rdev->pdev, 0xe, &byte);
18582a0f8918SDave Airlie 	if (byte & 0x80) {
18592a0f8918SDave Airlie 		DRM_INFO("Generation 1 PCI interface in multifunction mode\n");
18602a0f8918SDave Airlie 		DRM_INFO("Limiting VRAM to one aperture\n");
18612a0f8918SDave Airlie 		return aper_size;
18622a0f8918SDave Airlie 	}
18632a0f8918SDave Airlie 
18642a0f8918SDave Airlie 	/* Single function older card. We read HDP_APER_CNTL to see how the BIOS
18652a0f8918SDave Airlie 	 * have set it up. We don't write this as it's broken on some ASICs but
18662a0f8918SDave Airlie 	 * we expect the BIOS to have done the right thing (might be too optimistic...)
18672a0f8918SDave Airlie 	 */
18682a0f8918SDave Airlie 	if (RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL)
18692a0f8918SDave Airlie 		return aper_size * 2;
18702a0f8918SDave Airlie 	return aper_size;
18712a0f8918SDave Airlie }
18722a0f8918SDave Airlie 
18732a0f8918SDave Airlie void r100_vram_init_sizes(struct radeon_device *rdev)
18742a0f8918SDave Airlie {
18752a0f8918SDave Airlie 	u64 config_aper_size;
18762a0f8918SDave Airlie 	u32 accessible;
18772a0f8918SDave Airlie 
18782a0f8918SDave Airlie 	config_aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
1879771fe6b9SJerome Glisse 
1880771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
1881771fe6b9SJerome Glisse 		uint32_t tom;
1882771fe6b9SJerome Glisse 		/* read NB_TOM to get the amount of ram stolen for the GPU */
1883771fe6b9SJerome Glisse 		tom = RREG32(RADEON_NB_TOM);
18847a50f01aSDave Airlie 		rdev->mc.real_vram_size = (((tom >> 16) - (tom & 0xffff) + 1) << 16);
18853e43d821SDave Airlie 		/* for IGPs we need to keep VRAM where it was put by the BIOS */
18863e43d821SDave Airlie 		rdev->mc.vram_location = (tom & 0xffff) << 16;
18877a50f01aSDave Airlie 		WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
18887a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1889771fe6b9SJerome Glisse 	} else {
18907a50f01aSDave Airlie 		rdev->mc.real_vram_size = RREG32(RADEON_CONFIG_MEMSIZE);
1891771fe6b9SJerome Glisse 		/* Some production boards of m6 will report 0
1892771fe6b9SJerome Glisse 		 * if it's 8 MB
1893771fe6b9SJerome Glisse 		 */
18947a50f01aSDave Airlie 		if (rdev->mc.real_vram_size == 0) {
18957a50f01aSDave Airlie 			rdev->mc.real_vram_size = 8192 * 1024;
18967a50f01aSDave Airlie 			WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
1897771fe6b9SJerome Glisse 		}
18983e43d821SDave Airlie 		/* let driver place VRAM */
18993e43d821SDave Airlie 		rdev->mc.vram_location = 0xFFFFFFFFUL;
19002a0f8918SDave Airlie 		 /* Fix for RN50, M6, M7 with 8/16/32(??) MBs of VRAM -
19012a0f8918SDave Airlie 		  * Novell bug 204882 + along with lots of ubuntu ones */
19027a50f01aSDave Airlie 		if (config_aper_size > rdev->mc.real_vram_size)
19037a50f01aSDave Airlie 			rdev->mc.mc_vram_size = config_aper_size;
19047a50f01aSDave Airlie 		else
19057a50f01aSDave Airlie 			rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1906771fe6b9SJerome Glisse 	}
1907771fe6b9SJerome Glisse 
19082a0f8918SDave Airlie 	/* work out accessible VRAM */
19092a0f8918SDave Airlie 	accessible = r100_get_accessible_vram(rdev);
19102a0f8918SDave Airlie 
1911771fe6b9SJerome Glisse 	rdev->mc.aper_base = drm_get_resource_start(rdev->ddev, 0);
1912771fe6b9SJerome Glisse 	rdev->mc.aper_size = drm_get_resource_len(rdev->ddev, 0);
19132a0f8918SDave Airlie 
19142a0f8918SDave Airlie 	if (accessible > rdev->mc.aper_size)
19152a0f8918SDave Airlie 		accessible = rdev->mc.aper_size;
19162a0f8918SDave Airlie 
19177a50f01aSDave Airlie 	if (rdev->mc.mc_vram_size > rdev->mc.aper_size)
19187a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.aper_size;
19197a50f01aSDave Airlie 
19207a50f01aSDave Airlie 	if (rdev->mc.real_vram_size > rdev->mc.aper_size)
19217a50f01aSDave Airlie 		rdev->mc.real_vram_size = rdev->mc.aper_size;
19222a0f8918SDave Airlie }
19232a0f8918SDave Airlie 
192428d52043SDave Airlie void r100_vga_set_state(struct radeon_device *rdev, bool state)
192528d52043SDave Airlie {
192628d52043SDave Airlie 	uint32_t temp;
192728d52043SDave Airlie 
192828d52043SDave Airlie 	temp = RREG32(RADEON_CONFIG_CNTL);
192928d52043SDave Airlie 	if (state == false) {
193028d52043SDave Airlie 		temp &= ~(1<<8);
193128d52043SDave Airlie 		temp |= (1<<9);
193228d52043SDave Airlie 	} else {
193328d52043SDave Airlie 		temp &= ~(1<<9);
193428d52043SDave Airlie 	}
193528d52043SDave Airlie 	WREG32(RADEON_CONFIG_CNTL, temp);
193628d52043SDave Airlie }
193728d52043SDave Airlie 
19382a0f8918SDave Airlie void r100_vram_info(struct radeon_device *rdev)
19392a0f8918SDave Airlie {
19402a0f8918SDave Airlie 	r100_vram_get_type(rdev);
19412a0f8918SDave Airlie 
19422a0f8918SDave Airlie 	r100_vram_init_sizes(rdev);
1943771fe6b9SJerome Glisse }
1944771fe6b9SJerome Glisse 
1945771fe6b9SJerome Glisse 
1946771fe6b9SJerome Glisse /*
1947771fe6b9SJerome Glisse  * Indirect registers accessor
1948771fe6b9SJerome Glisse  */
1949771fe6b9SJerome Glisse void r100_pll_errata_after_index(struct radeon_device *rdev)
1950771fe6b9SJerome Glisse {
1951771fe6b9SJerome Glisse 	if (!(rdev->pll_errata & CHIP_ERRATA_PLL_DUMMYREADS)) {
1952771fe6b9SJerome Glisse 		return;
1953771fe6b9SJerome Glisse 	}
1954771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CLOCK_CNTL_DATA);
1955771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CRTC_GEN_CNTL);
1956771fe6b9SJerome Glisse }
1957771fe6b9SJerome Glisse 
1958771fe6b9SJerome Glisse static void r100_pll_errata_after_data(struct radeon_device *rdev)
1959771fe6b9SJerome Glisse {
1960771fe6b9SJerome Glisse 	/* This workarounds is necessary on RV100, RS100 and RS200 chips
1961771fe6b9SJerome Glisse 	 * or the chip could hang on a subsequent access
1962771fe6b9SJerome Glisse 	 */
1963771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_PLL_DELAY) {
1964771fe6b9SJerome Glisse 		udelay(5000);
1965771fe6b9SJerome Glisse 	}
1966771fe6b9SJerome Glisse 
1967771fe6b9SJerome Glisse 	/* This function is required to workaround a hardware bug in some (all?)
1968771fe6b9SJerome Glisse 	 * revisions of the R300.  This workaround should be called after every
1969771fe6b9SJerome Glisse 	 * CLOCK_CNTL_INDEX register access.  If not, register reads afterward
1970771fe6b9SJerome Glisse 	 * may not be correct.
1971771fe6b9SJerome Glisse 	 */
1972771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_R300_CG) {
1973771fe6b9SJerome Glisse 		uint32_t save, tmp;
1974771fe6b9SJerome Glisse 
1975771fe6b9SJerome Glisse 		save = RREG32(RADEON_CLOCK_CNTL_INDEX);
1976771fe6b9SJerome Glisse 		tmp = save & ~(0x3f | RADEON_PLL_WR_EN);
1977771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, tmp);
1978771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CLOCK_CNTL_DATA);
1979771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, save);
1980771fe6b9SJerome Glisse 	}
1981771fe6b9SJerome Glisse }
1982771fe6b9SJerome Glisse 
1983771fe6b9SJerome Glisse uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg)
1984771fe6b9SJerome Glisse {
1985771fe6b9SJerome Glisse 	uint32_t data;
1986771fe6b9SJerome Glisse 
1987771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, reg & 0x3f);
1988771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1989771fe6b9SJerome Glisse 	data = RREG32(RADEON_CLOCK_CNTL_DATA);
1990771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
1991771fe6b9SJerome Glisse 	return data;
1992771fe6b9SJerome Glisse }
1993771fe6b9SJerome Glisse 
1994771fe6b9SJerome Glisse void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
1995771fe6b9SJerome Glisse {
1996771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, ((reg & 0x3f) | RADEON_PLL_WR_EN));
1997771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1998771fe6b9SJerome Glisse 	WREG32(RADEON_CLOCK_CNTL_DATA, v);
1999771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
2000771fe6b9SJerome Glisse }
2001771fe6b9SJerome Glisse 
2002d4550907SJerome Glisse void r100_set_safe_registers(struct radeon_device *rdev)
2003068a117cSJerome Glisse {
2004551ebd83SDave Airlie 	if (ASIC_IS_RN50(rdev)) {
2005551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = rn50_reg_safe_bm;
2006551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(rn50_reg_safe_bm);
2007551ebd83SDave Airlie 	} else if (rdev->family < CHIP_R200) {
2008551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = r100_reg_safe_bm;
2009551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(r100_reg_safe_bm);
2010551ebd83SDave Airlie 	} else {
2011d4550907SJerome Glisse 		r200_set_safe_registers(rdev);
2012551ebd83SDave Airlie 	}
2013068a117cSJerome Glisse }
2014068a117cSJerome Glisse 
2015771fe6b9SJerome Glisse /*
2016771fe6b9SJerome Glisse  * Debugfs info
2017771fe6b9SJerome Glisse  */
2018771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2019771fe6b9SJerome Glisse static int r100_debugfs_rbbm_info(struct seq_file *m, void *data)
2020771fe6b9SJerome Glisse {
2021771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2022771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2023771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2024771fe6b9SJerome Glisse 	uint32_t reg, value;
2025771fe6b9SJerome Glisse 	unsigned i;
2026771fe6b9SJerome Glisse 
2027771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_STATUS 0x%08x\n", RREG32(RADEON_RBBM_STATUS));
2028771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_CMDFIFO_STAT 0x%08x\n", RREG32(0xE7C));
2029771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2030771fe6b9SJerome Glisse 	for (i = 0; i < 64; i++) {
2031771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i | 0x100);
2032771fe6b9SJerome Glisse 		reg = (RREG32(RADEON_RBBM_CMDFIFO_DATA) - 1) >> 2;
2033771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i);
2034771fe6b9SJerome Glisse 		value = RREG32(RADEON_RBBM_CMDFIFO_DATA);
2035771fe6b9SJerome Glisse 		seq_printf(m, "[0x%03X] 0x%04X=0x%08X\n", i, reg, value);
2036771fe6b9SJerome Glisse 	}
2037771fe6b9SJerome Glisse 	return 0;
2038771fe6b9SJerome Glisse }
2039771fe6b9SJerome Glisse 
2040771fe6b9SJerome Glisse static int r100_debugfs_cp_ring_info(struct seq_file *m, void *data)
2041771fe6b9SJerome Glisse {
2042771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2043771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2044771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2045771fe6b9SJerome Glisse 	uint32_t rdp, wdp;
2046771fe6b9SJerome Glisse 	unsigned count, i, j;
2047771fe6b9SJerome Glisse 
2048771fe6b9SJerome Glisse 	radeon_ring_free_size(rdev);
2049771fe6b9SJerome Glisse 	rdp = RREG32(RADEON_CP_RB_RPTR);
2050771fe6b9SJerome Glisse 	wdp = RREG32(RADEON_CP_RB_WPTR);
2051771fe6b9SJerome Glisse 	count = (rdp + rdev->cp.ring_size - wdp) & rdev->cp.ptr_mask;
2052771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2053771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_WPTR 0x%08x\n", wdp);
2054771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_RPTR 0x%08x\n", rdp);
2055771fe6b9SJerome Glisse 	seq_printf(m, "%u free dwords in ring\n", rdev->cp.ring_free_dw);
2056771fe6b9SJerome Glisse 	seq_printf(m, "%u dwords in ring\n", count);
2057771fe6b9SJerome Glisse 	for (j = 0; j <= count; j++) {
2058771fe6b9SJerome Glisse 		i = (rdp + j) & rdev->cp.ptr_mask;
2059771fe6b9SJerome Glisse 		seq_printf(m, "r[%04d]=0x%08x\n", i, rdev->cp.ring[i]);
2060771fe6b9SJerome Glisse 	}
2061771fe6b9SJerome Glisse 	return 0;
2062771fe6b9SJerome Glisse }
2063771fe6b9SJerome Glisse 
2064771fe6b9SJerome Glisse 
2065771fe6b9SJerome Glisse static int r100_debugfs_cp_csq_fifo(struct seq_file *m, void *data)
2066771fe6b9SJerome Glisse {
2067771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2068771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2069771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2070771fe6b9SJerome Glisse 	uint32_t csq_stat, csq2_stat, tmp;
2071771fe6b9SJerome Glisse 	unsigned r_rptr, r_wptr, ib1_rptr, ib1_wptr, ib2_rptr, ib2_wptr;
2072771fe6b9SJerome Glisse 	unsigned i;
2073771fe6b9SJerome Glisse 
2074771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2075771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_MODE 0x%08x\n", RREG32(RADEON_CP_CSQ_MODE));
2076771fe6b9SJerome Glisse 	csq_stat = RREG32(RADEON_CP_CSQ_STAT);
2077771fe6b9SJerome Glisse 	csq2_stat = RREG32(RADEON_CP_CSQ2_STAT);
2078771fe6b9SJerome Glisse 	r_rptr = (csq_stat >> 0) & 0x3ff;
2079771fe6b9SJerome Glisse 	r_wptr = (csq_stat >> 10) & 0x3ff;
2080771fe6b9SJerome Glisse 	ib1_rptr = (csq_stat >> 20) & 0x3ff;
2081771fe6b9SJerome Glisse 	ib1_wptr = (csq2_stat >> 0) & 0x3ff;
2082771fe6b9SJerome Glisse 	ib2_rptr = (csq2_stat >> 10) & 0x3ff;
2083771fe6b9SJerome Glisse 	ib2_wptr = (csq2_stat >> 20) & 0x3ff;
2084771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_STAT 0x%08x\n", csq_stat);
2085771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ2_STAT 0x%08x\n", csq2_stat);
2086771fe6b9SJerome Glisse 	seq_printf(m, "Ring rptr %u\n", r_rptr);
2087771fe6b9SJerome Glisse 	seq_printf(m, "Ring wptr %u\n", r_wptr);
2088771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 rptr %u\n", ib1_rptr);
2089771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 wptr %u\n", ib1_wptr);
2090771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 rptr %u\n", ib2_rptr);
2091771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 wptr %u\n", ib2_wptr);
2092771fe6b9SJerome Glisse 	/* FIXME: 0, 128, 640 depends on fifo setup see cp_init_kms
2093771fe6b9SJerome Glisse 	 * 128 = indirect1_start * 8 & 640 = indirect2_start * 8 */
2094771fe6b9SJerome Glisse 	seq_printf(m, "Ring fifo:\n");
2095771fe6b9SJerome Glisse 	for (i = 0; i < 256; i++) {
2096771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2097771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2098771fe6b9SJerome Glisse 		seq_printf(m, "rfifo[%04d]=0x%08X\n", i, tmp);
2099771fe6b9SJerome Glisse 	}
2100771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 fifo:\n");
2101771fe6b9SJerome Glisse 	for (i = 256; i <= 512; i++) {
2102771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2103771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2104771fe6b9SJerome Glisse 		seq_printf(m, "ib1fifo[%04d]=0x%08X\n", i, tmp);
2105771fe6b9SJerome Glisse 	}
2106771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 fifo:\n");
2107771fe6b9SJerome Glisse 	for (i = 640; i < ib1_wptr; i++) {
2108771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2109771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2110771fe6b9SJerome Glisse 		seq_printf(m, "ib2fifo[%04d]=0x%08X\n", i, tmp);
2111771fe6b9SJerome Glisse 	}
2112771fe6b9SJerome Glisse 	return 0;
2113771fe6b9SJerome Glisse }
2114771fe6b9SJerome Glisse 
2115771fe6b9SJerome Glisse static int r100_debugfs_mc_info(struct seq_file *m, void *data)
2116771fe6b9SJerome Glisse {
2117771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2118771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2119771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2120771fe6b9SJerome Glisse 	uint32_t tmp;
2121771fe6b9SJerome Glisse 
2122771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CONFIG_MEMSIZE);
2123771fe6b9SJerome Glisse 	seq_printf(m, "CONFIG_MEMSIZE 0x%08x\n", tmp);
2124771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_FB_LOCATION);
2125771fe6b9SJerome Glisse 	seq_printf(m, "MC_FB_LOCATION 0x%08x\n", tmp);
2126771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL);
2127771fe6b9SJerome Glisse 	seq_printf(m, "BUS_CNTL 0x%08x\n", tmp);
2128771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_AGP_LOCATION);
2129771fe6b9SJerome Glisse 	seq_printf(m, "MC_AGP_LOCATION 0x%08x\n", tmp);
2130771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AGP_BASE);
2131771fe6b9SJerome Glisse 	seq_printf(m, "AGP_BASE 0x%08x\n", tmp);
2132771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
2133771fe6b9SJerome Glisse 	seq_printf(m, "HOST_PATH_CNTL 0x%08x\n", tmp);
2134771fe6b9SJerome Glisse 	tmp = RREG32(0x01D0);
2135771fe6b9SJerome Glisse 	seq_printf(m, "AIC_CTRL 0x%08x\n", tmp);
2136771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_LO_ADDR);
2137771fe6b9SJerome Glisse 	seq_printf(m, "AIC_LO_ADDR 0x%08x\n", tmp);
2138771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_HI_ADDR);
2139771fe6b9SJerome Glisse 	seq_printf(m, "AIC_HI_ADDR 0x%08x\n", tmp);
2140771fe6b9SJerome Glisse 	tmp = RREG32(0x01E4);
2141771fe6b9SJerome Glisse 	seq_printf(m, "AIC_TLB_ADDR 0x%08x\n", tmp);
2142771fe6b9SJerome Glisse 	return 0;
2143771fe6b9SJerome Glisse }
2144771fe6b9SJerome Glisse 
2145771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_rbbm_list[] = {
2146771fe6b9SJerome Glisse 	{"r100_rbbm_info", r100_debugfs_rbbm_info, 0, NULL},
2147771fe6b9SJerome Glisse };
2148771fe6b9SJerome Glisse 
2149771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_cp_list[] = {
2150771fe6b9SJerome Glisse 	{"r100_cp_ring_info", r100_debugfs_cp_ring_info, 0, NULL},
2151771fe6b9SJerome Glisse 	{"r100_cp_csq_fifo", r100_debugfs_cp_csq_fifo, 0, NULL},
2152771fe6b9SJerome Glisse };
2153771fe6b9SJerome Glisse 
2154771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_mc_info_list[] = {
2155771fe6b9SJerome Glisse 	{"r100_mc_info", r100_debugfs_mc_info, 0, NULL},
2156771fe6b9SJerome Glisse };
2157771fe6b9SJerome Glisse #endif
2158771fe6b9SJerome Glisse 
2159771fe6b9SJerome Glisse int r100_debugfs_rbbm_init(struct radeon_device *rdev)
2160771fe6b9SJerome Glisse {
2161771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2162771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_rbbm_list, 1);
2163771fe6b9SJerome Glisse #else
2164771fe6b9SJerome Glisse 	return 0;
2165771fe6b9SJerome Glisse #endif
2166771fe6b9SJerome Glisse }
2167771fe6b9SJerome Glisse 
2168771fe6b9SJerome Glisse int r100_debugfs_cp_init(struct radeon_device *rdev)
2169771fe6b9SJerome Glisse {
2170771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2171771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_cp_list, 2);
2172771fe6b9SJerome Glisse #else
2173771fe6b9SJerome Glisse 	return 0;
2174771fe6b9SJerome Glisse #endif
2175771fe6b9SJerome Glisse }
2176771fe6b9SJerome Glisse 
2177771fe6b9SJerome Glisse int r100_debugfs_mc_info_init(struct radeon_device *rdev)
2178771fe6b9SJerome Glisse {
2179771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2180771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_mc_info_list, 1);
2181771fe6b9SJerome Glisse #else
2182771fe6b9SJerome Glisse 	return 0;
2183771fe6b9SJerome Glisse #endif
2184771fe6b9SJerome Glisse }
2185e024e110SDave Airlie 
2186e024e110SDave Airlie int r100_set_surface_reg(struct radeon_device *rdev, int reg,
2187e024e110SDave Airlie 			 uint32_t tiling_flags, uint32_t pitch,
2188e024e110SDave Airlie 			 uint32_t offset, uint32_t obj_size)
2189e024e110SDave Airlie {
2190e024e110SDave Airlie 	int surf_index = reg * 16;
2191e024e110SDave Airlie 	int flags = 0;
2192e024e110SDave Airlie 
2193e024e110SDave Airlie 	/* r100/r200 divide by 16 */
2194e024e110SDave Airlie 	if (rdev->family < CHIP_R300)
2195e024e110SDave Airlie 		flags = pitch / 16;
2196e024e110SDave Airlie 	else
2197e024e110SDave Airlie 		flags = pitch / 8;
2198e024e110SDave Airlie 
2199e024e110SDave Airlie 	if (rdev->family <= CHIP_RS200) {
2200e024e110SDave Airlie 		if ((tiling_flags & (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2201e024e110SDave Airlie 				 == (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2202e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_BOTH;
2203e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2204e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_MACRO;
2205e024e110SDave Airlie 	} else if (rdev->family <= CHIP_RV280) {
2206e024e110SDave Airlie 		if (tiling_flags & (RADEON_TILING_MACRO))
2207e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MACRO;
2208e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2209e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MICRO;
2210e024e110SDave Airlie 	} else {
2211e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2212e024e110SDave Airlie 			flags |= R300_SURF_TILE_MACRO;
2213e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2214e024e110SDave Airlie 			flags |= R300_SURF_TILE_MICRO;
2215e024e110SDave Airlie 	}
2216e024e110SDave Airlie 
2217c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_16BIT)
2218c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_16BPP | RADEON_SURF_AP1_SWP_16BPP;
2219c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_32BIT)
2220c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_32BPP | RADEON_SURF_AP1_SWP_32BPP;
2221c88f9f0cSMichel Dänzer 
2222e024e110SDave Airlie 	DRM_DEBUG("writing surface %d %d %x %x\n", reg, flags, offset, offset+obj_size-1);
2223e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, flags);
2224e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_LOWER_BOUND + surf_index, offset);
2225e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_UPPER_BOUND + surf_index, offset + obj_size - 1);
2226e024e110SDave Airlie 	return 0;
2227e024e110SDave Airlie }
2228e024e110SDave Airlie 
2229e024e110SDave Airlie void r100_clear_surface_reg(struct radeon_device *rdev, int reg)
2230e024e110SDave Airlie {
2231e024e110SDave Airlie 	int surf_index = reg * 16;
2232e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, 0);
2233e024e110SDave Airlie }
2234c93bb85bSJerome Glisse 
2235c93bb85bSJerome Glisse void r100_bandwidth_update(struct radeon_device *rdev)
2236c93bb85bSJerome Glisse {
2237c93bb85bSJerome Glisse 	fixed20_12 trcd_ff, trp_ff, tras_ff, trbs_ff, tcas_ff;
2238c93bb85bSJerome Glisse 	fixed20_12 sclk_ff, mclk_ff, sclk_eff_ff, sclk_delay_ff;
2239c93bb85bSJerome Glisse 	fixed20_12 peak_disp_bw, mem_bw, pix_clk, pix_clk2, temp_ff, crit_point_ff;
2240c93bb85bSJerome Glisse 	uint32_t temp, data, mem_trcd, mem_trp, mem_tras;
2241c93bb85bSJerome Glisse 	fixed20_12 memtcas_ff[8] = {
2242c93bb85bSJerome Glisse 		fixed_init(1),
2243c93bb85bSJerome Glisse 		fixed_init(2),
2244c93bb85bSJerome Glisse 		fixed_init(3),
2245c93bb85bSJerome Glisse 		fixed_init(0),
2246c93bb85bSJerome Glisse 		fixed_init_half(1),
2247c93bb85bSJerome Glisse 		fixed_init_half(2),
2248c93bb85bSJerome Glisse 		fixed_init(0),
2249c93bb85bSJerome Glisse 	};
2250c93bb85bSJerome Glisse 	fixed20_12 memtcas_rs480_ff[8] = {
2251c93bb85bSJerome Glisse 		fixed_init(0),
2252c93bb85bSJerome Glisse 		fixed_init(1),
2253c93bb85bSJerome Glisse 		fixed_init(2),
2254c93bb85bSJerome Glisse 		fixed_init(3),
2255c93bb85bSJerome Glisse 		fixed_init(0),
2256c93bb85bSJerome Glisse 		fixed_init_half(1),
2257c93bb85bSJerome Glisse 		fixed_init_half(2),
2258c93bb85bSJerome Glisse 		fixed_init_half(3),
2259c93bb85bSJerome Glisse 	};
2260c93bb85bSJerome Glisse 	fixed20_12 memtcas2_ff[8] = {
2261c93bb85bSJerome Glisse 		fixed_init(0),
2262c93bb85bSJerome Glisse 		fixed_init(1),
2263c93bb85bSJerome Glisse 		fixed_init(2),
2264c93bb85bSJerome Glisse 		fixed_init(3),
2265c93bb85bSJerome Glisse 		fixed_init(4),
2266c93bb85bSJerome Glisse 		fixed_init(5),
2267c93bb85bSJerome Glisse 		fixed_init(6),
2268c93bb85bSJerome Glisse 		fixed_init(7),
2269c93bb85bSJerome Glisse 	};
2270c93bb85bSJerome Glisse 	fixed20_12 memtrbs[8] = {
2271c93bb85bSJerome Glisse 		fixed_init(1),
2272c93bb85bSJerome Glisse 		fixed_init_half(1),
2273c93bb85bSJerome Glisse 		fixed_init(2),
2274c93bb85bSJerome Glisse 		fixed_init_half(2),
2275c93bb85bSJerome Glisse 		fixed_init(3),
2276c93bb85bSJerome Glisse 		fixed_init_half(3),
2277c93bb85bSJerome Glisse 		fixed_init(4),
2278c93bb85bSJerome Glisse 		fixed_init_half(4)
2279c93bb85bSJerome Glisse 	};
2280c93bb85bSJerome Glisse 	fixed20_12 memtrbs_r4xx[8] = {
2281c93bb85bSJerome Glisse 		fixed_init(4),
2282c93bb85bSJerome Glisse 		fixed_init(5),
2283c93bb85bSJerome Glisse 		fixed_init(6),
2284c93bb85bSJerome Glisse 		fixed_init(7),
2285c93bb85bSJerome Glisse 		fixed_init(8),
2286c93bb85bSJerome Glisse 		fixed_init(9),
2287c93bb85bSJerome Glisse 		fixed_init(10),
2288c93bb85bSJerome Glisse 		fixed_init(11)
2289c93bb85bSJerome Glisse 	};
2290c93bb85bSJerome Glisse 	fixed20_12 min_mem_eff;
2291c93bb85bSJerome Glisse 	fixed20_12 mc_latency_sclk, mc_latency_mclk, k1;
2292c93bb85bSJerome Glisse 	fixed20_12 cur_latency_mclk, cur_latency_sclk;
2293c93bb85bSJerome Glisse 	fixed20_12 disp_latency, disp_latency_overhead, disp_drain_rate,
2294c93bb85bSJerome Glisse 		disp_drain_rate2, read_return_rate;
2295c93bb85bSJerome Glisse 	fixed20_12 time_disp1_drop_priority;
2296c93bb85bSJerome Glisse 	int c;
2297c93bb85bSJerome Glisse 	int cur_size = 16;       /* in octawords */
2298c93bb85bSJerome Glisse 	int critical_point = 0, critical_point2;
2299c93bb85bSJerome Glisse /* 	uint32_t read_return_rate, time_disp1_drop_priority; */
2300c93bb85bSJerome Glisse 	int stop_req, max_stop_req;
2301c93bb85bSJerome Glisse 	struct drm_display_mode *mode1 = NULL;
2302c93bb85bSJerome Glisse 	struct drm_display_mode *mode2 = NULL;
2303c93bb85bSJerome Glisse 	uint32_t pixel_bytes1 = 0;
2304c93bb85bSJerome Glisse 	uint32_t pixel_bytes2 = 0;
2305c93bb85bSJerome Glisse 
2306c93bb85bSJerome Glisse 	if (rdev->mode_info.crtcs[0]->base.enabled) {
2307c93bb85bSJerome Glisse 		mode1 = &rdev->mode_info.crtcs[0]->base.mode;
2308c93bb85bSJerome Glisse 		pixel_bytes1 = rdev->mode_info.crtcs[0]->base.fb->bits_per_pixel / 8;
2309c93bb85bSJerome Glisse 	}
2310dfee5614SDave Airlie 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
2311c93bb85bSJerome Glisse 		if (rdev->mode_info.crtcs[1]->base.enabled) {
2312c93bb85bSJerome Glisse 			mode2 = &rdev->mode_info.crtcs[1]->base.mode;
2313c93bb85bSJerome Glisse 			pixel_bytes2 = rdev->mode_info.crtcs[1]->base.fb->bits_per_pixel / 8;
2314c93bb85bSJerome Glisse 		}
2315dfee5614SDave Airlie 	}
2316c93bb85bSJerome Glisse 
2317c93bb85bSJerome Glisse 	min_mem_eff.full = rfixed_const_8(0);
2318c93bb85bSJerome Glisse 	/* get modes */
2319c93bb85bSJerome Glisse 	if ((rdev->disp_priority == 2) && ASIC_IS_R300(rdev)) {
2320c93bb85bSJerome Glisse 		uint32_t mc_init_misc_lat_timer = RREG32(R300_MC_INIT_MISC_LAT_TIMER);
2321c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP1R_INIT_LAT_MASK << R300_MC_DISP1R_INIT_LAT_SHIFT);
2322c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP0R_INIT_LAT_MASK << R300_MC_DISP0R_INIT_LAT_SHIFT);
2323c93bb85bSJerome Glisse 		/* check crtc enables */
2324c93bb85bSJerome Glisse 		if (mode2)
2325c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP1R_INIT_LAT_SHIFT);
2326c93bb85bSJerome Glisse 		if (mode1)
2327c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP0R_INIT_LAT_SHIFT);
2328c93bb85bSJerome Glisse 		WREG32(R300_MC_INIT_MISC_LAT_TIMER, mc_init_misc_lat_timer);
2329c93bb85bSJerome Glisse 	}
2330c93bb85bSJerome Glisse 
2331c93bb85bSJerome Glisse 	/*
2332c93bb85bSJerome Glisse 	 * determine is there is enough bw for current mode
2333c93bb85bSJerome Glisse 	 */
2334c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_const(rdev->clock.default_mclk);
2335c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(100);
2336c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_div(mclk_ff, temp_ff);
2337c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_const(rdev->clock.default_sclk);
2338c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_div(sclk_ff, temp_ff);
2339c93bb85bSJerome Glisse 
2340c93bb85bSJerome Glisse 	temp = (rdev->mc.vram_width / 8) * (rdev->mc.vram_is_ddr ? 2 : 1);
2341c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(temp);
2342c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mclk_ff, temp_ff);
2343c93bb85bSJerome Glisse 
2344c93bb85bSJerome Glisse 	pix_clk.full = 0;
2345c93bb85bSJerome Glisse 	pix_clk2.full = 0;
2346c93bb85bSJerome Glisse 	peak_disp_bw.full = 0;
2347c93bb85bSJerome Glisse 	if (mode1) {
2348c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2349c93bb85bSJerome Glisse 		pix_clk.full = rfixed_const(mode1->clock); /* convert to fixed point */
2350c93bb85bSJerome Glisse 		pix_clk.full = rfixed_div(pix_clk, temp_ff);
2351c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes1);
2352c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk, temp_ff);
2353c93bb85bSJerome Glisse 	}
2354c93bb85bSJerome Glisse 	if (mode2) {
2355c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2356c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_const(mode2->clock); /* convert to fixed point */
2357c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_div(pix_clk2, temp_ff);
2358c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes2);
2359c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk2, temp_ff);
2360c93bb85bSJerome Glisse 	}
2361c93bb85bSJerome Glisse 
2362c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mem_bw, min_mem_eff);
2363c93bb85bSJerome Glisse 	if (peak_disp_bw.full >= mem_bw.full) {
2364c93bb85bSJerome Glisse 		DRM_ERROR("You may not have enough display bandwidth for current mode\n"
2365c93bb85bSJerome Glisse 			  "If you have flickering problem, try to lower resolution, refresh rate, or color depth\n");
2366c93bb85bSJerome Glisse 	}
2367c93bb85bSJerome Glisse 
2368c93bb85bSJerome Glisse 	/*  Get values from the EXT_MEM_CNTL register...converting its contents. */
2369c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_TIMING_CNTL);
2370c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || (rdev->flags & RADEON_IS_IGP)) { /* RV100, M6, IGPs */
2371c93bb85bSJerome Glisse 		mem_trcd = ((temp >> 2) & 0x3) + 1;
2372c93bb85bSJerome Glisse 		mem_trp  = ((temp & 0x3)) + 1;
2373c93bb85bSJerome Glisse 		mem_tras = ((temp & 0x70) >> 4) + 1;
2374c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R300 ||
2375c93bb85bSJerome Glisse 		   rdev->family == CHIP_R350) { /* r300, r350 */
2376c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2377c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2378c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 4;
2379c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_RV350 ||
2380c93bb85bSJerome Glisse 		   rdev->family <= CHIP_RV380) {
2381c93bb85bSJerome Glisse 		/* rv3x0 */
2382c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 3;
2383c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 3;
2384c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 6;
2385c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R420 ||
2386c93bb85bSJerome Glisse 		   rdev->family == CHIP_R423 ||
2387c93bb85bSJerome Glisse 		   rdev->family == CHIP_RV410) {
2388c93bb85bSJerome Glisse 		/* r4xx */
2389c93bb85bSJerome Glisse 		mem_trcd = (temp & 0xf) + 3;
2390c93bb85bSJerome Glisse 		if (mem_trcd > 15)
2391c93bb85bSJerome Glisse 			mem_trcd = 15;
2392c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0xf) + 3;
2393c93bb85bSJerome Glisse 		if (mem_trp > 15)
2394c93bb85bSJerome Glisse 			mem_trp = 15;
2395c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0x1f) + 6;
2396c93bb85bSJerome Glisse 		if (mem_tras > 31)
2397c93bb85bSJerome Glisse 			mem_tras = 31;
2398c93bb85bSJerome Glisse 	} else { /* RV200, R200 */
2399c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2400c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2401c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0xf) + 4;
2402c93bb85bSJerome Glisse 	}
2403c93bb85bSJerome Glisse 	/* convert to FF */
2404c93bb85bSJerome Glisse 	trcd_ff.full = rfixed_const(mem_trcd);
2405c93bb85bSJerome Glisse 	trp_ff.full = rfixed_const(mem_trp);
2406c93bb85bSJerome Glisse 	tras_ff.full = rfixed_const(mem_tras);
2407c93bb85bSJerome Glisse 
2408c93bb85bSJerome Glisse 	/* Get values from the MEM_SDRAM_MODE_REG register...converting its */
2409c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_SDRAM_MODE_REG);
2410c93bb85bSJerome Glisse 	data = (temp & (7 << 20)) >> 20;
2411c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || rdev->flags & RADEON_IS_IGP) {
2412c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RS480) /* don't think rs400 */
2413c93bb85bSJerome Glisse 			tcas_ff = memtcas_rs480_ff[data];
2414c93bb85bSJerome Glisse 		else
2415c93bb85bSJerome Glisse 			tcas_ff = memtcas_ff[data];
2416c93bb85bSJerome Glisse 	} else
2417c93bb85bSJerome Glisse 		tcas_ff = memtcas2_ff[data];
2418c93bb85bSJerome Glisse 
2419c93bb85bSJerome Glisse 	if (rdev->family == CHIP_RS400 ||
2420c93bb85bSJerome Glisse 	    rdev->family == CHIP_RS480) {
2421c93bb85bSJerome Glisse 		/* extra cas latency stored in bits 23-25 0-4 clocks */
2422c93bb85bSJerome Glisse 		data = (temp >> 23) & 0x7;
2423c93bb85bSJerome Glisse 		if (data < 5)
2424c93bb85bSJerome Glisse 			tcas_ff.full += rfixed_const(data);
2425c93bb85bSJerome Glisse 	}
2426c93bb85bSJerome Glisse 
2427c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev) && !(rdev->flags & RADEON_IS_IGP)) {
2428c93bb85bSJerome Glisse 		/* on the R300, Tcas is included in Trbs.
2429c93bb85bSJerome Glisse 		 */
2430c93bb85bSJerome Glisse 		temp = RREG32(RADEON_MEM_CNTL);
2431c93bb85bSJerome Glisse 		data = (R300_MEM_NUM_CHANNELS_MASK & temp);
2432c93bb85bSJerome Glisse 		if (data == 1) {
2433c93bb85bSJerome Glisse 			if (R300_MEM_USE_CD_CH_ONLY & temp) {
2434c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_INDEX);
2435c93bb85bSJerome Glisse 				temp &= ~R300_MC_IND_ADDR_MASK;
2436c93bb85bSJerome Glisse 				temp |= R300_MC_READ_CNTL_CD_mcind;
2437c93bb85bSJerome Glisse 				WREG32(R300_MC_IND_INDEX, temp);
2438c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_DATA);
2439c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_C_MASK & temp);
2440c93bb85bSJerome Glisse 			} else {
2441c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_READ_CNTL_AB);
2442c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2443c93bb85bSJerome Glisse 			}
2444c93bb85bSJerome Glisse 		} else {
2445c93bb85bSJerome Glisse 			temp = RREG32(R300_MC_READ_CNTL_AB);
2446c93bb85bSJerome Glisse 			data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2447c93bb85bSJerome Glisse 		}
2448c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RV410 ||
2449c93bb85bSJerome Glisse 		    rdev->family == CHIP_R420 ||
2450c93bb85bSJerome Glisse 		    rdev->family == CHIP_R423)
2451c93bb85bSJerome Glisse 			trbs_ff = memtrbs_r4xx[data];
2452c93bb85bSJerome Glisse 		else
2453c93bb85bSJerome Glisse 			trbs_ff = memtrbs[data];
2454c93bb85bSJerome Glisse 		tcas_ff.full += trbs_ff.full;
2455c93bb85bSJerome Glisse 	}
2456c93bb85bSJerome Glisse 
2457c93bb85bSJerome Glisse 	sclk_eff_ff.full = sclk_ff.full;
2458c93bb85bSJerome Glisse 
2459c93bb85bSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
2460c93bb85bSJerome Glisse 		fixed20_12 agpmode_ff;
2461c93bb85bSJerome Glisse 		agpmode_ff.full = rfixed_const(radeon_agpmode);
2462c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const_666(16);
2463c93bb85bSJerome Glisse 		sclk_eff_ff.full -= rfixed_mul(agpmode_ff, temp_ff);
2464c93bb85bSJerome Glisse 	}
2465c93bb85bSJerome Glisse 	/* TODO PCIE lanes may affect this - agpmode == 16?? */
2466c93bb85bSJerome Glisse 
2467c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev)) {
2468c93bb85bSJerome Glisse 		sclk_delay_ff.full = rfixed_const(250);
2469c93bb85bSJerome Glisse 	} else {
2470c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RV100) ||
2471c93bb85bSJerome Glisse 		    rdev->flags & RADEON_IS_IGP) {
2472c93bb85bSJerome Glisse 			if (rdev->mc.vram_is_ddr)
2473c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2474c93bb85bSJerome Glisse 			else
2475c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(33);
2476c93bb85bSJerome Glisse 		} else {
2477c93bb85bSJerome Glisse 			if (rdev->mc.vram_width == 128)
2478c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(57);
2479c93bb85bSJerome Glisse 			else
2480c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2481c93bb85bSJerome Glisse 		}
2482c93bb85bSJerome Glisse 	}
2483c93bb85bSJerome Glisse 
2484c93bb85bSJerome Glisse 	mc_latency_sclk.full = rfixed_div(sclk_delay_ff, sclk_eff_ff);
2485c93bb85bSJerome Glisse 
2486c93bb85bSJerome Glisse 	if (rdev->mc.vram_is_ddr) {
2487c93bb85bSJerome Glisse 		if (rdev->mc.vram_width == 32) {
2488c93bb85bSJerome Glisse 			k1.full = rfixed_const(40);
2489c93bb85bSJerome Glisse 			c  = 3;
2490c93bb85bSJerome Glisse 		} else {
2491c93bb85bSJerome Glisse 			k1.full = rfixed_const(20);
2492c93bb85bSJerome Glisse 			c  = 1;
2493c93bb85bSJerome Glisse 		}
2494c93bb85bSJerome Glisse 	} else {
2495c93bb85bSJerome Glisse 		k1.full = rfixed_const(40);
2496c93bb85bSJerome Glisse 		c  = 3;
2497c93bb85bSJerome Glisse 	}
2498c93bb85bSJerome Glisse 
2499c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(2);
2500c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_mul(trcd_ff, temp_ff);
2501c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(c);
2502c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tcas_ff, temp_ff);
2503c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(4);
2504c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tras_ff, temp_ff);
2505c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(trp_ff, temp_ff);
2506c93bb85bSJerome Glisse 	mc_latency_mclk.full += k1.full;
2507c93bb85bSJerome Glisse 
2508c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_div(mc_latency_mclk, mclk_ff);
2509c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_div(temp_ff, sclk_eff_ff);
2510c93bb85bSJerome Glisse 
2511c93bb85bSJerome Glisse 	/*
2512c93bb85bSJerome Glisse 	  HW cursor time assuming worst case of full size colour cursor.
2513c93bb85bSJerome Glisse 	*/
2514c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const((2 * (cur_size - (rdev->mc.vram_is_ddr + 1))));
2515c93bb85bSJerome Glisse 	temp_ff.full += trcd_ff.full;
2516c93bb85bSJerome Glisse 	if (temp_ff.full < tras_ff.full)
2517c93bb85bSJerome Glisse 		temp_ff.full = tras_ff.full;
2518c93bb85bSJerome Glisse 	cur_latency_mclk.full = rfixed_div(temp_ff, mclk_ff);
2519c93bb85bSJerome Glisse 
2520c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(cur_size);
2521c93bb85bSJerome Glisse 	cur_latency_sclk.full = rfixed_div(temp_ff, sclk_eff_ff);
2522c93bb85bSJerome Glisse 	/*
2523c93bb85bSJerome Glisse 	  Find the total latency for the display data.
2524c93bb85bSJerome Glisse 	*/
2525b5fc9010SMichel Dänzer 	disp_latency_overhead.full = rfixed_const(8);
2526c93bb85bSJerome Glisse 	disp_latency_overhead.full = rfixed_div(disp_latency_overhead, sclk_ff);
2527c93bb85bSJerome Glisse 	mc_latency_mclk.full += disp_latency_overhead.full + cur_latency_mclk.full;
2528c93bb85bSJerome Glisse 	mc_latency_sclk.full += disp_latency_overhead.full + cur_latency_sclk.full;
2529c93bb85bSJerome Glisse 
2530c93bb85bSJerome Glisse 	if (mc_latency_mclk.full > mc_latency_sclk.full)
2531c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_mclk.full;
2532c93bb85bSJerome Glisse 	else
2533c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_sclk.full;
2534c93bb85bSJerome Glisse 
2535c93bb85bSJerome Glisse 	/* setup Max GRPH_STOP_REQ default value */
2536c93bb85bSJerome Glisse 	if (ASIC_IS_RV100(rdev))
2537c93bb85bSJerome Glisse 		max_stop_req = 0x5c;
2538c93bb85bSJerome Glisse 	else
2539c93bb85bSJerome Glisse 		max_stop_req = 0x7c;
2540c93bb85bSJerome Glisse 
2541c93bb85bSJerome Glisse 	if (mode1) {
2542c93bb85bSJerome Glisse 		/*  CRTC1
2543c93bb85bSJerome Glisse 		    Set GRPH_BUFFER_CNTL register using h/w defined optimal values.
2544c93bb85bSJerome Glisse 		    GRPH_STOP_REQ <= MIN[ 0x7C, (CRTC_H_DISP + 1) * (bit depth) / 0x10 ]
2545c93bb85bSJerome Glisse 		*/
2546c93bb85bSJerome Glisse 		stop_req = mode1->hdisplay * pixel_bytes1 / 16;
2547c93bb85bSJerome Glisse 
2548c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2549c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2550c93bb85bSJerome Glisse 
2551c93bb85bSJerome Glisse 		/*
2552c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2553c93bb85bSJerome Glisse 		*/
2554c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes1));
2555c93bb85bSJerome Glisse 		disp_drain_rate.full = rfixed_div(pix_clk, temp_ff);
2556c93bb85bSJerome Glisse 
2557c93bb85bSJerome Glisse 		/*
2558c93bb85bSJerome Glisse 		  Find the critical point of the display buffer.
2559c93bb85bSJerome Glisse 		*/
2560c93bb85bSJerome Glisse 		crit_point_ff.full = rfixed_mul(disp_drain_rate, disp_latency);
2561c93bb85bSJerome Glisse 		crit_point_ff.full += rfixed_const_half(0);
2562c93bb85bSJerome Glisse 
2563c93bb85bSJerome Glisse 		critical_point = rfixed_trunc(crit_point_ff);
2564c93bb85bSJerome Glisse 
2565c93bb85bSJerome Glisse 		if (rdev->disp_priority == 2) {
2566c93bb85bSJerome Glisse 			critical_point = 0;
2567c93bb85bSJerome Glisse 		}
2568c93bb85bSJerome Glisse 
2569c93bb85bSJerome Glisse 		/*
2570c93bb85bSJerome Glisse 		  The critical point should never be above max_stop_req-4.  Setting
2571c93bb85bSJerome Glisse 		  GRPH_CRITICAL_CNTL = 0 will thus force high priority all the time.
2572c93bb85bSJerome Glisse 		*/
2573c93bb85bSJerome Glisse 		if (max_stop_req - critical_point < 4)
2574c93bb85bSJerome Glisse 			critical_point = 0;
2575c93bb85bSJerome Glisse 
2576c93bb85bSJerome Glisse 		if (critical_point == 0 && mode2 && rdev->family == CHIP_R300) {
2577c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0, when CRTC2 is enabled.*/
2578c93bb85bSJerome Glisse 			critical_point = 0x10;
2579c93bb85bSJerome Glisse 		}
2580c93bb85bSJerome Glisse 
2581c93bb85bSJerome Glisse 		temp = RREG32(RADEON_GRPH_BUFFER_CNTL);
2582c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_STOP_REQ_MASK);
2583c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2584c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_START_REQ_MASK);
2585c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2586c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2587c93bb85bSJerome Glisse 			stop_req -= 0x10;
2588c93bb85bSJerome Glisse 		}
2589c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2590c93bb85bSJerome Glisse 		temp |= RADEON_GRPH_BUFFER_SIZE;
2591c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2592c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2593c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2594c93bb85bSJerome Glisse 		/*
2595c93bb85bSJerome Glisse 		  Write the result into the register.
2596c93bb85bSJerome Glisse 		*/
2597c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH_BUFFER_CNTL, ((temp & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2598c93bb85bSJerome Glisse 						       (critical_point << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2599c93bb85bSJerome Glisse 
2600c93bb85bSJerome Glisse #if 0
2601c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2602c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2603c93bb85bSJerome Glisse 			/* attempt to program RS400 disp regs correctly ??? */
2604c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP1_REG_CNTL);
2605c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_START_REQ_LEVEL_MASK |
2606c93bb85bSJerome Glisse 				  RS400_DISP1_STOP_REQ_LEVEL_MASK);
2607c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, (temp |
2608c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2609c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2610c93bb85bSJerome Glisse 			temp = RREG32(RS400_DMIF_MEM_CNTL1);
2611c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_CRITICAL_POINT_START_MASK |
2612c93bb85bSJerome Glisse 				  RS400_DISP1_CRITICAL_POINT_STOP_MASK);
2613c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1, (temp |
2614c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_START_SHIFT) |
2615c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_STOP_SHIFT)));
2616c93bb85bSJerome Glisse 		}
2617c93bb85bSJerome Glisse #endif
2618c93bb85bSJerome Glisse 
2619c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH_BUFFER_CNTL from to %x\n",
2620c93bb85bSJerome Glisse 			  /* 	  (unsigned int)info->SavedReg->grph_buffer_cntl, */
2621c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH_BUFFER_CNTL));
2622c93bb85bSJerome Glisse 	}
2623c93bb85bSJerome Glisse 
2624c93bb85bSJerome Glisse 	if (mode2) {
2625c93bb85bSJerome Glisse 		u32 grph2_cntl;
2626c93bb85bSJerome Glisse 		stop_req = mode2->hdisplay * pixel_bytes2 / 16;
2627c93bb85bSJerome Glisse 
2628c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2629c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2630c93bb85bSJerome Glisse 
2631c93bb85bSJerome Glisse 		/*
2632c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2633c93bb85bSJerome Glisse 		*/
2634c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes2));
2635c93bb85bSJerome Glisse 		disp_drain_rate2.full = rfixed_div(pix_clk2, temp_ff);
2636c93bb85bSJerome Glisse 
2637c93bb85bSJerome Glisse 		grph2_cntl = RREG32(RADEON_GRPH2_BUFFER_CNTL);
2638c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_STOP_REQ_MASK);
2639c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2640c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_START_REQ_MASK);
2641c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2642c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2643c93bb85bSJerome Glisse 			stop_req -= 0x10;
2644c93bb85bSJerome Glisse 		}
2645c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2646c93bb85bSJerome Glisse 		grph2_cntl |= RADEON_GRPH_BUFFER_SIZE;
2647c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2648c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2649c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2650c93bb85bSJerome Glisse 
2651c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS100) ||
2652c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS200))
2653c93bb85bSJerome Glisse 			critical_point2 = 0;
2654c93bb85bSJerome Glisse 		else {
2655c93bb85bSJerome Glisse 			temp = (rdev->mc.vram_width * rdev->mc.vram_is_ddr + 1)/128;
2656c93bb85bSJerome Glisse 			temp_ff.full = rfixed_const(temp);
2657c93bb85bSJerome Glisse 			temp_ff.full = rfixed_mul(mclk_ff, temp_ff);
2658c93bb85bSJerome Glisse 			if (sclk_ff.full < temp_ff.full)
2659c93bb85bSJerome Glisse 				temp_ff.full = sclk_ff.full;
2660c93bb85bSJerome Glisse 
2661c93bb85bSJerome Glisse 			read_return_rate.full = temp_ff.full;
2662c93bb85bSJerome Glisse 
2663c93bb85bSJerome Glisse 			if (mode1) {
2664c93bb85bSJerome Glisse 				temp_ff.full = read_return_rate.full - disp_drain_rate.full;
2665c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = rfixed_div(crit_point_ff, temp_ff);
2666c93bb85bSJerome Glisse 			} else {
2667c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = 0;
2668c93bb85bSJerome Glisse 			}
2669c93bb85bSJerome Glisse 			crit_point_ff.full = disp_latency.full + time_disp1_drop_priority.full + disp_latency.full;
2670c93bb85bSJerome Glisse 			crit_point_ff.full = rfixed_mul(crit_point_ff, disp_drain_rate2);
2671c93bb85bSJerome Glisse 			crit_point_ff.full += rfixed_const_half(0);
2672c93bb85bSJerome Glisse 
2673c93bb85bSJerome Glisse 			critical_point2 = rfixed_trunc(crit_point_ff);
2674c93bb85bSJerome Glisse 
2675c93bb85bSJerome Glisse 			if (rdev->disp_priority == 2) {
2676c93bb85bSJerome Glisse 				critical_point2 = 0;
2677c93bb85bSJerome Glisse 			}
2678c93bb85bSJerome Glisse 
2679c93bb85bSJerome Glisse 			if (max_stop_req - critical_point2 < 4)
2680c93bb85bSJerome Glisse 				critical_point2 = 0;
2681c93bb85bSJerome Glisse 
2682c93bb85bSJerome Glisse 		}
2683c93bb85bSJerome Glisse 
2684c93bb85bSJerome Glisse 		if (critical_point2 == 0 && rdev->family == CHIP_R300) {
2685c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0 */
2686c93bb85bSJerome Glisse 			critical_point2 = 0x10;
2687c93bb85bSJerome Glisse 		}
2688c93bb85bSJerome Glisse 
2689c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH2_BUFFER_CNTL, ((grph2_cntl & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2690c93bb85bSJerome Glisse 						  (critical_point2 << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2691c93bb85bSJerome Glisse 
2692c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2693c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2694c93bb85bSJerome Glisse #if 0
2695c93bb85bSJerome Glisse 			/* attempt to program RS400 disp2 regs correctly ??? */
2696c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL1);
2697c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_START_REQ_LEVEL_MASK |
2698c93bb85bSJerome Glisse 				  RS400_DISP2_STOP_REQ_LEVEL_MASK);
2699c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, (temp |
2700c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2701c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2702c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL2);
2703c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_CRITICAL_POINT_START_MASK |
2704c93bb85bSJerome Glisse 				  RS400_DISP2_CRITICAL_POINT_STOP_MASK);
2705c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, (temp |
2706c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_START_SHIFT) |
2707c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_STOP_SHIFT)));
2708c93bb85bSJerome Glisse #endif
2709c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, 0x105DC1CC);
2710c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, 0x2749D000);
2711c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1,  0x29CA71DC);
2712c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, 0x28FBC3AC);
2713c93bb85bSJerome Glisse 		}
2714c93bb85bSJerome Glisse 
2715c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH2_BUFFER_CNTL from to %x\n",
2716c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH2_BUFFER_CNTL));
2717c93bb85bSJerome Glisse 	}
2718c93bb85bSJerome Glisse }
2719551ebd83SDave Airlie 
2720551ebd83SDave Airlie static inline void r100_cs_track_texture_print(struct r100_cs_track_texture *t)
2721551ebd83SDave Airlie {
2722551ebd83SDave Airlie 	DRM_ERROR("pitch                      %d\n", t->pitch);
2723ceb776bcSMathias Fröhlich 	DRM_ERROR("use_pitch                  %d\n", t->use_pitch);
2724551ebd83SDave Airlie 	DRM_ERROR("width                      %d\n", t->width);
2725ceb776bcSMathias Fröhlich 	DRM_ERROR("width_11                   %d\n", t->width_11);
2726551ebd83SDave Airlie 	DRM_ERROR("height                     %d\n", t->height);
2727ceb776bcSMathias Fröhlich 	DRM_ERROR("height_11                  %d\n", t->height_11);
2728551ebd83SDave Airlie 	DRM_ERROR("num levels                 %d\n", t->num_levels);
2729551ebd83SDave Airlie 	DRM_ERROR("depth                      %d\n", t->txdepth);
2730551ebd83SDave Airlie 	DRM_ERROR("bpp                        %d\n", t->cpp);
2731551ebd83SDave Airlie 	DRM_ERROR("coordinate type            %d\n", t->tex_coord_type);
2732551ebd83SDave Airlie 	DRM_ERROR("width round to power of 2  %d\n", t->roundup_w);
2733551ebd83SDave Airlie 	DRM_ERROR("height round to power of 2 %d\n", t->roundup_h);
2734551ebd83SDave Airlie }
2735551ebd83SDave Airlie 
2736551ebd83SDave Airlie static int r100_cs_track_cube(struct radeon_device *rdev,
2737551ebd83SDave Airlie 			      struct r100_cs_track *track, unsigned idx)
2738551ebd83SDave Airlie {
2739551ebd83SDave Airlie 	unsigned face, w, h;
27404c788679SJerome Glisse 	struct radeon_bo *cube_robj;
2741551ebd83SDave Airlie 	unsigned long size;
2742551ebd83SDave Airlie 
2743551ebd83SDave Airlie 	for (face = 0; face < 5; face++) {
2744551ebd83SDave Airlie 		cube_robj = track->textures[idx].cube_info[face].robj;
2745551ebd83SDave Airlie 		w = track->textures[idx].cube_info[face].width;
2746551ebd83SDave Airlie 		h = track->textures[idx].cube_info[face].height;
2747551ebd83SDave Airlie 
2748551ebd83SDave Airlie 		size = w * h;
2749551ebd83SDave Airlie 		size *= track->textures[idx].cpp;
2750551ebd83SDave Airlie 
2751551ebd83SDave Airlie 		size += track->textures[idx].cube_info[face].offset;
2752551ebd83SDave Airlie 
27534c788679SJerome Glisse 		if (size > radeon_bo_size(cube_robj)) {
2754551ebd83SDave Airlie 			DRM_ERROR("Cube texture offset greater than object size %lu %lu\n",
27554c788679SJerome Glisse 				  size, radeon_bo_size(cube_robj));
2756551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[idx]);
2757551ebd83SDave Airlie 			return -1;
2758551ebd83SDave Airlie 		}
2759551ebd83SDave Airlie 	}
2760551ebd83SDave Airlie 	return 0;
2761551ebd83SDave Airlie }
2762551ebd83SDave Airlie 
2763551ebd83SDave Airlie static int r100_cs_track_texture_check(struct radeon_device *rdev,
2764551ebd83SDave Airlie 				       struct r100_cs_track *track)
2765551ebd83SDave Airlie {
27664c788679SJerome Glisse 	struct radeon_bo *robj;
2767551ebd83SDave Airlie 	unsigned long size;
2768551ebd83SDave Airlie 	unsigned u, i, w, h;
2769551ebd83SDave Airlie 	int ret;
2770551ebd83SDave Airlie 
2771551ebd83SDave Airlie 	for (u = 0; u < track->num_texture; u++) {
2772551ebd83SDave Airlie 		if (!track->textures[u].enabled)
2773551ebd83SDave Airlie 			continue;
2774551ebd83SDave Airlie 		robj = track->textures[u].robj;
2775551ebd83SDave Airlie 		if (robj == NULL) {
2776551ebd83SDave Airlie 			DRM_ERROR("No texture bound to unit %u\n", u);
2777551ebd83SDave Airlie 			return -EINVAL;
2778551ebd83SDave Airlie 		}
2779551ebd83SDave Airlie 		size = 0;
2780551ebd83SDave Airlie 		for (i = 0; i <= track->textures[u].num_levels; i++) {
2781551ebd83SDave Airlie 			if (track->textures[u].use_pitch) {
2782551ebd83SDave Airlie 				if (rdev->family < CHIP_R300)
2783551ebd83SDave Airlie 					w = (track->textures[u].pitch / track->textures[u].cpp) / (1 << i);
2784551ebd83SDave Airlie 				else
2785551ebd83SDave Airlie 					w = track->textures[u].pitch / (1 << i);
2786551ebd83SDave Airlie 			} else {
2787ceb776bcSMathias Fröhlich 				w = track->textures[u].width;
2788551ebd83SDave Airlie 				if (rdev->family >= CHIP_RV515)
2789551ebd83SDave Airlie 					w |= track->textures[u].width_11;
2790ceb776bcSMathias Fröhlich 				w = w / (1 << i);
2791551ebd83SDave Airlie 				if (track->textures[u].roundup_w)
2792551ebd83SDave Airlie 					w = roundup_pow_of_two(w);
2793551ebd83SDave Airlie 			}
2794ceb776bcSMathias Fröhlich 			h = track->textures[u].height;
2795551ebd83SDave Airlie 			if (rdev->family >= CHIP_RV515)
2796551ebd83SDave Airlie 				h |= track->textures[u].height_11;
2797ceb776bcSMathias Fröhlich 			h = h / (1 << i);
2798551ebd83SDave Airlie 			if (track->textures[u].roundup_h)
2799551ebd83SDave Airlie 				h = roundup_pow_of_two(h);
2800551ebd83SDave Airlie 			size += w * h;
2801551ebd83SDave Airlie 		}
2802551ebd83SDave Airlie 		size *= track->textures[u].cpp;
2803551ebd83SDave Airlie 		switch (track->textures[u].tex_coord_type) {
2804551ebd83SDave Airlie 		case 0:
2805551ebd83SDave Airlie 			break;
2806551ebd83SDave Airlie 		case 1:
2807551ebd83SDave Airlie 			size *= (1 << track->textures[u].txdepth);
2808551ebd83SDave Airlie 			break;
2809551ebd83SDave Airlie 		case 2:
2810551ebd83SDave Airlie 			if (track->separate_cube) {
2811551ebd83SDave Airlie 				ret = r100_cs_track_cube(rdev, track, u);
2812551ebd83SDave Airlie 				if (ret)
2813551ebd83SDave Airlie 					return ret;
2814551ebd83SDave Airlie 			} else
2815551ebd83SDave Airlie 				size *= 6;
2816551ebd83SDave Airlie 			break;
2817551ebd83SDave Airlie 		default:
2818551ebd83SDave Airlie 			DRM_ERROR("Invalid texture coordinate type %u for unit "
2819551ebd83SDave Airlie 				  "%u\n", track->textures[u].tex_coord_type, u);
2820551ebd83SDave Airlie 			return -EINVAL;
2821551ebd83SDave Airlie 		}
28224c788679SJerome Glisse 		if (size > radeon_bo_size(robj)) {
2823551ebd83SDave Airlie 			DRM_ERROR("Texture of unit %u needs %lu bytes but is "
28244c788679SJerome Glisse 				  "%lu\n", u, size, radeon_bo_size(robj));
2825551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[u]);
2826551ebd83SDave Airlie 			return -EINVAL;
2827551ebd83SDave Airlie 		}
2828551ebd83SDave Airlie 	}
2829551ebd83SDave Airlie 	return 0;
2830551ebd83SDave Airlie }
2831551ebd83SDave Airlie 
2832551ebd83SDave Airlie int r100_cs_track_check(struct radeon_device *rdev, struct r100_cs_track *track)
2833551ebd83SDave Airlie {
2834551ebd83SDave Airlie 	unsigned i;
2835551ebd83SDave Airlie 	unsigned long size;
2836551ebd83SDave Airlie 	unsigned prim_walk;
2837551ebd83SDave Airlie 	unsigned nverts;
2838551ebd83SDave Airlie 
2839551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
2840551ebd83SDave Airlie 		if (track->cb[i].robj == NULL) {
2841551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for color buffer %d !\n", i);
2842551ebd83SDave Airlie 			return -EINVAL;
2843551ebd83SDave Airlie 		}
2844551ebd83SDave Airlie 		size = track->cb[i].pitch * track->cb[i].cpp * track->maxy;
2845551ebd83SDave Airlie 		size += track->cb[i].offset;
28464c788679SJerome Glisse 		if (size > radeon_bo_size(track->cb[i].robj)) {
2847551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for color buffer %d "
2848551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", i, size,
28494c788679SJerome Glisse 				  radeon_bo_size(track->cb[i].robj));
2850551ebd83SDave Airlie 			DRM_ERROR("[drm] color buffer %d (%u %u %u %u)\n",
2851551ebd83SDave Airlie 				  i, track->cb[i].pitch, track->cb[i].cpp,
2852551ebd83SDave Airlie 				  track->cb[i].offset, track->maxy);
2853551ebd83SDave Airlie 			return -EINVAL;
2854551ebd83SDave Airlie 		}
2855551ebd83SDave Airlie 	}
2856551ebd83SDave Airlie 	if (track->z_enabled) {
2857551ebd83SDave Airlie 		if (track->zb.robj == NULL) {
2858551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for z buffer !\n");
2859551ebd83SDave Airlie 			return -EINVAL;
2860551ebd83SDave Airlie 		}
2861551ebd83SDave Airlie 		size = track->zb.pitch * track->zb.cpp * track->maxy;
2862551ebd83SDave Airlie 		size += track->zb.offset;
28634c788679SJerome Glisse 		if (size > radeon_bo_size(track->zb.robj)) {
2864551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for z buffer "
2865551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", size,
28664c788679SJerome Glisse 				  radeon_bo_size(track->zb.robj));
2867551ebd83SDave Airlie 			DRM_ERROR("[drm] zbuffer (%u %u %u %u)\n",
2868551ebd83SDave Airlie 				  track->zb.pitch, track->zb.cpp,
2869551ebd83SDave Airlie 				  track->zb.offset, track->maxy);
2870551ebd83SDave Airlie 			return -EINVAL;
2871551ebd83SDave Airlie 		}
2872551ebd83SDave Airlie 	}
2873551ebd83SDave Airlie 	prim_walk = (track->vap_vf_cntl >> 4) & 0x3;
2874551ebd83SDave Airlie 	nverts = (track->vap_vf_cntl >> 16) & 0xFFFF;
2875551ebd83SDave Airlie 	switch (prim_walk) {
2876551ebd83SDave Airlie 	case 1:
2877551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2878551ebd83SDave Airlie 			size = track->arrays[i].esize * track->max_indx * 4;
2879551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2880551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2881551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2882551ebd83SDave Airlie 				return -EINVAL;
2883551ebd83SDave Airlie 			}
28844c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
28854c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
28864c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
28874c788679SJerome Glisse 					prim_walk, i, size >> 2,
28884c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
28894c788679SJerome Glisse 					>> 2);
2890551ebd83SDave Airlie 				DRM_ERROR("Max indices %u\n", track->max_indx);
2891551ebd83SDave Airlie 				return -EINVAL;
2892551ebd83SDave Airlie 			}
2893551ebd83SDave Airlie 		}
2894551ebd83SDave Airlie 		break;
2895551ebd83SDave Airlie 	case 2:
2896551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2897551ebd83SDave Airlie 			size = track->arrays[i].esize * (nverts - 1) * 4;
2898551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2899551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2900551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2901551ebd83SDave Airlie 				return -EINVAL;
2902551ebd83SDave Airlie 			}
29034c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
29044c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
29054c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
29064c788679SJerome Glisse 					prim_walk, i, size >> 2,
29074c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
29084c788679SJerome Glisse 					>> 2);
2909551ebd83SDave Airlie 				return -EINVAL;
2910551ebd83SDave Airlie 			}
2911551ebd83SDave Airlie 		}
2912551ebd83SDave Airlie 		break;
2913551ebd83SDave Airlie 	case 3:
2914551ebd83SDave Airlie 		size = track->vtx_size * nverts;
2915551ebd83SDave Airlie 		if (size != track->immd_dwords) {
2916551ebd83SDave Airlie 			DRM_ERROR("IMMD draw %u dwors but needs %lu dwords\n",
2917551ebd83SDave Airlie 				  track->immd_dwords, size);
2918551ebd83SDave Airlie 			DRM_ERROR("VAP_VF_CNTL.NUM_VERTICES %u, VTX_SIZE %u\n",
2919551ebd83SDave Airlie 				  nverts, track->vtx_size);
2920551ebd83SDave Airlie 			return -EINVAL;
2921551ebd83SDave Airlie 		}
2922551ebd83SDave Airlie 		break;
2923551ebd83SDave Airlie 	default:
2924551ebd83SDave Airlie 		DRM_ERROR("[drm] Invalid primitive walk %d for VAP_VF_CNTL\n",
2925551ebd83SDave Airlie 			  prim_walk);
2926551ebd83SDave Airlie 		return -EINVAL;
2927551ebd83SDave Airlie 	}
2928551ebd83SDave Airlie 	return r100_cs_track_texture_check(rdev, track);
2929551ebd83SDave Airlie }
2930551ebd83SDave Airlie 
2931551ebd83SDave Airlie void r100_cs_track_clear(struct radeon_device *rdev, struct r100_cs_track *track)
2932551ebd83SDave Airlie {
2933551ebd83SDave Airlie 	unsigned i, face;
2934551ebd83SDave Airlie 
2935551ebd83SDave Airlie 	if (rdev->family < CHIP_R300) {
2936551ebd83SDave Airlie 		track->num_cb = 1;
2937551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200)
2938551ebd83SDave Airlie 			track->num_texture = 3;
2939551ebd83SDave Airlie 		else
2940551ebd83SDave Airlie 			track->num_texture = 6;
2941551ebd83SDave Airlie 		track->maxy = 2048;
2942551ebd83SDave Airlie 		track->separate_cube = 1;
2943551ebd83SDave Airlie 	} else {
2944551ebd83SDave Airlie 		track->num_cb = 4;
2945551ebd83SDave Airlie 		track->num_texture = 16;
2946551ebd83SDave Airlie 		track->maxy = 4096;
2947551ebd83SDave Airlie 		track->separate_cube = 0;
2948551ebd83SDave Airlie 	}
2949551ebd83SDave Airlie 
2950551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
2951551ebd83SDave Airlie 		track->cb[i].robj = NULL;
2952551ebd83SDave Airlie 		track->cb[i].pitch = 8192;
2953551ebd83SDave Airlie 		track->cb[i].cpp = 16;
2954551ebd83SDave Airlie 		track->cb[i].offset = 0;
2955551ebd83SDave Airlie 	}
2956551ebd83SDave Airlie 	track->z_enabled = true;
2957551ebd83SDave Airlie 	track->zb.robj = NULL;
2958551ebd83SDave Airlie 	track->zb.pitch = 8192;
2959551ebd83SDave Airlie 	track->zb.cpp = 4;
2960551ebd83SDave Airlie 	track->zb.offset = 0;
2961551ebd83SDave Airlie 	track->vtx_size = 0x7F;
2962551ebd83SDave Airlie 	track->immd_dwords = 0xFFFFFFFFUL;
2963551ebd83SDave Airlie 	track->num_arrays = 11;
2964551ebd83SDave Airlie 	track->max_indx = 0x00FFFFFFUL;
2965551ebd83SDave Airlie 	for (i = 0; i < track->num_arrays; i++) {
2966551ebd83SDave Airlie 		track->arrays[i].robj = NULL;
2967551ebd83SDave Airlie 		track->arrays[i].esize = 0x7F;
2968551ebd83SDave Airlie 	}
2969551ebd83SDave Airlie 	for (i = 0; i < track->num_texture; i++) {
2970551ebd83SDave Airlie 		track->textures[i].pitch = 16536;
2971551ebd83SDave Airlie 		track->textures[i].width = 16536;
2972551ebd83SDave Airlie 		track->textures[i].height = 16536;
2973551ebd83SDave Airlie 		track->textures[i].width_11 = 1 << 11;
2974551ebd83SDave Airlie 		track->textures[i].height_11 = 1 << 11;
2975551ebd83SDave Airlie 		track->textures[i].num_levels = 12;
2976551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200) {
2977551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 0;
2978551ebd83SDave Airlie 			track->textures[i].txdepth = 0;
2979551ebd83SDave Airlie 		} else {
2980551ebd83SDave Airlie 			track->textures[i].txdepth = 16;
2981551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 1;
2982551ebd83SDave Airlie 		}
2983551ebd83SDave Airlie 		track->textures[i].cpp = 64;
2984551ebd83SDave Airlie 		track->textures[i].robj = NULL;
2985551ebd83SDave Airlie 		/* CS IB emission code makes sure texture unit are disabled */
2986551ebd83SDave Airlie 		track->textures[i].enabled = false;
2987551ebd83SDave Airlie 		track->textures[i].roundup_w = true;
2988551ebd83SDave Airlie 		track->textures[i].roundup_h = true;
2989551ebd83SDave Airlie 		if (track->separate_cube)
2990551ebd83SDave Airlie 			for (face = 0; face < 5; face++) {
2991551ebd83SDave Airlie 				track->textures[i].cube_info[face].robj = NULL;
2992551ebd83SDave Airlie 				track->textures[i].cube_info[face].width = 16536;
2993551ebd83SDave Airlie 				track->textures[i].cube_info[face].height = 16536;
2994551ebd83SDave Airlie 				track->textures[i].cube_info[face].offset = 0;
2995551ebd83SDave Airlie 			}
2996551ebd83SDave Airlie 	}
2997551ebd83SDave Airlie }
29983ce0a23dSJerome Glisse 
29993ce0a23dSJerome Glisse int r100_ring_test(struct radeon_device *rdev)
30003ce0a23dSJerome Glisse {
30013ce0a23dSJerome Glisse 	uint32_t scratch;
30023ce0a23dSJerome Glisse 	uint32_t tmp = 0;
30033ce0a23dSJerome Glisse 	unsigned i;
30043ce0a23dSJerome Glisse 	int r;
30053ce0a23dSJerome Glisse 
30063ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
30073ce0a23dSJerome Glisse 	if (r) {
30083ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to get scratch reg (%d).\n", r);
30093ce0a23dSJerome Glisse 		return r;
30103ce0a23dSJerome Glisse 	}
30113ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
30123ce0a23dSJerome Glisse 	r = radeon_ring_lock(rdev, 2);
30133ce0a23dSJerome Glisse 	if (r) {
30143ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to lock ring (%d).\n", r);
30153ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
30163ce0a23dSJerome Glisse 		return r;
30173ce0a23dSJerome Glisse 	}
30183ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(scratch, 0));
30193ce0a23dSJerome Glisse 	radeon_ring_write(rdev, 0xDEADBEEF);
30203ce0a23dSJerome Glisse 	radeon_ring_unlock_commit(rdev);
30213ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
30223ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
30233ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
30243ce0a23dSJerome Glisse 			break;
30253ce0a23dSJerome Glisse 		}
30263ce0a23dSJerome Glisse 		DRM_UDELAY(1);
30273ce0a23dSJerome Glisse 	}
30283ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
30293ce0a23dSJerome Glisse 		DRM_INFO("ring test succeeded in %d usecs\n", i);
30303ce0a23dSJerome Glisse 	} else {
30313ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ring test failed (sracth(0x%04X)=0x%08X)\n",
30323ce0a23dSJerome Glisse 			  scratch, tmp);
30333ce0a23dSJerome Glisse 		r = -EINVAL;
30343ce0a23dSJerome Glisse 	}
30353ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
30363ce0a23dSJerome Glisse 	return r;
30373ce0a23dSJerome Glisse }
30383ce0a23dSJerome Glisse 
30393ce0a23dSJerome Glisse void r100_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib)
30403ce0a23dSJerome Glisse {
30413ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_CP_IB_BASE, 1));
30423ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->gpu_addr);
30433ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->length_dw);
30443ce0a23dSJerome Glisse }
30453ce0a23dSJerome Glisse 
30463ce0a23dSJerome Glisse int r100_ib_test(struct radeon_device *rdev)
30473ce0a23dSJerome Glisse {
30483ce0a23dSJerome Glisse 	struct radeon_ib *ib;
30493ce0a23dSJerome Glisse 	uint32_t scratch;
30503ce0a23dSJerome Glisse 	uint32_t tmp = 0;
30513ce0a23dSJerome Glisse 	unsigned i;
30523ce0a23dSJerome Glisse 	int r;
30533ce0a23dSJerome Glisse 
30543ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
30553ce0a23dSJerome Glisse 	if (r) {
30563ce0a23dSJerome Glisse 		DRM_ERROR("radeon: failed to get scratch reg (%d).\n", r);
30573ce0a23dSJerome Glisse 		return r;
30583ce0a23dSJerome Glisse 	}
30593ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
30603ce0a23dSJerome Glisse 	r = radeon_ib_get(rdev, &ib);
30613ce0a23dSJerome Glisse 	if (r) {
30623ce0a23dSJerome Glisse 		return r;
30633ce0a23dSJerome Glisse 	}
30643ce0a23dSJerome Glisse 	ib->ptr[0] = PACKET0(scratch, 0);
30653ce0a23dSJerome Glisse 	ib->ptr[1] = 0xDEADBEEF;
30663ce0a23dSJerome Glisse 	ib->ptr[2] = PACKET2(0);
30673ce0a23dSJerome Glisse 	ib->ptr[3] = PACKET2(0);
30683ce0a23dSJerome Glisse 	ib->ptr[4] = PACKET2(0);
30693ce0a23dSJerome Glisse 	ib->ptr[5] = PACKET2(0);
30703ce0a23dSJerome Glisse 	ib->ptr[6] = PACKET2(0);
30713ce0a23dSJerome Glisse 	ib->ptr[7] = PACKET2(0);
30723ce0a23dSJerome Glisse 	ib->length_dw = 8;
30733ce0a23dSJerome Glisse 	r = radeon_ib_schedule(rdev, ib);
30743ce0a23dSJerome Glisse 	if (r) {
30753ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
30763ce0a23dSJerome Glisse 		radeon_ib_free(rdev, &ib);
30773ce0a23dSJerome Glisse 		return r;
30783ce0a23dSJerome Glisse 	}
30793ce0a23dSJerome Glisse 	r = radeon_fence_wait(ib->fence, false);
30803ce0a23dSJerome Glisse 	if (r) {
30813ce0a23dSJerome Glisse 		return r;
30823ce0a23dSJerome Glisse 	}
30833ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
30843ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
30853ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
30863ce0a23dSJerome Glisse 			break;
30873ce0a23dSJerome Glisse 		}
30883ce0a23dSJerome Glisse 		DRM_UDELAY(1);
30893ce0a23dSJerome Glisse 	}
30903ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
30913ce0a23dSJerome Glisse 		DRM_INFO("ib test succeeded in %u usecs\n", i);
30923ce0a23dSJerome Glisse 	} else {
30933ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ib test failed (sracth(0x%04X)=0x%08X)\n",
30943ce0a23dSJerome Glisse 			  scratch, tmp);
30953ce0a23dSJerome Glisse 		r = -EINVAL;
30963ce0a23dSJerome Glisse 	}
30973ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
30983ce0a23dSJerome Glisse 	radeon_ib_free(rdev, &ib);
30993ce0a23dSJerome Glisse 	return r;
31003ce0a23dSJerome Glisse }
31019f022ddfSJerome Glisse 
31029f022ddfSJerome Glisse void r100_ib_fini(struct radeon_device *rdev)
31039f022ddfSJerome Glisse {
31049f022ddfSJerome Glisse 	radeon_ib_pool_fini(rdev);
31059f022ddfSJerome Glisse }
31069f022ddfSJerome Glisse 
31079f022ddfSJerome Glisse int r100_ib_init(struct radeon_device *rdev)
31089f022ddfSJerome Glisse {
31099f022ddfSJerome Glisse 	int r;
31109f022ddfSJerome Glisse 
31119f022ddfSJerome Glisse 	r = radeon_ib_pool_init(rdev);
31129f022ddfSJerome Glisse 	if (r) {
31139f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing IB pool (%d).\n", r);
31149f022ddfSJerome Glisse 		r100_ib_fini(rdev);
31159f022ddfSJerome Glisse 		return r;
31169f022ddfSJerome Glisse 	}
31179f022ddfSJerome Glisse 	r = r100_ib_test(rdev);
31189f022ddfSJerome Glisse 	if (r) {
31199f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled testing IB (%d).\n", r);
31209f022ddfSJerome Glisse 		r100_ib_fini(rdev);
31219f022ddfSJerome Glisse 		return r;
31229f022ddfSJerome Glisse 	}
31239f022ddfSJerome Glisse 	return 0;
31249f022ddfSJerome Glisse }
31259f022ddfSJerome Glisse 
31269f022ddfSJerome Glisse void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save)
31279f022ddfSJerome Glisse {
31289f022ddfSJerome Glisse 	/* Shutdown CP we shouldn't need to do that but better be safe than
31299f022ddfSJerome Glisse 	 * sorry
31309f022ddfSJerome Glisse 	 */
31319f022ddfSJerome Glisse 	rdev->cp.ready = false;
31329f022ddfSJerome Glisse 	WREG32(R_000740_CP_CSQ_CNTL, 0);
31339f022ddfSJerome Glisse 
31349f022ddfSJerome Glisse 	/* Save few CRTC registers */
3135ca6ffc64SJerome Glisse 	save->GENMO_WT = RREG8(R_0003C2_GENMO_WT);
31369f022ddfSJerome Glisse 	save->CRTC_EXT_CNTL = RREG32(R_000054_CRTC_EXT_CNTL);
31379f022ddfSJerome Glisse 	save->CRTC_GEN_CNTL = RREG32(R_000050_CRTC_GEN_CNTL);
31389f022ddfSJerome Glisse 	save->CUR_OFFSET = RREG32(R_000260_CUR_OFFSET);
31399f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
31409f022ddfSJerome Glisse 		save->CRTC2_GEN_CNTL = RREG32(R_0003F8_CRTC2_GEN_CNTL);
31419f022ddfSJerome Glisse 		save->CUR2_OFFSET = RREG32(R_000360_CUR2_OFFSET);
31429f022ddfSJerome Glisse 	}
31439f022ddfSJerome Glisse 
31449f022ddfSJerome Glisse 	/* Disable VGA aperture access */
3145ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & save->GENMO_WT);
31469f022ddfSJerome Glisse 	/* Disable cursor, overlay, crtc */
31479f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, save->CUR_OFFSET | S_000260_CUR_LOCK(1));
31489f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL |
31499f022ddfSJerome Glisse 					S_000054_CRTC_DISPLAY_DIS(1));
31509f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL,
31519f022ddfSJerome Glisse 			(C_000050_CRTC_CUR_EN & save->CRTC_GEN_CNTL) |
31529f022ddfSJerome Glisse 			S_000050_CRTC_DISP_REQ_EN_B(1));
31539f022ddfSJerome Glisse 	WREG32(R_000420_OV0_SCALE_CNTL,
31549f022ddfSJerome Glisse 		C_000420_OV0_OVERLAY_EN & RREG32(R_000420_OV0_SCALE_CNTL));
31559f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, C_000260_CUR_LOCK & save->CUR_OFFSET);
31569f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
31579f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET, save->CUR2_OFFSET |
31589f022ddfSJerome Glisse 						S_000360_CUR2_LOCK(1));
31599f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL,
31609f022ddfSJerome Glisse 			(C_0003F8_CRTC2_CUR_EN & save->CRTC2_GEN_CNTL) |
31619f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISPLAY_DIS(1) |
31629f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISP_REQ_EN_B(1));
31639f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET,
31649f022ddfSJerome Glisse 			C_000360_CUR2_LOCK & save->CUR2_OFFSET);
31659f022ddfSJerome Glisse 	}
31669f022ddfSJerome Glisse }
31679f022ddfSJerome Glisse 
31689f022ddfSJerome Glisse void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save)
31699f022ddfSJerome Glisse {
31709f022ddfSJerome Glisse 	/* Update base address for crtc */
31719f022ddfSJerome Glisse 	WREG32(R_00023C_DISPLAY_BASE_ADDR, rdev->mc.vram_location);
31729f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
31739f022ddfSJerome Glisse 		WREG32(R_00033C_CRTC2_DISPLAY_BASE_ADDR,
31749f022ddfSJerome Glisse 				rdev->mc.vram_location);
31759f022ddfSJerome Glisse 	}
31769f022ddfSJerome Glisse 	/* Restore CRTC registers */
3177ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, save->GENMO_WT);
31789f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL);
31799f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL, save->CRTC_GEN_CNTL);
31809f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
31819f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL, save->CRTC2_GEN_CNTL);
31829f022ddfSJerome Glisse 	}
31839f022ddfSJerome Glisse }
3184ca6ffc64SJerome Glisse 
3185ca6ffc64SJerome Glisse void r100_vga_render_disable(struct radeon_device *rdev)
3186ca6ffc64SJerome Glisse {
3187ca6ffc64SJerome Glisse 	u32 tmp;
3188ca6ffc64SJerome Glisse 
3189ca6ffc64SJerome Glisse 	tmp = RREG8(R_0003C2_GENMO_WT);
3190ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & tmp);
3191ca6ffc64SJerome Glisse }
3192d4550907SJerome Glisse 
3193d4550907SJerome Glisse static void r100_debugfs(struct radeon_device *rdev)
3194d4550907SJerome Glisse {
3195d4550907SJerome Glisse 	int r;
3196d4550907SJerome Glisse 
3197d4550907SJerome Glisse 	r = r100_debugfs_mc_info_init(rdev);
3198d4550907SJerome Glisse 	if (r)
3199d4550907SJerome Glisse 		dev_warn(rdev->dev, "Failed to create r100_mc debugfs file.\n");
3200d4550907SJerome Glisse }
3201d4550907SJerome Glisse 
3202d4550907SJerome Glisse static void r100_mc_program(struct radeon_device *rdev)
3203d4550907SJerome Glisse {
3204d4550907SJerome Glisse 	struct r100_mc_save save;
3205d4550907SJerome Glisse 
3206d4550907SJerome Glisse 	/* Stops all mc clients */
3207d4550907SJerome Glisse 	r100_mc_stop(rdev, &save);
3208d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3209d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION,
3210d4550907SJerome Glisse 			S_00014C_MC_AGP_START(rdev->mc.gtt_start >> 16) |
3211d4550907SJerome Glisse 			S_00014C_MC_AGP_TOP(rdev->mc.gtt_end >> 16));
3212d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, lower_32_bits(rdev->mc.agp_base));
3213d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3214d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2,
3215d4550907SJerome Glisse 				upper_32_bits(rdev->mc.agp_base) & 0xff);
3216d4550907SJerome Glisse 	} else {
3217d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION, 0x0FFFFFFF);
3218d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, 0);
3219d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3220d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2, 0);
3221d4550907SJerome Glisse 	}
3222d4550907SJerome Glisse 	/* Wait for mc idle */
3223d4550907SJerome Glisse 	if (r100_mc_wait_for_idle(rdev))
3224d4550907SJerome Glisse 		dev_warn(rdev->dev, "Wait for MC idle timeout.\n");
3225d4550907SJerome Glisse 	/* Program MC, should be a 32bits limited address space */
3226d4550907SJerome Glisse 	WREG32(R_000148_MC_FB_LOCATION,
3227d4550907SJerome Glisse 		S_000148_MC_FB_START(rdev->mc.vram_start >> 16) |
3228d4550907SJerome Glisse 		S_000148_MC_FB_TOP(rdev->mc.vram_end >> 16));
3229d4550907SJerome Glisse 	r100_mc_resume(rdev, &save);
3230d4550907SJerome Glisse }
3231d4550907SJerome Glisse 
3232d4550907SJerome Glisse void r100_clock_startup(struct radeon_device *rdev)
3233d4550907SJerome Glisse {
3234d4550907SJerome Glisse 	u32 tmp;
3235d4550907SJerome Glisse 
3236d4550907SJerome Glisse 	if (radeon_dynclks != -1 && radeon_dynclks)
3237d4550907SJerome Glisse 		radeon_legacy_set_clock_gating(rdev, 1);
3238d4550907SJerome Glisse 	/* We need to force on some of the block */
3239d4550907SJerome Glisse 	tmp = RREG32_PLL(R_00000D_SCLK_CNTL);
3240d4550907SJerome Glisse 	tmp |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
3241d4550907SJerome Glisse 	if ((rdev->family == CHIP_RV250) || (rdev->family == CHIP_RV280))
3242d4550907SJerome Glisse 		tmp |= S_00000D_FORCE_DISP1(1) | S_00000D_FORCE_DISP2(1);
3243d4550907SJerome Glisse 	WREG32_PLL(R_00000D_SCLK_CNTL, tmp);
3244d4550907SJerome Glisse }
3245d4550907SJerome Glisse 
3246d4550907SJerome Glisse static int r100_startup(struct radeon_device *rdev)
3247d4550907SJerome Glisse {
3248d4550907SJerome Glisse 	int r;
3249d4550907SJerome Glisse 
325092cde00cSAlex Deucher 	/* set common regs */
325192cde00cSAlex Deucher 	r100_set_common_regs(rdev);
325292cde00cSAlex Deucher 	/* program mc */
3253d4550907SJerome Glisse 	r100_mc_program(rdev);
3254d4550907SJerome Glisse 	/* Resume clock */
3255d4550907SJerome Glisse 	r100_clock_startup(rdev);
3256d4550907SJerome Glisse 	/* Initialize GPU configuration (# pipes, ...) */
3257d4550907SJerome Glisse 	r100_gpu_init(rdev);
3258d4550907SJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
3259d4550907SJerome Glisse 	 * memory through TTM but finalize after TTM) */
326017e15b0cSDave Airlie 	r100_enable_bm(rdev);
3261d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3262d4550907SJerome Glisse 		r = r100_pci_gart_enable(rdev);
3263d4550907SJerome Glisse 		if (r)
3264d4550907SJerome Glisse 			return r;
3265d4550907SJerome Glisse 	}
3266d4550907SJerome Glisse 	/* Enable IRQ */
3267d4550907SJerome Glisse 	r100_irq_set(rdev);
3268d4550907SJerome Glisse 	/* 1M ring buffer */
3269d4550907SJerome Glisse 	r = r100_cp_init(rdev, 1024 * 1024);
3270d4550907SJerome Glisse 	if (r) {
3271d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
3272d4550907SJerome Glisse 		return r;
3273d4550907SJerome Glisse 	}
3274d4550907SJerome Glisse 	r = r100_wb_init(rdev);
3275d4550907SJerome Glisse 	if (r)
3276d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
3277d4550907SJerome Glisse 	r = r100_ib_init(rdev);
3278d4550907SJerome Glisse 	if (r) {
3279d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
3280d4550907SJerome Glisse 		return r;
3281d4550907SJerome Glisse 	}
3282d4550907SJerome Glisse 	return 0;
3283d4550907SJerome Glisse }
3284d4550907SJerome Glisse 
3285d4550907SJerome Glisse int r100_resume(struct radeon_device *rdev)
3286d4550907SJerome Glisse {
3287d4550907SJerome Glisse 	/* Make sur GART are not working */
3288d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3289d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3290d4550907SJerome Glisse 	/* Resume clock before doing reset */
3291d4550907SJerome Glisse 	r100_clock_startup(rdev);
3292d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3293d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3294d4550907SJerome Glisse 		dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3295d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3296d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3297d4550907SJerome Glisse 	}
3298d4550907SJerome Glisse 	/* post */
3299d4550907SJerome Glisse 	radeon_combios_asic_init(rdev->ddev);
3300d4550907SJerome Glisse 	/* Resume clock after posting */
3301d4550907SJerome Glisse 	r100_clock_startup(rdev);
3302550e2d92SDave Airlie 	/* Initialize surface registers */
3303550e2d92SDave Airlie 	radeon_surface_init(rdev);
3304d4550907SJerome Glisse 	return r100_startup(rdev);
3305d4550907SJerome Glisse }
3306d4550907SJerome Glisse 
3307d4550907SJerome Glisse int r100_suspend(struct radeon_device *rdev)
3308d4550907SJerome Glisse {
3309d4550907SJerome Glisse 	r100_cp_disable(rdev);
3310d4550907SJerome Glisse 	r100_wb_disable(rdev);
3311d4550907SJerome Glisse 	r100_irq_disable(rdev);
3312d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3313d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3314d4550907SJerome Glisse 	return 0;
3315d4550907SJerome Glisse }
3316d4550907SJerome Glisse 
3317d4550907SJerome Glisse void r100_fini(struct radeon_device *rdev)
3318d4550907SJerome Glisse {
3319d4550907SJerome Glisse 	r100_suspend(rdev);
3320d4550907SJerome Glisse 	r100_cp_fini(rdev);
3321d4550907SJerome Glisse 	r100_wb_fini(rdev);
3322d4550907SJerome Glisse 	r100_ib_fini(rdev);
3323d4550907SJerome Glisse 	radeon_gem_fini(rdev);
3324d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3325d4550907SJerome Glisse 		r100_pci_gart_fini(rdev);
3326d4550907SJerome Glisse 	radeon_irq_kms_fini(rdev);
3327d4550907SJerome Glisse 	radeon_fence_driver_fini(rdev);
33284c788679SJerome Glisse 	radeon_bo_fini(rdev);
3329d4550907SJerome Glisse 	radeon_atombios_fini(rdev);
3330d4550907SJerome Glisse 	kfree(rdev->bios);
3331d4550907SJerome Glisse 	rdev->bios = NULL;
3332d4550907SJerome Glisse }
3333d4550907SJerome Glisse 
3334d4550907SJerome Glisse int r100_mc_init(struct radeon_device *rdev)
3335d4550907SJerome Glisse {
3336d4550907SJerome Glisse 	int r;
3337d4550907SJerome Glisse 	u32 tmp;
3338d4550907SJerome Glisse 
3339d4550907SJerome Glisse 	/* Setup GPU memory space */
3340d4550907SJerome Glisse 	rdev->mc.vram_location = 0xFFFFFFFFUL;
3341d4550907SJerome Glisse 	rdev->mc.gtt_location = 0xFFFFFFFFUL;
3342d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
3343d4550907SJerome Glisse 		tmp = G_00015C_MC_FB_START(RREG32(R_00015C_NB_TOM));
3344d4550907SJerome Glisse 		rdev->mc.vram_location = tmp << 16;
3345d4550907SJerome Glisse 	}
3346d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3347d4550907SJerome Glisse 		r = radeon_agp_init(rdev);
3348d4550907SJerome Glisse 		if (r) {
3349d4550907SJerome Glisse 			printk(KERN_WARNING "[drm] Disabling AGP\n");
3350d4550907SJerome Glisse 			rdev->flags &= ~RADEON_IS_AGP;
3351d4550907SJerome Glisse 			rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
3352d4550907SJerome Glisse 		} else {
3353d4550907SJerome Glisse 			rdev->mc.gtt_location = rdev->mc.agp_base;
3354d4550907SJerome Glisse 		}
3355d4550907SJerome Glisse 	}
3356d4550907SJerome Glisse 	r = radeon_mc_setup(rdev);
3357d4550907SJerome Glisse 	if (r)
3358d4550907SJerome Glisse 		return r;
3359d4550907SJerome Glisse 	return 0;
3360d4550907SJerome Glisse }
3361d4550907SJerome Glisse 
3362d4550907SJerome Glisse int r100_init(struct radeon_device *rdev)
3363d4550907SJerome Glisse {
3364d4550907SJerome Glisse 	int r;
3365d4550907SJerome Glisse 
3366d4550907SJerome Glisse 	/* Register debugfs file specific to this group of asics */
3367d4550907SJerome Glisse 	r100_debugfs(rdev);
3368d4550907SJerome Glisse 	/* Disable VGA */
3369d4550907SJerome Glisse 	r100_vga_render_disable(rdev);
3370d4550907SJerome Glisse 	/* Initialize scratch registers */
3371d4550907SJerome Glisse 	radeon_scratch_init(rdev);
3372d4550907SJerome Glisse 	/* Initialize surface registers */
3373d4550907SJerome Glisse 	radeon_surface_init(rdev);
3374d4550907SJerome Glisse 	/* TODO: disable VGA need to use VGA request */
3375d4550907SJerome Glisse 	/* BIOS*/
3376d4550907SJerome Glisse 	if (!radeon_get_bios(rdev)) {
3377d4550907SJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
3378d4550907SJerome Glisse 			return -EINVAL;
3379d4550907SJerome Glisse 	}
3380d4550907SJerome Glisse 	if (rdev->is_atom_bios) {
3381d4550907SJerome Glisse 		dev_err(rdev->dev, "Expecting combios for RS400/RS480 GPU\n");
3382d4550907SJerome Glisse 		return -EINVAL;
3383d4550907SJerome Glisse 	} else {
3384d4550907SJerome Glisse 		r = radeon_combios_init(rdev);
3385d4550907SJerome Glisse 		if (r)
3386d4550907SJerome Glisse 			return r;
3387d4550907SJerome Glisse 	}
3388d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3389d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3390d4550907SJerome Glisse 		dev_warn(rdev->dev,
3391d4550907SJerome Glisse 			"GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3392d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3393d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3394d4550907SJerome Glisse 	}
3395d4550907SJerome Glisse 	/* check if cards are posted or not */
339672542d77SDave Airlie 	if (radeon_boot_test_post_card(rdev) == false)
339772542d77SDave Airlie 		return -EINVAL;
3398d4550907SJerome Glisse 	/* Set asic errata */
3399d4550907SJerome Glisse 	r100_errata(rdev);
3400d4550907SJerome Glisse 	/* Initialize clocks */
3401d4550907SJerome Glisse 	radeon_get_clock_info(rdev->ddev);
3402*6234077dSRafał Miłecki 	/* Initialize power management */
3403*6234077dSRafał Miłecki 	radeon_pm_init(rdev);
3404d4550907SJerome Glisse 	/* Get vram informations */
3405d4550907SJerome Glisse 	r100_vram_info(rdev);
3406d4550907SJerome Glisse 	/* Initialize memory controller (also test AGP) */
3407d4550907SJerome Glisse 	r = r100_mc_init(rdev);
3408d4550907SJerome Glisse 	if (r)
3409d4550907SJerome Glisse 		return r;
3410d4550907SJerome Glisse 	/* Fence driver */
3411d4550907SJerome Glisse 	r = radeon_fence_driver_init(rdev);
3412d4550907SJerome Glisse 	if (r)
3413d4550907SJerome Glisse 		return r;
3414d4550907SJerome Glisse 	r = radeon_irq_kms_init(rdev);
3415d4550907SJerome Glisse 	if (r)
3416d4550907SJerome Glisse 		return r;
3417d4550907SJerome Glisse 	/* Memory manager */
34184c788679SJerome Glisse 	r = radeon_bo_init(rdev);
3419d4550907SJerome Glisse 	if (r)
3420d4550907SJerome Glisse 		return r;
3421d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3422d4550907SJerome Glisse 		r = r100_pci_gart_init(rdev);
3423d4550907SJerome Glisse 		if (r)
3424d4550907SJerome Glisse 			return r;
3425d4550907SJerome Glisse 	}
3426d4550907SJerome Glisse 	r100_set_safe_registers(rdev);
3427d4550907SJerome Glisse 	rdev->accel_working = true;
3428d4550907SJerome Glisse 	r = r100_startup(rdev);
3429d4550907SJerome Glisse 	if (r) {
3430d4550907SJerome Glisse 		/* Somethings want wront with the accel init stop accel */
3431d4550907SJerome Glisse 		dev_err(rdev->dev, "Disabling GPU acceleration\n");
3432d4550907SJerome Glisse 		r100_suspend(rdev);
3433d4550907SJerome Glisse 		r100_cp_fini(rdev);
3434d4550907SJerome Glisse 		r100_wb_fini(rdev);
3435d4550907SJerome Glisse 		r100_ib_fini(rdev);
3436d4550907SJerome Glisse 		if (rdev->flags & RADEON_IS_PCI)
3437d4550907SJerome Glisse 			r100_pci_gart_fini(rdev);
3438d4550907SJerome Glisse 		radeon_irq_kms_fini(rdev);
3439d4550907SJerome Glisse 		rdev->accel_working = false;
3440d4550907SJerome Glisse 	}
3441d4550907SJerome Glisse 	return 0;
3442d4550907SJerome Glisse }
3443