xref: /openbmc/linux/drivers/gpu/drm/radeon/r100.c (revision 17782d99502851dc7e48114ee9c5a6d6741cba18)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
29771fe6b9SJerome Glisse #include "drmP.h"
30771fe6b9SJerome Glisse #include "drm.h"
31771fe6b9SJerome Glisse #include "radeon_drm.h"
32771fe6b9SJerome Glisse #include "radeon_microcode.h"
33771fe6b9SJerome Glisse #include "radeon_reg.h"
34771fe6b9SJerome Glisse #include "radeon.h"
35771fe6b9SJerome Glisse 
36771fe6b9SJerome Glisse /* This files gather functions specifics to:
37771fe6b9SJerome Glisse  * r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280
38771fe6b9SJerome Glisse  *
39771fe6b9SJerome Glisse  * Some of these functions might be used by newer ASICs.
40771fe6b9SJerome Glisse  */
41771fe6b9SJerome Glisse void r100_hdp_reset(struct radeon_device *rdev);
42771fe6b9SJerome Glisse void r100_gpu_init(struct radeon_device *rdev);
43771fe6b9SJerome Glisse int r100_gui_wait_for_idle(struct radeon_device *rdev);
44771fe6b9SJerome Glisse int r100_mc_wait_for_idle(struct radeon_device *rdev);
45771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync(struct radeon_device *rdev);
46771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync2(struct radeon_device *rdev);
47771fe6b9SJerome Glisse int r100_debugfs_mc_info_init(struct radeon_device *rdev);
48771fe6b9SJerome Glisse 
49771fe6b9SJerome Glisse 
50771fe6b9SJerome Glisse /*
51771fe6b9SJerome Glisse  * PCI GART
52771fe6b9SJerome Glisse  */
53771fe6b9SJerome Glisse void r100_pci_gart_tlb_flush(struct radeon_device *rdev)
54771fe6b9SJerome Glisse {
55771fe6b9SJerome Glisse 	/* TODO: can we do somethings here ? */
56771fe6b9SJerome Glisse 	/* It seems hw only cache one entry so we should discard this
57771fe6b9SJerome Glisse 	 * entry otherwise if first GPU GART read hit this entry it
58771fe6b9SJerome Glisse 	 * could end up in wrong address. */
59771fe6b9SJerome Glisse }
60771fe6b9SJerome Glisse 
61771fe6b9SJerome Glisse int r100_pci_gart_enable(struct radeon_device *rdev)
62771fe6b9SJerome Glisse {
63771fe6b9SJerome Glisse 	uint32_t tmp;
64771fe6b9SJerome Glisse 	int r;
65771fe6b9SJerome Glisse 
66771fe6b9SJerome Glisse 	/* Initialize common gart structure */
67771fe6b9SJerome Glisse 	r = radeon_gart_init(rdev);
68771fe6b9SJerome Glisse 	if (r) {
69771fe6b9SJerome Glisse 		return r;
70771fe6b9SJerome Glisse 	}
71771fe6b9SJerome Glisse 	if (rdev->gart.table.ram.ptr == NULL) {
72771fe6b9SJerome Glisse 		rdev->gart.table_size = rdev->gart.num_gpu_pages * 4;
73771fe6b9SJerome Glisse 		r = radeon_gart_table_ram_alloc(rdev);
74771fe6b9SJerome Glisse 		if (r) {
75771fe6b9SJerome Glisse 			return r;
76771fe6b9SJerome Glisse 		}
77771fe6b9SJerome Glisse 	}
78771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
79771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
80771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
81771fe6b9SJerome Glisse 	/* set address range for PCI address translate */
82771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, rdev->mc.gtt_location);
83771fe6b9SJerome Glisse 	tmp = rdev->mc.gtt_location + rdev->mc.gtt_size - 1;
84771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, tmp);
85771fe6b9SJerome Glisse 	/* Enable bus mastering */
86771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL) & ~RADEON_BUS_MASTER_DIS;
87771fe6b9SJerome Glisse 	WREG32(RADEON_BUS_CNTL, tmp);
88771fe6b9SJerome Glisse 	/* set PCI GART page-table base address */
89771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_PT_BASE, rdev->gart.table_addr);
90771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_PCIGART_TRANSLATE_EN;
91771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
92771fe6b9SJerome Glisse 	r100_pci_gart_tlb_flush(rdev);
93771fe6b9SJerome Glisse 	rdev->gart.ready = true;
94771fe6b9SJerome Glisse 	return 0;
95771fe6b9SJerome Glisse }
96771fe6b9SJerome Glisse 
97771fe6b9SJerome Glisse void r100_pci_gart_disable(struct radeon_device *rdev)
98771fe6b9SJerome Glisse {
99771fe6b9SJerome Glisse 	uint32_t tmp;
100771fe6b9SJerome Glisse 
101771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
102771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
103771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp & ~RADEON_PCIGART_TRANSLATE_EN);
104771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, 0);
105771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, 0);
106771fe6b9SJerome Glisse }
107771fe6b9SJerome Glisse 
108771fe6b9SJerome Glisse int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr)
109771fe6b9SJerome Glisse {
110771fe6b9SJerome Glisse 	if (i < 0 || i > rdev->gart.num_gpu_pages) {
111771fe6b9SJerome Glisse 		return -EINVAL;
112771fe6b9SJerome Glisse 	}
113ed10f95dSDave Airlie 	rdev->gart.table.ram.ptr[i] = cpu_to_le32(lower_32_bits(addr));
114771fe6b9SJerome Glisse 	return 0;
115771fe6b9SJerome Glisse }
116771fe6b9SJerome Glisse 
117771fe6b9SJerome Glisse int r100_gart_enable(struct radeon_device *rdev)
118771fe6b9SJerome Glisse {
119771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
120771fe6b9SJerome Glisse 		r100_pci_gart_disable(rdev);
121771fe6b9SJerome Glisse 		return 0;
122771fe6b9SJerome Glisse 	}
123771fe6b9SJerome Glisse 	return r100_pci_gart_enable(rdev);
124771fe6b9SJerome Glisse }
125771fe6b9SJerome Glisse 
126771fe6b9SJerome Glisse 
127771fe6b9SJerome Glisse /*
128771fe6b9SJerome Glisse  * MC
129771fe6b9SJerome Glisse  */
130771fe6b9SJerome Glisse void r100_mc_disable_clients(struct radeon_device *rdev)
131771fe6b9SJerome Glisse {
132771fe6b9SJerome Glisse 	uint32_t ov0_scale_cntl, crtc_ext_cntl, crtc_gen_cntl, crtc2_gen_cntl;
133771fe6b9SJerome Glisse 
134771fe6b9SJerome Glisse 	/* FIXME: is this function correct for rs100,rs200,rs300 ? */
135771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
136771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
137771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
138771fe6b9SJerome Glisse 	}
139771fe6b9SJerome Glisse 
140771fe6b9SJerome Glisse 	/* stop display and memory access */
141771fe6b9SJerome Glisse 	ov0_scale_cntl = RREG32(RADEON_OV0_SCALE_CNTL);
142771fe6b9SJerome Glisse 	WREG32(RADEON_OV0_SCALE_CNTL, ov0_scale_cntl & ~RADEON_SCALER_ENABLE);
143771fe6b9SJerome Glisse 	crtc_ext_cntl = RREG32(RADEON_CRTC_EXT_CNTL);
144771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_EXT_CNTL, crtc_ext_cntl | RADEON_CRTC_DISPLAY_DIS);
145771fe6b9SJerome Glisse 	crtc_gen_cntl = RREG32(RADEON_CRTC_GEN_CNTL);
146771fe6b9SJerome Glisse 
147771fe6b9SJerome Glisse 	r100_gpu_wait_for_vsync(rdev);
148771fe6b9SJerome Glisse 
149771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_GEN_CNTL,
150771fe6b9SJerome Glisse 	       (crtc_gen_cntl & ~(RADEON_CRTC_CUR_EN | RADEON_CRTC_ICON_EN)) |
151771fe6b9SJerome Glisse 	       RADEON_CRTC_DISP_REQ_EN_B | RADEON_CRTC_EXT_DISP_EN);
152771fe6b9SJerome Glisse 
153771fe6b9SJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
154771fe6b9SJerome Glisse 		crtc2_gen_cntl = RREG32(RADEON_CRTC2_GEN_CNTL);
155771fe6b9SJerome Glisse 
156771fe6b9SJerome Glisse 		r100_gpu_wait_for_vsync2(rdev);
157771fe6b9SJerome Glisse 		WREG32(RADEON_CRTC2_GEN_CNTL,
158771fe6b9SJerome Glisse 		       (crtc2_gen_cntl &
159771fe6b9SJerome Glisse 		        ~(RADEON_CRTC2_CUR_EN | RADEON_CRTC2_ICON_EN)) |
160771fe6b9SJerome Glisse 		       RADEON_CRTC2_DISP_REQ_EN_B);
161771fe6b9SJerome Glisse 	}
162771fe6b9SJerome Glisse 
163771fe6b9SJerome Glisse 	udelay(500);
164771fe6b9SJerome Glisse }
165771fe6b9SJerome Glisse 
166771fe6b9SJerome Glisse void r100_mc_setup(struct radeon_device *rdev)
167771fe6b9SJerome Glisse {
168771fe6b9SJerome Glisse 	uint32_t tmp;
169771fe6b9SJerome Glisse 	int r;
170771fe6b9SJerome Glisse 
171771fe6b9SJerome Glisse 	r = r100_debugfs_mc_info_init(rdev);
172771fe6b9SJerome Glisse 	if (r) {
173771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for R100 MC !\n");
174771fe6b9SJerome Glisse 	}
175771fe6b9SJerome Glisse 	/* Write VRAM size in case we are limiting it */
1767a50f01aSDave Airlie 	WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
1777a50f01aSDave Airlie 	/* Novell bug 204882 for RN50/M6/M7 with 8/16/32MB VRAM,
1787a50f01aSDave Airlie 	 * if the aperture is 64MB but we have 32MB VRAM
1797a50f01aSDave Airlie 	 * we report only 32MB VRAM but we have to set MC_FB_LOCATION
1807a50f01aSDave Airlie 	 * to 64MB, otherwise the gpu accidentially dies */
1817a50f01aSDave Airlie 	tmp = rdev->mc.vram_location + rdev->mc.mc_vram_size - 1;
182771fe6b9SJerome Glisse 	tmp = REG_SET(RADEON_MC_FB_TOP, tmp >> 16);
183771fe6b9SJerome Glisse 	tmp |= REG_SET(RADEON_MC_FB_START, rdev->mc.vram_location >> 16);
184771fe6b9SJerome Glisse 	WREG32(RADEON_MC_FB_LOCATION, tmp);
185771fe6b9SJerome Glisse 
186771fe6b9SJerome Glisse 	/* Enable bus mastering */
187771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL) & ~RADEON_BUS_MASTER_DIS;
188771fe6b9SJerome Glisse 	WREG32(RADEON_BUS_CNTL, tmp);
189771fe6b9SJerome Glisse 
190771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
191771fe6b9SJerome Glisse 		tmp = rdev->mc.gtt_location + rdev->mc.gtt_size - 1;
192771fe6b9SJerome Glisse 		tmp = REG_SET(RADEON_MC_AGP_TOP, tmp >> 16);
193771fe6b9SJerome Glisse 		tmp |= REG_SET(RADEON_MC_AGP_START, rdev->mc.gtt_location >> 16);
194771fe6b9SJerome Glisse 		WREG32(RADEON_MC_AGP_LOCATION, tmp);
195771fe6b9SJerome Glisse 		WREG32(RADEON_AGP_BASE, rdev->mc.agp_base);
196771fe6b9SJerome Glisse 	} else {
197771fe6b9SJerome Glisse 		WREG32(RADEON_MC_AGP_LOCATION, 0x0FFFFFFF);
198771fe6b9SJerome Glisse 		WREG32(RADEON_AGP_BASE, 0);
199771fe6b9SJerome Glisse 	}
200771fe6b9SJerome Glisse 
201771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL;
202771fe6b9SJerome Glisse 	tmp |= (7 << 28);
203771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp | RADEON_HDP_SOFT_RESET | RADEON_HDP_READ_BUFFER_INVALIDATE);
204771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
205771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
206771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
207771fe6b9SJerome Glisse }
208771fe6b9SJerome Glisse 
209771fe6b9SJerome Glisse int r100_mc_init(struct radeon_device *rdev)
210771fe6b9SJerome Glisse {
211771fe6b9SJerome Glisse 	int r;
212771fe6b9SJerome Glisse 
213771fe6b9SJerome Glisse 	if (r100_debugfs_rbbm_init(rdev)) {
214771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for RBBM !\n");
215771fe6b9SJerome Glisse 	}
216771fe6b9SJerome Glisse 
217771fe6b9SJerome Glisse 	r100_gpu_init(rdev);
218771fe6b9SJerome Glisse 	/* Disable gart which also disable out of gart access */
219771fe6b9SJerome Glisse 	r100_pci_gart_disable(rdev);
220771fe6b9SJerome Glisse 
221771fe6b9SJerome Glisse 	/* Setup GPU memory space */
222771fe6b9SJerome Glisse 	rdev->mc.gtt_location = 0xFFFFFFFFUL;
223771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
224771fe6b9SJerome Glisse 		r = radeon_agp_init(rdev);
225771fe6b9SJerome Glisse 		if (r) {
226771fe6b9SJerome Glisse 			printk(KERN_WARNING "[drm] Disabling AGP\n");
227771fe6b9SJerome Glisse 			rdev->flags &= ~RADEON_IS_AGP;
228771fe6b9SJerome Glisse 			rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
229771fe6b9SJerome Glisse 		} else {
230771fe6b9SJerome Glisse 			rdev->mc.gtt_location = rdev->mc.agp_base;
231771fe6b9SJerome Glisse 		}
232771fe6b9SJerome Glisse 	}
233771fe6b9SJerome Glisse 	r = radeon_mc_setup(rdev);
234771fe6b9SJerome Glisse 	if (r) {
235771fe6b9SJerome Glisse 		return r;
236771fe6b9SJerome Glisse 	}
237771fe6b9SJerome Glisse 
238771fe6b9SJerome Glisse 	r100_mc_disable_clients(rdev);
239771fe6b9SJerome Glisse 	if (r100_mc_wait_for_idle(rdev)) {
240771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait MC idle while "
241771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
242771fe6b9SJerome Glisse 	}
243771fe6b9SJerome Glisse 
244771fe6b9SJerome Glisse 	r100_mc_setup(rdev);
245771fe6b9SJerome Glisse 	return 0;
246771fe6b9SJerome Glisse }
247771fe6b9SJerome Glisse 
248771fe6b9SJerome Glisse void r100_mc_fini(struct radeon_device *rdev)
249771fe6b9SJerome Glisse {
250771fe6b9SJerome Glisse 	r100_pci_gart_disable(rdev);
251771fe6b9SJerome Glisse 	radeon_gart_table_ram_free(rdev);
252771fe6b9SJerome Glisse 	radeon_gart_fini(rdev);
253771fe6b9SJerome Glisse }
254771fe6b9SJerome Glisse 
255771fe6b9SJerome Glisse 
256771fe6b9SJerome Glisse /*
2577ed220d7SMichel Dänzer  * Interrupts
2587ed220d7SMichel Dänzer  */
2597ed220d7SMichel Dänzer int r100_irq_set(struct radeon_device *rdev)
2607ed220d7SMichel Dänzer {
2617ed220d7SMichel Dänzer 	uint32_t tmp = 0;
2627ed220d7SMichel Dänzer 
2637ed220d7SMichel Dänzer 	if (rdev->irq.sw_int) {
2647ed220d7SMichel Dänzer 		tmp |= RADEON_SW_INT_ENABLE;
2657ed220d7SMichel Dänzer 	}
2667ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[0]) {
2677ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC_VBLANK_MASK;
2687ed220d7SMichel Dänzer 	}
2697ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[1]) {
2707ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC2_VBLANK_MASK;
2717ed220d7SMichel Dänzer 	}
2727ed220d7SMichel Dänzer 	WREG32(RADEON_GEN_INT_CNTL, tmp);
2737ed220d7SMichel Dänzer 	return 0;
2747ed220d7SMichel Dänzer }
2757ed220d7SMichel Dänzer 
2767ed220d7SMichel Dänzer static inline uint32_t r100_irq_ack(struct radeon_device *rdev)
2777ed220d7SMichel Dänzer {
2787ed220d7SMichel Dänzer 	uint32_t irqs = RREG32(RADEON_GEN_INT_STATUS);
2797ed220d7SMichel Dänzer 	uint32_t irq_mask = RADEON_SW_INT_TEST | RADEON_CRTC_VBLANK_STAT |
2807ed220d7SMichel Dänzer 		RADEON_CRTC2_VBLANK_STAT;
2817ed220d7SMichel Dänzer 
2827ed220d7SMichel Dänzer 	if (irqs) {
2837ed220d7SMichel Dänzer 		WREG32(RADEON_GEN_INT_STATUS, irqs);
2847ed220d7SMichel Dänzer 	}
2857ed220d7SMichel Dänzer 	return irqs & irq_mask;
2867ed220d7SMichel Dänzer }
2877ed220d7SMichel Dänzer 
2887ed220d7SMichel Dänzer int r100_irq_process(struct radeon_device *rdev)
2897ed220d7SMichel Dänzer {
2907ed220d7SMichel Dänzer 	uint32_t status;
2917ed220d7SMichel Dänzer 
2927ed220d7SMichel Dänzer 	status = r100_irq_ack(rdev);
2937ed220d7SMichel Dänzer 	if (!status) {
2947ed220d7SMichel Dänzer 		return IRQ_NONE;
2957ed220d7SMichel Dänzer 	}
2967ed220d7SMichel Dänzer 	while (status) {
2977ed220d7SMichel Dänzer 		/* SW interrupt */
2987ed220d7SMichel Dänzer 		if (status & RADEON_SW_INT_TEST) {
2997ed220d7SMichel Dänzer 			radeon_fence_process(rdev);
3007ed220d7SMichel Dänzer 		}
3017ed220d7SMichel Dänzer 		/* Vertical blank interrupts */
3027ed220d7SMichel Dänzer 		if (status & RADEON_CRTC_VBLANK_STAT) {
3037ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 0);
3047ed220d7SMichel Dänzer 		}
3057ed220d7SMichel Dänzer 		if (status & RADEON_CRTC2_VBLANK_STAT) {
3067ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 1);
3077ed220d7SMichel Dänzer 		}
3087ed220d7SMichel Dänzer 		status = r100_irq_ack(rdev);
3097ed220d7SMichel Dänzer 	}
3107ed220d7SMichel Dänzer 	return IRQ_HANDLED;
3117ed220d7SMichel Dänzer }
3127ed220d7SMichel Dänzer 
3137ed220d7SMichel Dänzer u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc)
3147ed220d7SMichel Dänzer {
3157ed220d7SMichel Dänzer 	if (crtc == 0)
3167ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC_CRNT_FRAME);
3177ed220d7SMichel Dänzer 	else
3187ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC2_CRNT_FRAME);
3197ed220d7SMichel Dänzer }
3207ed220d7SMichel Dänzer 
3217ed220d7SMichel Dänzer 
3227ed220d7SMichel Dänzer /*
323771fe6b9SJerome Glisse  * Fence emission
324771fe6b9SJerome Glisse  */
325771fe6b9SJerome Glisse void r100_fence_ring_emit(struct radeon_device *rdev,
326771fe6b9SJerome Glisse 			  struct radeon_fence *fence)
327771fe6b9SJerome Glisse {
328771fe6b9SJerome Glisse 	/* Who ever call radeon_fence_emit should call ring_lock and ask
329771fe6b9SJerome Glisse 	 * for enough space (today caller are ib schedule and buffer move) */
330771fe6b9SJerome Glisse 	/* Wait until IDLE & CLEAN */
331771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(0x1720, 0));
332771fe6b9SJerome Glisse 	radeon_ring_write(rdev, (1 << 16) | (1 << 17));
333771fe6b9SJerome Glisse 	/* Emit fence sequence & fire IRQ */
334771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(rdev->fence_drv.scratch_reg, 0));
335771fe6b9SJerome Glisse 	radeon_ring_write(rdev, fence->seq);
336771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_GEN_INT_STATUS, 0));
337771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_SW_INT_FIRE);
338771fe6b9SJerome Glisse }
339771fe6b9SJerome Glisse 
340771fe6b9SJerome Glisse 
341771fe6b9SJerome Glisse /*
342771fe6b9SJerome Glisse  * Writeback
343771fe6b9SJerome Glisse  */
344771fe6b9SJerome Glisse int r100_wb_init(struct radeon_device *rdev)
345771fe6b9SJerome Glisse {
346771fe6b9SJerome Glisse 	int r;
347771fe6b9SJerome Glisse 
348771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj == NULL) {
349771fe6b9SJerome Glisse 		r = radeon_object_create(rdev, NULL, 4096,
350771fe6b9SJerome Glisse 					 true,
351771fe6b9SJerome Glisse 					 RADEON_GEM_DOMAIN_GTT,
352771fe6b9SJerome Glisse 					 false, &rdev->wb.wb_obj);
353771fe6b9SJerome Glisse 		if (r) {
354771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failed to create WB buffer (%d).\n", r);
355771fe6b9SJerome Glisse 			return r;
356771fe6b9SJerome Glisse 		}
357771fe6b9SJerome Glisse 		r = radeon_object_pin(rdev->wb.wb_obj,
358771fe6b9SJerome Glisse 				      RADEON_GEM_DOMAIN_GTT,
359771fe6b9SJerome Glisse 				      &rdev->wb.gpu_addr);
360771fe6b9SJerome Glisse 		if (r) {
361771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failed to pin WB buffer (%d).\n", r);
362771fe6b9SJerome Glisse 			return r;
363771fe6b9SJerome Glisse 		}
364771fe6b9SJerome Glisse 		r = radeon_object_kmap(rdev->wb.wb_obj, (void **)&rdev->wb.wb);
365771fe6b9SJerome Glisse 		if (r) {
366771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failed to map WB buffer (%d).\n", r);
367771fe6b9SJerome Glisse 			return r;
368771fe6b9SJerome Glisse 		}
369771fe6b9SJerome Glisse 	}
370771fe6b9SJerome Glisse 	WREG32(0x774, rdev->wb.gpu_addr);
371771fe6b9SJerome Glisse 	WREG32(0x70C, rdev->wb.gpu_addr + 1024);
372771fe6b9SJerome Glisse 	WREG32(0x770, 0xff);
373771fe6b9SJerome Glisse 	return 0;
374771fe6b9SJerome Glisse }
375771fe6b9SJerome Glisse 
376771fe6b9SJerome Glisse void r100_wb_fini(struct radeon_device *rdev)
377771fe6b9SJerome Glisse {
378771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj) {
379771fe6b9SJerome Glisse 		radeon_object_kunmap(rdev->wb.wb_obj);
380771fe6b9SJerome Glisse 		radeon_object_unpin(rdev->wb.wb_obj);
381771fe6b9SJerome Glisse 		radeon_object_unref(&rdev->wb.wb_obj);
382771fe6b9SJerome Glisse 		rdev->wb.wb = NULL;
383771fe6b9SJerome Glisse 		rdev->wb.wb_obj = NULL;
384771fe6b9SJerome Glisse 	}
385771fe6b9SJerome Glisse }
386771fe6b9SJerome Glisse 
387771fe6b9SJerome Glisse int r100_copy_blit(struct radeon_device *rdev,
388771fe6b9SJerome Glisse 		   uint64_t src_offset,
389771fe6b9SJerome Glisse 		   uint64_t dst_offset,
390771fe6b9SJerome Glisse 		   unsigned num_pages,
391771fe6b9SJerome Glisse 		   struct radeon_fence *fence)
392771fe6b9SJerome Glisse {
393771fe6b9SJerome Glisse 	uint32_t cur_pages;
394771fe6b9SJerome Glisse 	uint32_t stride_bytes = PAGE_SIZE;
395771fe6b9SJerome Glisse 	uint32_t pitch;
396771fe6b9SJerome Glisse 	uint32_t stride_pixels;
397771fe6b9SJerome Glisse 	unsigned ndw;
398771fe6b9SJerome Glisse 	int num_loops;
399771fe6b9SJerome Glisse 	int r = 0;
400771fe6b9SJerome Glisse 
401771fe6b9SJerome Glisse 	/* radeon limited to 16k stride */
402771fe6b9SJerome Glisse 	stride_bytes &= 0x3fff;
403771fe6b9SJerome Glisse 	/* radeon pitch is /64 */
404771fe6b9SJerome Glisse 	pitch = stride_bytes / 64;
405771fe6b9SJerome Glisse 	stride_pixels = stride_bytes / 4;
406771fe6b9SJerome Glisse 	num_loops = DIV_ROUND_UP(num_pages, 8191);
407771fe6b9SJerome Glisse 
408771fe6b9SJerome Glisse 	/* Ask for enough room for blit + flush + fence */
409771fe6b9SJerome Glisse 	ndw = 64 + (10 * num_loops);
410771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, ndw);
411771fe6b9SJerome Glisse 	if (r) {
412771fe6b9SJerome Glisse 		DRM_ERROR("radeon: moving bo (%d) asking for %u dw.\n", r, ndw);
413771fe6b9SJerome Glisse 		return -EINVAL;
414771fe6b9SJerome Glisse 	}
415771fe6b9SJerome Glisse 	while (num_pages > 0) {
416771fe6b9SJerome Glisse 		cur_pages = num_pages;
417771fe6b9SJerome Glisse 		if (cur_pages > 8191) {
418771fe6b9SJerome Glisse 			cur_pages = 8191;
419771fe6b9SJerome Glisse 		}
420771fe6b9SJerome Glisse 		num_pages -= cur_pages;
421771fe6b9SJerome Glisse 
422771fe6b9SJerome Glisse 		/* pages are in Y direction - height
423771fe6b9SJerome Glisse 		   page width in X direction - width */
424771fe6b9SJerome Glisse 		radeon_ring_write(rdev, PACKET3(PACKET3_BITBLT_MULTI, 8));
425771fe6b9SJerome Glisse 		radeon_ring_write(rdev,
426771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
427771fe6b9SJerome Glisse 				  RADEON_GMC_DST_PITCH_OFFSET_CNTL |
428771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_CLIPPING |
429771fe6b9SJerome Glisse 				  RADEON_GMC_DST_CLIPPING |
430771fe6b9SJerome Glisse 				  RADEON_GMC_BRUSH_NONE |
431771fe6b9SJerome Glisse 				  (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
432771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_DATATYPE_COLOR |
433771fe6b9SJerome Glisse 				  RADEON_ROP3_S |
434771fe6b9SJerome Glisse 				  RADEON_DP_SRC_SOURCE_MEMORY |
435771fe6b9SJerome Glisse 				  RADEON_GMC_CLR_CMP_CNTL_DIS |
436771fe6b9SJerome Glisse 				  RADEON_GMC_WR_MSK_DIS);
437771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (src_offset >> 10));
438771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (dst_offset >> 10));
439771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
440771fe6b9SJerome Glisse 		radeon_ring_write(rdev, 0);
441771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
442771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
443771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
444771fe6b9SJerome Glisse 		radeon_ring_write(rdev, cur_pages | (stride_pixels << 16));
445771fe6b9SJerome Glisse 	}
446771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_DSTCACHE_CTLSTAT, 0));
447771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_RB2D_DC_FLUSH_ALL);
448771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_WAIT_UNTIL, 0));
449771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
450771fe6b9SJerome Glisse 			  RADEON_WAIT_2D_IDLECLEAN |
451771fe6b9SJerome Glisse 			  RADEON_WAIT_HOST_IDLECLEAN |
452771fe6b9SJerome Glisse 			  RADEON_WAIT_DMA_GUI_IDLE);
453771fe6b9SJerome Glisse 	if (fence) {
454771fe6b9SJerome Glisse 		r = radeon_fence_emit(rdev, fence);
455771fe6b9SJerome Glisse 	}
456771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
457771fe6b9SJerome Glisse 	return r;
458771fe6b9SJerome Glisse }
459771fe6b9SJerome Glisse 
460771fe6b9SJerome Glisse 
461771fe6b9SJerome Glisse /*
462771fe6b9SJerome Glisse  * CP
463771fe6b9SJerome Glisse  */
464771fe6b9SJerome Glisse void r100_ring_start(struct radeon_device *rdev)
465771fe6b9SJerome Glisse {
466771fe6b9SJerome Glisse 	int r;
467771fe6b9SJerome Glisse 
468771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, 2);
469771fe6b9SJerome Glisse 	if (r) {
470771fe6b9SJerome Glisse 		return;
471771fe6b9SJerome Glisse 	}
472771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_ISYNC_CNTL, 0));
473771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
474771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY2D_IDLE3D |
475771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY3D_IDLE2D |
476771fe6b9SJerome Glisse 			  RADEON_ISYNC_WAIT_IDLEGUI |
477771fe6b9SJerome Glisse 			  RADEON_ISYNC_CPSCRATCH_IDLEGUI);
478771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
479771fe6b9SJerome Glisse }
480771fe6b9SJerome Glisse 
481771fe6b9SJerome Glisse static void r100_cp_load_microcode(struct radeon_device *rdev)
482771fe6b9SJerome Glisse {
483771fe6b9SJerome Glisse 	int i;
484771fe6b9SJerome Glisse 
485771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
486771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
487771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
488771fe6b9SJerome Glisse 	}
489771fe6b9SJerome Glisse 
490771fe6b9SJerome Glisse 	WREG32(RADEON_CP_ME_RAM_ADDR, 0);
491771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_R100) || (rdev->family == CHIP_RV100) ||
492771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RV200) || (rdev->family == CHIP_RS100) ||
493771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
494771fe6b9SJerome Glisse 		DRM_INFO("Loading R100 Microcode\n");
495771fe6b9SJerome Glisse 		for (i = 0; i < 256; i++) {
496771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAH, R100_cp_microcode[i][1]);
497771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAL, R100_cp_microcode[i][0]);
498771fe6b9SJerome Glisse 		}
499771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R200) ||
500771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV250) ||
501771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV280) ||
502771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS300)) {
503771fe6b9SJerome Glisse 		DRM_INFO("Loading R200 Microcode\n");
504771fe6b9SJerome Glisse 		for (i = 0; i < 256; i++) {
505771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAH, R200_cp_microcode[i][1]);
506771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAL, R200_cp_microcode[i][0]);
507771fe6b9SJerome Glisse 		}
508771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R300) ||
509771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R350) ||
510771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV350) ||
511771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV380) ||
512771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS400) ||
513771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS480)) {
514771fe6b9SJerome Glisse 		DRM_INFO("Loading R300 Microcode\n");
515771fe6b9SJerome Glisse 		for (i = 0; i < 256; i++) {
516771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAH, R300_cp_microcode[i][1]);
517771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAL, R300_cp_microcode[i][0]);
518771fe6b9SJerome Glisse 		}
519771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R420) ||
520771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R423) ||
521771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV410)) {
522771fe6b9SJerome Glisse 		DRM_INFO("Loading R400 Microcode\n");
523771fe6b9SJerome Glisse 		for (i = 0; i < 256; i++) {
524771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAH, R420_cp_microcode[i][1]);
525771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAL, R420_cp_microcode[i][0]);
526771fe6b9SJerome Glisse 		}
527771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RS690) ||
528771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS740)) {
529771fe6b9SJerome Glisse 		DRM_INFO("Loading RS690/RS740 Microcode\n");
530771fe6b9SJerome Glisse 		for (i = 0; i < 256; i++) {
531771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAH, RS690_cp_microcode[i][1]);
532771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAL, RS690_cp_microcode[i][0]);
533771fe6b9SJerome Glisse 		}
534771fe6b9SJerome Glisse 	} else if (rdev->family == CHIP_RS600) {
535771fe6b9SJerome Glisse 		DRM_INFO("Loading RS600 Microcode\n");
536771fe6b9SJerome Glisse 		for (i = 0; i < 256; i++) {
537771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAH, RS600_cp_microcode[i][1]);
538771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAL, RS600_cp_microcode[i][0]);
539771fe6b9SJerome Glisse 		}
540771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RV515) ||
541771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R520) ||
542771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV530) ||
543771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R580) ||
544771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV560) ||
545771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV570)) {
546771fe6b9SJerome Glisse 		DRM_INFO("Loading R500 Microcode\n");
547771fe6b9SJerome Glisse 		for (i = 0; i < 256; i++) {
548771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAH, R520_cp_microcode[i][1]);
549771fe6b9SJerome Glisse 			WREG32(RADEON_CP_ME_RAM_DATAL, R520_cp_microcode[i][0]);
550771fe6b9SJerome Glisse 		}
551771fe6b9SJerome Glisse 	}
552771fe6b9SJerome Glisse }
553771fe6b9SJerome Glisse 
554771fe6b9SJerome Glisse int r100_cp_init(struct radeon_device *rdev, unsigned ring_size)
555771fe6b9SJerome Glisse {
556771fe6b9SJerome Glisse 	unsigned rb_bufsz;
557771fe6b9SJerome Glisse 	unsigned rb_blksz;
558771fe6b9SJerome Glisse 	unsigned max_fetch;
559771fe6b9SJerome Glisse 	unsigned pre_write_timer;
560771fe6b9SJerome Glisse 	unsigned pre_write_limit;
561771fe6b9SJerome Glisse 	unsigned indirect2_start;
562771fe6b9SJerome Glisse 	unsigned indirect1_start;
563771fe6b9SJerome Glisse 	uint32_t tmp;
564771fe6b9SJerome Glisse 	int r;
565771fe6b9SJerome Glisse 
566771fe6b9SJerome Glisse 	if (r100_debugfs_cp_init(rdev)) {
567771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for CP !\n");
568771fe6b9SJerome Glisse 	}
569771fe6b9SJerome Glisse 	/* Reset CP */
570771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CP_CSQ_STAT);
571771fe6b9SJerome Glisse 	if ((tmp & (1 << 31))) {
572771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp busy (0x%08X) resetting\n", tmp);
573771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_MODE, 0);
574771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_CNTL, 0);
575771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
576771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
577771fe6b9SJerome Glisse 		mdelay(2);
578771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, 0);
579771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
580771fe6b9SJerome Glisse 		mdelay(2);
581771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_STAT);
582771fe6b9SJerome Glisse 		if ((tmp & (1 << 31))) {
583771fe6b9SJerome Glisse 			DRM_INFO("radeon: cp reset failed (0x%08X)\n", tmp);
584771fe6b9SJerome Glisse 		}
585771fe6b9SJerome Glisse 	} else {
586771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp idle (0x%08X)\n", tmp);
587771fe6b9SJerome Glisse 	}
588771fe6b9SJerome Glisse 	/* Align ring size */
589771fe6b9SJerome Glisse 	rb_bufsz = drm_order(ring_size / 8);
590771fe6b9SJerome Glisse 	ring_size = (1 << (rb_bufsz + 1)) * 4;
591771fe6b9SJerome Glisse 	r100_cp_load_microcode(rdev);
592771fe6b9SJerome Glisse 	r = radeon_ring_init(rdev, ring_size);
593771fe6b9SJerome Glisse 	if (r) {
594771fe6b9SJerome Glisse 		return r;
595771fe6b9SJerome Glisse 	}
596771fe6b9SJerome Glisse 	/* Each time the cp read 1024 bytes (16 dword/quadword) update
597771fe6b9SJerome Glisse 	 * the rptr copy in system ram */
598771fe6b9SJerome Glisse 	rb_blksz = 9;
599771fe6b9SJerome Glisse 	/* cp will read 128bytes at a time (4 dwords) */
600771fe6b9SJerome Glisse 	max_fetch = 1;
601771fe6b9SJerome Glisse 	rdev->cp.align_mask = 16 - 1;
602771fe6b9SJerome Glisse 	/* Write to CP_RB_WPTR will be delayed for pre_write_timer clocks */
603771fe6b9SJerome Glisse 	pre_write_timer = 64;
604771fe6b9SJerome Glisse 	/* Force CP_RB_WPTR write if written more than one time before the
605771fe6b9SJerome Glisse 	 * delay expire
606771fe6b9SJerome Glisse 	 */
607771fe6b9SJerome Glisse 	pre_write_limit = 0;
608771fe6b9SJerome Glisse 	/* Setup the cp cache like this (cache size is 96 dwords) :
609771fe6b9SJerome Glisse 	 *	RING		0  to 15
610771fe6b9SJerome Glisse 	 *	INDIRECT1	16 to 79
611771fe6b9SJerome Glisse 	 *	INDIRECT2	80 to 95
612771fe6b9SJerome Glisse 	 * So ring cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
613771fe6b9SJerome Glisse 	 *    indirect1 cache size is 64dwords (> (2 * max_fetch = 2 * 4dwords))
614771fe6b9SJerome Glisse 	 *    indirect2 cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
615771fe6b9SJerome Glisse 	 * Idea being that most of the gpu cmd will be through indirect1 buffer
616771fe6b9SJerome Glisse 	 * so it gets the bigger cache.
617771fe6b9SJerome Glisse 	 */
618771fe6b9SJerome Glisse 	indirect2_start = 80;
619771fe6b9SJerome Glisse 	indirect1_start = 16;
620771fe6b9SJerome Glisse 	/* cp setup */
621771fe6b9SJerome Glisse 	WREG32(0x718, pre_write_timer | (pre_write_limit << 28));
622771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL,
6234e484e7dSMichel Dänzer #ifdef __BIG_ENDIAN
6244e484e7dSMichel Dänzer 	       RADEON_BUF_SWAP_32BIT |
6254e484e7dSMichel Dänzer #endif
626771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BUFSZ, rb_bufsz) |
627771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BLKSZ, rb_blksz) |
628771fe6b9SJerome Glisse 	       REG_SET(RADEON_MAX_FETCH, max_fetch) |
629771fe6b9SJerome Glisse 	       RADEON_RB_NO_UPDATE);
630771fe6b9SJerome Glisse 	/* Set ring address */
631771fe6b9SJerome Glisse 	DRM_INFO("radeon: ring at 0x%016lX\n", (unsigned long)rdev->cp.gpu_addr);
632771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_BASE, rdev->cp.gpu_addr);
633771fe6b9SJerome Glisse 	/* Force read & write ptr to 0 */
634771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CP_RB_CNTL);
635771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp | RADEON_RB_RPTR_WR_ENA);
636771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_RPTR_WR, 0);
637771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, 0);
638771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp);
639771fe6b9SJerome Glisse 	udelay(10);
640771fe6b9SJerome Glisse 	rdev->cp.rptr = RREG32(RADEON_CP_RB_RPTR);
641771fe6b9SJerome Glisse 	rdev->cp.wptr = RREG32(RADEON_CP_RB_WPTR);
642771fe6b9SJerome Glisse 	/* Set cp mode to bus mastering & enable cp*/
643771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE,
644771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT2_START, indirect2_start) |
645771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT1_START, indirect1_start));
646771fe6b9SJerome Glisse 	WREG32(0x718, 0);
647771fe6b9SJerome Glisse 	WREG32(0x744, 0x00004D4D);
648771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, RADEON_CSQ_PRIBM_INDBM);
649771fe6b9SJerome Glisse 	radeon_ring_start(rdev);
650771fe6b9SJerome Glisse 	r = radeon_ring_test(rdev);
651771fe6b9SJerome Glisse 	if (r) {
652771fe6b9SJerome Glisse 		DRM_ERROR("radeon: cp isn't working (%d).\n", r);
653771fe6b9SJerome Glisse 		return r;
654771fe6b9SJerome Glisse 	}
655771fe6b9SJerome Glisse 	rdev->cp.ready = true;
656771fe6b9SJerome Glisse 	return 0;
657771fe6b9SJerome Glisse }
658771fe6b9SJerome Glisse 
659771fe6b9SJerome Glisse void r100_cp_fini(struct radeon_device *rdev)
660771fe6b9SJerome Glisse {
661771fe6b9SJerome Glisse 	/* Disable ring */
662771fe6b9SJerome Glisse 	rdev->cp.ready = false;
663771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
664771fe6b9SJerome Glisse 	radeon_ring_fini(rdev);
665771fe6b9SJerome Glisse 	DRM_INFO("radeon: cp finalized\n");
666771fe6b9SJerome Glisse }
667771fe6b9SJerome Glisse 
668771fe6b9SJerome Glisse void r100_cp_disable(struct radeon_device *rdev)
669771fe6b9SJerome Glisse {
670771fe6b9SJerome Glisse 	/* Disable ring */
671771fe6b9SJerome Glisse 	rdev->cp.ready = false;
672771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
673771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
674771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
675771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
676771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
677771fe6b9SJerome Glisse 	}
678771fe6b9SJerome Glisse }
679771fe6b9SJerome Glisse 
680771fe6b9SJerome Glisse int r100_cp_reset(struct radeon_device *rdev)
681771fe6b9SJerome Glisse {
682771fe6b9SJerome Glisse 	uint32_t tmp;
683771fe6b9SJerome Glisse 	bool reinit_cp;
684771fe6b9SJerome Glisse 	int i;
685771fe6b9SJerome Glisse 
686771fe6b9SJerome Glisse 	reinit_cp = rdev->cp.ready;
687771fe6b9SJerome Glisse 	rdev->cp.ready = false;
688771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
689771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
690771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
691771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
692771fe6b9SJerome Glisse 	udelay(200);
693771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
694771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
695771fe6b9SJerome Glisse 	mdelay(1);
696771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
697771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
698771fe6b9SJerome Glisse 		if (!(tmp & (1 << 16))) {
699771fe6b9SJerome Glisse 			DRM_INFO("CP reset succeed (RBBM_STATUS=0x%08X)\n",
700771fe6b9SJerome Glisse 				 tmp);
701771fe6b9SJerome Glisse 			if (reinit_cp) {
702771fe6b9SJerome Glisse 				return r100_cp_init(rdev, rdev->cp.ring_size);
703771fe6b9SJerome Glisse 			}
704771fe6b9SJerome Glisse 			return 0;
705771fe6b9SJerome Glisse 		}
706771fe6b9SJerome Glisse 		DRM_UDELAY(1);
707771fe6b9SJerome Glisse 	}
708771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
709771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset CP (RBBM_STATUS=0x%08X)!\n", tmp);
710771fe6b9SJerome Glisse 	return -1;
711771fe6b9SJerome Glisse }
712771fe6b9SJerome Glisse 
713771fe6b9SJerome Glisse 
714771fe6b9SJerome Glisse /*
715771fe6b9SJerome Glisse  * CS functions
716771fe6b9SJerome Glisse  */
717771fe6b9SJerome Glisse int r100_cs_parse_packet0(struct radeon_cs_parser *p,
718771fe6b9SJerome Glisse 			  struct radeon_cs_packet *pkt,
719068a117cSJerome Glisse 			  const unsigned *auth, unsigned n,
720771fe6b9SJerome Glisse 			  radeon_packet0_check_t check)
721771fe6b9SJerome Glisse {
722771fe6b9SJerome Glisse 	unsigned reg;
723771fe6b9SJerome Glisse 	unsigned i, j, m;
724771fe6b9SJerome Glisse 	unsigned idx;
725771fe6b9SJerome Glisse 	int r;
726771fe6b9SJerome Glisse 
727771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
728771fe6b9SJerome Glisse 	reg = pkt->reg;
729068a117cSJerome Glisse 	/* Check that register fall into register range
730068a117cSJerome Glisse 	 * determined by the number of entry (n) in the
731068a117cSJerome Glisse 	 * safe register bitmap.
732068a117cSJerome Glisse 	 */
733771fe6b9SJerome Glisse 	if (pkt->one_reg_wr) {
734771fe6b9SJerome Glisse 		if ((reg >> 7) > n) {
735771fe6b9SJerome Glisse 			return -EINVAL;
736771fe6b9SJerome Glisse 		}
737771fe6b9SJerome Glisse 	} else {
738771fe6b9SJerome Glisse 		if (((reg + (pkt->count << 2)) >> 7) > n) {
739771fe6b9SJerome Glisse 			return -EINVAL;
740771fe6b9SJerome Glisse 		}
741771fe6b9SJerome Glisse 	}
742771fe6b9SJerome Glisse 	for (i = 0; i <= pkt->count; i++, idx++) {
743771fe6b9SJerome Glisse 		j = (reg >> 7);
744771fe6b9SJerome Glisse 		m = 1 << ((reg >> 2) & 31);
745771fe6b9SJerome Glisse 		if (auth[j] & m) {
746771fe6b9SJerome Glisse 			r = check(p, pkt, idx, reg);
747771fe6b9SJerome Glisse 			if (r) {
748771fe6b9SJerome Glisse 				return r;
749771fe6b9SJerome Glisse 			}
750771fe6b9SJerome Glisse 		}
751771fe6b9SJerome Glisse 		if (pkt->one_reg_wr) {
752771fe6b9SJerome Glisse 			if (!(auth[j] & m)) {
753771fe6b9SJerome Glisse 				break;
754771fe6b9SJerome Glisse 			}
755771fe6b9SJerome Glisse 		} else {
756771fe6b9SJerome Glisse 			reg += 4;
757771fe6b9SJerome Glisse 		}
758771fe6b9SJerome Glisse 	}
759771fe6b9SJerome Glisse 	return 0;
760771fe6b9SJerome Glisse }
761771fe6b9SJerome Glisse 
762771fe6b9SJerome Glisse void r100_cs_dump_packet(struct radeon_cs_parser *p,
763771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt)
764771fe6b9SJerome Glisse {
765771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk;
766771fe6b9SJerome Glisse 	volatile uint32_t *ib;
767771fe6b9SJerome Glisse 	unsigned i;
768771fe6b9SJerome Glisse 	unsigned idx;
769771fe6b9SJerome Glisse 
770771fe6b9SJerome Glisse 	ib = p->ib->ptr;
771771fe6b9SJerome Glisse 	ib_chunk = &p->chunks[p->chunk_ib_idx];
772771fe6b9SJerome Glisse 	idx = pkt->idx;
773771fe6b9SJerome Glisse 	for (i = 0; i <= (pkt->count + 1); i++, idx++) {
774771fe6b9SJerome Glisse 		DRM_INFO("ib[%d]=0x%08X\n", idx, ib[idx]);
775771fe6b9SJerome Glisse 	}
776771fe6b9SJerome Glisse }
777771fe6b9SJerome Glisse 
778771fe6b9SJerome Glisse /**
779771fe6b9SJerome Glisse  * r100_cs_packet_parse() - parse cp packet and point ib index to next packet
780771fe6b9SJerome Glisse  * @parser:	parser structure holding parsing context.
781771fe6b9SJerome Glisse  * @pkt:	where to store packet informations
782771fe6b9SJerome Glisse  *
783771fe6b9SJerome Glisse  * Assume that chunk_ib_index is properly set. Will return -EINVAL
784771fe6b9SJerome Glisse  * if packet is bigger than remaining ib size. or if packets is unknown.
785771fe6b9SJerome Glisse  **/
786771fe6b9SJerome Glisse int r100_cs_packet_parse(struct radeon_cs_parser *p,
787771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt,
788771fe6b9SJerome Glisse 			 unsigned idx)
789771fe6b9SJerome Glisse {
790771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk = &p->chunks[p->chunk_ib_idx];
791fa99239cSRoel Kluin 	uint32_t header;
792771fe6b9SJerome Glisse 
793771fe6b9SJerome Glisse 	if (idx >= ib_chunk->length_dw) {
794771fe6b9SJerome Glisse 		DRM_ERROR("Can not parse packet at %d after CS end %d !\n",
795771fe6b9SJerome Glisse 			  idx, ib_chunk->length_dw);
796771fe6b9SJerome Glisse 		return -EINVAL;
797771fe6b9SJerome Glisse 	}
798fa99239cSRoel Kluin 	header = ib_chunk->kdata[idx];
799771fe6b9SJerome Glisse 	pkt->idx = idx;
800771fe6b9SJerome Glisse 	pkt->type = CP_PACKET_GET_TYPE(header);
801771fe6b9SJerome Glisse 	pkt->count = CP_PACKET_GET_COUNT(header);
802771fe6b9SJerome Glisse 	switch (pkt->type) {
803771fe6b9SJerome Glisse 	case PACKET_TYPE0:
804771fe6b9SJerome Glisse 		pkt->reg = CP_PACKET0_GET_REG(header);
805771fe6b9SJerome Glisse 		pkt->one_reg_wr = CP_PACKET0_GET_ONE_REG_WR(header);
806771fe6b9SJerome Glisse 		break;
807771fe6b9SJerome Glisse 	case PACKET_TYPE3:
808771fe6b9SJerome Glisse 		pkt->opcode = CP_PACKET3_GET_OPCODE(header);
809771fe6b9SJerome Glisse 		break;
810771fe6b9SJerome Glisse 	case PACKET_TYPE2:
811771fe6b9SJerome Glisse 		pkt->count = -1;
812771fe6b9SJerome Glisse 		break;
813771fe6b9SJerome Glisse 	default:
814771fe6b9SJerome Glisse 		DRM_ERROR("Unknown packet type %d at %d !\n", pkt->type, idx);
815771fe6b9SJerome Glisse 		return -EINVAL;
816771fe6b9SJerome Glisse 	}
817771fe6b9SJerome Glisse 	if ((pkt->count + 1 + pkt->idx) >= ib_chunk->length_dw) {
818771fe6b9SJerome Glisse 		DRM_ERROR("Packet (%d:%d:%d) end after CS buffer (%d) !\n",
819771fe6b9SJerome Glisse 			  pkt->idx, pkt->type, pkt->count, ib_chunk->length_dw);
820771fe6b9SJerome Glisse 		return -EINVAL;
821771fe6b9SJerome Glisse 	}
822771fe6b9SJerome Glisse 	return 0;
823771fe6b9SJerome Glisse }
824771fe6b9SJerome Glisse 
825771fe6b9SJerome Glisse /**
826531369e6SDave Airlie  * r100_cs_packet_next_vline() - parse userspace VLINE packet
827531369e6SDave Airlie  * @parser:		parser structure holding parsing context.
828531369e6SDave Airlie  *
829531369e6SDave Airlie  * Userspace sends a special sequence for VLINE waits.
830531369e6SDave Airlie  * PACKET0 - VLINE_START_END + value
831531369e6SDave Airlie  * PACKET0 - WAIT_UNTIL +_value
832531369e6SDave Airlie  * RELOC (P3) - crtc_id in reloc.
833531369e6SDave Airlie  *
834531369e6SDave Airlie  * This function parses this and relocates the VLINE START END
835531369e6SDave Airlie  * and WAIT UNTIL packets to the correct crtc.
836531369e6SDave Airlie  * It also detects a switched off crtc and nulls out the
837531369e6SDave Airlie  * wait in that case.
838531369e6SDave Airlie  */
839531369e6SDave Airlie int r100_cs_packet_parse_vline(struct radeon_cs_parser *p)
840531369e6SDave Airlie {
841531369e6SDave Airlie 	struct radeon_cs_chunk *ib_chunk;
842531369e6SDave Airlie 	struct drm_mode_object *obj;
843531369e6SDave Airlie 	struct drm_crtc *crtc;
844531369e6SDave Airlie 	struct radeon_crtc *radeon_crtc;
845531369e6SDave Airlie 	struct radeon_cs_packet p3reloc, waitreloc;
846531369e6SDave Airlie 	int crtc_id;
847531369e6SDave Airlie 	int r;
848531369e6SDave Airlie 	uint32_t header, h_idx, reg;
849531369e6SDave Airlie 
850531369e6SDave Airlie 	ib_chunk = &p->chunks[p->chunk_ib_idx];
851531369e6SDave Airlie 
852531369e6SDave Airlie 	/* parse the wait until */
853531369e6SDave Airlie 	r = r100_cs_packet_parse(p, &waitreloc, p->idx);
854531369e6SDave Airlie 	if (r)
855531369e6SDave Airlie 		return r;
856531369e6SDave Airlie 
857531369e6SDave Airlie 	/* check its a wait until and only 1 count */
858531369e6SDave Airlie 	if (waitreloc.reg != RADEON_WAIT_UNTIL ||
859531369e6SDave Airlie 	    waitreloc.count != 0) {
860531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until segment\n");
861531369e6SDave Airlie 		r = -EINVAL;
862531369e6SDave Airlie 		return r;
863531369e6SDave Airlie 	}
864531369e6SDave Airlie 
865531369e6SDave Airlie 	if (ib_chunk->kdata[waitreloc.idx + 1] != RADEON_WAIT_CRTC_VLINE) {
866531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until\n");
867531369e6SDave Airlie 		r = -EINVAL;
868531369e6SDave Airlie 		return r;
869531369e6SDave Airlie 	}
870531369e6SDave Airlie 
871531369e6SDave Airlie 	/* jump over the NOP */
872531369e6SDave Airlie 	r = r100_cs_packet_parse(p, &p3reloc, p->idx);
873531369e6SDave Airlie 	if (r)
874531369e6SDave Airlie 		return r;
875531369e6SDave Airlie 
876531369e6SDave Airlie 	h_idx = p->idx - 2;
877531369e6SDave Airlie 	p->idx += waitreloc.count;
878531369e6SDave Airlie 	p->idx += p3reloc.count;
879531369e6SDave Airlie 
880531369e6SDave Airlie 	header = ib_chunk->kdata[h_idx];
881531369e6SDave Airlie 	crtc_id = ib_chunk->kdata[h_idx + 5];
882531369e6SDave Airlie 	reg = ib_chunk->kdata[h_idx] >> 2;
883531369e6SDave Airlie 	mutex_lock(&p->rdev->ddev->mode_config.mutex);
884531369e6SDave Airlie 	obj = drm_mode_object_find(p->rdev->ddev, crtc_id, DRM_MODE_OBJECT_CRTC);
885531369e6SDave Airlie 	if (!obj) {
886531369e6SDave Airlie 		DRM_ERROR("cannot find crtc %d\n", crtc_id);
887531369e6SDave Airlie 		r = -EINVAL;
888531369e6SDave Airlie 		goto out;
889531369e6SDave Airlie 	}
890531369e6SDave Airlie 	crtc = obj_to_crtc(obj);
891531369e6SDave Airlie 	radeon_crtc = to_radeon_crtc(crtc);
892531369e6SDave Airlie 	crtc_id = radeon_crtc->crtc_id;
893531369e6SDave Airlie 
894531369e6SDave Airlie 	if (!crtc->enabled) {
895531369e6SDave Airlie 		/* if the CRTC isn't enabled - we need to nop out the wait until */
896531369e6SDave Airlie 		ib_chunk->kdata[h_idx + 2] = PACKET2(0);
897531369e6SDave Airlie 		ib_chunk->kdata[h_idx + 3] = PACKET2(0);
898531369e6SDave Airlie 	} else if (crtc_id == 1) {
899531369e6SDave Airlie 		switch (reg) {
900531369e6SDave Airlie 		case AVIVO_D1MODE_VLINE_START_END:
901531369e6SDave Airlie 			header &= R300_CP_PACKET0_REG_MASK;
902531369e6SDave Airlie 			header |= AVIVO_D2MODE_VLINE_START_END >> 2;
903531369e6SDave Airlie 			break;
904531369e6SDave Airlie 		case RADEON_CRTC_GUI_TRIG_VLINE:
905531369e6SDave Airlie 			header &= R300_CP_PACKET0_REG_MASK;
906531369e6SDave Airlie 			header |= RADEON_CRTC2_GUI_TRIG_VLINE >> 2;
907531369e6SDave Airlie 			break;
908531369e6SDave Airlie 		default:
909531369e6SDave Airlie 			DRM_ERROR("unknown crtc reloc\n");
910531369e6SDave Airlie 			r = -EINVAL;
911531369e6SDave Airlie 			goto out;
912531369e6SDave Airlie 		}
913531369e6SDave Airlie 		ib_chunk->kdata[h_idx] = header;
914531369e6SDave Airlie 		ib_chunk->kdata[h_idx + 3] |= RADEON_ENG_DISPLAY_SELECT_CRTC1;
915531369e6SDave Airlie 	}
916531369e6SDave Airlie out:
917531369e6SDave Airlie 	mutex_unlock(&p->rdev->ddev->mode_config.mutex);
918531369e6SDave Airlie 	return r;
919531369e6SDave Airlie }
920531369e6SDave Airlie 
921531369e6SDave Airlie /**
922771fe6b9SJerome Glisse  * r100_cs_packet_next_reloc() - parse next packet which should be reloc packet3
923771fe6b9SJerome Glisse  * @parser:		parser structure holding parsing context.
924771fe6b9SJerome Glisse  * @data:		pointer to relocation data
925771fe6b9SJerome Glisse  * @offset_start:	starting offset
926771fe6b9SJerome Glisse  * @offset_mask:	offset mask (to align start offset on)
927771fe6b9SJerome Glisse  * @reloc:		reloc informations
928771fe6b9SJerome Glisse  *
929771fe6b9SJerome Glisse  * Check next packet is relocation packet3, do bo validation and compute
930771fe6b9SJerome Glisse  * GPU offset using the provided start.
931771fe6b9SJerome Glisse  **/
932771fe6b9SJerome Glisse int r100_cs_packet_next_reloc(struct radeon_cs_parser *p,
933771fe6b9SJerome Glisse 			      struct radeon_cs_reloc **cs_reloc)
934771fe6b9SJerome Glisse {
935771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk;
936771fe6b9SJerome Glisse 	struct radeon_cs_chunk *relocs_chunk;
937771fe6b9SJerome Glisse 	struct radeon_cs_packet p3reloc;
938771fe6b9SJerome Glisse 	unsigned idx;
939771fe6b9SJerome Glisse 	int r;
940771fe6b9SJerome Glisse 
941771fe6b9SJerome Glisse 	if (p->chunk_relocs_idx == -1) {
942771fe6b9SJerome Glisse 		DRM_ERROR("No relocation chunk !\n");
943771fe6b9SJerome Glisse 		return -EINVAL;
944771fe6b9SJerome Glisse 	}
945771fe6b9SJerome Glisse 	*cs_reloc = NULL;
946771fe6b9SJerome Glisse 	ib_chunk = &p->chunks[p->chunk_ib_idx];
947771fe6b9SJerome Glisse 	relocs_chunk = &p->chunks[p->chunk_relocs_idx];
948771fe6b9SJerome Glisse 	r = r100_cs_packet_parse(p, &p3reloc, p->idx);
949771fe6b9SJerome Glisse 	if (r) {
950771fe6b9SJerome Glisse 		return r;
951771fe6b9SJerome Glisse 	}
952771fe6b9SJerome Glisse 	p->idx += p3reloc.count + 2;
953771fe6b9SJerome Glisse 	if (p3reloc.type != PACKET_TYPE3 || p3reloc.opcode != PACKET3_NOP) {
954771fe6b9SJerome Glisse 		DRM_ERROR("No packet3 for relocation for packet at %d.\n",
955771fe6b9SJerome Glisse 			  p3reloc.idx);
956771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
957771fe6b9SJerome Glisse 		return -EINVAL;
958771fe6b9SJerome Glisse 	}
959771fe6b9SJerome Glisse 	idx = ib_chunk->kdata[p3reloc.idx + 1];
960771fe6b9SJerome Glisse 	if (idx >= relocs_chunk->length_dw) {
961771fe6b9SJerome Glisse 		DRM_ERROR("Relocs at %d after relocations chunk end %d !\n",
962771fe6b9SJerome Glisse 			  idx, relocs_chunk->length_dw);
963771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
964771fe6b9SJerome Glisse 		return -EINVAL;
965771fe6b9SJerome Glisse 	}
966771fe6b9SJerome Glisse 	/* FIXME: we assume reloc size is 4 dwords */
967771fe6b9SJerome Glisse 	*cs_reloc = p->relocs_ptr[(idx / 4)];
968771fe6b9SJerome Glisse 	return 0;
969771fe6b9SJerome Glisse }
970771fe6b9SJerome Glisse 
971771fe6b9SJerome Glisse static int r100_packet0_check(struct radeon_cs_parser *p,
972771fe6b9SJerome Glisse 			      struct radeon_cs_packet *pkt)
973771fe6b9SJerome Glisse {
974771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk;
975771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
976771fe6b9SJerome Glisse 	volatile uint32_t *ib;
977771fe6b9SJerome Glisse 	uint32_t tmp;
978771fe6b9SJerome Glisse 	unsigned reg;
979771fe6b9SJerome Glisse 	unsigned i;
980771fe6b9SJerome Glisse 	unsigned idx;
981771fe6b9SJerome Glisse 	bool onereg;
982771fe6b9SJerome Glisse 	int r;
983e024e110SDave Airlie 	u32 tile_flags = 0;
984771fe6b9SJerome Glisse 
985771fe6b9SJerome Glisse 	ib = p->ib->ptr;
986771fe6b9SJerome Glisse 	ib_chunk = &p->chunks[p->chunk_ib_idx];
987771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
988771fe6b9SJerome Glisse 	reg = pkt->reg;
989771fe6b9SJerome Glisse 	onereg = false;
990771fe6b9SJerome Glisse 	if (CP_PACKET0_GET_ONE_REG_WR(ib_chunk->kdata[pkt->idx])) {
991771fe6b9SJerome Glisse 		onereg = true;
992771fe6b9SJerome Glisse 	}
993771fe6b9SJerome Glisse 	for (i = 0; i <= pkt->count; i++, idx++, reg += 4) {
994771fe6b9SJerome Glisse 		switch (reg) {
995531369e6SDave Airlie 		case RADEON_CRTC_GUI_TRIG_VLINE:
996531369e6SDave Airlie 			r = r100_cs_packet_parse_vline(p);
997531369e6SDave Airlie 			if (r) {
998531369e6SDave Airlie 				DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
999531369e6SDave Airlie 						idx, reg);
1000531369e6SDave Airlie 				r100_cs_dump_packet(p, pkt);
1001531369e6SDave Airlie 				return r;
1002531369e6SDave Airlie 			}
1003531369e6SDave Airlie 			break;
1004771fe6b9SJerome Glisse 		/* FIXME: only allow PACKET3 blit? easier to check for out of
1005771fe6b9SJerome Glisse 		 * range access */
1006771fe6b9SJerome Glisse 		case RADEON_DST_PITCH_OFFSET:
1007771fe6b9SJerome Glisse 		case RADEON_SRC_PITCH_OFFSET:
1008771fe6b9SJerome Glisse 			r = r100_cs_packet_next_reloc(p, &reloc);
1009771fe6b9SJerome Glisse 			if (r) {
1010771fe6b9SJerome Glisse 				DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1011771fe6b9SJerome Glisse 					  idx, reg);
1012771fe6b9SJerome Glisse 				r100_cs_dump_packet(p, pkt);
1013771fe6b9SJerome Glisse 				return r;
1014771fe6b9SJerome Glisse 			}
1015771fe6b9SJerome Glisse 			tmp = ib_chunk->kdata[idx] & 0x003fffff;
1016771fe6b9SJerome Glisse 			tmp += (((u32)reloc->lobj.gpu_offset) >> 10);
1017e024e110SDave Airlie 
1018e024e110SDave Airlie 			if (reloc->lobj.tiling_flags & RADEON_TILING_MACRO)
1019e024e110SDave Airlie 				tile_flags |= RADEON_DST_TILE_MACRO;
1020e024e110SDave Airlie 			if (reloc->lobj.tiling_flags & RADEON_TILING_MICRO) {
1021e024e110SDave Airlie 				if (reg == RADEON_SRC_PITCH_OFFSET) {
1022e024e110SDave Airlie 					DRM_ERROR("Cannot src blit from microtiled surface\n");
1023e024e110SDave Airlie 					r100_cs_dump_packet(p, pkt);
1024e024e110SDave Airlie 					return -EINVAL;
1025e024e110SDave Airlie 				}
1026e024e110SDave Airlie 				tile_flags |= RADEON_DST_TILE_MICRO;
1027e024e110SDave Airlie 			}
1028e024e110SDave Airlie 
1029e024e110SDave Airlie 			tmp |= tile_flags;
1030e024e110SDave Airlie 			ib[idx] = (ib_chunk->kdata[idx] & 0x3fc00000) | tmp;
1031771fe6b9SJerome Glisse 			break;
1032771fe6b9SJerome Glisse 		case RADEON_RB3D_DEPTHOFFSET:
1033771fe6b9SJerome Glisse 		case RADEON_RB3D_COLOROFFSET:
1034771fe6b9SJerome Glisse 		case R300_RB3D_COLOROFFSET0:
1035771fe6b9SJerome Glisse 		case R300_ZB_DEPTHOFFSET:
1036771fe6b9SJerome Glisse 		case R200_PP_TXOFFSET_0:
1037771fe6b9SJerome Glisse 		case R200_PP_TXOFFSET_1:
1038771fe6b9SJerome Glisse 		case R200_PP_TXOFFSET_2:
1039771fe6b9SJerome Glisse 		case R200_PP_TXOFFSET_3:
1040771fe6b9SJerome Glisse 		case R200_PP_TXOFFSET_4:
1041771fe6b9SJerome Glisse 		case R200_PP_TXOFFSET_5:
1042771fe6b9SJerome Glisse 		case RADEON_PP_TXOFFSET_0:
1043771fe6b9SJerome Glisse 		case RADEON_PP_TXOFFSET_1:
1044771fe6b9SJerome Glisse 		case RADEON_PP_TXOFFSET_2:
1045771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0:
1046771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+4:
1047771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+8:
1048771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+12:
1049771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+16:
1050771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+20:
1051771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+24:
1052771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+28:
1053771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+32:
1054771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+36:
1055771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+40:
1056771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+44:
1057771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+48:
1058771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+52:
1059771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+56:
1060771fe6b9SJerome Glisse 		case R300_TX_OFFSET_0+60:
1061b995e433SDave Airlie 			/* rn50 has no 3D engine so fail on any 3d setup */
1062b995e433SDave Airlie 			if (ASIC_IS_RN50(p->rdev)) {
1063b995e433SDave Airlie 				DRM_ERROR("attempt to use RN50 3D engine failed\n");
1064b995e433SDave Airlie 				return -EINVAL;
1065b995e433SDave Airlie 			}
1066771fe6b9SJerome Glisse 			r = r100_cs_packet_next_reloc(p, &reloc);
1067771fe6b9SJerome Glisse 			if (r) {
1068771fe6b9SJerome Glisse 				DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1069771fe6b9SJerome Glisse 					  idx, reg);
1070771fe6b9SJerome Glisse 				r100_cs_dump_packet(p, pkt);
1071771fe6b9SJerome Glisse 				return r;
1072771fe6b9SJerome Glisse 			}
1073771fe6b9SJerome Glisse 			ib[idx] = ib_chunk->kdata[idx] + ((u32)reloc->lobj.gpu_offset);
1074771fe6b9SJerome Glisse 			break;
1075e024e110SDave Airlie 		case R300_RB3D_COLORPITCH0:
1076e024e110SDave Airlie 		case RADEON_RB3D_COLORPITCH:
1077e024e110SDave Airlie 			r = r100_cs_packet_next_reloc(p, &reloc);
1078e024e110SDave Airlie 			if (r) {
1079e024e110SDave Airlie 				DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1080e024e110SDave Airlie 					  idx, reg);
1081e024e110SDave Airlie 				r100_cs_dump_packet(p, pkt);
1082e024e110SDave Airlie 				return r;
1083e024e110SDave Airlie 			}
1084e024e110SDave Airlie 
1085e024e110SDave Airlie 			if (reloc->lobj.tiling_flags & RADEON_TILING_MACRO)
1086e024e110SDave Airlie 				tile_flags |= RADEON_COLOR_TILE_ENABLE;
1087e024e110SDave Airlie 			if (reloc->lobj.tiling_flags & RADEON_TILING_MICRO)
1088e024e110SDave Airlie 				tile_flags |= RADEON_COLOR_MICROTILE_ENABLE;
1089e024e110SDave Airlie 
1090e024e110SDave Airlie 			tmp = ib_chunk->kdata[idx] & ~(0x7 << 16);
1091e024e110SDave Airlie 			tmp |= tile_flags;
1092e024e110SDave Airlie 			ib[idx] = tmp;
1093e024e110SDave Airlie 			break;
1094*17782d99SDave Airlie 		case RADEON_RB3D_ZPASS_ADDR:
1095*17782d99SDave Airlie 			r = r100_cs_packet_next_reloc(p, &reloc);
1096*17782d99SDave Airlie 			if (r) {
1097*17782d99SDave Airlie 				DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1098*17782d99SDave Airlie 					  idx, reg);
1099*17782d99SDave Airlie 				r100_cs_dump_packet(p, pkt);
1100*17782d99SDave Airlie 				return r;
1101*17782d99SDave Airlie 			}
1102*17782d99SDave Airlie 			ib[idx] = ib_chunk->kdata[idx] + ((u32)reloc->lobj.gpu_offset);
1103*17782d99SDave Airlie 			break;
1104771fe6b9SJerome Glisse 		default:
1105771fe6b9SJerome Glisse 			/* FIXME: we don't want to allow anyothers packet */
1106771fe6b9SJerome Glisse 			break;
1107771fe6b9SJerome Glisse 		}
1108771fe6b9SJerome Glisse 		if (onereg) {
1109771fe6b9SJerome Glisse 			/* FIXME: forbid onereg write to register on relocate */
1110771fe6b9SJerome Glisse 			break;
1111771fe6b9SJerome Glisse 		}
1112771fe6b9SJerome Glisse 	}
1113771fe6b9SJerome Glisse 	return 0;
1114771fe6b9SJerome Glisse }
1115771fe6b9SJerome Glisse 
1116068a117cSJerome Glisse int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
1117068a117cSJerome Glisse 					 struct radeon_cs_packet *pkt,
1118068a117cSJerome Glisse 					 struct radeon_object *robj)
1119068a117cSJerome Glisse {
1120068a117cSJerome Glisse 	struct radeon_cs_chunk *ib_chunk;
1121068a117cSJerome Glisse 	unsigned idx;
1122068a117cSJerome Glisse 
1123068a117cSJerome Glisse 	ib_chunk = &p->chunks[p->chunk_ib_idx];
1124068a117cSJerome Glisse 	idx = pkt->idx + 1;
1125068a117cSJerome Glisse 	if ((ib_chunk->kdata[idx+2] + 1) > radeon_object_size(robj)) {
1126068a117cSJerome Glisse 		DRM_ERROR("[drm] Buffer too small for PACKET3 INDX_BUFFER "
1127068a117cSJerome Glisse 			  "(need %u have %lu) !\n",
1128068a117cSJerome Glisse 			  ib_chunk->kdata[idx+2] + 1,
1129068a117cSJerome Glisse 			  radeon_object_size(robj));
1130068a117cSJerome Glisse 		return -EINVAL;
1131068a117cSJerome Glisse 	}
1132068a117cSJerome Glisse 	return 0;
1133068a117cSJerome Glisse }
1134068a117cSJerome Glisse 
1135771fe6b9SJerome Glisse static int r100_packet3_check(struct radeon_cs_parser *p,
1136771fe6b9SJerome Glisse 			      struct radeon_cs_packet *pkt)
1137771fe6b9SJerome Glisse {
1138771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk;
1139771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1140771fe6b9SJerome Glisse 	unsigned idx;
1141771fe6b9SJerome Glisse 	unsigned i, c;
1142771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1143771fe6b9SJerome Glisse 	int r;
1144771fe6b9SJerome Glisse 
1145771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1146771fe6b9SJerome Glisse 	ib_chunk = &p->chunks[p->chunk_ib_idx];
1147771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
1148771fe6b9SJerome Glisse 	switch (pkt->opcode) {
1149771fe6b9SJerome Glisse 	case PACKET3_3D_LOAD_VBPNTR:
1150771fe6b9SJerome Glisse 		c = ib_chunk->kdata[idx++];
1151771fe6b9SJerome Glisse 		for (i = 0; i < (c - 1); i += 2, idx += 3) {
1152771fe6b9SJerome Glisse 			r = r100_cs_packet_next_reloc(p, &reloc);
1153771fe6b9SJerome Glisse 			if (r) {
1154771fe6b9SJerome Glisse 				DRM_ERROR("No reloc for packet3 %d\n",
1155771fe6b9SJerome Glisse 					  pkt->opcode);
1156771fe6b9SJerome Glisse 				r100_cs_dump_packet(p, pkt);
1157771fe6b9SJerome Glisse 				return r;
1158771fe6b9SJerome Glisse 			}
1159771fe6b9SJerome Glisse 			ib[idx+1] = ib_chunk->kdata[idx+1] + ((u32)reloc->lobj.gpu_offset);
1160771fe6b9SJerome Glisse 			r = r100_cs_packet_next_reloc(p, &reloc);
1161771fe6b9SJerome Glisse 			if (r) {
1162771fe6b9SJerome Glisse 				DRM_ERROR("No reloc for packet3 %d\n",
1163771fe6b9SJerome Glisse 					  pkt->opcode);
1164771fe6b9SJerome Glisse 				r100_cs_dump_packet(p, pkt);
1165771fe6b9SJerome Glisse 				return r;
1166771fe6b9SJerome Glisse 			}
1167771fe6b9SJerome Glisse 			ib[idx+2] = ib_chunk->kdata[idx+2] + ((u32)reloc->lobj.gpu_offset);
1168771fe6b9SJerome Glisse 		}
1169771fe6b9SJerome Glisse 		if (c & 1) {
1170771fe6b9SJerome Glisse 			r = r100_cs_packet_next_reloc(p, &reloc);
1171771fe6b9SJerome Glisse 			if (r) {
1172771fe6b9SJerome Glisse 				DRM_ERROR("No reloc for packet3 %d\n",
1173771fe6b9SJerome Glisse 					  pkt->opcode);
1174771fe6b9SJerome Glisse 				r100_cs_dump_packet(p, pkt);
1175771fe6b9SJerome Glisse 				return r;
1176771fe6b9SJerome Glisse 			}
1177771fe6b9SJerome Glisse 			ib[idx+1] = ib_chunk->kdata[idx+1] + ((u32)reloc->lobj.gpu_offset);
1178771fe6b9SJerome Glisse 		}
1179771fe6b9SJerome Glisse 		break;
1180771fe6b9SJerome Glisse 	case PACKET3_INDX_BUFFER:
1181771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1182771fe6b9SJerome Glisse 		if (r) {
1183771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1184771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1185771fe6b9SJerome Glisse 			return r;
1186771fe6b9SJerome Glisse 		}
1187771fe6b9SJerome Glisse 		ib[idx+1] = ib_chunk->kdata[idx+1] + ((u32)reloc->lobj.gpu_offset);
1188068a117cSJerome Glisse 		r = r100_cs_track_check_pkt3_indx_buffer(p, pkt, reloc->robj);
1189068a117cSJerome Glisse 		if (r) {
1190068a117cSJerome Glisse 			return r;
1191068a117cSJerome Glisse 		}
1192771fe6b9SJerome Glisse 		break;
1193771fe6b9SJerome Glisse 	case 0x23:
1194771fe6b9SJerome Glisse 		/* FIXME: cleanup */
1195771fe6b9SJerome Glisse 		/* 3D_RNDR_GEN_INDX_PRIM on r100/r200 */
1196771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1197771fe6b9SJerome Glisse 		if (r) {
1198771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1199771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1200771fe6b9SJerome Glisse 			return r;
1201771fe6b9SJerome Glisse 		}
1202771fe6b9SJerome Glisse 		ib[idx] = ib_chunk->kdata[idx] + ((u32)reloc->lobj.gpu_offset);
1203771fe6b9SJerome Glisse 		break;
1204771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD:
1205771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1206771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD_2:
1207771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1208771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF_2:
1209771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1210771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX_2:
1211771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1212771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF:
1213771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1214771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX:
1215771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1216771fe6b9SJerome Glisse 	case PACKET3_NOP:
1217771fe6b9SJerome Glisse 		break;
1218771fe6b9SJerome Glisse 	default:
1219771fe6b9SJerome Glisse 		DRM_ERROR("Packet3 opcode %x not supported\n", pkt->opcode);
1220771fe6b9SJerome Glisse 		return -EINVAL;
1221771fe6b9SJerome Glisse 	}
1222771fe6b9SJerome Glisse 	return 0;
1223771fe6b9SJerome Glisse }
1224771fe6b9SJerome Glisse 
1225771fe6b9SJerome Glisse int r100_cs_parse(struct radeon_cs_parser *p)
1226771fe6b9SJerome Glisse {
1227771fe6b9SJerome Glisse 	struct radeon_cs_packet pkt;
1228771fe6b9SJerome Glisse 	int r;
1229771fe6b9SJerome Glisse 
1230771fe6b9SJerome Glisse 	do {
1231771fe6b9SJerome Glisse 		r = r100_cs_packet_parse(p, &pkt, p->idx);
1232771fe6b9SJerome Glisse 		if (r) {
1233771fe6b9SJerome Glisse 			return r;
1234771fe6b9SJerome Glisse 		}
1235771fe6b9SJerome Glisse 		p->idx += pkt.count + 2;
1236771fe6b9SJerome Glisse 		switch (pkt.type) {
1237771fe6b9SJerome Glisse 			case PACKET_TYPE0:
1238771fe6b9SJerome Glisse 				r = r100_packet0_check(p, &pkt);
1239771fe6b9SJerome Glisse 				break;
1240771fe6b9SJerome Glisse 			case PACKET_TYPE2:
1241771fe6b9SJerome Glisse 				break;
1242771fe6b9SJerome Glisse 			case PACKET_TYPE3:
1243771fe6b9SJerome Glisse 				r = r100_packet3_check(p, &pkt);
1244771fe6b9SJerome Glisse 				break;
1245771fe6b9SJerome Glisse 			default:
1246771fe6b9SJerome Glisse 				DRM_ERROR("Unknown packet type %d !\n",
1247771fe6b9SJerome Glisse 					  pkt.type);
1248771fe6b9SJerome Glisse 				return -EINVAL;
1249771fe6b9SJerome Glisse 		}
1250771fe6b9SJerome Glisse 		if (r) {
1251771fe6b9SJerome Glisse 			return r;
1252771fe6b9SJerome Glisse 		}
1253771fe6b9SJerome Glisse 	} while (p->idx < p->chunks[p->chunk_ib_idx].length_dw);
1254771fe6b9SJerome Glisse 	return 0;
1255771fe6b9SJerome Glisse }
1256771fe6b9SJerome Glisse 
1257771fe6b9SJerome Glisse 
1258771fe6b9SJerome Glisse /*
1259771fe6b9SJerome Glisse  * Global GPU functions
1260771fe6b9SJerome Glisse  */
1261771fe6b9SJerome Glisse void r100_errata(struct radeon_device *rdev)
1262771fe6b9SJerome Glisse {
1263771fe6b9SJerome Glisse 	rdev->pll_errata = 0;
1264771fe6b9SJerome Glisse 
1265771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV200 || rdev->family == CHIP_RS200) {
1266771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DUMMYREADS;
1267771fe6b9SJerome Glisse 	}
1268771fe6b9SJerome Glisse 
1269771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV100 ||
1270771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS100 ||
1271771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS200) {
1272771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DELAY;
1273771fe6b9SJerome Glisse 	}
1274771fe6b9SJerome Glisse }
1275771fe6b9SJerome Glisse 
1276771fe6b9SJerome Glisse /* Wait for vertical sync on primary CRTC */
1277771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync(struct radeon_device *rdev)
1278771fe6b9SJerome Glisse {
1279771fe6b9SJerome Glisse 	uint32_t crtc_gen_cntl, tmp;
1280771fe6b9SJerome Glisse 	int i;
1281771fe6b9SJerome Glisse 
1282771fe6b9SJerome Glisse 	crtc_gen_cntl = RREG32(RADEON_CRTC_GEN_CNTL);
1283771fe6b9SJerome Glisse 	if ((crtc_gen_cntl & RADEON_CRTC_DISP_REQ_EN_B) ||
1284771fe6b9SJerome Glisse 	    !(crtc_gen_cntl & RADEON_CRTC_EN)) {
1285771fe6b9SJerome Glisse 		return;
1286771fe6b9SJerome Glisse 	}
1287771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1288771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_STATUS, RADEON_CRTC_VBLANK_SAVE_CLEAR);
1289771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1290771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC_STATUS);
1291771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC_VBLANK_SAVE) {
1292771fe6b9SJerome Glisse 			return;
1293771fe6b9SJerome Glisse 		}
1294771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1295771fe6b9SJerome Glisse 	}
1296771fe6b9SJerome Glisse }
1297771fe6b9SJerome Glisse 
1298771fe6b9SJerome Glisse /* Wait for vertical sync on secondary CRTC */
1299771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync2(struct radeon_device *rdev)
1300771fe6b9SJerome Glisse {
1301771fe6b9SJerome Glisse 	uint32_t crtc2_gen_cntl, tmp;
1302771fe6b9SJerome Glisse 	int i;
1303771fe6b9SJerome Glisse 
1304771fe6b9SJerome Glisse 	crtc2_gen_cntl = RREG32(RADEON_CRTC2_GEN_CNTL);
1305771fe6b9SJerome Glisse 	if ((crtc2_gen_cntl & RADEON_CRTC2_DISP_REQ_EN_B) ||
1306771fe6b9SJerome Glisse 	    !(crtc2_gen_cntl & RADEON_CRTC2_EN))
1307771fe6b9SJerome Glisse 		return;
1308771fe6b9SJerome Glisse 
1309771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1310771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC2_STATUS, RADEON_CRTC2_VBLANK_SAVE_CLEAR);
1311771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1312771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC2_STATUS);
1313771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC2_VBLANK_SAVE) {
1314771fe6b9SJerome Glisse 			return;
1315771fe6b9SJerome Glisse 		}
1316771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1317771fe6b9SJerome Glisse 	}
1318771fe6b9SJerome Glisse }
1319771fe6b9SJerome Glisse 
1320771fe6b9SJerome Glisse int r100_rbbm_fifo_wait_for_entry(struct radeon_device *rdev, unsigned n)
1321771fe6b9SJerome Glisse {
1322771fe6b9SJerome Glisse 	unsigned i;
1323771fe6b9SJerome Glisse 	uint32_t tmp;
1324771fe6b9SJerome Glisse 
1325771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1326771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS) & RADEON_RBBM_FIFOCNT_MASK;
1327771fe6b9SJerome Glisse 		if (tmp >= n) {
1328771fe6b9SJerome Glisse 			return 0;
1329771fe6b9SJerome Glisse 		}
1330771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1331771fe6b9SJerome Glisse 	}
1332771fe6b9SJerome Glisse 	return -1;
1333771fe6b9SJerome Glisse }
1334771fe6b9SJerome Glisse 
1335771fe6b9SJerome Glisse int r100_gui_wait_for_idle(struct radeon_device *rdev)
1336771fe6b9SJerome Glisse {
1337771fe6b9SJerome Glisse 	unsigned i;
1338771fe6b9SJerome Glisse 	uint32_t tmp;
1339771fe6b9SJerome Glisse 
1340771fe6b9SJerome Glisse 	if (r100_rbbm_fifo_wait_for_entry(rdev, 64)) {
1341771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: wait for empty RBBM fifo failed !"
1342771fe6b9SJerome Glisse 		       " Bad things might happen.\n");
1343771fe6b9SJerome Glisse 	}
1344771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1345771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1346771fe6b9SJerome Glisse 		if (!(tmp & (1 << 31))) {
1347771fe6b9SJerome Glisse 			return 0;
1348771fe6b9SJerome Glisse 		}
1349771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1350771fe6b9SJerome Glisse 	}
1351771fe6b9SJerome Glisse 	return -1;
1352771fe6b9SJerome Glisse }
1353771fe6b9SJerome Glisse 
1354771fe6b9SJerome Glisse int r100_mc_wait_for_idle(struct radeon_device *rdev)
1355771fe6b9SJerome Glisse {
1356771fe6b9SJerome Glisse 	unsigned i;
1357771fe6b9SJerome Glisse 	uint32_t tmp;
1358771fe6b9SJerome Glisse 
1359771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1360771fe6b9SJerome Glisse 		/* read MC_STATUS */
1361771fe6b9SJerome Glisse 		tmp = RREG32(0x0150);
1362771fe6b9SJerome Glisse 		if (tmp & (1 << 2)) {
1363771fe6b9SJerome Glisse 			return 0;
1364771fe6b9SJerome Glisse 		}
1365771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1366771fe6b9SJerome Glisse 	}
1367771fe6b9SJerome Glisse 	return -1;
1368771fe6b9SJerome Glisse }
1369771fe6b9SJerome Glisse 
1370771fe6b9SJerome Glisse void r100_gpu_init(struct radeon_device *rdev)
1371771fe6b9SJerome Glisse {
1372771fe6b9SJerome Glisse 	/* TODO: anythings to do here ? pipes ? */
1373771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1374771fe6b9SJerome Glisse }
1375771fe6b9SJerome Glisse 
1376771fe6b9SJerome Glisse void r100_hdp_reset(struct radeon_device *rdev)
1377771fe6b9SJerome Glisse {
1378771fe6b9SJerome Glisse 	uint32_t tmp;
1379771fe6b9SJerome Glisse 
1380771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL;
1381771fe6b9SJerome Glisse 	tmp |= (7 << 28);
1382771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp | RADEON_HDP_SOFT_RESET | RADEON_HDP_READ_BUFFER_INVALIDATE);
1383771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1384771fe6b9SJerome Glisse 	udelay(200);
1385771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1386771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
1387771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1388771fe6b9SJerome Glisse }
1389771fe6b9SJerome Glisse 
1390771fe6b9SJerome Glisse int r100_rb2d_reset(struct radeon_device *rdev)
1391771fe6b9SJerome Glisse {
1392771fe6b9SJerome Glisse 	uint32_t tmp;
1393771fe6b9SJerome Glisse 	int i;
1394771fe6b9SJerome Glisse 
1395771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_E2);
1396771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
1397771fe6b9SJerome Glisse 	udelay(200);
1398771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1399771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
1400771fe6b9SJerome Glisse 	mdelay(1);
1401771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1402771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1403771fe6b9SJerome Glisse 		if (!(tmp & (1 << 26))) {
1404771fe6b9SJerome Glisse 			DRM_INFO("RB2D reset succeed (RBBM_STATUS=0x%08X)\n",
1405771fe6b9SJerome Glisse 				 tmp);
1406771fe6b9SJerome Glisse 			return 0;
1407771fe6b9SJerome Glisse 		}
1408771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1409771fe6b9SJerome Glisse 	}
1410771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
1411771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset RB2D (RBBM_STATUS=0x%08X)!\n", tmp);
1412771fe6b9SJerome Glisse 	return -1;
1413771fe6b9SJerome Glisse }
1414771fe6b9SJerome Glisse 
1415771fe6b9SJerome Glisse int r100_gpu_reset(struct radeon_device *rdev)
1416771fe6b9SJerome Glisse {
1417771fe6b9SJerome Glisse 	uint32_t status;
1418771fe6b9SJerome Glisse 
1419771fe6b9SJerome Glisse 	/* reset order likely matter */
1420771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1421771fe6b9SJerome Glisse 	/* reset HDP */
1422771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1423771fe6b9SJerome Glisse 	/* reset rb2d */
1424771fe6b9SJerome Glisse 	if (status & ((1 << 17) | (1 << 18) | (1 << 27))) {
1425771fe6b9SJerome Glisse 		r100_rb2d_reset(rdev);
1426771fe6b9SJerome Glisse 	}
1427771fe6b9SJerome Glisse 	/* TODO: reset 3D engine */
1428771fe6b9SJerome Glisse 	/* reset CP */
1429771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1430771fe6b9SJerome Glisse 	if (status & (1 << 16)) {
1431771fe6b9SJerome Glisse 		r100_cp_reset(rdev);
1432771fe6b9SJerome Glisse 	}
1433771fe6b9SJerome Glisse 	/* Check if GPU is idle */
1434771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1435771fe6b9SJerome Glisse 	if (status & (1 << 31)) {
1436771fe6b9SJerome Glisse 		DRM_ERROR("Failed to reset GPU (RBBM_STATUS=0x%08X)\n", status);
1437771fe6b9SJerome Glisse 		return -1;
1438771fe6b9SJerome Glisse 	}
1439771fe6b9SJerome Glisse 	DRM_INFO("GPU reset succeed (RBBM_STATUS=0x%08X)\n", status);
1440771fe6b9SJerome Glisse 	return 0;
1441771fe6b9SJerome Glisse }
1442771fe6b9SJerome Glisse 
1443771fe6b9SJerome Glisse 
1444771fe6b9SJerome Glisse /*
1445771fe6b9SJerome Glisse  * VRAM info
1446771fe6b9SJerome Glisse  */
1447771fe6b9SJerome Glisse static void r100_vram_get_type(struct radeon_device *rdev)
1448771fe6b9SJerome Glisse {
1449771fe6b9SJerome Glisse 	uint32_t tmp;
1450771fe6b9SJerome Glisse 
1451771fe6b9SJerome Glisse 	rdev->mc.vram_is_ddr = false;
1452771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP)
1453771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1454771fe6b9SJerome Glisse 	else if (RREG32(RADEON_MEM_SDRAM_MODE_REG) & RADEON_MEM_CFG_TYPE_DDR)
1455771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1456771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_RV100) ||
1457771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS100) ||
1458771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
1459771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1460771fe6b9SJerome Glisse 		if (tmp & RV100_HALF_MODE) {
1461771fe6b9SJerome Glisse 			rdev->mc.vram_width = 32;
1462771fe6b9SJerome Glisse 		} else {
1463771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1464771fe6b9SJerome Glisse 		}
1465771fe6b9SJerome Glisse 		if (rdev->flags & RADEON_SINGLE_CRTC) {
1466771fe6b9SJerome Glisse 			rdev->mc.vram_width /= 4;
1467771fe6b9SJerome Glisse 			rdev->mc.vram_is_ddr = true;
1468771fe6b9SJerome Glisse 		}
1469771fe6b9SJerome Glisse 	} else if (rdev->family <= CHIP_RV280) {
1470771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1471771fe6b9SJerome Glisse 		if (tmp & RADEON_MEM_NUM_CHANNELS_MASK) {
1472771fe6b9SJerome Glisse 			rdev->mc.vram_width = 128;
1473771fe6b9SJerome Glisse 		} else {
1474771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1475771fe6b9SJerome Glisse 		}
1476771fe6b9SJerome Glisse 	} else {
1477771fe6b9SJerome Glisse 		/* newer IGPs */
1478771fe6b9SJerome Glisse 		rdev->mc.vram_width = 128;
1479771fe6b9SJerome Glisse 	}
1480771fe6b9SJerome Glisse }
1481771fe6b9SJerome Glisse 
14822a0f8918SDave Airlie static u32 r100_get_accessible_vram(struct radeon_device *rdev)
1483771fe6b9SJerome Glisse {
14842a0f8918SDave Airlie 	u32 aper_size;
14852a0f8918SDave Airlie 	u8 byte;
14862a0f8918SDave Airlie 
14872a0f8918SDave Airlie 	aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
14882a0f8918SDave Airlie 
14892a0f8918SDave Airlie 	/* Set HDP_APER_CNTL only on cards that are known not to be broken,
14902a0f8918SDave Airlie 	 * that is has the 2nd generation multifunction PCI interface
14912a0f8918SDave Airlie 	 */
14922a0f8918SDave Airlie 	if (rdev->family == CHIP_RV280 ||
14932a0f8918SDave Airlie 	    rdev->family >= CHIP_RV350) {
14942a0f8918SDave Airlie 		WREG32_P(RADEON_HOST_PATH_CNTL, RADEON_HDP_APER_CNTL,
14952a0f8918SDave Airlie 		       ~RADEON_HDP_APER_CNTL);
14962a0f8918SDave Airlie 		DRM_INFO("Generation 2 PCI interface, using max accessible memory\n");
14972a0f8918SDave Airlie 		return aper_size * 2;
14982a0f8918SDave Airlie 	}
14992a0f8918SDave Airlie 
15002a0f8918SDave Airlie 	/* Older cards have all sorts of funny issues to deal with. First
15012a0f8918SDave Airlie 	 * check if it's a multifunction card by reading the PCI config
15022a0f8918SDave Airlie 	 * header type... Limit those to one aperture size
15032a0f8918SDave Airlie 	 */
15042a0f8918SDave Airlie 	pci_read_config_byte(rdev->pdev, 0xe, &byte);
15052a0f8918SDave Airlie 	if (byte & 0x80) {
15062a0f8918SDave Airlie 		DRM_INFO("Generation 1 PCI interface in multifunction mode\n");
15072a0f8918SDave Airlie 		DRM_INFO("Limiting VRAM to one aperture\n");
15082a0f8918SDave Airlie 		return aper_size;
15092a0f8918SDave Airlie 	}
15102a0f8918SDave Airlie 
15112a0f8918SDave Airlie 	/* Single function older card. We read HDP_APER_CNTL to see how the BIOS
15122a0f8918SDave Airlie 	 * have set it up. We don't write this as it's broken on some ASICs but
15132a0f8918SDave Airlie 	 * we expect the BIOS to have done the right thing (might be too optimistic...)
15142a0f8918SDave Airlie 	 */
15152a0f8918SDave Airlie 	if (RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL)
15162a0f8918SDave Airlie 		return aper_size * 2;
15172a0f8918SDave Airlie 	return aper_size;
15182a0f8918SDave Airlie }
15192a0f8918SDave Airlie 
15202a0f8918SDave Airlie void r100_vram_init_sizes(struct radeon_device *rdev)
15212a0f8918SDave Airlie {
15222a0f8918SDave Airlie 	u64 config_aper_size;
15232a0f8918SDave Airlie 	u32 accessible;
15242a0f8918SDave Airlie 
15252a0f8918SDave Airlie 	config_aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
1526771fe6b9SJerome Glisse 
1527771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
1528771fe6b9SJerome Glisse 		uint32_t tom;
1529771fe6b9SJerome Glisse 		/* read NB_TOM to get the amount of ram stolen for the GPU */
1530771fe6b9SJerome Glisse 		tom = RREG32(RADEON_NB_TOM);
15317a50f01aSDave Airlie 		rdev->mc.real_vram_size = (((tom >> 16) - (tom & 0xffff) + 1) << 16);
15323e43d821SDave Airlie 		/* for IGPs we need to keep VRAM where it was put by the BIOS */
15333e43d821SDave Airlie 		rdev->mc.vram_location = (tom & 0xffff) << 16;
15347a50f01aSDave Airlie 		WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
15357a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1536771fe6b9SJerome Glisse 	} else {
15377a50f01aSDave Airlie 		rdev->mc.real_vram_size = RREG32(RADEON_CONFIG_MEMSIZE);
1538771fe6b9SJerome Glisse 		/* Some production boards of m6 will report 0
1539771fe6b9SJerome Glisse 		 * if it's 8 MB
1540771fe6b9SJerome Glisse 		 */
15417a50f01aSDave Airlie 		if (rdev->mc.real_vram_size == 0) {
15427a50f01aSDave Airlie 			rdev->mc.real_vram_size = 8192 * 1024;
15437a50f01aSDave Airlie 			WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
1544771fe6b9SJerome Glisse 		}
15453e43d821SDave Airlie 		/* let driver place VRAM */
15463e43d821SDave Airlie 		rdev->mc.vram_location = 0xFFFFFFFFUL;
15472a0f8918SDave Airlie 		 /* Fix for RN50, M6, M7 with 8/16/32(??) MBs of VRAM -
15482a0f8918SDave Airlie 		  * Novell bug 204882 + along with lots of ubuntu ones */
15497a50f01aSDave Airlie 		if (config_aper_size > rdev->mc.real_vram_size)
15507a50f01aSDave Airlie 			rdev->mc.mc_vram_size = config_aper_size;
15517a50f01aSDave Airlie 		else
15527a50f01aSDave Airlie 			rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1553771fe6b9SJerome Glisse 	}
1554771fe6b9SJerome Glisse 
15552a0f8918SDave Airlie 	/* work out accessible VRAM */
15562a0f8918SDave Airlie 	accessible = r100_get_accessible_vram(rdev);
15572a0f8918SDave Airlie 
1558771fe6b9SJerome Glisse 	rdev->mc.aper_base = drm_get_resource_start(rdev->ddev, 0);
1559771fe6b9SJerome Glisse 	rdev->mc.aper_size = drm_get_resource_len(rdev->ddev, 0);
15602a0f8918SDave Airlie 
15612a0f8918SDave Airlie 	if (accessible > rdev->mc.aper_size)
15622a0f8918SDave Airlie 		accessible = rdev->mc.aper_size;
15632a0f8918SDave Airlie 
15647a50f01aSDave Airlie 	if (rdev->mc.mc_vram_size > rdev->mc.aper_size)
15657a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.aper_size;
15667a50f01aSDave Airlie 
15677a50f01aSDave Airlie 	if (rdev->mc.real_vram_size > rdev->mc.aper_size)
15687a50f01aSDave Airlie 		rdev->mc.real_vram_size = rdev->mc.aper_size;
15692a0f8918SDave Airlie }
15702a0f8918SDave Airlie 
15712a0f8918SDave Airlie void r100_vram_info(struct radeon_device *rdev)
15722a0f8918SDave Airlie {
15732a0f8918SDave Airlie 	r100_vram_get_type(rdev);
15742a0f8918SDave Airlie 
15752a0f8918SDave Airlie 	r100_vram_init_sizes(rdev);
1576771fe6b9SJerome Glisse }
1577771fe6b9SJerome Glisse 
1578771fe6b9SJerome Glisse 
1579771fe6b9SJerome Glisse /*
1580771fe6b9SJerome Glisse  * Indirect registers accessor
1581771fe6b9SJerome Glisse  */
1582771fe6b9SJerome Glisse void r100_pll_errata_after_index(struct radeon_device *rdev)
1583771fe6b9SJerome Glisse {
1584771fe6b9SJerome Glisse 	if (!(rdev->pll_errata & CHIP_ERRATA_PLL_DUMMYREADS)) {
1585771fe6b9SJerome Glisse 		return;
1586771fe6b9SJerome Glisse 	}
1587771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CLOCK_CNTL_DATA);
1588771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CRTC_GEN_CNTL);
1589771fe6b9SJerome Glisse }
1590771fe6b9SJerome Glisse 
1591771fe6b9SJerome Glisse static void r100_pll_errata_after_data(struct radeon_device *rdev)
1592771fe6b9SJerome Glisse {
1593771fe6b9SJerome Glisse 	/* This workarounds is necessary on RV100, RS100 and RS200 chips
1594771fe6b9SJerome Glisse 	 * or the chip could hang on a subsequent access
1595771fe6b9SJerome Glisse 	 */
1596771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_PLL_DELAY) {
1597771fe6b9SJerome Glisse 		udelay(5000);
1598771fe6b9SJerome Glisse 	}
1599771fe6b9SJerome Glisse 
1600771fe6b9SJerome Glisse 	/* This function is required to workaround a hardware bug in some (all?)
1601771fe6b9SJerome Glisse 	 * revisions of the R300.  This workaround should be called after every
1602771fe6b9SJerome Glisse 	 * CLOCK_CNTL_INDEX register access.  If not, register reads afterward
1603771fe6b9SJerome Glisse 	 * may not be correct.
1604771fe6b9SJerome Glisse 	 */
1605771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_R300_CG) {
1606771fe6b9SJerome Glisse 		uint32_t save, tmp;
1607771fe6b9SJerome Glisse 
1608771fe6b9SJerome Glisse 		save = RREG32(RADEON_CLOCK_CNTL_INDEX);
1609771fe6b9SJerome Glisse 		tmp = save & ~(0x3f | RADEON_PLL_WR_EN);
1610771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, tmp);
1611771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CLOCK_CNTL_DATA);
1612771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, save);
1613771fe6b9SJerome Glisse 	}
1614771fe6b9SJerome Glisse }
1615771fe6b9SJerome Glisse 
1616771fe6b9SJerome Glisse uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg)
1617771fe6b9SJerome Glisse {
1618771fe6b9SJerome Glisse 	uint32_t data;
1619771fe6b9SJerome Glisse 
1620771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, reg & 0x3f);
1621771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1622771fe6b9SJerome Glisse 	data = RREG32(RADEON_CLOCK_CNTL_DATA);
1623771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
1624771fe6b9SJerome Glisse 	return data;
1625771fe6b9SJerome Glisse }
1626771fe6b9SJerome Glisse 
1627771fe6b9SJerome Glisse void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
1628771fe6b9SJerome Glisse {
1629771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, ((reg & 0x3f) | RADEON_PLL_WR_EN));
1630771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1631771fe6b9SJerome Glisse 	WREG32(RADEON_CLOCK_CNTL_DATA, v);
1632771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
1633771fe6b9SJerome Glisse }
1634771fe6b9SJerome Glisse 
1635068a117cSJerome Glisse int r100_init(struct radeon_device *rdev)
1636068a117cSJerome Glisse {
1637068a117cSJerome Glisse 	return 0;
1638068a117cSJerome Glisse }
1639068a117cSJerome Glisse 
1640771fe6b9SJerome Glisse /*
1641771fe6b9SJerome Glisse  * Debugfs info
1642771fe6b9SJerome Glisse  */
1643771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1644771fe6b9SJerome Glisse static int r100_debugfs_rbbm_info(struct seq_file *m, void *data)
1645771fe6b9SJerome Glisse {
1646771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1647771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1648771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1649771fe6b9SJerome Glisse 	uint32_t reg, value;
1650771fe6b9SJerome Glisse 	unsigned i;
1651771fe6b9SJerome Glisse 
1652771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_STATUS 0x%08x\n", RREG32(RADEON_RBBM_STATUS));
1653771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_CMDFIFO_STAT 0x%08x\n", RREG32(0xE7C));
1654771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1655771fe6b9SJerome Glisse 	for (i = 0; i < 64; i++) {
1656771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i | 0x100);
1657771fe6b9SJerome Glisse 		reg = (RREG32(RADEON_RBBM_CMDFIFO_DATA) - 1) >> 2;
1658771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i);
1659771fe6b9SJerome Glisse 		value = RREG32(RADEON_RBBM_CMDFIFO_DATA);
1660771fe6b9SJerome Glisse 		seq_printf(m, "[0x%03X] 0x%04X=0x%08X\n", i, reg, value);
1661771fe6b9SJerome Glisse 	}
1662771fe6b9SJerome Glisse 	return 0;
1663771fe6b9SJerome Glisse }
1664771fe6b9SJerome Glisse 
1665771fe6b9SJerome Glisse static int r100_debugfs_cp_ring_info(struct seq_file *m, void *data)
1666771fe6b9SJerome Glisse {
1667771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1668771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1669771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1670771fe6b9SJerome Glisse 	uint32_t rdp, wdp;
1671771fe6b9SJerome Glisse 	unsigned count, i, j;
1672771fe6b9SJerome Glisse 
1673771fe6b9SJerome Glisse 	radeon_ring_free_size(rdev);
1674771fe6b9SJerome Glisse 	rdp = RREG32(RADEON_CP_RB_RPTR);
1675771fe6b9SJerome Glisse 	wdp = RREG32(RADEON_CP_RB_WPTR);
1676771fe6b9SJerome Glisse 	count = (rdp + rdev->cp.ring_size - wdp) & rdev->cp.ptr_mask;
1677771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1678771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_WPTR 0x%08x\n", wdp);
1679771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_RPTR 0x%08x\n", rdp);
1680771fe6b9SJerome Glisse 	seq_printf(m, "%u free dwords in ring\n", rdev->cp.ring_free_dw);
1681771fe6b9SJerome Glisse 	seq_printf(m, "%u dwords in ring\n", count);
1682771fe6b9SJerome Glisse 	for (j = 0; j <= count; j++) {
1683771fe6b9SJerome Glisse 		i = (rdp + j) & rdev->cp.ptr_mask;
1684771fe6b9SJerome Glisse 		seq_printf(m, "r[%04d]=0x%08x\n", i, rdev->cp.ring[i]);
1685771fe6b9SJerome Glisse 	}
1686771fe6b9SJerome Glisse 	return 0;
1687771fe6b9SJerome Glisse }
1688771fe6b9SJerome Glisse 
1689771fe6b9SJerome Glisse 
1690771fe6b9SJerome Glisse static int r100_debugfs_cp_csq_fifo(struct seq_file *m, void *data)
1691771fe6b9SJerome Glisse {
1692771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1693771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1694771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1695771fe6b9SJerome Glisse 	uint32_t csq_stat, csq2_stat, tmp;
1696771fe6b9SJerome Glisse 	unsigned r_rptr, r_wptr, ib1_rptr, ib1_wptr, ib2_rptr, ib2_wptr;
1697771fe6b9SJerome Glisse 	unsigned i;
1698771fe6b9SJerome Glisse 
1699771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1700771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_MODE 0x%08x\n", RREG32(RADEON_CP_CSQ_MODE));
1701771fe6b9SJerome Glisse 	csq_stat = RREG32(RADEON_CP_CSQ_STAT);
1702771fe6b9SJerome Glisse 	csq2_stat = RREG32(RADEON_CP_CSQ2_STAT);
1703771fe6b9SJerome Glisse 	r_rptr = (csq_stat >> 0) & 0x3ff;
1704771fe6b9SJerome Glisse 	r_wptr = (csq_stat >> 10) & 0x3ff;
1705771fe6b9SJerome Glisse 	ib1_rptr = (csq_stat >> 20) & 0x3ff;
1706771fe6b9SJerome Glisse 	ib1_wptr = (csq2_stat >> 0) & 0x3ff;
1707771fe6b9SJerome Glisse 	ib2_rptr = (csq2_stat >> 10) & 0x3ff;
1708771fe6b9SJerome Glisse 	ib2_wptr = (csq2_stat >> 20) & 0x3ff;
1709771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_STAT 0x%08x\n", csq_stat);
1710771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ2_STAT 0x%08x\n", csq2_stat);
1711771fe6b9SJerome Glisse 	seq_printf(m, "Ring rptr %u\n", r_rptr);
1712771fe6b9SJerome Glisse 	seq_printf(m, "Ring wptr %u\n", r_wptr);
1713771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 rptr %u\n", ib1_rptr);
1714771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 wptr %u\n", ib1_wptr);
1715771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 rptr %u\n", ib2_rptr);
1716771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 wptr %u\n", ib2_wptr);
1717771fe6b9SJerome Glisse 	/* FIXME: 0, 128, 640 depends on fifo setup see cp_init_kms
1718771fe6b9SJerome Glisse 	 * 128 = indirect1_start * 8 & 640 = indirect2_start * 8 */
1719771fe6b9SJerome Glisse 	seq_printf(m, "Ring fifo:\n");
1720771fe6b9SJerome Glisse 	for (i = 0; i < 256; i++) {
1721771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1722771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1723771fe6b9SJerome Glisse 		seq_printf(m, "rfifo[%04d]=0x%08X\n", i, tmp);
1724771fe6b9SJerome Glisse 	}
1725771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 fifo:\n");
1726771fe6b9SJerome Glisse 	for (i = 256; i <= 512; i++) {
1727771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1728771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1729771fe6b9SJerome Glisse 		seq_printf(m, "ib1fifo[%04d]=0x%08X\n", i, tmp);
1730771fe6b9SJerome Glisse 	}
1731771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 fifo:\n");
1732771fe6b9SJerome Glisse 	for (i = 640; i < ib1_wptr; i++) {
1733771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1734771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1735771fe6b9SJerome Glisse 		seq_printf(m, "ib2fifo[%04d]=0x%08X\n", i, tmp);
1736771fe6b9SJerome Glisse 	}
1737771fe6b9SJerome Glisse 	return 0;
1738771fe6b9SJerome Glisse }
1739771fe6b9SJerome Glisse 
1740771fe6b9SJerome Glisse static int r100_debugfs_mc_info(struct seq_file *m, void *data)
1741771fe6b9SJerome Glisse {
1742771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1743771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1744771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1745771fe6b9SJerome Glisse 	uint32_t tmp;
1746771fe6b9SJerome Glisse 
1747771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CONFIG_MEMSIZE);
1748771fe6b9SJerome Glisse 	seq_printf(m, "CONFIG_MEMSIZE 0x%08x\n", tmp);
1749771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_FB_LOCATION);
1750771fe6b9SJerome Glisse 	seq_printf(m, "MC_FB_LOCATION 0x%08x\n", tmp);
1751771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL);
1752771fe6b9SJerome Glisse 	seq_printf(m, "BUS_CNTL 0x%08x\n", tmp);
1753771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_AGP_LOCATION);
1754771fe6b9SJerome Glisse 	seq_printf(m, "MC_AGP_LOCATION 0x%08x\n", tmp);
1755771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AGP_BASE);
1756771fe6b9SJerome Glisse 	seq_printf(m, "AGP_BASE 0x%08x\n", tmp);
1757771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
1758771fe6b9SJerome Glisse 	seq_printf(m, "HOST_PATH_CNTL 0x%08x\n", tmp);
1759771fe6b9SJerome Glisse 	tmp = RREG32(0x01D0);
1760771fe6b9SJerome Glisse 	seq_printf(m, "AIC_CTRL 0x%08x\n", tmp);
1761771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_LO_ADDR);
1762771fe6b9SJerome Glisse 	seq_printf(m, "AIC_LO_ADDR 0x%08x\n", tmp);
1763771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_HI_ADDR);
1764771fe6b9SJerome Glisse 	seq_printf(m, "AIC_HI_ADDR 0x%08x\n", tmp);
1765771fe6b9SJerome Glisse 	tmp = RREG32(0x01E4);
1766771fe6b9SJerome Glisse 	seq_printf(m, "AIC_TLB_ADDR 0x%08x\n", tmp);
1767771fe6b9SJerome Glisse 	return 0;
1768771fe6b9SJerome Glisse }
1769771fe6b9SJerome Glisse 
1770771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_rbbm_list[] = {
1771771fe6b9SJerome Glisse 	{"r100_rbbm_info", r100_debugfs_rbbm_info, 0, NULL},
1772771fe6b9SJerome Glisse };
1773771fe6b9SJerome Glisse 
1774771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_cp_list[] = {
1775771fe6b9SJerome Glisse 	{"r100_cp_ring_info", r100_debugfs_cp_ring_info, 0, NULL},
1776771fe6b9SJerome Glisse 	{"r100_cp_csq_fifo", r100_debugfs_cp_csq_fifo, 0, NULL},
1777771fe6b9SJerome Glisse };
1778771fe6b9SJerome Glisse 
1779771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_mc_info_list[] = {
1780771fe6b9SJerome Glisse 	{"r100_mc_info", r100_debugfs_mc_info, 0, NULL},
1781771fe6b9SJerome Glisse };
1782771fe6b9SJerome Glisse #endif
1783771fe6b9SJerome Glisse 
1784771fe6b9SJerome Glisse int r100_debugfs_rbbm_init(struct radeon_device *rdev)
1785771fe6b9SJerome Glisse {
1786771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1787771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_rbbm_list, 1);
1788771fe6b9SJerome Glisse #else
1789771fe6b9SJerome Glisse 	return 0;
1790771fe6b9SJerome Glisse #endif
1791771fe6b9SJerome Glisse }
1792771fe6b9SJerome Glisse 
1793771fe6b9SJerome Glisse int r100_debugfs_cp_init(struct radeon_device *rdev)
1794771fe6b9SJerome Glisse {
1795771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1796771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_cp_list, 2);
1797771fe6b9SJerome Glisse #else
1798771fe6b9SJerome Glisse 	return 0;
1799771fe6b9SJerome Glisse #endif
1800771fe6b9SJerome Glisse }
1801771fe6b9SJerome Glisse 
1802771fe6b9SJerome Glisse int r100_debugfs_mc_info_init(struct radeon_device *rdev)
1803771fe6b9SJerome Glisse {
1804771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1805771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_mc_info_list, 1);
1806771fe6b9SJerome Glisse #else
1807771fe6b9SJerome Glisse 	return 0;
1808771fe6b9SJerome Glisse #endif
1809771fe6b9SJerome Glisse }
1810e024e110SDave Airlie 
1811e024e110SDave Airlie int r100_set_surface_reg(struct radeon_device *rdev, int reg,
1812e024e110SDave Airlie 			 uint32_t tiling_flags, uint32_t pitch,
1813e024e110SDave Airlie 			 uint32_t offset, uint32_t obj_size)
1814e024e110SDave Airlie {
1815e024e110SDave Airlie 	int surf_index = reg * 16;
1816e024e110SDave Airlie 	int flags = 0;
1817e024e110SDave Airlie 
1818e024e110SDave Airlie 	/* r100/r200 divide by 16 */
1819e024e110SDave Airlie 	if (rdev->family < CHIP_R300)
1820e024e110SDave Airlie 		flags = pitch / 16;
1821e024e110SDave Airlie 	else
1822e024e110SDave Airlie 		flags = pitch / 8;
1823e024e110SDave Airlie 
1824e024e110SDave Airlie 	if (rdev->family <= CHIP_RS200) {
1825e024e110SDave Airlie 		if ((tiling_flags & (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
1826e024e110SDave Airlie 				 == (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
1827e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_BOTH;
1828e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
1829e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_MACRO;
1830e024e110SDave Airlie 	} else if (rdev->family <= CHIP_RV280) {
1831e024e110SDave Airlie 		if (tiling_flags & (RADEON_TILING_MACRO))
1832e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MACRO;
1833e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
1834e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MICRO;
1835e024e110SDave Airlie 	} else {
1836e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
1837e024e110SDave Airlie 			flags |= R300_SURF_TILE_MACRO;
1838e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
1839e024e110SDave Airlie 			flags |= R300_SURF_TILE_MICRO;
1840e024e110SDave Airlie 	}
1841e024e110SDave Airlie 
1842e024e110SDave Airlie 	DRM_DEBUG("writing surface %d %d %x %x\n", reg, flags, offset, offset+obj_size-1);
1843e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, flags);
1844e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_LOWER_BOUND + surf_index, offset);
1845e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_UPPER_BOUND + surf_index, offset + obj_size - 1);
1846e024e110SDave Airlie 	return 0;
1847e024e110SDave Airlie }
1848e024e110SDave Airlie 
1849e024e110SDave Airlie void r100_clear_surface_reg(struct radeon_device *rdev, int reg)
1850e024e110SDave Airlie {
1851e024e110SDave Airlie 	int surf_index = reg * 16;
1852e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, 0);
1853e024e110SDave Airlie }
1854c93bb85bSJerome Glisse 
1855c93bb85bSJerome Glisse void r100_bandwidth_update(struct radeon_device *rdev)
1856c93bb85bSJerome Glisse {
1857c93bb85bSJerome Glisse 	fixed20_12 trcd_ff, trp_ff, tras_ff, trbs_ff, tcas_ff;
1858c93bb85bSJerome Glisse 	fixed20_12 sclk_ff, mclk_ff, sclk_eff_ff, sclk_delay_ff;
1859c93bb85bSJerome Glisse 	fixed20_12 peak_disp_bw, mem_bw, pix_clk, pix_clk2, temp_ff, crit_point_ff;
1860c93bb85bSJerome Glisse 	uint32_t temp, data, mem_trcd, mem_trp, mem_tras;
1861c93bb85bSJerome Glisse 	fixed20_12 memtcas_ff[8] = {
1862c93bb85bSJerome Glisse 		fixed_init(1),
1863c93bb85bSJerome Glisse 		fixed_init(2),
1864c93bb85bSJerome Glisse 		fixed_init(3),
1865c93bb85bSJerome Glisse 		fixed_init(0),
1866c93bb85bSJerome Glisse 		fixed_init_half(1),
1867c93bb85bSJerome Glisse 		fixed_init_half(2),
1868c93bb85bSJerome Glisse 		fixed_init(0),
1869c93bb85bSJerome Glisse 	};
1870c93bb85bSJerome Glisse 	fixed20_12 memtcas_rs480_ff[8] = {
1871c93bb85bSJerome Glisse 		fixed_init(0),
1872c93bb85bSJerome Glisse 		fixed_init(1),
1873c93bb85bSJerome Glisse 		fixed_init(2),
1874c93bb85bSJerome Glisse 		fixed_init(3),
1875c93bb85bSJerome Glisse 		fixed_init(0),
1876c93bb85bSJerome Glisse 		fixed_init_half(1),
1877c93bb85bSJerome Glisse 		fixed_init_half(2),
1878c93bb85bSJerome Glisse 		fixed_init_half(3),
1879c93bb85bSJerome Glisse 	};
1880c93bb85bSJerome Glisse 	fixed20_12 memtcas2_ff[8] = {
1881c93bb85bSJerome Glisse 		fixed_init(0),
1882c93bb85bSJerome Glisse 		fixed_init(1),
1883c93bb85bSJerome Glisse 		fixed_init(2),
1884c93bb85bSJerome Glisse 		fixed_init(3),
1885c93bb85bSJerome Glisse 		fixed_init(4),
1886c93bb85bSJerome Glisse 		fixed_init(5),
1887c93bb85bSJerome Glisse 		fixed_init(6),
1888c93bb85bSJerome Glisse 		fixed_init(7),
1889c93bb85bSJerome Glisse 	};
1890c93bb85bSJerome Glisse 	fixed20_12 memtrbs[8] = {
1891c93bb85bSJerome Glisse 		fixed_init(1),
1892c93bb85bSJerome Glisse 		fixed_init_half(1),
1893c93bb85bSJerome Glisse 		fixed_init(2),
1894c93bb85bSJerome Glisse 		fixed_init_half(2),
1895c93bb85bSJerome Glisse 		fixed_init(3),
1896c93bb85bSJerome Glisse 		fixed_init_half(3),
1897c93bb85bSJerome Glisse 		fixed_init(4),
1898c93bb85bSJerome Glisse 		fixed_init_half(4)
1899c93bb85bSJerome Glisse 	};
1900c93bb85bSJerome Glisse 	fixed20_12 memtrbs_r4xx[8] = {
1901c93bb85bSJerome Glisse 		fixed_init(4),
1902c93bb85bSJerome Glisse 		fixed_init(5),
1903c93bb85bSJerome Glisse 		fixed_init(6),
1904c93bb85bSJerome Glisse 		fixed_init(7),
1905c93bb85bSJerome Glisse 		fixed_init(8),
1906c93bb85bSJerome Glisse 		fixed_init(9),
1907c93bb85bSJerome Glisse 		fixed_init(10),
1908c93bb85bSJerome Glisse 		fixed_init(11)
1909c93bb85bSJerome Glisse 	};
1910c93bb85bSJerome Glisse 	fixed20_12 min_mem_eff;
1911c93bb85bSJerome Glisse 	fixed20_12 mc_latency_sclk, mc_latency_mclk, k1;
1912c93bb85bSJerome Glisse 	fixed20_12 cur_latency_mclk, cur_latency_sclk;
1913c93bb85bSJerome Glisse 	fixed20_12 disp_latency, disp_latency_overhead, disp_drain_rate,
1914c93bb85bSJerome Glisse 		disp_drain_rate2, read_return_rate;
1915c93bb85bSJerome Glisse 	fixed20_12 time_disp1_drop_priority;
1916c93bb85bSJerome Glisse 	int c;
1917c93bb85bSJerome Glisse 	int cur_size = 16;       /* in octawords */
1918c93bb85bSJerome Glisse 	int critical_point = 0, critical_point2;
1919c93bb85bSJerome Glisse /* 	uint32_t read_return_rate, time_disp1_drop_priority; */
1920c93bb85bSJerome Glisse 	int stop_req, max_stop_req;
1921c93bb85bSJerome Glisse 	struct drm_display_mode *mode1 = NULL;
1922c93bb85bSJerome Glisse 	struct drm_display_mode *mode2 = NULL;
1923c93bb85bSJerome Glisse 	uint32_t pixel_bytes1 = 0;
1924c93bb85bSJerome Glisse 	uint32_t pixel_bytes2 = 0;
1925c93bb85bSJerome Glisse 
1926c93bb85bSJerome Glisse 	if (rdev->mode_info.crtcs[0]->base.enabled) {
1927c93bb85bSJerome Glisse 		mode1 = &rdev->mode_info.crtcs[0]->base.mode;
1928c93bb85bSJerome Glisse 		pixel_bytes1 = rdev->mode_info.crtcs[0]->base.fb->bits_per_pixel / 8;
1929c93bb85bSJerome Glisse 	}
1930c93bb85bSJerome Glisse 	if (rdev->mode_info.crtcs[1]->base.enabled) {
1931c93bb85bSJerome Glisse 		mode2 = &rdev->mode_info.crtcs[1]->base.mode;
1932c93bb85bSJerome Glisse 		pixel_bytes2 = rdev->mode_info.crtcs[1]->base.fb->bits_per_pixel / 8;
1933c93bb85bSJerome Glisse 	}
1934c93bb85bSJerome Glisse 
1935c93bb85bSJerome Glisse 	min_mem_eff.full = rfixed_const_8(0);
1936c93bb85bSJerome Glisse 	/* get modes */
1937c93bb85bSJerome Glisse 	if ((rdev->disp_priority == 2) && ASIC_IS_R300(rdev)) {
1938c93bb85bSJerome Glisse 		uint32_t mc_init_misc_lat_timer = RREG32(R300_MC_INIT_MISC_LAT_TIMER);
1939c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP1R_INIT_LAT_MASK << R300_MC_DISP1R_INIT_LAT_SHIFT);
1940c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP0R_INIT_LAT_MASK << R300_MC_DISP0R_INIT_LAT_SHIFT);
1941c93bb85bSJerome Glisse 		/* check crtc enables */
1942c93bb85bSJerome Glisse 		if (mode2)
1943c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP1R_INIT_LAT_SHIFT);
1944c93bb85bSJerome Glisse 		if (mode1)
1945c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP0R_INIT_LAT_SHIFT);
1946c93bb85bSJerome Glisse 		WREG32(R300_MC_INIT_MISC_LAT_TIMER, mc_init_misc_lat_timer);
1947c93bb85bSJerome Glisse 	}
1948c93bb85bSJerome Glisse 
1949c93bb85bSJerome Glisse 	/*
1950c93bb85bSJerome Glisse 	 * determine is there is enough bw for current mode
1951c93bb85bSJerome Glisse 	 */
1952c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_const(rdev->clock.default_mclk);
1953c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(100);
1954c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_div(mclk_ff, temp_ff);
1955c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_const(rdev->clock.default_sclk);
1956c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_div(sclk_ff, temp_ff);
1957c93bb85bSJerome Glisse 
1958c93bb85bSJerome Glisse 	temp = (rdev->mc.vram_width / 8) * (rdev->mc.vram_is_ddr ? 2 : 1);
1959c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(temp);
1960c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mclk_ff, temp_ff);
1961c93bb85bSJerome Glisse 
1962c93bb85bSJerome Glisse 	pix_clk.full = 0;
1963c93bb85bSJerome Glisse 	pix_clk2.full = 0;
1964c93bb85bSJerome Glisse 	peak_disp_bw.full = 0;
1965c93bb85bSJerome Glisse 	if (mode1) {
1966c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
1967c93bb85bSJerome Glisse 		pix_clk.full = rfixed_const(mode1->clock); /* convert to fixed point */
1968c93bb85bSJerome Glisse 		pix_clk.full = rfixed_div(pix_clk, temp_ff);
1969c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes1);
1970c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk, temp_ff);
1971c93bb85bSJerome Glisse 	}
1972c93bb85bSJerome Glisse 	if (mode2) {
1973c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
1974c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_const(mode2->clock); /* convert to fixed point */
1975c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_div(pix_clk2, temp_ff);
1976c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes2);
1977c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk2, temp_ff);
1978c93bb85bSJerome Glisse 	}
1979c93bb85bSJerome Glisse 
1980c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mem_bw, min_mem_eff);
1981c93bb85bSJerome Glisse 	if (peak_disp_bw.full >= mem_bw.full) {
1982c93bb85bSJerome Glisse 		DRM_ERROR("You may not have enough display bandwidth for current mode\n"
1983c93bb85bSJerome Glisse 			  "If you have flickering problem, try to lower resolution, refresh rate, or color depth\n");
1984c93bb85bSJerome Glisse 	}
1985c93bb85bSJerome Glisse 
1986c93bb85bSJerome Glisse 	/*  Get values from the EXT_MEM_CNTL register...converting its contents. */
1987c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_TIMING_CNTL);
1988c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || (rdev->flags & RADEON_IS_IGP)) { /* RV100, M6, IGPs */
1989c93bb85bSJerome Glisse 		mem_trcd = ((temp >> 2) & 0x3) + 1;
1990c93bb85bSJerome Glisse 		mem_trp  = ((temp & 0x3)) + 1;
1991c93bb85bSJerome Glisse 		mem_tras = ((temp & 0x70) >> 4) + 1;
1992c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R300 ||
1993c93bb85bSJerome Glisse 		   rdev->family == CHIP_R350) { /* r300, r350 */
1994c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
1995c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
1996c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 4;
1997c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_RV350 ||
1998c93bb85bSJerome Glisse 		   rdev->family <= CHIP_RV380) {
1999c93bb85bSJerome Glisse 		/* rv3x0 */
2000c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 3;
2001c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 3;
2002c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 6;
2003c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R420 ||
2004c93bb85bSJerome Glisse 		   rdev->family == CHIP_R423 ||
2005c93bb85bSJerome Glisse 		   rdev->family == CHIP_RV410) {
2006c93bb85bSJerome Glisse 		/* r4xx */
2007c93bb85bSJerome Glisse 		mem_trcd = (temp & 0xf) + 3;
2008c93bb85bSJerome Glisse 		if (mem_trcd > 15)
2009c93bb85bSJerome Glisse 			mem_trcd = 15;
2010c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0xf) + 3;
2011c93bb85bSJerome Glisse 		if (mem_trp > 15)
2012c93bb85bSJerome Glisse 			mem_trp = 15;
2013c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0x1f) + 6;
2014c93bb85bSJerome Glisse 		if (mem_tras > 31)
2015c93bb85bSJerome Glisse 			mem_tras = 31;
2016c93bb85bSJerome Glisse 	} else { /* RV200, R200 */
2017c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2018c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2019c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0xf) + 4;
2020c93bb85bSJerome Glisse 	}
2021c93bb85bSJerome Glisse 	/* convert to FF */
2022c93bb85bSJerome Glisse 	trcd_ff.full = rfixed_const(mem_trcd);
2023c93bb85bSJerome Glisse 	trp_ff.full = rfixed_const(mem_trp);
2024c93bb85bSJerome Glisse 	tras_ff.full = rfixed_const(mem_tras);
2025c93bb85bSJerome Glisse 
2026c93bb85bSJerome Glisse 	/* Get values from the MEM_SDRAM_MODE_REG register...converting its */
2027c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_SDRAM_MODE_REG);
2028c93bb85bSJerome Glisse 	data = (temp & (7 << 20)) >> 20;
2029c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || rdev->flags & RADEON_IS_IGP) {
2030c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RS480) /* don't think rs400 */
2031c93bb85bSJerome Glisse 			tcas_ff = memtcas_rs480_ff[data];
2032c93bb85bSJerome Glisse 		else
2033c93bb85bSJerome Glisse 			tcas_ff = memtcas_ff[data];
2034c93bb85bSJerome Glisse 	} else
2035c93bb85bSJerome Glisse 		tcas_ff = memtcas2_ff[data];
2036c93bb85bSJerome Glisse 
2037c93bb85bSJerome Glisse 	if (rdev->family == CHIP_RS400 ||
2038c93bb85bSJerome Glisse 	    rdev->family == CHIP_RS480) {
2039c93bb85bSJerome Glisse 		/* extra cas latency stored in bits 23-25 0-4 clocks */
2040c93bb85bSJerome Glisse 		data = (temp >> 23) & 0x7;
2041c93bb85bSJerome Glisse 		if (data < 5)
2042c93bb85bSJerome Glisse 			tcas_ff.full += rfixed_const(data);
2043c93bb85bSJerome Glisse 	}
2044c93bb85bSJerome Glisse 
2045c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev) && !(rdev->flags & RADEON_IS_IGP)) {
2046c93bb85bSJerome Glisse 		/* on the R300, Tcas is included in Trbs.
2047c93bb85bSJerome Glisse 		 */
2048c93bb85bSJerome Glisse 		temp = RREG32(RADEON_MEM_CNTL);
2049c93bb85bSJerome Glisse 		data = (R300_MEM_NUM_CHANNELS_MASK & temp);
2050c93bb85bSJerome Glisse 		if (data == 1) {
2051c93bb85bSJerome Glisse 			if (R300_MEM_USE_CD_CH_ONLY & temp) {
2052c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_INDEX);
2053c93bb85bSJerome Glisse 				temp &= ~R300_MC_IND_ADDR_MASK;
2054c93bb85bSJerome Glisse 				temp |= R300_MC_READ_CNTL_CD_mcind;
2055c93bb85bSJerome Glisse 				WREG32(R300_MC_IND_INDEX, temp);
2056c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_DATA);
2057c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_C_MASK & temp);
2058c93bb85bSJerome Glisse 			} else {
2059c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_READ_CNTL_AB);
2060c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2061c93bb85bSJerome Glisse 			}
2062c93bb85bSJerome Glisse 		} else {
2063c93bb85bSJerome Glisse 			temp = RREG32(R300_MC_READ_CNTL_AB);
2064c93bb85bSJerome Glisse 			data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2065c93bb85bSJerome Glisse 		}
2066c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RV410 ||
2067c93bb85bSJerome Glisse 		    rdev->family == CHIP_R420 ||
2068c93bb85bSJerome Glisse 		    rdev->family == CHIP_R423)
2069c93bb85bSJerome Glisse 			trbs_ff = memtrbs_r4xx[data];
2070c93bb85bSJerome Glisse 		else
2071c93bb85bSJerome Glisse 			trbs_ff = memtrbs[data];
2072c93bb85bSJerome Glisse 		tcas_ff.full += trbs_ff.full;
2073c93bb85bSJerome Glisse 	}
2074c93bb85bSJerome Glisse 
2075c93bb85bSJerome Glisse 	sclk_eff_ff.full = sclk_ff.full;
2076c93bb85bSJerome Glisse 
2077c93bb85bSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
2078c93bb85bSJerome Glisse 		fixed20_12 agpmode_ff;
2079c93bb85bSJerome Glisse 		agpmode_ff.full = rfixed_const(radeon_agpmode);
2080c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const_666(16);
2081c93bb85bSJerome Glisse 		sclk_eff_ff.full -= rfixed_mul(agpmode_ff, temp_ff);
2082c93bb85bSJerome Glisse 	}
2083c93bb85bSJerome Glisse 	/* TODO PCIE lanes may affect this - agpmode == 16?? */
2084c93bb85bSJerome Glisse 
2085c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev)) {
2086c93bb85bSJerome Glisse 		sclk_delay_ff.full = rfixed_const(250);
2087c93bb85bSJerome Glisse 	} else {
2088c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RV100) ||
2089c93bb85bSJerome Glisse 		    rdev->flags & RADEON_IS_IGP) {
2090c93bb85bSJerome Glisse 			if (rdev->mc.vram_is_ddr)
2091c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2092c93bb85bSJerome Glisse 			else
2093c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(33);
2094c93bb85bSJerome Glisse 		} else {
2095c93bb85bSJerome Glisse 			if (rdev->mc.vram_width == 128)
2096c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(57);
2097c93bb85bSJerome Glisse 			else
2098c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2099c93bb85bSJerome Glisse 		}
2100c93bb85bSJerome Glisse 	}
2101c93bb85bSJerome Glisse 
2102c93bb85bSJerome Glisse 	mc_latency_sclk.full = rfixed_div(sclk_delay_ff, sclk_eff_ff);
2103c93bb85bSJerome Glisse 
2104c93bb85bSJerome Glisse 	if (rdev->mc.vram_is_ddr) {
2105c93bb85bSJerome Glisse 		if (rdev->mc.vram_width == 32) {
2106c93bb85bSJerome Glisse 			k1.full = rfixed_const(40);
2107c93bb85bSJerome Glisse 			c  = 3;
2108c93bb85bSJerome Glisse 		} else {
2109c93bb85bSJerome Glisse 			k1.full = rfixed_const(20);
2110c93bb85bSJerome Glisse 			c  = 1;
2111c93bb85bSJerome Glisse 		}
2112c93bb85bSJerome Glisse 	} else {
2113c93bb85bSJerome Glisse 		k1.full = rfixed_const(40);
2114c93bb85bSJerome Glisse 		c  = 3;
2115c93bb85bSJerome Glisse 	}
2116c93bb85bSJerome Glisse 
2117c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(2);
2118c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_mul(trcd_ff, temp_ff);
2119c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(c);
2120c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tcas_ff, temp_ff);
2121c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(4);
2122c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tras_ff, temp_ff);
2123c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(trp_ff, temp_ff);
2124c93bb85bSJerome Glisse 	mc_latency_mclk.full += k1.full;
2125c93bb85bSJerome Glisse 
2126c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_div(mc_latency_mclk, mclk_ff);
2127c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_div(temp_ff, sclk_eff_ff);
2128c93bb85bSJerome Glisse 
2129c93bb85bSJerome Glisse 	/*
2130c93bb85bSJerome Glisse 	  HW cursor time assuming worst case of full size colour cursor.
2131c93bb85bSJerome Glisse 	*/
2132c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const((2 * (cur_size - (rdev->mc.vram_is_ddr + 1))));
2133c93bb85bSJerome Glisse 	temp_ff.full += trcd_ff.full;
2134c93bb85bSJerome Glisse 	if (temp_ff.full < tras_ff.full)
2135c93bb85bSJerome Glisse 		temp_ff.full = tras_ff.full;
2136c93bb85bSJerome Glisse 	cur_latency_mclk.full = rfixed_div(temp_ff, mclk_ff);
2137c93bb85bSJerome Glisse 
2138c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(cur_size);
2139c93bb85bSJerome Glisse 	cur_latency_sclk.full = rfixed_div(temp_ff, sclk_eff_ff);
2140c93bb85bSJerome Glisse 	/*
2141c93bb85bSJerome Glisse 	  Find the total latency for the display data.
2142c93bb85bSJerome Glisse 	*/
2143c93bb85bSJerome Glisse 	disp_latency_overhead.full = rfixed_const(80);
2144c93bb85bSJerome Glisse 	disp_latency_overhead.full = rfixed_div(disp_latency_overhead, sclk_ff);
2145c93bb85bSJerome Glisse 	mc_latency_mclk.full += disp_latency_overhead.full + cur_latency_mclk.full;
2146c93bb85bSJerome Glisse 	mc_latency_sclk.full += disp_latency_overhead.full + cur_latency_sclk.full;
2147c93bb85bSJerome Glisse 
2148c93bb85bSJerome Glisse 	if (mc_latency_mclk.full > mc_latency_sclk.full)
2149c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_mclk.full;
2150c93bb85bSJerome Glisse 	else
2151c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_sclk.full;
2152c93bb85bSJerome Glisse 
2153c93bb85bSJerome Glisse 	/* setup Max GRPH_STOP_REQ default value */
2154c93bb85bSJerome Glisse 	if (ASIC_IS_RV100(rdev))
2155c93bb85bSJerome Glisse 		max_stop_req = 0x5c;
2156c93bb85bSJerome Glisse 	else
2157c93bb85bSJerome Glisse 		max_stop_req = 0x7c;
2158c93bb85bSJerome Glisse 
2159c93bb85bSJerome Glisse 	if (mode1) {
2160c93bb85bSJerome Glisse 		/*  CRTC1
2161c93bb85bSJerome Glisse 		    Set GRPH_BUFFER_CNTL register using h/w defined optimal values.
2162c93bb85bSJerome Glisse 		    GRPH_STOP_REQ <= MIN[ 0x7C, (CRTC_H_DISP + 1) * (bit depth) / 0x10 ]
2163c93bb85bSJerome Glisse 		*/
2164c93bb85bSJerome Glisse 		stop_req = mode1->hdisplay * pixel_bytes1 / 16;
2165c93bb85bSJerome Glisse 
2166c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2167c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2168c93bb85bSJerome Glisse 
2169c93bb85bSJerome Glisse 		/*
2170c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2171c93bb85bSJerome Glisse 		*/
2172c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes1));
2173c93bb85bSJerome Glisse 		disp_drain_rate.full = rfixed_div(pix_clk, temp_ff);
2174c93bb85bSJerome Glisse 
2175c93bb85bSJerome Glisse 		/*
2176c93bb85bSJerome Glisse 		  Find the critical point of the display buffer.
2177c93bb85bSJerome Glisse 		*/
2178c93bb85bSJerome Glisse 		crit_point_ff.full = rfixed_mul(disp_drain_rate, disp_latency);
2179c93bb85bSJerome Glisse 		crit_point_ff.full += rfixed_const_half(0);
2180c93bb85bSJerome Glisse 
2181c93bb85bSJerome Glisse 		critical_point = rfixed_trunc(crit_point_ff);
2182c93bb85bSJerome Glisse 
2183c93bb85bSJerome Glisse 		if (rdev->disp_priority == 2) {
2184c93bb85bSJerome Glisse 			critical_point = 0;
2185c93bb85bSJerome Glisse 		}
2186c93bb85bSJerome Glisse 
2187c93bb85bSJerome Glisse 		/*
2188c93bb85bSJerome Glisse 		  The critical point should never be above max_stop_req-4.  Setting
2189c93bb85bSJerome Glisse 		  GRPH_CRITICAL_CNTL = 0 will thus force high priority all the time.
2190c93bb85bSJerome Glisse 		*/
2191c93bb85bSJerome Glisse 		if (max_stop_req - critical_point < 4)
2192c93bb85bSJerome Glisse 			critical_point = 0;
2193c93bb85bSJerome Glisse 
2194c93bb85bSJerome Glisse 		if (critical_point == 0 && mode2 && rdev->family == CHIP_R300) {
2195c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0, when CRTC2 is enabled.*/
2196c93bb85bSJerome Glisse 			critical_point = 0x10;
2197c93bb85bSJerome Glisse 		}
2198c93bb85bSJerome Glisse 
2199c93bb85bSJerome Glisse 		temp = RREG32(RADEON_GRPH_BUFFER_CNTL);
2200c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_STOP_REQ_MASK);
2201c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2202c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_START_REQ_MASK);
2203c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2204c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2205c93bb85bSJerome Glisse 			stop_req -= 0x10;
2206c93bb85bSJerome Glisse 		}
2207c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2208c93bb85bSJerome Glisse 		temp |= RADEON_GRPH_BUFFER_SIZE;
2209c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2210c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2211c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2212c93bb85bSJerome Glisse 		/*
2213c93bb85bSJerome Glisse 		  Write the result into the register.
2214c93bb85bSJerome Glisse 		*/
2215c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH_BUFFER_CNTL, ((temp & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2216c93bb85bSJerome Glisse 						       (critical_point << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2217c93bb85bSJerome Glisse 
2218c93bb85bSJerome Glisse #if 0
2219c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2220c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2221c93bb85bSJerome Glisse 			/* attempt to program RS400 disp regs correctly ??? */
2222c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP1_REG_CNTL);
2223c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_START_REQ_LEVEL_MASK |
2224c93bb85bSJerome Glisse 				  RS400_DISP1_STOP_REQ_LEVEL_MASK);
2225c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, (temp |
2226c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2227c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2228c93bb85bSJerome Glisse 			temp = RREG32(RS400_DMIF_MEM_CNTL1);
2229c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_CRITICAL_POINT_START_MASK |
2230c93bb85bSJerome Glisse 				  RS400_DISP1_CRITICAL_POINT_STOP_MASK);
2231c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1, (temp |
2232c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_START_SHIFT) |
2233c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_STOP_SHIFT)));
2234c93bb85bSJerome Glisse 		}
2235c93bb85bSJerome Glisse #endif
2236c93bb85bSJerome Glisse 
2237c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH_BUFFER_CNTL from to %x\n",
2238c93bb85bSJerome Glisse 			  /* 	  (unsigned int)info->SavedReg->grph_buffer_cntl, */
2239c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH_BUFFER_CNTL));
2240c93bb85bSJerome Glisse 	}
2241c93bb85bSJerome Glisse 
2242c93bb85bSJerome Glisse 	if (mode2) {
2243c93bb85bSJerome Glisse 		u32 grph2_cntl;
2244c93bb85bSJerome Glisse 		stop_req = mode2->hdisplay * pixel_bytes2 / 16;
2245c93bb85bSJerome Glisse 
2246c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2247c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2248c93bb85bSJerome Glisse 
2249c93bb85bSJerome Glisse 		/*
2250c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2251c93bb85bSJerome Glisse 		*/
2252c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes2));
2253c93bb85bSJerome Glisse 		disp_drain_rate2.full = rfixed_div(pix_clk2, temp_ff);
2254c93bb85bSJerome Glisse 
2255c93bb85bSJerome Glisse 		grph2_cntl = RREG32(RADEON_GRPH2_BUFFER_CNTL);
2256c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_STOP_REQ_MASK);
2257c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2258c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_START_REQ_MASK);
2259c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2260c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2261c93bb85bSJerome Glisse 			stop_req -= 0x10;
2262c93bb85bSJerome Glisse 		}
2263c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2264c93bb85bSJerome Glisse 		grph2_cntl |= RADEON_GRPH_BUFFER_SIZE;
2265c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2266c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2267c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2268c93bb85bSJerome Glisse 
2269c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS100) ||
2270c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS200))
2271c93bb85bSJerome Glisse 			critical_point2 = 0;
2272c93bb85bSJerome Glisse 		else {
2273c93bb85bSJerome Glisse 			temp = (rdev->mc.vram_width * rdev->mc.vram_is_ddr + 1)/128;
2274c93bb85bSJerome Glisse 			temp_ff.full = rfixed_const(temp);
2275c93bb85bSJerome Glisse 			temp_ff.full = rfixed_mul(mclk_ff, temp_ff);
2276c93bb85bSJerome Glisse 			if (sclk_ff.full < temp_ff.full)
2277c93bb85bSJerome Glisse 				temp_ff.full = sclk_ff.full;
2278c93bb85bSJerome Glisse 
2279c93bb85bSJerome Glisse 			read_return_rate.full = temp_ff.full;
2280c93bb85bSJerome Glisse 
2281c93bb85bSJerome Glisse 			if (mode1) {
2282c93bb85bSJerome Glisse 				temp_ff.full = read_return_rate.full - disp_drain_rate.full;
2283c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = rfixed_div(crit_point_ff, temp_ff);
2284c93bb85bSJerome Glisse 			} else {
2285c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = 0;
2286c93bb85bSJerome Glisse 			}
2287c93bb85bSJerome Glisse 			crit_point_ff.full = disp_latency.full + time_disp1_drop_priority.full + disp_latency.full;
2288c93bb85bSJerome Glisse 			crit_point_ff.full = rfixed_mul(crit_point_ff, disp_drain_rate2);
2289c93bb85bSJerome Glisse 			crit_point_ff.full += rfixed_const_half(0);
2290c93bb85bSJerome Glisse 
2291c93bb85bSJerome Glisse 			critical_point2 = rfixed_trunc(crit_point_ff);
2292c93bb85bSJerome Glisse 
2293c93bb85bSJerome Glisse 			if (rdev->disp_priority == 2) {
2294c93bb85bSJerome Glisse 				critical_point2 = 0;
2295c93bb85bSJerome Glisse 			}
2296c93bb85bSJerome Glisse 
2297c93bb85bSJerome Glisse 			if (max_stop_req - critical_point2 < 4)
2298c93bb85bSJerome Glisse 				critical_point2 = 0;
2299c93bb85bSJerome Glisse 
2300c93bb85bSJerome Glisse 		}
2301c93bb85bSJerome Glisse 
2302c93bb85bSJerome Glisse 		if (critical_point2 == 0 && rdev->family == CHIP_R300) {
2303c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0 */
2304c93bb85bSJerome Glisse 			critical_point2 = 0x10;
2305c93bb85bSJerome Glisse 		}
2306c93bb85bSJerome Glisse 
2307c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH2_BUFFER_CNTL, ((grph2_cntl & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2308c93bb85bSJerome Glisse 						  (critical_point2 << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2309c93bb85bSJerome Glisse 
2310c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2311c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2312c93bb85bSJerome Glisse #if 0
2313c93bb85bSJerome Glisse 			/* attempt to program RS400 disp2 regs correctly ??? */
2314c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL1);
2315c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_START_REQ_LEVEL_MASK |
2316c93bb85bSJerome Glisse 				  RS400_DISP2_STOP_REQ_LEVEL_MASK);
2317c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, (temp |
2318c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2319c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2320c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL2);
2321c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_CRITICAL_POINT_START_MASK |
2322c93bb85bSJerome Glisse 				  RS400_DISP2_CRITICAL_POINT_STOP_MASK);
2323c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, (temp |
2324c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_START_SHIFT) |
2325c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_STOP_SHIFT)));
2326c93bb85bSJerome Glisse #endif
2327c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, 0x105DC1CC);
2328c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, 0x2749D000);
2329c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1,  0x29CA71DC);
2330c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, 0x28FBC3AC);
2331c93bb85bSJerome Glisse 		}
2332c93bb85bSJerome Glisse 
2333c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH2_BUFFER_CNTL from to %x\n",
2334c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH2_BUFFER_CNTL));
2335c93bb85bSJerome Glisse 	}
2336c93bb85bSJerome Glisse }
2337