12483b4eaSChristian König /* 22483b4eaSChristian König * Copyright 2010 Advanced Micro Devices, Inc. 32483b4eaSChristian König * 42483b4eaSChristian König * Permission is hereby granted, free of charge, to any person obtaining a 52483b4eaSChristian König * copy of this software and associated documentation files (the "Software"), 62483b4eaSChristian König * to deal in the Software without restriction, including without limitation 72483b4eaSChristian König * the rights to use, copy, modify, merge, publish, distribute, sublicense, 82483b4eaSChristian König * and/or sell copies of the Software, and to permit persons to whom the 92483b4eaSChristian König * Software is furnished to do so, subject to the following conditions: 102483b4eaSChristian König * 112483b4eaSChristian König * The above copyright notice and this permission notice shall be included in 122483b4eaSChristian König * all copies or substantial portions of the Software. 132483b4eaSChristian König * 142483b4eaSChristian König * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 152483b4eaSChristian König * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 162483b4eaSChristian König * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 172483b4eaSChristian König * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 182483b4eaSChristian König * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 192483b4eaSChristian König * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 202483b4eaSChristian König * OTHER DEALINGS IN THE SOFTWARE. 212483b4eaSChristian König * 222483b4eaSChristian König * Authors: Alex Deucher 232483b4eaSChristian König */ 242483b4eaSChristian König #include <drm/drmP.h> 252483b4eaSChristian König #include "radeon.h" 262483b4eaSChristian König #include "radeon_asic.h" 27*74d360f6SChristian König #include "radeon_trace.h" 282483b4eaSChristian König #include "nid.h" 292483b4eaSChristian König 302483b4eaSChristian König u32 cayman_gpu_check_soft_reset(struct radeon_device *rdev); 312483b4eaSChristian König 322483b4eaSChristian König /* 332483b4eaSChristian König * DMA 342483b4eaSChristian König * Starting with R600, the GPU has an asynchronous 352483b4eaSChristian König * DMA engine. The programming model is very similar 362483b4eaSChristian König * to the 3D engine (ring buffer, IBs, etc.), but the 372483b4eaSChristian König * DMA controller has it's own packet format that is 382483b4eaSChristian König * different form the PM4 format used by the 3D engine. 392483b4eaSChristian König * It supports copying data, writing embedded data, 402483b4eaSChristian König * solid fills, and a number of other things. It also 412483b4eaSChristian König * has support for tiling/detiling of buffers. 422483b4eaSChristian König * Cayman and newer support two asynchronous DMA engines. 432483b4eaSChristian König */ 442483b4eaSChristian König 452483b4eaSChristian König /** 462483b4eaSChristian König * cayman_dma_ring_ib_execute - Schedule an IB on the DMA engine 472483b4eaSChristian König * 482483b4eaSChristian König * @rdev: radeon_device pointer 492483b4eaSChristian König * @ib: IB object to schedule 502483b4eaSChristian König * 512483b4eaSChristian König * Schedule an IB in the DMA ring (cayman-SI). 522483b4eaSChristian König */ 532483b4eaSChristian König void cayman_dma_ring_ib_execute(struct radeon_device *rdev, 542483b4eaSChristian König struct radeon_ib *ib) 552483b4eaSChristian König { 562483b4eaSChristian König struct radeon_ring *ring = &rdev->ring[ib->ring]; 572483b4eaSChristian König 582483b4eaSChristian König if (rdev->wb.enabled) { 592483b4eaSChristian König u32 next_rptr = ring->wptr + 4; 602483b4eaSChristian König while ((next_rptr & 7) != 5) 612483b4eaSChristian König next_rptr++; 622483b4eaSChristian König next_rptr += 3; 632483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_WRITE, 0, 0, 1)); 642483b4eaSChristian König radeon_ring_write(ring, ring->next_rptr_gpu_addr & 0xfffffffc); 652483b4eaSChristian König radeon_ring_write(ring, upper_32_bits(ring->next_rptr_gpu_addr) & 0xff); 662483b4eaSChristian König radeon_ring_write(ring, next_rptr); 672483b4eaSChristian König } 682483b4eaSChristian König 692483b4eaSChristian König /* The indirect buffer packet must end on an 8 DW boundary in the DMA ring. 702483b4eaSChristian König * Pad as necessary with NOPs. 712483b4eaSChristian König */ 722483b4eaSChristian König while ((ring->wptr & 7) != 5) 732483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_NOP, 0, 0, 0)); 742483b4eaSChristian König radeon_ring_write(ring, DMA_IB_PACKET(DMA_PACKET_INDIRECT_BUFFER, ib->vm ? ib->vm->id : 0, 0)); 752483b4eaSChristian König radeon_ring_write(ring, (ib->gpu_addr & 0xFFFFFFE0)); 762483b4eaSChristian König radeon_ring_write(ring, (ib->length_dw << 12) | (upper_32_bits(ib->gpu_addr) & 0xFF)); 772483b4eaSChristian König 782483b4eaSChristian König } 792483b4eaSChristian König 802483b4eaSChristian König /** 812483b4eaSChristian König * cayman_dma_stop - stop the async dma engines 822483b4eaSChristian König * 832483b4eaSChristian König * @rdev: radeon_device pointer 842483b4eaSChristian König * 852483b4eaSChristian König * Stop the async dma engines (cayman-SI). 862483b4eaSChristian König */ 872483b4eaSChristian König void cayman_dma_stop(struct radeon_device *rdev) 882483b4eaSChristian König { 892483b4eaSChristian König u32 rb_cntl; 902483b4eaSChristian König 912483b4eaSChristian König radeon_ttm_set_active_vram_size(rdev, rdev->mc.visible_vram_size); 922483b4eaSChristian König 932483b4eaSChristian König /* dma0 */ 942483b4eaSChristian König rb_cntl = RREG32(DMA_RB_CNTL + DMA0_REGISTER_OFFSET); 952483b4eaSChristian König rb_cntl &= ~DMA_RB_ENABLE; 962483b4eaSChristian König WREG32(DMA_RB_CNTL + DMA0_REGISTER_OFFSET, rb_cntl); 972483b4eaSChristian König 982483b4eaSChristian König /* dma1 */ 992483b4eaSChristian König rb_cntl = RREG32(DMA_RB_CNTL + DMA1_REGISTER_OFFSET); 1002483b4eaSChristian König rb_cntl &= ~DMA_RB_ENABLE; 1012483b4eaSChristian König WREG32(DMA_RB_CNTL + DMA1_REGISTER_OFFSET, rb_cntl); 1022483b4eaSChristian König 1032483b4eaSChristian König rdev->ring[R600_RING_TYPE_DMA_INDEX].ready = false; 1042483b4eaSChristian König rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX].ready = false; 1052483b4eaSChristian König } 1062483b4eaSChristian König 1072483b4eaSChristian König /** 1082483b4eaSChristian König * cayman_dma_resume - setup and start the async dma engines 1092483b4eaSChristian König * 1102483b4eaSChristian König * @rdev: radeon_device pointer 1112483b4eaSChristian König * 1122483b4eaSChristian König * Set up the DMA ring buffers and enable them. (cayman-SI). 1132483b4eaSChristian König * Returns 0 for success, error for failure. 1142483b4eaSChristian König */ 1152483b4eaSChristian König int cayman_dma_resume(struct radeon_device *rdev) 1162483b4eaSChristian König { 1172483b4eaSChristian König struct radeon_ring *ring; 1182483b4eaSChristian König u32 rb_cntl, dma_cntl, ib_cntl; 1192483b4eaSChristian König u32 rb_bufsz; 1202483b4eaSChristian König u32 reg_offset, wb_offset; 1212483b4eaSChristian König int i, r; 1222483b4eaSChristian König 1232483b4eaSChristian König /* Reset dma */ 1242483b4eaSChristian König WREG32(SRBM_SOFT_RESET, SOFT_RESET_DMA | SOFT_RESET_DMA1); 1252483b4eaSChristian König RREG32(SRBM_SOFT_RESET); 1262483b4eaSChristian König udelay(50); 1272483b4eaSChristian König WREG32(SRBM_SOFT_RESET, 0); 1282483b4eaSChristian König 1292483b4eaSChristian König for (i = 0; i < 2; i++) { 1302483b4eaSChristian König if (i == 0) { 1312483b4eaSChristian König ring = &rdev->ring[R600_RING_TYPE_DMA_INDEX]; 1322483b4eaSChristian König reg_offset = DMA0_REGISTER_OFFSET; 1332483b4eaSChristian König wb_offset = R600_WB_DMA_RPTR_OFFSET; 1342483b4eaSChristian König } else { 1352483b4eaSChristian König ring = &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]; 1362483b4eaSChristian König reg_offset = DMA1_REGISTER_OFFSET; 1372483b4eaSChristian König wb_offset = CAYMAN_WB_DMA1_RPTR_OFFSET; 1382483b4eaSChristian König } 1392483b4eaSChristian König 1402483b4eaSChristian König WREG32(DMA_SEM_INCOMPLETE_TIMER_CNTL + reg_offset, 0); 1412483b4eaSChristian König WREG32(DMA_SEM_WAIT_FAIL_TIMER_CNTL + reg_offset, 0); 1422483b4eaSChristian König 1432483b4eaSChristian König /* Set ring buffer size in dwords */ 1449c725e5bSDave Airlie rb_bufsz = order_base_2(ring->ring_size / 4); 1452483b4eaSChristian König rb_cntl = rb_bufsz << 1; 1462483b4eaSChristian König #ifdef __BIG_ENDIAN 1472483b4eaSChristian König rb_cntl |= DMA_RB_SWAP_ENABLE | DMA_RPTR_WRITEBACK_SWAP_ENABLE; 1482483b4eaSChristian König #endif 1492483b4eaSChristian König WREG32(DMA_RB_CNTL + reg_offset, rb_cntl); 1502483b4eaSChristian König 1512483b4eaSChristian König /* Initialize the ring buffer's read and write pointers */ 1522483b4eaSChristian König WREG32(DMA_RB_RPTR + reg_offset, 0); 1532483b4eaSChristian König WREG32(DMA_RB_WPTR + reg_offset, 0); 1542483b4eaSChristian König 1552483b4eaSChristian König /* set the wb address whether it's enabled or not */ 1562483b4eaSChristian König WREG32(DMA_RB_RPTR_ADDR_HI + reg_offset, 1572483b4eaSChristian König upper_32_bits(rdev->wb.gpu_addr + wb_offset) & 0xFF); 1582483b4eaSChristian König WREG32(DMA_RB_RPTR_ADDR_LO + reg_offset, 1592483b4eaSChristian König ((rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFC)); 1602483b4eaSChristian König 1612483b4eaSChristian König if (rdev->wb.enabled) 1622483b4eaSChristian König rb_cntl |= DMA_RPTR_WRITEBACK_ENABLE; 1632483b4eaSChristian König 1642483b4eaSChristian König WREG32(DMA_RB_BASE + reg_offset, ring->gpu_addr >> 8); 1652483b4eaSChristian König 1662483b4eaSChristian König /* enable DMA IBs */ 1672483b4eaSChristian König ib_cntl = DMA_IB_ENABLE | CMD_VMID_FORCE; 1682483b4eaSChristian König #ifdef __BIG_ENDIAN 1692483b4eaSChristian König ib_cntl |= DMA_IB_SWAP_ENABLE; 1702483b4eaSChristian König #endif 1712483b4eaSChristian König WREG32(DMA_IB_CNTL + reg_offset, ib_cntl); 1722483b4eaSChristian König 1732483b4eaSChristian König dma_cntl = RREG32(DMA_CNTL + reg_offset); 1742483b4eaSChristian König dma_cntl &= ~CTXEMPTY_INT_ENABLE; 1752483b4eaSChristian König WREG32(DMA_CNTL + reg_offset, dma_cntl); 1762483b4eaSChristian König 1772483b4eaSChristian König ring->wptr = 0; 1782483b4eaSChristian König WREG32(DMA_RB_WPTR + reg_offset, ring->wptr << 2); 1792483b4eaSChristian König 1802483b4eaSChristian König ring->rptr = RREG32(DMA_RB_RPTR + reg_offset) >> 2; 1812483b4eaSChristian König 1822483b4eaSChristian König WREG32(DMA_RB_CNTL + reg_offset, rb_cntl | DMA_RB_ENABLE); 1832483b4eaSChristian König 1842483b4eaSChristian König ring->ready = true; 1852483b4eaSChristian König 1862483b4eaSChristian König r = radeon_ring_test(rdev, ring->idx, ring); 1872483b4eaSChristian König if (r) { 1882483b4eaSChristian König ring->ready = false; 1892483b4eaSChristian König return r; 1902483b4eaSChristian König } 1912483b4eaSChristian König } 1922483b4eaSChristian König 1932483b4eaSChristian König radeon_ttm_set_active_vram_size(rdev, rdev->mc.real_vram_size); 1942483b4eaSChristian König 1952483b4eaSChristian König return 0; 1962483b4eaSChristian König } 1972483b4eaSChristian König 1982483b4eaSChristian König /** 1992483b4eaSChristian König * cayman_dma_fini - tear down the async dma engines 2002483b4eaSChristian König * 2012483b4eaSChristian König * @rdev: radeon_device pointer 2022483b4eaSChristian König * 2032483b4eaSChristian König * Stop the async dma engines and free the rings (cayman-SI). 2042483b4eaSChristian König */ 2052483b4eaSChristian König void cayman_dma_fini(struct radeon_device *rdev) 2062483b4eaSChristian König { 2072483b4eaSChristian König cayman_dma_stop(rdev); 2082483b4eaSChristian König radeon_ring_fini(rdev, &rdev->ring[R600_RING_TYPE_DMA_INDEX]); 2092483b4eaSChristian König radeon_ring_fini(rdev, &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]); 2102483b4eaSChristian König } 2112483b4eaSChristian König 2122483b4eaSChristian König /** 2132483b4eaSChristian König * cayman_dma_is_lockup - Check if the DMA engine is locked up 2142483b4eaSChristian König * 2152483b4eaSChristian König * @rdev: radeon_device pointer 2162483b4eaSChristian König * @ring: radeon_ring structure holding ring information 2172483b4eaSChristian König * 2182483b4eaSChristian König * Check if the async DMA engine is locked up. 2192483b4eaSChristian König * Returns true if the engine appears to be locked up, false if not. 2202483b4eaSChristian König */ 2212483b4eaSChristian König bool cayman_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring) 2222483b4eaSChristian König { 2232483b4eaSChristian König u32 reset_mask = cayman_gpu_check_soft_reset(rdev); 2242483b4eaSChristian König u32 mask; 2252483b4eaSChristian König 2262483b4eaSChristian König if (ring->idx == R600_RING_TYPE_DMA_INDEX) 2272483b4eaSChristian König mask = RADEON_RESET_DMA; 2282483b4eaSChristian König else 2292483b4eaSChristian König mask = RADEON_RESET_DMA1; 2302483b4eaSChristian König 2312483b4eaSChristian König if (!(reset_mask & mask)) { 2322483b4eaSChristian König radeon_ring_lockup_update(ring); 2332483b4eaSChristian König return false; 2342483b4eaSChristian König } 2352483b4eaSChristian König /* force ring activities */ 2362483b4eaSChristian König radeon_ring_force_activity(rdev, ring); 2372483b4eaSChristian König return radeon_ring_test_lockup(rdev, ring); 2382483b4eaSChristian König } 2392483b4eaSChristian König 2402483b4eaSChristian König /** 2412483b4eaSChristian König * cayman_dma_vm_set_page - update the page tables using the DMA 2422483b4eaSChristian König * 2432483b4eaSChristian König * @rdev: radeon_device pointer 2442483b4eaSChristian König * @ib: indirect buffer to fill with commands 2452483b4eaSChristian König * @pe: addr of the page entry 2462483b4eaSChristian König * @addr: dst addr to write into pe 2472483b4eaSChristian König * @count: number of page entries to update 2482483b4eaSChristian König * @incr: increase next addr by incr bytes 2492483b4eaSChristian König * @flags: access flags 2502483b4eaSChristian König * @r600_flags: hw access flags 2512483b4eaSChristian König * 2522483b4eaSChristian König * Update the page tables using the DMA (cayman/TN). 2532483b4eaSChristian König */ 2542483b4eaSChristian König void cayman_dma_vm_set_page(struct radeon_device *rdev, 2552483b4eaSChristian König struct radeon_ib *ib, 2562483b4eaSChristian König uint64_t pe, 2572483b4eaSChristian König uint64_t addr, unsigned count, 2582483b4eaSChristian König uint32_t incr, uint32_t flags) 2592483b4eaSChristian König { 2602483b4eaSChristian König uint32_t r600_flags = cayman_vm_page_flags(rdev, flags); 2612483b4eaSChristian König uint64_t value; 2622483b4eaSChristian König unsigned ndw; 2632483b4eaSChristian König 264*74d360f6SChristian König trace_radeon_vm_set_page(pe, addr, count, incr, r600_flags); 265*74d360f6SChristian König 2662483b4eaSChristian König if ((flags & RADEON_VM_PAGE_SYSTEM) || (count == 1)) { 2672483b4eaSChristian König while (count) { 2682483b4eaSChristian König ndw = count * 2; 2692483b4eaSChristian König if (ndw > 0xFFFFE) 2702483b4eaSChristian König ndw = 0xFFFFE; 2712483b4eaSChristian König 2722483b4eaSChristian König /* for non-physically contiguous pages (system) */ 2732483b4eaSChristian König ib->ptr[ib->length_dw++] = DMA_PACKET(DMA_PACKET_WRITE, 0, 0, ndw); 2742483b4eaSChristian König ib->ptr[ib->length_dw++] = pe; 2752483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(pe) & 0xff; 2762483b4eaSChristian König for (; ndw > 0; ndw -= 2, --count, pe += 8) { 2772483b4eaSChristian König if (flags & RADEON_VM_PAGE_SYSTEM) { 2782483b4eaSChristian König value = radeon_vm_map_gart(rdev, addr); 2792483b4eaSChristian König value &= 0xFFFFFFFFFFFFF000ULL; 2802483b4eaSChristian König } else if (flags & RADEON_VM_PAGE_VALID) { 2812483b4eaSChristian König value = addr; 2822483b4eaSChristian König } else { 2832483b4eaSChristian König value = 0; 2842483b4eaSChristian König } 2852483b4eaSChristian König addr += incr; 2862483b4eaSChristian König value |= r600_flags; 2872483b4eaSChristian König ib->ptr[ib->length_dw++] = value; 2882483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(value); 2892483b4eaSChristian König } 2902483b4eaSChristian König } 2912483b4eaSChristian König } else { 2922483b4eaSChristian König while (count) { 2932483b4eaSChristian König ndw = count * 2; 2942483b4eaSChristian König if (ndw > 0xFFFFE) 2952483b4eaSChristian König ndw = 0xFFFFE; 2962483b4eaSChristian König 2972483b4eaSChristian König if (flags & RADEON_VM_PAGE_VALID) 2982483b4eaSChristian König value = addr; 2992483b4eaSChristian König else 3002483b4eaSChristian König value = 0; 3012483b4eaSChristian König /* for physically contiguous pages (vram) */ 3022483b4eaSChristian König ib->ptr[ib->length_dw++] = DMA_PTE_PDE_PACKET(ndw); 3032483b4eaSChristian König ib->ptr[ib->length_dw++] = pe; /* dst addr */ 3042483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(pe) & 0xff; 3052483b4eaSChristian König ib->ptr[ib->length_dw++] = r600_flags; /* mask */ 3062483b4eaSChristian König ib->ptr[ib->length_dw++] = 0; 3072483b4eaSChristian König ib->ptr[ib->length_dw++] = value; /* value */ 3082483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(value); 3092483b4eaSChristian König ib->ptr[ib->length_dw++] = incr; /* increment size */ 3102483b4eaSChristian König ib->ptr[ib->length_dw++] = 0; 3112483b4eaSChristian König pe += ndw * 4; 3122483b4eaSChristian König addr += (ndw / 2) * incr; 3132483b4eaSChristian König count -= ndw / 2; 3142483b4eaSChristian König } 3152483b4eaSChristian König } 3162483b4eaSChristian König while (ib->length_dw & 0x7) 3172483b4eaSChristian König ib->ptr[ib->length_dw++] = DMA_PACKET(DMA_PACKET_NOP, 0, 0, 0); 3182483b4eaSChristian König } 3192483b4eaSChristian König 3202483b4eaSChristian König void cayman_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm) 3212483b4eaSChristian König { 3222483b4eaSChristian König struct radeon_ring *ring = &rdev->ring[ridx]; 3232483b4eaSChristian König 3242483b4eaSChristian König if (vm == NULL) 3252483b4eaSChristian König return; 3262483b4eaSChristian König 3272483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0)); 3282483b4eaSChristian König radeon_ring_write(ring, (0xf << 16) | ((VM_CONTEXT0_PAGE_TABLE_BASE_ADDR + (vm->id << 2)) >> 2)); 3292483b4eaSChristian König radeon_ring_write(ring, vm->pd_gpu_addr >> 12); 3302483b4eaSChristian König 3312483b4eaSChristian König /* flush hdp cache */ 3322483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0)); 3332483b4eaSChristian König radeon_ring_write(ring, (0xf << 16) | (HDP_MEM_COHERENCY_FLUSH_CNTL >> 2)); 3342483b4eaSChristian König radeon_ring_write(ring, 1); 3352483b4eaSChristian König 3362483b4eaSChristian König /* bits 0-7 are the VM contexts0-7 */ 3372483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0)); 3382483b4eaSChristian König radeon_ring_write(ring, (0xf << 16) | (VM_INVALIDATE_REQUEST >> 2)); 3392483b4eaSChristian König radeon_ring_write(ring, 1 << vm->id); 3402483b4eaSChristian König } 3412483b4eaSChristian König 342