xref: /openbmc/linux/drivers/gpu/drm/radeon/ni_dma.c (revision 5a341be27fe23c31e4849b0a0506a4469bcbc283)
12483b4eaSChristian König /*
22483b4eaSChristian König  * Copyright 2010 Advanced Micro Devices, Inc.
32483b4eaSChristian König  *
42483b4eaSChristian König  * Permission is hereby granted, free of charge, to any person obtaining a
52483b4eaSChristian König  * copy of this software and associated documentation files (the "Software"),
62483b4eaSChristian König  * to deal in the Software without restriction, including without limitation
72483b4eaSChristian König  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
82483b4eaSChristian König  * and/or sell copies of the Software, and to permit persons to whom the
92483b4eaSChristian König  * Software is furnished to do so, subject to the following conditions:
102483b4eaSChristian König  *
112483b4eaSChristian König  * The above copyright notice and this permission notice shall be included in
122483b4eaSChristian König  * all copies or substantial portions of the Software.
132483b4eaSChristian König  *
142483b4eaSChristian König  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
152483b4eaSChristian König  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
162483b4eaSChristian König  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
172483b4eaSChristian König  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
182483b4eaSChristian König  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
192483b4eaSChristian König  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
202483b4eaSChristian König  * OTHER DEALINGS IN THE SOFTWARE.
212483b4eaSChristian König  *
222483b4eaSChristian König  * Authors: Alex Deucher
232483b4eaSChristian König  */
242483b4eaSChristian König #include <drm/drmP.h>
252483b4eaSChristian König #include "radeon.h"
262483b4eaSChristian König #include "radeon_asic.h"
2774d360f6SChristian König #include "radeon_trace.h"
282483b4eaSChristian König #include "nid.h"
292483b4eaSChristian König 
302483b4eaSChristian König u32 cayman_gpu_check_soft_reset(struct radeon_device *rdev);
312483b4eaSChristian König 
322483b4eaSChristian König /*
332483b4eaSChristian König  * DMA
342483b4eaSChristian König  * Starting with R600, the GPU has an asynchronous
352483b4eaSChristian König  * DMA engine.  The programming model is very similar
362483b4eaSChristian König  * to the 3D engine (ring buffer, IBs, etc.), but the
372483b4eaSChristian König  * DMA controller has it's own packet format that is
382483b4eaSChristian König  * different form the PM4 format used by the 3D engine.
392483b4eaSChristian König  * It supports copying data, writing embedded data,
402483b4eaSChristian König  * solid fills, and a number of other things.  It also
412483b4eaSChristian König  * has support for tiling/detiling of buffers.
422483b4eaSChristian König  * Cayman and newer support two asynchronous DMA engines.
432483b4eaSChristian König  */
442483b4eaSChristian König 
452483b4eaSChristian König /**
46ea31bf69SAlex Deucher  * cayman_dma_get_rptr - get the current read pointer
47ea31bf69SAlex Deucher  *
48ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
49ea31bf69SAlex Deucher  * @ring: radeon ring pointer
50ea31bf69SAlex Deucher  *
51ea31bf69SAlex Deucher  * Get the current rptr from the hardware (cayman+).
52ea31bf69SAlex Deucher  */
53ea31bf69SAlex Deucher uint32_t cayman_dma_get_rptr(struct radeon_device *rdev,
54ea31bf69SAlex Deucher 			     struct radeon_ring *ring)
55ea31bf69SAlex Deucher {
56ea31bf69SAlex Deucher 	u32 rptr, reg;
57ea31bf69SAlex Deucher 
58ea31bf69SAlex Deucher 	if (rdev->wb.enabled) {
59ea31bf69SAlex Deucher 		rptr = rdev->wb.wb[ring->rptr_offs/4];
60ea31bf69SAlex Deucher 	} else {
61ea31bf69SAlex Deucher 		if (ring->idx == R600_RING_TYPE_DMA_INDEX)
62ea31bf69SAlex Deucher 			reg = DMA_RB_RPTR + DMA0_REGISTER_OFFSET;
63ea31bf69SAlex Deucher 		else
64ea31bf69SAlex Deucher 			reg = DMA_RB_RPTR + DMA1_REGISTER_OFFSET;
65ea31bf69SAlex Deucher 
66ea31bf69SAlex Deucher 		rptr = RREG32(reg);
67ea31bf69SAlex Deucher 	}
68ea31bf69SAlex Deucher 
69ea31bf69SAlex Deucher 	return (rptr & 0x3fffc) >> 2;
70ea31bf69SAlex Deucher }
71ea31bf69SAlex Deucher 
72ea31bf69SAlex Deucher /**
73ea31bf69SAlex Deucher  * cayman_dma_get_wptr - get the current write pointer
74ea31bf69SAlex Deucher  *
75ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
76ea31bf69SAlex Deucher  * @ring: radeon ring pointer
77ea31bf69SAlex Deucher  *
78ea31bf69SAlex Deucher  * Get the current wptr from the hardware (cayman+).
79ea31bf69SAlex Deucher  */
80ea31bf69SAlex Deucher uint32_t cayman_dma_get_wptr(struct radeon_device *rdev,
81ea31bf69SAlex Deucher 			   struct radeon_ring *ring)
82ea31bf69SAlex Deucher {
83ea31bf69SAlex Deucher 	u32 reg;
84ea31bf69SAlex Deucher 
85ea31bf69SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
86ea31bf69SAlex Deucher 		reg = DMA_RB_WPTR + DMA0_REGISTER_OFFSET;
87ea31bf69SAlex Deucher 	else
88ea31bf69SAlex Deucher 		reg = DMA_RB_WPTR + DMA1_REGISTER_OFFSET;
89ea31bf69SAlex Deucher 
90ea31bf69SAlex Deucher 	return (RREG32(reg) & 0x3fffc) >> 2;
91ea31bf69SAlex Deucher }
92ea31bf69SAlex Deucher 
93ea31bf69SAlex Deucher /**
94ea31bf69SAlex Deucher  * cayman_dma_set_wptr - commit the write pointer
95ea31bf69SAlex Deucher  *
96ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
97ea31bf69SAlex Deucher  * @ring: radeon ring pointer
98ea31bf69SAlex Deucher  *
99ea31bf69SAlex Deucher  * Write the wptr back to the hardware (cayman+).
100ea31bf69SAlex Deucher  */
101ea31bf69SAlex Deucher void cayman_dma_set_wptr(struct radeon_device *rdev,
102ea31bf69SAlex Deucher 			 struct radeon_ring *ring)
103ea31bf69SAlex Deucher {
104ea31bf69SAlex Deucher 	u32 reg;
105ea31bf69SAlex Deucher 
106ea31bf69SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
107ea31bf69SAlex Deucher 		reg = DMA_RB_WPTR + DMA0_REGISTER_OFFSET;
108ea31bf69SAlex Deucher 	else
109ea31bf69SAlex Deucher 		reg = DMA_RB_WPTR + DMA1_REGISTER_OFFSET;
110ea31bf69SAlex Deucher 
111ea31bf69SAlex Deucher 	WREG32(reg, (ring->wptr << 2) & 0x3fffc);
112ea31bf69SAlex Deucher }
113ea31bf69SAlex Deucher 
114ea31bf69SAlex Deucher /**
1152483b4eaSChristian König  * cayman_dma_ring_ib_execute - Schedule an IB on the DMA engine
1162483b4eaSChristian König  *
1172483b4eaSChristian König  * @rdev: radeon_device pointer
1182483b4eaSChristian König  * @ib: IB object to schedule
1192483b4eaSChristian König  *
1202483b4eaSChristian König  * Schedule an IB in the DMA ring (cayman-SI).
1212483b4eaSChristian König  */
1222483b4eaSChristian König void cayman_dma_ring_ib_execute(struct radeon_device *rdev,
1232483b4eaSChristian König 				struct radeon_ib *ib)
1242483b4eaSChristian König {
1252483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[ib->ring];
1262483b4eaSChristian König 
1272483b4eaSChristian König 	if (rdev->wb.enabled) {
1282483b4eaSChristian König 		u32 next_rptr = ring->wptr + 4;
1292483b4eaSChristian König 		while ((next_rptr & 7) != 5)
1302483b4eaSChristian König 			next_rptr++;
1312483b4eaSChristian König 		next_rptr += 3;
1322483b4eaSChristian König 		radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_WRITE, 0, 0, 1));
1332483b4eaSChristian König 		radeon_ring_write(ring, ring->next_rptr_gpu_addr & 0xfffffffc);
1342483b4eaSChristian König 		radeon_ring_write(ring, upper_32_bits(ring->next_rptr_gpu_addr) & 0xff);
1352483b4eaSChristian König 		radeon_ring_write(ring, next_rptr);
1362483b4eaSChristian König 	}
1372483b4eaSChristian König 
1382483b4eaSChristian König 	/* The indirect buffer packet must end on an 8 DW boundary in the DMA ring.
1392483b4eaSChristian König 	 * Pad as necessary with NOPs.
1402483b4eaSChristian König 	 */
1412483b4eaSChristian König 	while ((ring->wptr & 7) != 5)
1422483b4eaSChristian König 		radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_NOP, 0, 0, 0));
1432483b4eaSChristian König 	radeon_ring_write(ring, DMA_IB_PACKET(DMA_PACKET_INDIRECT_BUFFER, ib->vm ? ib->vm->id : 0, 0));
1442483b4eaSChristian König 	radeon_ring_write(ring, (ib->gpu_addr & 0xFFFFFFE0));
1452483b4eaSChristian König 	radeon_ring_write(ring, (ib->length_dw << 12) | (upper_32_bits(ib->gpu_addr) & 0xFF));
1462483b4eaSChristian König 
1472483b4eaSChristian König }
1482483b4eaSChristian König 
1492483b4eaSChristian König /**
1502483b4eaSChristian König  * cayman_dma_stop - stop the async dma engines
1512483b4eaSChristian König  *
1522483b4eaSChristian König  * @rdev: radeon_device pointer
1532483b4eaSChristian König  *
1542483b4eaSChristian König  * Stop the async dma engines (cayman-SI).
1552483b4eaSChristian König  */
1562483b4eaSChristian König void cayman_dma_stop(struct radeon_device *rdev)
1572483b4eaSChristian König {
1582483b4eaSChristian König 	u32 rb_cntl;
1592483b4eaSChristian König 
16050efa51aSAlex Deucher 	if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
16150efa51aSAlex Deucher 	    (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
1622483b4eaSChristian König 		radeon_ttm_set_active_vram_size(rdev, rdev->mc.visible_vram_size);
1632483b4eaSChristian König 
1642483b4eaSChristian König 	/* dma0 */
1652483b4eaSChristian König 	rb_cntl = RREG32(DMA_RB_CNTL + DMA0_REGISTER_OFFSET);
1662483b4eaSChristian König 	rb_cntl &= ~DMA_RB_ENABLE;
1672483b4eaSChristian König 	WREG32(DMA_RB_CNTL + DMA0_REGISTER_OFFSET, rb_cntl);
1682483b4eaSChristian König 
1692483b4eaSChristian König 	/* dma1 */
1702483b4eaSChristian König 	rb_cntl = RREG32(DMA_RB_CNTL + DMA1_REGISTER_OFFSET);
1712483b4eaSChristian König 	rb_cntl &= ~DMA_RB_ENABLE;
1722483b4eaSChristian König 	WREG32(DMA_RB_CNTL + DMA1_REGISTER_OFFSET, rb_cntl);
1732483b4eaSChristian König 
1742483b4eaSChristian König 	rdev->ring[R600_RING_TYPE_DMA_INDEX].ready = false;
1752483b4eaSChristian König 	rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX].ready = false;
1762483b4eaSChristian König }
1772483b4eaSChristian König 
1782483b4eaSChristian König /**
1792483b4eaSChristian König  * cayman_dma_resume - setup and start the async dma engines
1802483b4eaSChristian König  *
1812483b4eaSChristian König  * @rdev: radeon_device pointer
1822483b4eaSChristian König  *
1832483b4eaSChristian König  * Set up the DMA ring buffers and enable them. (cayman-SI).
1842483b4eaSChristian König  * Returns 0 for success, error for failure.
1852483b4eaSChristian König  */
1862483b4eaSChristian König int cayman_dma_resume(struct radeon_device *rdev)
1872483b4eaSChristian König {
1882483b4eaSChristian König 	struct radeon_ring *ring;
1892483b4eaSChristian König 	u32 rb_cntl, dma_cntl, ib_cntl;
1902483b4eaSChristian König 	u32 rb_bufsz;
1912483b4eaSChristian König 	u32 reg_offset, wb_offset;
1922483b4eaSChristian König 	int i, r;
1932483b4eaSChristian König 
1942483b4eaSChristian König 	/* Reset dma */
1952483b4eaSChristian König 	WREG32(SRBM_SOFT_RESET, SOFT_RESET_DMA | SOFT_RESET_DMA1);
1962483b4eaSChristian König 	RREG32(SRBM_SOFT_RESET);
1972483b4eaSChristian König 	udelay(50);
1982483b4eaSChristian König 	WREG32(SRBM_SOFT_RESET, 0);
1992483b4eaSChristian König 
2002483b4eaSChristian König 	for (i = 0; i < 2; i++) {
2012483b4eaSChristian König 		if (i == 0) {
2022483b4eaSChristian König 			ring = &rdev->ring[R600_RING_TYPE_DMA_INDEX];
2032483b4eaSChristian König 			reg_offset = DMA0_REGISTER_OFFSET;
2042483b4eaSChristian König 			wb_offset = R600_WB_DMA_RPTR_OFFSET;
2052483b4eaSChristian König 		} else {
2062483b4eaSChristian König 			ring = &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX];
2072483b4eaSChristian König 			reg_offset = DMA1_REGISTER_OFFSET;
2082483b4eaSChristian König 			wb_offset = CAYMAN_WB_DMA1_RPTR_OFFSET;
2092483b4eaSChristian König 		}
2102483b4eaSChristian König 
2112483b4eaSChristian König 		WREG32(DMA_SEM_INCOMPLETE_TIMER_CNTL + reg_offset, 0);
2122483b4eaSChristian König 		WREG32(DMA_SEM_WAIT_FAIL_TIMER_CNTL + reg_offset, 0);
2132483b4eaSChristian König 
2142483b4eaSChristian König 		/* Set ring buffer size in dwords */
2159c725e5bSDave Airlie 		rb_bufsz = order_base_2(ring->ring_size / 4);
2162483b4eaSChristian König 		rb_cntl = rb_bufsz << 1;
2172483b4eaSChristian König #ifdef __BIG_ENDIAN
2182483b4eaSChristian König 		rb_cntl |= DMA_RB_SWAP_ENABLE | DMA_RPTR_WRITEBACK_SWAP_ENABLE;
2192483b4eaSChristian König #endif
2202483b4eaSChristian König 		WREG32(DMA_RB_CNTL + reg_offset, rb_cntl);
2212483b4eaSChristian König 
2222483b4eaSChristian König 		/* Initialize the ring buffer's read and write pointers */
2232483b4eaSChristian König 		WREG32(DMA_RB_RPTR + reg_offset, 0);
2242483b4eaSChristian König 		WREG32(DMA_RB_WPTR + reg_offset, 0);
2252483b4eaSChristian König 
2262483b4eaSChristian König 		/* set the wb address whether it's enabled or not */
2272483b4eaSChristian König 		WREG32(DMA_RB_RPTR_ADDR_HI + reg_offset,
2282483b4eaSChristian König 		       upper_32_bits(rdev->wb.gpu_addr + wb_offset) & 0xFF);
2292483b4eaSChristian König 		WREG32(DMA_RB_RPTR_ADDR_LO + reg_offset,
2302483b4eaSChristian König 		       ((rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFC));
2312483b4eaSChristian König 
2322483b4eaSChristian König 		if (rdev->wb.enabled)
2332483b4eaSChristian König 			rb_cntl |= DMA_RPTR_WRITEBACK_ENABLE;
2342483b4eaSChristian König 
2352483b4eaSChristian König 		WREG32(DMA_RB_BASE + reg_offset, ring->gpu_addr >> 8);
2362483b4eaSChristian König 
2372483b4eaSChristian König 		/* enable DMA IBs */
2382483b4eaSChristian König 		ib_cntl = DMA_IB_ENABLE | CMD_VMID_FORCE;
2392483b4eaSChristian König #ifdef __BIG_ENDIAN
2402483b4eaSChristian König 		ib_cntl |= DMA_IB_SWAP_ENABLE;
2412483b4eaSChristian König #endif
2422483b4eaSChristian König 		WREG32(DMA_IB_CNTL + reg_offset, ib_cntl);
2432483b4eaSChristian König 
2442483b4eaSChristian König 		dma_cntl = RREG32(DMA_CNTL + reg_offset);
2452483b4eaSChristian König 		dma_cntl &= ~CTXEMPTY_INT_ENABLE;
2462483b4eaSChristian König 		WREG32(DMA_CNTL + reg_offset, dma_cntl);
2472483b4eaSChristian König 
2482483b4eaSChristian König 		ring->wptr = 0;
2492483b4eaSChristian König 		WREG32(DMA_RB_WPTR + reg_offset, ring->wptr << 2);
2502483b4eaSChristian König 
2512483b4eaSChristian König 		WREG32(DMA_RB_CNTL + reg_offset, rb_cntl | DMA_RB_ENABLE);
2522483b4eaSChristian König 
2532483b4eaSChristian König 		ring->ready = true;
2542483b4eaSChristian König 
2552483b4eaSChristian König 		r = radeon_ring_test(rdev, ring->idx, ring);
2562483b4eaSChristian König 		if (r) {
2572483b4eaSChristian König 			ring->ready = false;
2582483b4eaSChristian König 			return r;
2592483b4eaSChristian König 		}
2602483b4eaSChristian König 	}
2612483b4eaSChristian König 
26250efa51aSAlex Deucher 	if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
26350efa51aSAlex Deucher 	    (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
2642483b4eaSChristian König 		radeon_ttm_set_active_vram_size(rdev, rdev->mc.real_vram_size);
2652483b4eaSChristian König 
2662483b4eaSChristian König 	return 0;
2672483b4eaSChristian König }
2682483b4eaSChristian König 
2692483b4eaSChristian König /**
2702483b4eaSChristian König  * cayman_dma_fini - tear down the async dma engines
2712483b4eaSChristian König  *
2722483b4eaSChristian König  * @rdev: radeon_device pointer
2732483b4eaSChristian König  *
2742483b4eaSChristian König  * Stop the async dma engines and free the rings (cayman-SI).
2752483b4eaSChristian König  */
2762483b4eaSChristian König void cayman_dma_fini(struct radeon_device *rdev)
2772483b4eaSChristian König {
2782483b4eaSChristian König 	cayman_dma_stop(rdev);
2792483b4eaSChristian König 	radeon_ring_fini(rdev, &rdev->ring[R600_RING_TYPE_DMA_INDEX]);
2802483b4eaSChristian König 	radeon_ring_fini(rdev, &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]);
2812483b4eaSChristian König }
2822483b4eaSChristian König 
2832483b4eaSChristian König /**
2842483b4eaSChristian König  * cayman_dma_is_lockup - Check if the DMA engine is locked up
2852483b4eaSChristian König  *
2862483b4eaSChristian König  * @rdev: radeon_device pointer
2872483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
2882483b4eaSChristian König  *
2892483b4eaSChristian König  * Check if the async DMA engine is locked up.
2902483b4eaSChristian König  * Returns true if the engine appears to be locked up, false if not.
2912483b4eaSChristian König  */
2922483b4eaSChristian König bool cayman_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring)
2932483b4eaSChristian König {
2942483b4eaSChristian König 	u32 reset_mask = cayman_gpu_check_soft_reset(rdev);
2952483b4eaSChristian König 	u32 mask;
2962483b4eaSChristian König 
2972483b4eaSChristian König 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
2982483b4eaSChristian König 		mask = RADEON_RESET_DMA;
2992483b4eaSChristian König 	else
3002483b4eaSChristian König 		mask = RADEON_RESET_DMA1;
3012483b4eaSChristian König 
3022483b4eaSChristian König 	if (!(reset_mask & mask)) {
303ff212f25SChristian König 		radeon_ring_lockup_update(rdev, ring);
3042483b4eaSChristian König 		return false;
3052483b4eaSChristian König 	}
3062483b4eaSChristian König 	return radeon_ring_test_lockup(rdev, ring);
3072483b4eaSChristian König }
3082483b4eaSChristian König 
3092483b4eaSChristian König /**
3102483b4eaSChristian König  * cayman_dma_vm_set_page - update the page tables using the DMA
3112483b4eaSChristian König  *
3122483b4eaSChristian König  * @rdev: radeon_device pointer
3132483b4eaSChristian König  * @ib: indirect buffer to fill with commands
3142483b4eaSChristian König  * @pe: addr of the page entry
3152483b4eaSChristian König  * @addr: dst addr to write into pe
3162483b4eaSChristian König  * @count: number of page entries to update
3172483b4eaSChristian König  * @incr: increase next addr by incr bytes
31824c16439SChristian König  * @flags: hw access flags
3192483b4eaSChristian König  *
3202483b4eaSChristian König  * Update the page tables using the DMA (cayman/TN).
3212483b4eaSChristian König  */
3222483b4eaSChristian König void cayman_dma_vm_set_page(struct radeon_device *rdev,
3232483b4eaSChristian König 			    struct radeon_ib *ib,
3242483b4eaSChristian König 			    uint64_t pe,
3252483b4eaSChristian König 			    uint64_t addr, unsigned count,
3262483b4eaSChristian König 			    uint32_t incr, uint32_t flags)
3272483b4eaSChristian König {
3282483b4eaSChristian König 	uint64_t value;
3292483b4eaSChristian König 	unsigned ndw;
3302483b4eaSChristian König 
33124c16439SChristian König 	trace_radeon_vm_set_page(pe, addr, count, incr, flags);
33274d360f6SChristian König 
333*5a341be2SChristian König 	if ((flags & R600_PTE_GART_MASK) == R600_PTE_GART_MASK) {
334*5a341be2SChristian König 		uint64_t src = rdev->gart.table_addr + (addr >> 12) * 8;
335*5a341be2SChristian König 		while (count) {
336*5a341be2SChristian König 			ndw = count * 2;
337*5a341be2SChristian König 			if (ndw > 0xFFFFE)
338*5a341be2SChristian König 				ndw = 0xFFFFE;
339*5a341be2SChristian König 
340*5a341be2SChristian König 			ib->ptr[ib->length_dw++] = DMA_PACKET(DMA_PACKET_COPY,
341*5a341be2SChristian König 							      0, 0, ndw);
342*5a341be2SChristian König 			ib->ptr[ib->length_dw++] = lower_32_bits(pe);
343*5a341be2SChristian König 			ib->ptr[ib->length_dw++] = lower_32_bits(src);
344*5a341be2SChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(pe) & 0xff;
345*5a341be2SChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(src) & 0xff;
346*5a341be2SChristian König 
347*5a341be2SChristian König 			pe += ndw * 4;
348*5a341be2SChristian König 			src += ndw * 4;
349*5a341be2SChristian König 			count -= ndw / 2;
350*5a341be2SChristian König 		}
351*5a341be2SChristian König 
352*5a341be2SChristian König 	} else if ((flags & R600_PTE_SYSTEM) || (count == 1)) {
3532483b4eaSChristian König 		while (count) {
3542483b4eaSChristian König 			ndw = count * 2;
3552483b4eaSChristian König 			if (ndw > 0xFFFFE)
3562483b4eaSChristian König 				ndw = 0xFFFFE;
3572483b4eaSChristian König 
3582483b4eaSChristian König 			/* for non-physically contiguous pages (system) */
3592483b4eaSChristian König 			ib->ptr[ib->length_dw++] = DMA_PACKET(DMA_PACKET_WRITE, 0, 0, ndw);
3602483b4eaSChristian König 			ib->ptr[ib->length_dw++] = pe;
3612483b4eaSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(pe) & 0xff;
3622483b4eaSChristian König 			for (; ndw > 0; ndw -= 2, --count, pe += 8) {
36324c16439SChristian König 				if (flags & R600_PTE_SYSTEM) {
3642483b4eaSChristian König 					value = radeon_vm_map_gart(rdev, addr);
3652483b4eaSChristian König 					value &= 0xFFFFFFFFFFFFF000ULL;
36624c16439SChristian König 				} else if (flags & R600_PTE_VALID) {
3672483b4eaSChristian König 					value = addr;
3682483b4eaSChristian König 				} else {
3692483b4eaSChristian König 					value = 0;
3702483b4eaSChristian König 				}
3712483b4eaSChristian König 				addr += incr;
37224c16439SChristian König 				value |= flags;
3732483b4eaSChristian König 				ib->ptr[ib->length_dw++] = value;
3742483b4eaSChristian König 				ib->ptr[ib->length_dw++] = upper_32_bits(value);
3752483b4eaSChristian König 			}
3762483b4eaSChristian König 		}
3772483b4eaSChristian König 	} else {
3782483b4eaSChristian König 		while (count) {
3792483b4eaSChristian König 			ndw = count * 2;
3802483b4eaSChristian König 			if (ndw > 0xFFFFE)
3812483b4eaSChristian König 				ndw = 0xFFFFE;
3822483b4eaSChristian König 
38324c16439SChristian König 			if (flags & R600_PTE_VALID)
3842483b4eaSChristian König 				value = addr;
3852483b4eaSChristian König 			else
3862483b4eaSChristian König 				value = 0;
3872483b4eaSChristian König 			/* for physically contiguous pages (vram) */
3882483b4eaSChristian König 			ib->ptr[ib->length_dw++] = DMA_PTE_PDE_PACKET(ndw);
3892483b4eaSChristian König 			ib->ptr[ib->length_dw++] = pe; /* dst addr */
3902483b4eaSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(pe) & 0xff;
39124c16439SChristian König 			ib->ptr[ib->length_dw++] = flags; /* mask */
3922483b4eaSChristian König 			ib->ptr[ib->length_dw++] = 0;
3932483b4eaSChristian König 			ib->ptr[ib->length_dw++] = value; /* value */
3942483b4eaSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(value);
3952483b4eaSChristian König 			ib->ptr[ib->length_dw++] = incr; /* increment size */
3962483b4eaSChristian König 			ib->ptr[ib->length_dw++] = 0;
3972483b4eaSChristian König 			pe += ndw * 4;
3982483b4eaSChristian König 			addr += (ndw / 2) * incr;
3992483b4eaSChristian König 			count -= ndw / 2;
4002483b4eaSChristian König 		}
4012483b4eaSChristian König 	}
4022483b4eaSChristian König 	while (ib->length_dw & 0x7)
4032483b4eaSChristian König 		ib->ptr[ib->length_dw++] = DMA_PACKET(DMA_PACKET_NOP, 0, 0, 0);
4042483b4eaSChristian König }
4052483b4eaSChristian König 
4062483b4eaSChristian König void cayman_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm)
4072483b4eaSChristian König {
4082483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[ridx];
4092483b4eaSChristian König 
4102483b4eaSChristian König 	if (vm == NULL)
4112483b4eaSChristian König 		return;
4122483b4eaSChristian König 
4132483b4eaSChristian König 	radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0));
4142483b4eaSChristian König 	radeon_ring_write(ring, (0xf << 16) | ((VM_CONTEXT0_PAGE_TABLE_BASE_ADDR + (vm->id << 2)) >> 2));
4152483b4eaSChristian König 	radeon_ring_write(ring, vm->pd_gpu_addr >> 12);
4162483b4eaSChristian König 
4172483b4eaSChristian König 	/* flush hdp cache */
4182483b4eaSChristian König 	radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0));
4192483b4eaSChristian König 	radeon_ring_write(ring, (0xf << 16) | (HDP_MEM_COHERENCY_FLUSH_CNTL >> 2));
4202483b4eaSChristian König 	radeon_ring_write(ring, 1);
4212483b4eaSChristian König 
4222483b4eaSChristian König 	/* bits 0-7 are the VM contexts0-7 */
4232483b4eaSChristian König 	radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0));
4242483b4eaSChristian König 	radeon_ring_write(ring, (0xf << 16) | (VM_INVALIDATE_REQUEST >> 2));
4252483b4eaSChristian König 	radeon_ring_write(ring, 1 << vm->id);
4262483b4eaSChristian König }
4272483b4eaSChristian König 
428