1*2483b4eaSChristian König /* 2*2483b4eaSChristian König * Copyright 2010 Advanced Micro Devices, Inc. 3*2483b4eaSChristian König * 4*2483b4eaSChristian König * Permission is hereby granted, free of charge, to any person obtaining a 5*2483b4eaSChristian König * copy of this software and associated documentation files (the "Software"), 6*2483b4eaSChristian König * to deal in the Software without restriction, including without limitation 7*2483b4eaSChristian König * the rights to use, copy, modify, merge, publish, distribute, sublicense, 8*2483b4eaSChristian König * and/or sell copies of the Software, and to permit persons to whom the 9*2483b4eaSChristian König * Software is furnished to do so, subject to the following conditions: 10*2483b4eaSChristian König * 11*2483b4eaSChristian König * The above copyright notice and this permission notice shall be included in 12*2483b4eaSChristian König * all copies or substantial portions of the Software. 13*2483b4eaSChristian König * 14*2483b4eaSChristian König * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 15*2483b4eaSChristian König * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 16*2483b4eaSChristian König * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 17*2483b4eaSChristian König * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 18*2483b4eaSChristian König * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 19*2483b4eaSChristian König * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 20*2483b4eaSChristian König * OTHER DEALINGS IN THE SOFTWARE. 21*2483b4eaSChristian König * 22*2483b4eaSChristian König * Authors: Alex Deucher 23*2483b4eaSChristian König */ 24*2483b4eaSChristian König #include <drm/drmP.h> 25*2483b4eaSChristian König #include "radeon.h" 26*2483b4eaSChristian König #include "radeon_asic.h" 27*2483b4eaSChristian König #include "nid.h" 28*2483b4eaSChristian König 29*2483b4eaSChristian König u32 cayman_gpu_check_soft_reset(struct radeon_device *rdev); 30*2483b4eaSChristian König 31*2483b4eaSChristian König /* 32*2483b4eaSChristian König * DMA 33*2483b4eaSChristian König * Starting with R600, the GPU has an asynchronous 34*2483b4eaSChristian König * DMA engine. The programming model is very similar 35*2483b4eaSChristian König * to the 3D engine (ring buffer, IBs, etc.), but the 36*2483b4eaSChristian König * DMA controller has it's own packet format that is 37*2483b4eaSChristian König * different form the PM4 format used by the 3D engine. 38*2483b4eaSChristian König * It supports copying data, writing embedded data, 39*2483b4eaSChristian König * solid fills, and a number of other things. It also 40*2483b4eaSChristian König * has support for tiling/detiling of buffers. 41*2483b4eaSChristian König * Cayman and newer support two asynchronous DMA engines. 42*2483b4eaSChristian König */ 43*2483b4eaSChristian König 44*2483b4eaSChristian König /** 45*2483b4eaSChristian König * cayman_dma_ring_ib_execute - Schedule an IB on the DMA engine 46*2483b4eaSChristian König * 47*2483b4eaSChristian König * @rdev: radeon_device pointer 48*2483b4eaSChristian König * @ib: IB object to schedule 49*2483b4eaSChristian König * 50*2483b4eaSChristian König * Schedule an IB in the DMA ring (cayman-SI). 51*2483b4eaSChristian König */ 52*2483b4eaSChristian König void cayman_dma_ring_ib_execute(struct radeon_device *rdev, 53*2483b4eaSChristian König struct radeon_ib *ib) 54*2483b4eaSChristian König { 55*2483b4eaSChristian König struct radeon_ring *ring = &rdev->ring[ib->ring]; 56*2483b4eaSChristian König 57*2483b4eaSChristian König if (rdev->wb.enabled) { 58*2483b4eaSChristian König u32 next_rptr = ring->wptr + 4; 59*2483b4eaSChristian König while ((next_rptr & 7) != 5) 60*2483b4eaSChristian König next_rptr++; 61*2483b4eaSChristian König next_rptr += 3; 62*2483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_WRITE, 0, 0, 1)); 63*2483b4eaSChristian König radeon_ring_write(ring, ring->next_rptr_gpu_addr & 0xfffffffc); 64*2483b4eaSChristian König radeon_ring_write(ring, upper_32_bits(ring->next_rptr_gpu_addr) & 0xff); 65*2483b4eaSChristian König radeon_ring_write(ring, next_rptr); 66*2483b4eaSChristian König } 67*2483b4eaSChristian König 68*2483b4eaSChristian König /* The indirect buffer packet must end on an 8 DW boundary in the DMA ring. 69*2483b4eaSChristian König * Pad as necessary with NOPs. 70*2483b4eaSChristian König */ 71*2483b4eaSChristian König while ((ring->wptr & 7) != 5) 72*2483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_NOP, 0, 0, 0)); 73*2483b4eaSChristian König radeon_ring_write(ring, DMA_IB_PACKET(DMA_PACKET_INDIRECT_BUFFER, ib->vm ? ib->vm->id : 0, 0)); 74*2483b4eaSChristian König radeon_ring_write(ring, (ib->gpu_addr & 0xFFFFFFE0)); 75*2483b4eaSChristian König radeon_ring_write(ring, (ib->length_dw << 12) | (upper_32_bits(ib->gpu_addr) & 0xFF)); 76*2483b4eaSChristian König 77*2483b4eaSChristian König } 78*2483b4eaSChristian König 79*2483b4eaSChristian König /** 80*2483b4eaSChristian König * cayman_dma_stop - stop the async dma engines 81*2483b4eaSChristian König * 82*2483b4eaSChristian König * @rdev: radeon_device pointer 83*2483b4eaSChristian König * 84*2483b4eaSChristian König * Stop the async dma engines (cayman-SI). 85*2483b4eaSChristian König */ 86*2483b4eaSChristian König void cayman_dma_stop(struct radeon_device *rdev) 87*2483b4eaSChristian König { 88*2483b4eaSChristian König u32 rb_cntl; 89*2483b4eaSChristian König 90*2483b4eaSChristian König radeon_ttm_set_active_vram_size(rdev, rdev->mc.visible_vram_size); 91*2483b4eaSChristian König 92*2483b4eaSChristian König /* dma0 */ 93*2483b4eaSChristian König rb_cntl = RREG32(DMA_RB_CNTL + DMA0_REGISTER_OFFSET); 94*2483b4eaSChristian König rb_cntl &= ~DMA_RB_ENABLE; 95*2483b4eaSChristian König WREG32(DMA_RB_CNTL + DMA0_REGISTER_OFFSET, rb_cntl); 96*2483b4eaSChristian König 97*2483b4eaSChristian König /* dma1 */ 98*2483b4eaSChristian König rb_cntl = RREG32(DMA_RB_CNTL + DMA1_REGISTER_OFFSET); 99*2483b4eaSChristian König rb_cntl &= ~DMA_RB_ENABLE; 100*2483b4eaSChristian König WREG32(DMA_RB_CNTL + DMA1_REGISTER_OFFSET, rb_cntl); 101*2483b4eaSChristian König 102*2483b4eaSChristian König rdev->ring[R600_RING_TYPE_DMA_INDEX].ready = false; 103*2483b4eaSChristian König rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX].ready = false; 104*2483b4eaSChristian König } 105*2483b4eaSChristian König 106*2483b4eaSChristian König /** 107*2483b4eaSChristian König * cayman_dma_resume - setup and start the async dma engines 108*2483b4eaSChristian König * 109*2483b4eaSChristian König * @rdev: radeon_device pointer 110*2483b4eaSChristian König * 111*2483b4eaSChristian König * Set up the DMA ring buffers and enable them. (cayman-SI). 112*2483b4eaSChristian König * Returns 0 for success, error for failure. 113*2483b4eaSChristian König */ 114*2483b4eaSChristian König int cayman_dma_resume(struct radeon_device *rdev) 115*2483b4eaSChristian König { 116*2483b4eaSChristian König struct radeon_ring *ring; 117*2483b4eaSChristian König u32 rb_cntl, dma_cntl, ib_cntl; 118*2483b4eaSChristian König u32 rb_bufsz; 119*2483b4eaSChristian König u32 reg_offset, wb_offset; 120*2483b4eaSChristian König int i, r; 121*2483b4eaSChristian König 122*2483b4eaSChristian König /* Reset dma */ 123*2483b4eaSChristian König WREG32(SRBM_SOFT_RESET, SOFT_RESET_DMA | SOFT_RESET_DMA1); 124*2483b4eaSChristian König RREG32(SRBM_SOFT_RESET); 125*2483b4eaSChristian König udelay(50); 126*2483b4eaSChristian König WREG32(SRBM_SOFT_RESET, 0); 127*2483b4eaSChristian König 128*2483b4eaSChristian König for (i = 0; i < 2; i++) { 129*2483b4eaSChristian König if (i == 0) { 130*2483b4eaSChristian König ring = &rdev->ring[R600_RING_TYPE_DMA_INDEX]; 131*2483b4eaSChristian König reg_offset = DMA0_REGISTER_OFFSET; 132*2483b4eaSChristian König wb_offset = R600_WB_DMA_RPTR_OFFSET; 133*2483b4eaSChristian König } else { 134*2483b4eaSChristian König ring = &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]; 135*2483b4eaSChristian König reg_offset = DMA1_REGISTER_OFFSET; 136*2483b4eaSChristian König wb_offset = CAYMAN_WB_DMA1_RPTR_OFFSET; 137*2483b4eaSChristian König } 138*2483b4eaSChristian König 139*2483b4eaSChristian König WREG32(DMA_SEM_INCOMPLETE_TIMER_CNTL + reg_offset, 0); 140*2483b4eaSChristian König WREG32(DMA_SEM_WAIT_FAIL_TIMER_CNTL + reg_offset, 0); 141*2483b4eaSChristian König 142*2483b4eaSChristian König /* Set ring buffer size in dwords */ 143*2483b4eaSChristian König rb_bufsz = drm_order(ring->ring_size / 4); 144*2483b4eaSChristian König rb_cntl = rb_bufsz << 1; 145*2483b4eaSChristian König #ifdef __BIG_ENDIAN 146*2483b4eaSChristian König rb_cntl |= DMA_RB_SWAP_ENABLE | DMA_RPTR_WRITEBACK_SWAP_ENABLE; 147*2483b4eaSChristian König #endif 148*2483b4eaSChristian König WREG32(DMA_RB_CNTL + reg_offset, rb_cntl); 149*2483b4eaSChristian König 150*2483b4eaSChristian König /* Initialize the ring buffer's read and write pointers */ 151*2483b4eaSChristian König WREG32(DMA_RB_RPTR + reg_offset, 0); 152*2483b4eaSChristian König WREG32(DMA_RB_WPTR + reg_offset, 0); 153*2483b4eaSChristian König 154*2483b4eaSChristian König /* set the wb address whether it's enabled or not */ 155*2483b4eaSChristian König WREG32(DMA_RB_RPTR_ADDR_HI + reg_offset, 156*2483b4eaSChristian König upper_32_bits(rdev->wb.gpu_addr + wb_offset) & 0xFF); 157*2483b4eaSChristian König WREG32(DMA_RB_RPTR_ADDR_LO + reg_offset, 158*2483b4eaSChristian König ((rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFC)); 159*2483b4eaSChristian König 160*2483b4eaSChristian König if (rdev->wb.enabled) 161*2483b4eaSChristian König rb_cntl |= DMA_RPTR_WRITEBACK_ENABLE; 162*2483b4eaSChristian König 163*2483b4eaSChristian König WREG32(DMA_RB_BASE + reg_offset, ring->gpu_addr >> 8); 164*2483b4eaSChristian König 165*2483b4eaSChristian König /* enable DMA IBs */ 166*2483b4eaSChristian König ib_cntl = DMA_IB_ENABLE | CMD_VMID_FORCE; 167*2483b4eaSChristian König #ifdef __BIG_ENDIAN 168*2483b4eaSChristian König ib_cntl |= DMA_IB_SWAP_ENABLE; 169*2483b4eaSChristian König #endif 170*2483b4eaSChristian König WREG32(DMA_IB_CNTL + reg_offset, ib_cntl); 171*2483b4eaSChristian König 172*2483b4eaSChristian König dma_cntl = RREG32(DMA_CNTL + reg_offset); 173*2483b4eaSChristian König dma_cntl &= ~CTXEMPTY_INT_ENABLE; 174*2483b4eaSChristian König WREG32(DMA_CNTL + reg_offset, dma_cntl); 175*2483b4eaSChristian König 176*2483b4eaSChristian König ring->wptr = 0; 177*2483b4eaSChristian König WREG32(DMA_RB_WPTR + reg_offset, ring->wptr << 2); 178*2483b4eaSChristian König 179*2483b4eaSChristian König ring->rptr = RREG32(DMA_RB_RPTR + reg_offset) >> 2; 180*2483b4eaSChristian König 181*2483b4eaSChristian König WREG32(DMA_RB_CNTL + reg_offset, rb_cntl | DMA_RB_ENABLE); 182*2483b4eaSChristian König 183*2483b4eaSChristian König ring->ready = true; 184*2483b4eaSChristian König 185*2483b4eaSChristian König r = radeon_ring_test(rdev, ring->idx, ring); 186*2483b4eaSChristian König if (r) { 187*2483b4eaSChristian König ring->ready = false; 188*2483b4eaSChristian König return r; 189*2483b4eaSChristian König } 190*2483b4eaSChristian König } 191*2483b4eaSChristian König 192*2483b4eaSChristian König radeon_ttm_set_active_vram_size(rdev, rdev->mc.real_vram_size); 193*2483b4eaSChristian König 194*2483b4eaSChristian König return 0; 195*2483b4eaSChristian König } 196*2483b4eaSChristian König 197*2483b4eaSChristian König /** 198*2483b4eaSChristian König * cayman_dma_fini - tear down the async dma engines 199*2483b4eaSChristian König * 200*2483b4eaSChristian König * @rdev: radeon_device pointer 201*2483b4eaSChristian König * 202*2483b4eaSChristian König * Stop the async dma engines and free the rings (cayman-SI). 203*2483b4eaSChristian König */ 204*2483b4eaSChristian König void cayman_dma_fini(struct radeon_device *rdev) 205*2483b4eaSChristian König { 206*2483b4eaSChristian König cayman_dma_stop(rdev); 207*2483b4eaSChristian König radeon_ring_fini(rdev, &rdev->ring[R600_RING_TYPE_DMA_INDEX]); 208*2483b4eaSChristian König radeon_ring_fini(rdev, &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]); 209*2483b4eaSChristian König } 210*2483b4eaSChristian König 211*2483b4eaSChristian König /** 212*2483b4eaSChristian König * cayman_dma_is_lockup - Check if the DMA engine is locked up 213*2483b4eaSChristian König * 214*2483b4eaSChristian König * @rdev: radeon_device pointer 215*2483b4eaSChristian König * @ring: radeon_ring structure holding ring information 216*2483b4eaSChristian König * 217*2483b4eaSChristian König * Check if the async DMA engine is locked up. 218*2483b4eaSChristian König * Returns true if the engine appears to be locked up, false if not. 219*2483b4eaSChristian König */ 220*2483b4eaSChristian König bool cayman_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring) 221*2483b4eaSChristian König { 222*2483b4eaSChristian König u32 reset_mask = cayman_gpu_check_soft_reset(rdev); 223*2483b4eaSChristian König u32 mask; 224*2483b4eaSChristian König 225*2483b4eaSChristian König if (ring->idx == R600_RING_TYPE_DMA_INDEX) 226*2483b4eaSChristian König mask = RADEON_RESET_DMA; 227*2483b4eaSChristian König else 228*2483b4eaSChristian König mask = RADEON_RESET_DMA1; 229*2483b4eaSChristian König 230*2483b4eaSChristian König if (!(reset_mask & mask)) { 231*2483b4eaSChristian König radeon_ring_lockup_update(ring); 232*2483b4eaSChristian König return false; 233*2483b4eaSChristian König } 234*2483b4eaSChristian König /* force ring activities */ 235*2483b4eaSChristian König radeon_ring_force_activity(rdev, ring); 236*2483b4eaSChristian König return radeon_ring_test_lockup(rdev, ring); 237*2483b4eaSChristian König } 238*2483b4eaSChristian König 239*2483b4eaSChristian König /** 240*2483b4eaSChristian König * cayman_dma_vm_set_page - update the page tables using the DMA 241*2483b4eaSChristian König * 242*2483b4eaSChristian König * @rdev: radeon_device pointer 243*2483b4eaSChristian König * @ib: indirect buffer to fill with commands 244*2483b4eaSChristian König * @pe: addr of the page entry 245*2483b4eaSChristian König * @addr: dst addr to write into pe 246*2483b4eaSChristian König * @count: number of page entries to update 247*2483b4eaSChristian König * @incr: increase next addr by incr bytes 248*2483b4eaSChristian König * @flags: access flags 249*2483b4eaSChristian König * @r600_flags: hw access flags 250*2483b4eaSChristian König * 251*2483b4eaSChristian König * Update the page tables using the DMA (cayman/TN). 252*2483b4eaSChristian König */ 253*2483b4eaSChristian König void cayman_dma_vm_set_page(struct radeon_device *rdev, 254*2483b4eaSChristian König struct radeon_ib *ib, 255*2483b4eaSChristian König uint64_t pe, 256*2483b4eaSChristian König uint64_t addr, unsigned count, 257*2483b4eaSChristian König uint32_t incr, uint32_t flags) 258*2483b4eaSChristian König { 259*2483b4eaSChristian König uint32_t r600_flags = cayman_vm_page_flags(rdev, flags); 260*2483b4eaSChristian König uint64_t value; 261*2483b4eaSChristian König unsigned ndw; 262*2483b4eaSChristian König 263*2483b4eaSChristian König if ((flags & RADEON_VM_PAGE_SYSTEM) || (count == 1)) { 264*2483b4eaSChristian König while (count) { 265*2483b4eaSChristian König ndw = count * 2; 266*2483b4eaSChristian König if (ndw > 0xFFFFE) 267*2483b4eaSChristian König ndw = 0xFFFFE; 268*2483b4eaSChristian König 269*2483b4eaSChristian König /* for non-physically contiguous pages (system) */ 270*2483b4eaSChristian König ib->ptr[ib->length_dw++] = DMA_PACKET(DMA_PACKET_WRITE, 0, 0, ndw); 271*2483b4eaSChristian König ib->ptr[ib->length_dw++] = pe; 272*2483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(pe) & 0xff; 273*2483b4eaSChristian König for (; ndw > 0; ndw -= 2, --count, pe += 8) { 274*2483b4eaSChristian König if (flags & RADEON_VM_PAGE_SYSTEM) { 275*2483b4eaSChristian König value = radeon_vm_map_gart(rdev, addr); 276*2483b4eaSChristian König value &= 0xFFFFFFFFFFFFF000ULL; 277*2483b4eaSChristian König } else if (flags & RADEON_VM_PAGE_VALID) { 278*2483b4eaSChristian König value = addr; 279*2483b4eaSChristian König } else { 280*2483b4eaSChristian König value = 0; 281*2483b4eaSChristian König } 282*2483b4eaSChristian König addr += incr; 283*2483b4eaSChristian König value |= r600_flags; 284*2483b4eaSChristian König ib->ptr[ib->length_dw++] = value; 285*2483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(value); 286*2483b4eaSChristian König } 287*2483b4eaSChristian König } 288*2483b4eaSChristian König } else { 289*2483b4eaSChristian König while (count) { 290*2483b4eaSChristian König ndw = count * 2; 291*2483b4eaSChristian König if (ndw > 0xFFFFE) 292*2483b4eaSChristian König ndw = 0xFFFFE; 293*2483b4eaSChristian König 294*2483b4eaSChristian König if (flags & RADEON_VM_PAGE_VALID) 295*2483b4eaSChristian König value = addr; 296*2483b4eaSChristian König else 297*2483b4eaSChristian König value = 0; 298*2483b4eaSChristian König /* for physically contiguous pages (vram) */ 299*2483b4eaSChristian König ib->ptr[ib->length_dw++] = DMA_PTE_PDE_PACKET(ndw); 300*2483b4eaSChristian König ib->ptr[ib->length_dw++] = pe; /* dst addr */ 301*2483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(pe) & 0xff; 302*2483b4eaSChristian König ib->ptr[ib->length_dw++] = r600_flags; /* mask */ 303*2483b4eaSChristian König ib->ptr[ib->length_dw++] = 0; 304*2483b4eaSChristian König ib->ptr[ib->length_dw++] = value; /* value */ 305*2483b4eaSChristian König ib->ptr[ib->length_dw++] = upper_32_bits(value); 306*2483b4eaSChristian König ib->ptr[ib->length_dw++] = incr; /* increment size */ 307*2483b4eaSChristian König ib->ptr[ib->length_dw++] = 0; 308*2483b4eaSChristian König pe += ndw * 4; 309*2483b4eaSChristian König addr += (ndw / 2) * incr; 310*2483b4eaSChristian König count -= ndw / 2; 311*2483b4eaSChristian König } 312*2483b4eaSChristian König } 313*2483b4eaSChristian König while (ib->length_dw & 0x7) 314*2483b4eaSChristian König ib->ptr[ib->length_dw++] = DMA_PACKET(DMA_PACKET_NOP, 0, 0, 0); 315*2483b4eaSChristian König } 316*2483b4eaSChristian König 317*2483b4eaSChristian König void cayman_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm) 318*2483b4eaSChristian König { 319*2483b4eaSChristian König struct radeon_ring *ring = &rdev->ring[ridx]; 320*2483b4eaSChristian König 321*2483b4eaSChristian König if (vm == NULL) 322*2483b4eaSChristian König return; 323*2483b4eaSChristian König 324*2483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0)); 325*2483b4eaSChristian König radeon_ring_write(ring, (0xf << 16) | ((VM_CONTEXT0_PAGE_TABLE_BASE_ADDR + (vm->id << 2)) >> 2)); 326*2483b4eaSChristian König radeon_ring_write(ring, vm->pd_gpu_addr >> 12); 327*2483b4eaSChristian König 328*2483b4eaSChristian König /* flush hdp cache */ 329*2483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0)); 330*2483b4eaSChristian König radeon_ring_write(ring, (0xf << 16) | (HDP_MEM_COHERENCY_FLUSH_CNTL >> 2)); 331*2483b4eaSChristian König radeon_ring_write(ring, 1); 332*2483b4eaSChristian König 333*2483b4eaSChristian König /* bits 0-7 are the VM contexts0-7 */ 334*2483b4eaSChristian König radeon_ring_write(ring, DMA_PACKET(DMA_PACKET_SRBM_WRITE, 0, 0, 0)); 335*2483b4eaSChristian König radeon_ring_write(ring, (0xf << 16) | (VM_INVALIDATE_REQUEST >> 2)); 336*2483b4eaSChristian König radeon_ring_write(ring, 1 << vm->id); 337*2483b4eaSChristian König } 338*2483b4eaSChristian König 339