19960aa7cSTomi Valkeinen /* 29960aa7cSTomi Valkeinen * HDMI driver definition for TI OMAP4 Processor. 39960aa7cSTomi Valkeinen * 49960aa7cSTomi Valkeinen * Copyright (C) 2010-2011 Texas Instruments Incorporated - http://www.ti.com/ 59960aa7cSTomi Valkeinen * 69960aa7cSTomi Valkeinen * This program is free software; you can redistribute it and/or modify it 79960aa7cSTomi Valkeinen * under the terms of the GNU General Public License version 2 as published by 89960aa7cSTomi Valkeinen * the Free Software Foundation. 99960aa7cSTomi Valkeinen * 109960aa7cSTomi Valkeinen * This program is distributed in the hope that it will be useful, but WITHOUT 119960aa7cSTomi Valkeinen * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or 129960aa7cSTomi Valkeinen * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for 139960aa7cSTomi Valkeinen * more details. 149960aa7cSTomi Valkeinen * 159960aa7cSTomi Valkeinen * You should have received a copy of the GNU General Public License along with 169960aa7cSTomi Valkeinen * this program. If not, see <http://www.gnu.org/licenses/>. 179960aa7cSTomi Valkeinen */ 189960aa7cSTomi Valkeinen 199960aa7cSTomi Valkeinen #ifndef _HDMI_H 209960aa7cSTomi Valkeinen #define _HDMI_H 219960aa7cSTomi Valkeinen 229960aa7cSTomi Valkeinen #include <linux/delay.h> 239960aa7cSTomi Valkeinen #include <linux/io.h> 249960aa7cSTomi Valkeinen #include <linux/platform_device.h> 259960aa7cSTomi Valkeinen #include <linux/hdmi.h> 265fd7447aSPeter Ujfalusi #include <sound/omap-hdmi-audio.h> 27*eb2f17b4SHans Verkuil #include <media/cec.h> 289960aa7cSTomi Valkeinen 2932043da7SPeter Ujfalusi #include "omapdss.h" 309960aa7cSTomi Valkeinen #include "dss.h" 319960aa7cSTomi Valkeinen 329960aa7cSTomi Valkeinen /* HDMI Wrapper */ 339960aa7cSTomi Valkeinen 349960aa7cSTomi Valkeinen #define HDMI_WP_REVISION 0x0 359960aa7cSTomi Valkeinen #define HDMI_WP_SYSCONFIG 0x10 369960aa7cSTomi Valkeinen #define HDMI_WP_IRQSTATUS_RAW 0x24 379960aa7cSTomi Valkeinen #define HDMI_WP_IRQSTATUS 0x28 389960aa7cSTomi Valkeinen #define HDMI_WP_IRQENABLE_SET 0x2C 399960aa7cSTomi Valkeinen #define HDMI_WP_IRQENABLE_CLR 0x30 409960aa7cSTomi Valkeinen #define HDMI_WP_IRQWAKEEN 0x34 419960aa7cSTomi Valkeinen #define HDMI_WP_PWR_CTRL 0x40 429960aa7cSTomi Valkeinen #define HDMI_WP_DEBOUNCE 0x44 439960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_CFG 0x50 449960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_SIZE 0x60 459960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_TIMING_H 0x68 469960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_TIMING_V 0x6C 479960aa7cSTomi Valkeinen #define HDMI_WP_CLK 0x70 489960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_CFG 0x80 499960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_CFG2 0x84 509960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_CTRL 0x88 519960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_DATA 0x8C 529960aa7cSTomi Valkeinen 539960aa7cSTomi Valkeinen /* HDMI WP IRQ flags */ 549960aa7cSTomi Valkeinen #define HDMI_IRQ_CORE (1 << 0) 559960aa7cSTomi Valkeinen #define HDMI_IRQ_OCP_TIMEOUT (1 << 4) 569960aa7cSTomi Valkeinen #define HDMI_IRQ_AUDIO_FIFO_UNDERFLOW (1 << 8) 579960aa7cSTomi Valkeinen #define HDMI_IRQ_AUDIO_FIFO_OVERFLOW (1 << 9) 589960aa7cSTomi Valkeinen #define HDMI_IRQ_AUDIO_FIFO_SAMPLE_REQ (1 << 10) 599960aa7cSTomi Valkeinen #define HDMI_IRQ_VIDEO_VSYNC (1 << 16) 609960aa7cSTomi Valkeinen #define HDMI_IRQ_VIDEO_FRAME_DONE (1 << 17) 619960aa7cSTomi Valkeinen #define HDMI_IRQ_PHY_LINE5V_ASSERT (1 << 24) 629960aa7cSTomi Valkeinen #define HDMI_IRQ_LINK_CONNECT (1 << 25) 639960aa7cSTomi Valkeinen #define HDMI_IRQ_LINK_DISCONNECT (1 << 26) 649960aa7cSTomi Valkeinen #define HDMI_IRQ_PLL_LOCK (1 << 29) 659960aa7cSTomi Valkeinen #define HDMI_IRQ_PLL_UNLOCK (1 << 30) 669960aa7cSTomi Valkeinen #define HDMI_IRQ_PLL_RECAL (1 << 31) 679960aa7cSTomi Valkeinen 689960aa7cSTomi Valkeinen /* HDMI PLL */ 699960aa7cSTomi Valkeinen 709960aa7cSTomi Valkeinen #define PLLCTRL_PLL_CONTROL 0x0 719960aa7cSTomi Valkeinen #define PLLCTRL_PLL_STATUS 0x4 729960aa7cSTomi Valkeinen #define PLLCTRL_PLL_GO 0x8 739960aa7cSTomi Valkeinen #define PLLCTRL_CFG1 0xC 749960aa7cSTomi Valkeinen #define PLLCTRL_CFG2 0x10 759960aa7cSTomi Valkeinen #define PLLCTRL_CFG3 0x14 769960aa7cSTomi Valkeinen #define PLLCTRL_SSC_CFG1 0x18 779960aa7cSTomi Valkeinen #define PLLCTRL_SSC_CFG2 0x1C 789960aa7cSTomi Valkeinen #define PLLCTRL_CFG4 0x20 799960aa7cSTomi Valkeinen 809960aa7cSTomi Valkeinen /* HDMI PHY */ 819960aa7cSTomi Valkeinen 829960aa7cSTomi Valkeinen #define HDMI_TXPHY_TX_CTRL 0x0 839960aa7cSTomi Valkeinen #define HDMI_TXPHY_DIGITAL_CTRL 0x4 849960aa7cSTomi Valkeinen #define HDMI_TXPHY_POWER_CTRL 0x8 859960aa7cSTomi Valkeinen #define HDMI_TXPHY_PAD_CFG_CTRL 0xC 869960aa7cSTomi Valkeinen #define HDMI_TXPHY_BIST_CONTROL 0x1C 879960aa7cSTomi Valkeinen 889960aa7cSTomi Valkeinen enum hdmi_pll_pwr { 899960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_ALLOFF = 0, 909960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_PLLONLY = 1, 919960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_BOTHON_ALLCLKS = 2, 929960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_BOTHON_NOPHYCLK = 3 939960aa7cSTomi Valkeinen }; 949960aa7cSTomi Valkeinen 959960aa7cSTomi Valkeinen enum hdmi_phy_pwr { 969960aa7cSTomi Valkeinen HDMI_PHYPWRCMD_OFF = 0, 979960aa7cSTomi Valkeinen HDMI_PHYPWRCMD_LDOON = 1, 989960aa7cSTomi Valkeinen HDMI_PHYPWRCMD_TXON = 2 999960aa7cSTomi Valkeinen }; 1009960aa7cSTomi Valkeinen 1019960aa7cSTomi Valkeinen enum hdmi_core_hdmi_dvi { 1029960aa7cSTomi Valkeinen HDMI_DVI = 0, 1039960aa7cSTomi Valkeinen HDMI_HDMI = 1 1049960aa7cSTomi Valkeinen }; 1059960aa7cSTomi Valkeinen 1069960aa7cSTomi Valkeinen enum hdmi_packing_mode { 1079960aa7cSTomi Valkeinen HDMI_PACK_10b_RGB_YUV444 = 0, 1089960aa7cSTomi Valkeinen HDMI_PACK_24b_RGB_YUV444_YUV422 = 1, 1099960aa7cSTomi Valkeinen HDMI_PACK_20b_YUV422 = 2, 1109960aa7cSTomi Valkeinen HDMI_PACK_ALREADYPACKED = 7 1119960aa7cSTomi Valkeinen }; 1129960aa7cSTomi Valkeinen 1139960aa7cSTomi Valkeinen enum hdmi_stereo_channels { 1149960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_NOCHANNELS = 0, 1159960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_ONECHANNEL = 1, 1169960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_TWOCHANNELS = 2, 1179960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_THREECHANNELS = 3, 1189960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_FOURCHANNELS = 4 1199960aa7cSTomi Valkeinen }; 1209960aa7cSTomi Valkeinen 1219960aa7cSTomi Valkeinen enum hdmi_audio_type { 1229960aa7cSTomi Valkeinen HDMI_AUDIO_TYPE_LPCM = 0, 1239960aa7cSTomi Valkeinen HDMI_AUDIO_TYPE_IEC = 1 1249960aa7cSTomi Valkeinen }; 1259960aa7cSTomi Valkeinen 1269960aa7cSTomi Valkeinen enum hdmi_audio_justify { 1279960aa7cSTomi Valkeinen HDMI_AUDIO_JUSTIFY_LEFT = 0, 1289960aa7cSTomi Valkeinen HDMI_AUDIO_JUSTIFY_RIGHT = 1 1299960aa7cSTomi Valkeinen }; 1309960aa7cSTomi Valkeinen 1319960aa7cSTomi Valkeinen enum hdmi_audio_sample_order { 1329960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_RIGHT_FIRST = 0, 1339960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_LEFT_FIRST = 1 1349960aa7cSTomi Valkeinen }; 1359960aa7cSTomi Valkeinen 1369960aa7cSTomi Valkeinen enum hdmi_audio_samples_perword { 1379960aa7cSTomi Valkeinen HDMI_AUDIO_ONEWORD_ONESAMPLE = 0, 1389960aa7cSTomi Valkeinen HDMI_AUDIO_ONEWORD_TWOSAMPLES = 1 1399960aa7cSTomi Valkeinen }; 1409960aa7cSTomi Valkeinen 1419960aa7cSTomi Valkeinen enum hdmi_audio_sample_size_omap { 1429960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_16BITS = 0, 1439960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_24BITS = 1 1449960aa7cSTomi Valkeinen }; 1459960aa7cSTomi Valkeinen 1469960aa7cSTomi Valkeinen enum hdmi_audio_transf_mode { 1479960aa7cSTomi Valkeinen HDMI_AUDIO_TRANSF_DMA = 0, 1489960aa7cSTomi Valkeinen HDMI_AUDIO_TRANSF_IRQ = 1 1499960aa7cSTomi Valkeinen }; 1509960aa7cSTomi Valkeinen 1519960aa7cSTomi Valkeinen enum hdmi_audio_blk_strt_end_sig { 1529960aa7cSTomi Valkeinen HDMI_AUDIO_BLOCK_SIG_STARTEND_ON = 0, 1539960aa7cSTomi Valkeinen HDMI_AUDIO_BLOCK_SIG_STARTEND_OFF = 1 1549960aa7cSTomi Valkeinen }; 1559960aa7cSTomi Valkeinen 1569960aa7cSTomi Valkeinen enum hdmi_core_audio_layout { 1579960aa7cSTomi Valkeinen HDMI_AUDIO_LAYOUT_2CH = 0, 1589960aa7cSTomi Valkeinen HDMI_AUDIO_LAYOUT_8CH = 1, 1599960aa7cSTomi Valkeinen HDMI_AUDIO_LAYOUT_6CH = 2 1609960aa7cSTomi Valkeinen }; 1619960aa7cSTomi Valkeinen 1629960aa7cSTomi Valkeinen enum hdmi_core_cts_mode { 1639960aa7cSTomi Valkeinen HDMI_AUDIO_CTS_MODE_HW = 0, 1649960aa7cSTomi Valkeinen HDMI_AUDIO_CTS_MODE_SW = 1 1659960aa7cSTomi Valkeinen }; 1669960aa7cSTomi Valkeinen 1679960aa7cSTomi Valkeinen enum hdmi_audio_mclk_mode { 1689960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_128FS = 0, 1699960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_256FS = 1, 1709960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_384FS = 2, 1719960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_512FS = 3, 1729960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_768FS = 4, 1739960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_1024FS = 5, 1749960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_1152FS = 6, 1759960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_192FS = 7 1769960aa7cSTomi Valkeinen }; 1779960aa7cSTomi Valkeinen 1789960aa7cSTomi Valkeinen struct hdmi_video_format { 1799960aa7cSTomi Valkeinen enum hdmi_packing_mode packing_mode; 1809960aa7cSTomi Valkeinen u32 y_res; /* Line per panel */ 1819960aa7cSTomi Valkeinen u32 x_res; /* pixel per line */ 1829960aa7cSTomi Valkeinen }; 1839960aa7cSTomi Valkeinen 1849960aa7cSTomi Valkeinen struct hdmi_config { 185da11bbbbSPeter Ujfalusi struct videomode vm; 1869960aa7cSTomi Valkeinen struct hdmi_avi_infoframe infoframe; 1879960aa7cSTomi Valkeinen enum hdmi_core_hdmi_dvi hdmi_dvi_mode; 1889960aa7cSTomi Valkeinen }; 1899960aa7cSTomi Valkeinen 1909960aa7cSTomi Valkeinen struct hdmi_audio_format { 1919960aa7cSTomi Valkeinen enum hdmi_stereo_channels stereo_channels; 1929960aa7cSTomi Valkeinen u8 active_chnnls_msk; 1939960aa7cSTomi Valkeinen enum hdmi_audio_type type; 1949960aa7cSTomi Valkeinen enum hdmi_audio_justify justification; 1959960aa7cSTomi Valkeinen enum hdmi_audio_sample_order sample_order; 1969960aa7cSTomi Valkeinen enum hdmi_audio_samples_perword samples_per_word; 1979960aa7cSTomi Valkeinen enum hdmi_audio_sample_size_omap sample_size; 1989960aa7cSTomi Valkeinen enum hdmi_audio_blk_strt_end_sig en_sig_blk_strt_end; 1999960aa7cSTomi Valkeinen }; 2009960aa7cSTomi Valkeinen 2019960aa7cSTomi Valkeinen struct hdmi_audio_dma { 2029960aa7cSTomi Valkeinen u8 transfer_size; 2039960aa7cSTomi Valkeinen u8 block_size; 2049960aa7cSTomi Valkeinen enum hdmi_audio_transf_mode mode; 2059960aa7cSTomi Valkeinen u16 fifo_threshold; 2069960aa7cSTomi Valkeinen }; 2079960aa7cSTomi Valkeinen 2089960aa7cSTomi Valkeinen struct hdmi_core_audio_i2s_config { 2099960aa7cSTomi Valkeinen u8 in_length_bits; 2109960aa7cSTomi Valkeinen u8 justification; 2119960aa7cSTomi Valkeinen u8 sck_edge_mode; 2129960aa7cSTomi Valkeinen u8 vbit; 2139960aa7cSTomi Valkeinen u8 direction; 2149960aa7cSTomi Valkeinen u8 shift; 2159960aa7cSTomi Valkeinen u8 active_sds; 2169960aa7cSTomi Valkeinen }; 2179960aa7cSTomi Valkeinen 2189960aa7cSTomi Valkeinen struct hdmi_core_audio_config { 2199960aa7cSTomi Valkeinen struct hdmi_core_audio_i2s_config i2s_cfg; 2209960aa7cSTomi Valkeinen struct snd_aes_iec958 *iec60958_cfg; 2219960aa7cSTomi Valkeinen bool fs_override; 2229960aa7cSTomi Valkeinen u32 n; 2239960aa7cSTomi Valkeinen u32 cts; 2249960aa7cSTomi Valkeinen u32 aud_par_busclk; 2259960aa7cSTomi Valkeinen enum hdmi_core_audio_layout layout; 2269960aa7cSTomi Valkeinen enum hdmi_core_cts_mode cts_mode; 2279960aa7cSTomi Valkeinen bool use_mclk; 2289960aa7cSTomi Valkeinen enum hdmi_audio_mclk_mode mclk_mode; 2299960aa7cSTomi Valkeinen bool en_acr_pkt; 2309960aa7cSTomi Valkeinen bool en_dsd_audio; 2319960aa7cSTomi Valkeinen bool en_parallel_aud_input; 2329960aa7cSTomi Valkeinen bool en_spdif; 2339960aa7cSTomi Valkeinen }; 2349960aa7cSTomi Valkeinen 2359960aa7cSTomi Valkeinen struct hdmi_wp_data { 2369960aa7cSTomi Valkeinen void __iomem *base; 2379960aa7cSTomi Valkeinen phys_addr_t phys_base; 238fe16bc51SLaurent Pinchart unsigned int version; 2399960aa7cSTomi Valkeinen }; 2409960aa7cSTomi Valkeinen 2419960aa7cSTomi Valkeinen struct hdmi_pll_data { 2429960aa7cSTomi Valkeinen struct dss_pll pll; 2439960aa7cSTomi Valkeinen 2449960aa7cSTomi Valkeinen void __iomem *base; 2459960aa7cSTomi Valkeinen 24686c9305cSTomi Valkeinen struct platform_device *pdev; 2479960aa7cSTomi Valkeinen struct hdmi_wp_data *wp; 2489960aa7cSTomi Valkeinen }; 2499960aa7cSTomi Valkeinen 250cc219afaSLaurent Pinchart struct hdmi_phy_features { 251cc219afaSLaurent Pinchart bool bist_ctrl; 252cc219afaSLaurent Pinchart bool ldo_voltage; 253cc219afaSLaurent Pinchart unsigned long max_phy; 254cc219afaSLaurent Pinchart }; 255cc219afaSLaurent Pinchart 2569960aa7cSTomi Valkeinen struct hdmi_phy_data { 2579960aa7cSTomi Valkeinen void __iomem *base; 2589960aa7cSTomi Valkeinen 259cc219afaSLaurent Pinchart const struct hdmi_phy_features *features; 2609960aa7cSTomi Valkeinen u8 lane_function[4]; 2619960aa7cSTomi Valkeinen u8 lane_polarity[4]; 2629960aa7cSTomi Valkeinen }; 2639960aa7cSTomi Valkeinen 2649960aa7cSTomi Valkeinen struct hdmi_core_data { 2659960aa7cSTomi Valkeinen void __iomem *base; 2662c9fc9bfSLaurent Pinchart bool cts_swmode; 2672c9fc9bfSLaurent Pinchart bool audio_use_mclk; 268*eb2f17b4SHans Verkuil 269*eb2f17b4SHans Verkuil struct hdmi_wp_data *wp; 270*eb2f17b4SHans Verkuil unsigned int core_pwr_cnt; 271*eb2f17b4SHans Verkuil struct cec_adapter *adap; 2729960aa7cSTomi Valkeinen }; 2739960aa7cSTomi Valkeinen 2749960aa7cSTomi Valkeinen static inline void hdmi_write_reg(void __iomem *base_addr, const u32 idx, 2759960aa7cSTomi Valkeinen u32 val) 2769960aa7cSTomi Valkeinen { 2779960aa7cSTomi Valkeinen __raw_writel(val, base_addr + idx); 2789960aa7cSTomi Valkeinen } 2799960aa7cSTomi Valkeinen 2809960aa7cSTomi Valkeinen static inline u32 hdmi_read_reg(void __iomem *base_addr, const u32 idx) 2819960aa7cSTomi Valkeinen { 2829960aa7cSTomi Valkeinen return __raw_readl(base_addr + idx); 2839960aa7cSTomi Valkeinen } 2849960aa7cSTomi Valkeinen 2859960aa7cSTomi Valkeinen #define REG_FLD_MOD(base, idx, val, start, end) \ 2869960aa7cSTomi Valkeinen hdmi_write_reg(base, idx, FLD_MOD(hdmi_read_reg(base, idx),\ 2879960aa7cSTomi Valkeinen val, start, end)) 2889960aa7cSTomi Valkeinen #define REG_GET(base, idx, start, end) \ 2899960aa7cSTomi Valkeinen FLD_GET(hdmi_read_reg(base, idx), start, end) 2909960aa7cSTomi Valkeinen 2919960aa7cSTomi Valkeinen static inline int hdmi_wait_for_bit_change(void __iomem *base_addr, 2929960aa7cSTomi Valkeinen const u32 idx, int b2, int b1, u32 val) 2939960aa7cSTomi Valkeinen { 2949960aa7cSTomi Valkeinen u32 t = 0, v; 2959960aa7cSTomi Valkeinen while (val != (v = REG_GET(base_addr, idx, b2, b1))) { 2969960aa7cSTomi Valkeinen if (t++ > 10000) 2979960aa7cSTomi Valkeinen return v; 2989960aa7cSTomi Valkeinen udelay(1); 2999960aa7cSTomi Valkeinen } 3009960aa7cSTomi Valkeinen return v; 3019960aa7cSTomi Valkeinen } 3029960aa7cSTomi Valkeinen 3039960aa7cSTomi Valkeinen /* HDMI wrapper funcs */ 3049960aa7cSTomi Valkeinen int hdmi_wp_video_start(struct hdmi_wp_data *wp); 3059960aa7cSTomi Valkeinen void hdmi_wp_video_stop(struct hdmi_wp_data *wp); 3069960aa7cSTomi Valkeinen void hdmi_wp_dump(struct hdmi_wp_data *wp, struct seq_file *s); 3079960aa7cSTomi Valkeinen u32 hdmi_wp_get_irqstatus(struct hdmi_wp_data *wp); 3089960aa7cSTomi Valkeinen void hdmi_wp_set_irqstatus(struct hdmi_wp_data *wp, u32 irqstatus); 3099960aa7cSTomi Valkeinen void hdmi_wp_set_irqenable(struct hdmi_wp_data *wp, u32 mask); 3109960aa7cSTomi Valkeinen void hdmi_wp_clear_irqenable(struct hdmi_wp_data *wp, u32 mask); 3119960aa7cSTomi Valkeinen int hdmi_wp_set_phy_pwr(struct hdmi_wp_data *wp, enum hdmi_phy_pwr val); 3129960aa7cSTomi Valkeinen int hdmi_wp_set_pll_pwr(struct hdmi_wp_data *wp, enum hdmi_pll_pwr val); 3139960aa7cSTomi Valkeinen void hdmi_wp_video_config_format(struct hdmi_wp_data *wp, 3149960aa7cSTomi Valkeinen struct hdmi_video_format *video_fmt); 3159960aa7cSTomi Valkeinen void hdmi_wp_video_config_interface(struct hdmi_wp_data *wp, 316da11bbbbSPeter Ujfalusi struct videomode *vm); 3179960aa7cSTomi Valkeinen void hdmi_wp_video_config_timing(struct hdmi_wp_data *wp, 318da11bbbbSPeter Ujfalusi struct videomode *vm); 3199960aa7cSTomi Valkeinen void hdmi_wp_init_vid_fmt_timings(struct hdmi_video_format *video_fmt, 320da11bbbbSPeter Ujfalusi struct videomode *vm, struct hdmi_config *param); 321fe16bc51SLaurent Pinchart int hdmi_wp_init(struct platform_device *pdev, struct hdmi_wp_data *wp, 322fe16bc51SLaurent Pinchart unsigned int version); 3239960aa7cSTomi Valkeinen phys_addr_t hdmi_wp_get_audio_dma_addr(struct hdmi_wp_data *wp); 3249960aa7cSTomi Valkeinen 3259960aa7cSTomi Valkeinen /* HDMI PLL funcs */ 3269960aa7cSTomi Valkeinen void hdmi_pll_dump(struct hdmi_pll_data *pll, struct seq_file *s); 3279960aa7cSTomi Valkeinen int hdmi_pll_init(struct platform_device *pdev, struct hdmi_pll_data *pll, 3289960aa7cSTomi Valkeinen struct hdmi_wp_data *wp); 3299960aa7cSTomi Valkeinen void hdmi_pll_uninit(struct hdmi_pll_data *hpll); 3309960aa7cSTomi Valkeinen 3319960aa7cSTomi Valkeinen /* HDMI PHY funcs */ 3329960aa7cSTomi Valkeinen int hdmi_phy_configure(struct hdmi_phy_data *phy, unsigned long hfbitclk, 3339960aa7cSTomi Valkeinen unsigned long lfbitclk); 3349960aa7cSTomi Valkeinen void hdmi_phy_dump(struct hdmi_phy_data *phy, struct seq_file *s); 33537ea27b9SLaurent Pinchart int hdmi_phy_init(struct platform_device *pdev, struct hdmi_phy_data *phy, 33637ea27b9SLaurent Pinchart unsigned int version); 3379960aa7cSTomi Valkeinen int hdmi_phy_parse_lanes(struct hdmi_phy_data *phy, const u32 *lanes); 3389960aa7cSTomi Valkeinen 3399960aa7cSTomi Valkeinen /* HDMI common funcs */ 3409960aa7cSTomi Valkeinen int hdmi_parse_lanes_of(struct platform_device *pdev, struct device_node *ep, 3419960aa7cSTomi Valkeinen struct hdmi_phy_data *phy); 3429960aa7cSTomi Valkeinen 3439960aa7cSTomi Valkeinen /* Audio funcs */ 3449960aa7cSTomi Valkeinen int hdmi_compute_acr(u32 pclk, u32 sample_freq, u32 *n, u32 *cts); 3459960aa7cSTomi Valkeinen int hdmi_wp_audio_enable(struct hdmi_wp_data *wp, bool enable); 3469960aa7cSTomi Valkeinen int hdmi_wp_audio_core_req_enable(struct hdmi_wp_data *wp, bool enable); 3479960aa7cSTomi Valkeinen void hdmi_wp_audio_config_format(struct hdmi_wp_data *wp, 3489960aa7cSTomi Valkeinen struct hdmi_audio_format *aud_fmt); 3499960aa7cSTomi Valkeinen void hdmi_wp_audio_config_dma(struct hdmi_wp_data *wp, 3509960aa7cSTomi Valkeinen struct hdmi_audio_dma *aud_dma); 3519960aa7cSTomi Valkeinen static inline bool hdmi_mode_has_audio(struct hdmi_config *cfg) 3529960aa7cSTomi Valkeinen { 3539960aa7cSTomi Valkeinen return cfg->hdmi_dvi_mode == HDMI_HDMI ? true : false; 3549960aa7cSTomi Valkeinen } 3559960aa7cSTomi Valkeinen 3569960aa7cSTomi Valkeinen /* HDMI DRV data */ 3579960aa7cSTomi Valkeinen struct omap_hdmi { 3589960aa7cSTomi Valkeinen struct mutex lock; 3599960aa7cSTomi Valkeinen struct platform_device *pdev; 3609960aa7cSTomi Valkeinen 3619960aa7cSTomi Valkeinen struct hdmi_wp_data wp; 3629960aa7cSTomi Valkeinen struct hdmi_pll_data pll; 3639960aa7cSTomi Valkeinen struct hdmi_phy_data phy; 3649960aa7cSTomi Valkeinen struct hdmi_core_data core; 3659960aa7cSTomi Valkeinen 3669960aa7cSTomi Valkeinen struct hdmi_config cfg; 3679960aa7cSTomi Valkeinen 3689960aa7cSTomi Valkeinen struct regulator *vdda_reg; 3699960aa7cSTomi Valkeinen 3709960aa7cSTomi Valkeinen bool core_enabled; 3719960aa7cSTomi Valkeinen 3729960aa7cSTomi Valkeinen struct omap_dss_device output; 3739960aa7cSTomi Valkeinen 3749960aa7cSTomi Valkeinen struct platform_device *audio_pdev; 3759960aa7cSTomi Valkeinen void (*audio_abort_cb)(struct device *dev); 3769960aa7cSTomi Valkeinen int wp_idlemode; 3779960aa7cSTomi Valkeinen 3789960aa7cSTomi Valkeinen bool audio_configured; 3799960aa7cSTomi Valkeinen struct omap_dss_audio audio_config; 3809960aa7cSTomi Valkeinen 381*eb2f17b4SHans Verkuil /* This lock should be taken when booleans below are touched. */ 3829960aa7cSTomi Valkeinen spinlock_t audio_playing_lock; 3839960aa7cSTomi Valkeinen bool audio_playing; 3849960aa7cSTomi Valkeinen bool display_enabled; 3859960aa7cSTomi Valkeinen }; 3869960aa7cSTomi Valkeinen 3879960aa7cSTomi Valkeinen #endif 388