1*9960aa7cSTomi Valkeinen /* 2*9960aa7cSTomi Valkeinen * HDMI driver definition for TI OMAP4 Processor. 3*9960aa7cSTomi Valkeinen * 4*9960aa7cSTomi Valkeinen * Copyright (C) 2010-2011 Texas Instruments Incorporated - http://www.ti.com/ 5*9960aa7cSTomi Valkeinen * 6*9960aa7cSTomi Valkeinen * This program is free software; you can redistribute it and/or modify it 7*9960aa7cSTomi Valkeinen * under the terms of the GNU General Public License version 2 as published by 8*9960aa7cSTomi Valkeinen * the Free Software Foundation. 9*9960aa7cSTomi Valkeinen * 10*9960aa7cSTomi Valkeinen * This program is distributed in the hope that it will be useful, but WITHOUT 11*9960aa7cSTomi Valkeinen * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or 12*9960aa7cSTomi Valkeinen * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for 13*9960aa7cSTomi Valkeinen * more details. 14*9960aa7cSTomi Valkeinen * 15*9960aa7cSTomi Valkeinen * You should have received a copy of the GNU General Public License along with 16*9960aa7cSTomi Valkeinen * this program. If not, see <http://www.gnu.org/licenses/>. 17*9960aa7cSTomi Valkeinen */ 18*9960aa7cSTomi Valkeinen 19*9960aa7cSTomi Valkeinen #ifndef _HDMI_H 20*9960aa7cSTomi Valkeinen #define _HDMI_H 21*9960aa7cSTomi Valkeinen 22*9960aa7cSTomi Valkeinen #include <linux/delay.h> 23*9960aa7cSTomi Valkeinen #include <linux/io.h> 24*9960aa7cSTomi Valkeinen #include <linux/platform_device.h> 25*9960aa7cSTomi Valkeinen #include <linux/hdmi.h> 26*9960aa7cSTomi Valkeinen #include <video/omapdss.h> 27*9960aa7cSTomi Valkeinen 28*9960aa7cSTomi Valkeinen #include "dss.h" 29*9960aa7cSTomi Valkeinen 30*9960aa7cSTomi Valkeinen /* HDMI Wrapper */ 31*9960aa7cSTomi Valkeinen 32*9960aa7cSTomi Valkeinen #define HDMI_WP_REVISION 0x0 33*9960aa7cSTomi Valkeinen #define HDMI_WP_SYSCONFIG 0x10 34*9960aa7cSTomi Valkeinen #define HDMI_WP_IRQSTATUS_RAW 0x24 35*9960aa7cSTomi Valkeinen #define HDMI_WP_IRQSTATUS 0x28 36*9960aa7cSTomi Valkeinen #define HDMI_WP_IRQENABLE_SET 0x2C 37*9960aa7cSTomi Valkeinen #define HDMI_WP_IRQENABLE_CLR 0x30 38*9960aa7cSTomi Valkeinen #define HDMI_WP_IRQWAKEEN 0x34 39*9960aa7cSTomi Valkeinen #define HDMI_WP_PWR_CTRL 0x40 40*9960aa7cSTomi Valkeinen #define HDMI_WP_DEBOUNCE 0x44 41*9960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_CFG 0x50 42*9960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_SIZE 0x60 43*9960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_TIMING_H 0x68 44*9960aa7cSTomi Valkeinen #define HDMI_WP_VIDEO_TIMING_V 0x6C 45*9960aa7cSTomi Valkeinen #define HDMI_WP_CLK 0x70 46*9960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_CFG 0x80 47*9960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_CFG2 0x84 48*9960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_CTRL 0x88 49*9960aa7cSTomi Valkeinen #define HDMI_WP_AUDIO_DATA 0x8C 50*9960aa7cSTomi Valkeinen 51*9960aa7cSTomi Valkeinen /* HDMI WP IRQ flags */ 52*9960aa7cSTomi Valkeinen #define HDMI_IRQ_CORE (1 << 0) 53*9960aa7cSTomi Valkeinen #define HDMI_IRQ_OCP_TIMEOUT (1 << 4) 54*9960aa7cSTomi Valkeinen #define HDMI_IRQ_AUDIO_FIFO_UNDERFLOW (1 << 8) 55*9960aa7cSTomi Valkeinen #define HDMI_IRQ_AUDIO_FIFO_OVERFLOW (1 << 9) 56*9960aa7cSTomi Valkeinen #define HDMI_IRQ_AUDIO_FIFO_SAMPLE_REQ (1 << 10) 57*9960aa7cSTomi Valkeinen #define HDMI_IRQ_VIDEO_VSYNC (1 << 16) 58*9960aa7cSTomi Valkeinen #define HDMI_IRQ_VIDEO_FRAME_DONE (1 << 17) 59*9960aa7cSTomi Valkeinen #define HDMI_IRQ_PHY_LINE5V_ASSERT (1 << 24) 60*9960aa7cSTomi Valkeinen #define HDMI_IRQ_LINK_CONNECT (1 << 25) 61*9960aa7cSTomi Valkeinen #define HDMI_IRQ_LINK_DISCONNECT (1 << 26) 62*9960aa7cSTomi Valkeinen #define HDMI_IRQ_PLL_LOCK (1 << 29) 63*9960aa7cSTomi Valkeinen #define HDMI_IRQ_PLL_UNLOCK (1 << 30) 64*9960aa7cSTomi Valkeinen #define HDMI_IRQ_PLL_RECAL (1 << 31) 65*9960aa7cSTomi Valkeinen 66*9960aa7cSTomi Valkeinen /* HDMI PLL */ 67*9960aa7cSTomi Valkeinen 68*9960aa7cSTomi Valkeinen #define PLLCTRL_PLL_CONTROL 0x0 69*9960aa7cSTomi Valkeinen #define PLLCTRL_PLL_STATUS 0x4 70*9960aa7cSTomi Valkeinen #define PLLCTRL_PLL_GO 0x8 71*9960aa7cSTomi Valkeinen #define PLLCTRL_CFG1 0xC 72*9960aa7cSTomi Valkeinen #define PLLCTRL_CFG2 0x10 73*9960aa7cSTomi Valkeinen #define PLLCTRL_CFG3 0x14 74*9960aa7cSTomi Valkeinen #define PLLCTRL_SSC_CFG1 0x18 75*9960aa7cSTomi Valkeinen #define PLLCTRL_SSC_CFG2 0x1C 76*9960aa7cSTomi Valkeinen #define PLLCTRL_CFG4 0x20 77*9960aa7cSTomi Valkeinen 78*9960aa7cSTomi Valkeinen /* HDMI PHY */ 79*9960aa7cSTomi Valkeinen 80*9960aa7cSTomi Valkeinen #define HDMI_TXPHY_TX_CTRL 0x0 81*9960aa7cSTomi Valkeinen #define HDMI_TXPHY_DIGITAL_CTRL 0x4 82*9960aa7cSTomi Valkeinen #define HDMI_TXPHY_POWER_CTRL 0x8 83*9960aa7cSTomi Valkeinen #define HDMI_TXPHY_PAD_CFG_CTRL 0xC 84*9960aa7cSTomi Valkeinen #define HDMI_TXPHY_BIST_CONTROL 0x1C 85*9960aa7cSTomi Valkeinen 86*9960aa7cSTomi Valkeinen enum hdmi_pll_pwr { 87*9960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_ALLOFF = 0, 88*9960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_PLLONLY = 1, 89*9960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_BOTHON_ALLCLKS = 2, 90*9960aa7cSTomi Valkeinen HDMI_PLLPWRCMD_BOTHON_NOPHYCLK = 3 91*9960aa7cSTomi Valkeinen }; 92*9960aa7cSTomi Valkeinen 93*9960aa7cSTomi Valkeinen enum hdmi_phy_pwr { 94*9960aa7cSTomi Valkeinen HDMI_PHYPWRCMD_OFF = 0, 95*9960aa7cSTomi Valkeinen HDMI_PHYPWRCMD_LDOON = 1, 96*9960aa7cSTomi Valkeinen HDMI_PHYPWRCMD_TXON = 2 97*9960aa7cSTomi Valkeinen }; 98*9960aa7cSTomi Valkeinen 99*9960aa7cSTomi Valkeinen enum hdmi_core_hdmi_dvi { 100*9960aa7cSTomi Valkeinen HDMI_DVI = 0, 101*9960aa7cSTomi Valkeinen HDMI_HDMI = 1 102*9960aa7cSTomi Valkeinen }; 103*9960aa7cSTomi Valkeinen 104*9960aa7cSTomi Valkeinen enum hdmi_packing_mode { 105*9960aa7cSTomi Valkeinen HDMI_PACK_10b_RGB_YUV444 = 0, 106*9960aa7cSTomi Valkeinen HDMI_PACK_24b_RGB_YUV444_YUV422 = 1, 107*9960aa7cSTomi Valkeinen HDMI_PACK_20b_YUV422 = 2, 108*9960aa7cSTomi Valkeinen HDMI_PACK_ALREADYPACKED = 7 109*9960aa7cSTomi Valkeinen }; 110*9960aa7cSTomi Valkeinen 111*9960aa7cSTomi Valkeinen enum hdmi_stereo_channels { 112*9960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_NOCHANNELS = 0, 113*9960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_ONECHANNEL = 1, 114*9960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_TWOCHANNELS = 2, 115*9960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_THREECHANNELS = 3, 116*9960aa7cSTomi Valkeinen HDMI_AUDIO_STEREO_FOURCHANNELS = 4 117*9960aa7cSTomi Valkeinen }; 118*9960aa7cSTomi Valkeinen 119*9960aa7cSTomi Valkeinen enum hdmi_audio_type { 120*9960aa7cSTomi Valkeinen HDMI_AUDIO_TYPE_LPCM = 0, 121*9960aa7cSTomi Valkeinen HDMI_AUDIO_TYPE_IEC = 1 122*9960aa7cSTomi Valkeinen }; 123*9960aa7cSTomi Valkeinen 124*9960aa7cSTomi Valkeinen enum hdmi_audio_justify { 125*9960aa7cSTomi Valkeinen HDMI_AUDIO_JUSTIFY_LEFT = 0, 126*9960aa7cSTomi Valkeinen HDMI_AUDIO_JUSTIFY_RIGHT = 1 127*9960aa7cSTomi Valkeinen }; 128*9960aa7cSTomi Valkeinen 129*9960aa7cSTomi Valkeinen enum hdmi_audio_sample_order { 130*9960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_RIGHT_FIRST = 0, 131*9960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_LEFT_FIRST = 1 132*9960aa7cSTomi Valkeinen }; 133*9960aa7cSTomi Valkeinen 134*9960aa7cSTomi Valkeinen enum hdmi_audio_samples_perword { 135*9960aa7cSTomi Valkeinen HDMI_AUDIO_ONEWORD_ONESAMPLE = 0, 136*9960aa7cSTomi Valkeinen HDMI_AUDIO_ONEWORD_TWOSAMPLES = 1 137*9960aa7cSTomi Valkeinen }; 138*9960aa7cSTomi Valkeinen 139*9960aa7cSTomi Valkeinen enum hdmi_audio_sample_size_omap { 140*9960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_16BITS = 0, 141*9960aa7cSTomi Valkeinen HDMI_AUDIO_SAMPLE_24BITS = 1 142*9960aa7cSTomi Valkeinen }; 143*9960aa7cSTomi Valkeinen 144*9960aa7cSTomi Valkeinen enum hdmi_audio_transf_mode { 145*9960aa7cSTomi Valkeinen HDMI_AUDIO_TRANSF_DMA = 0, 146*9960aa7cSTomi Valkeinen HDMI_AUDIO_TRANSF_IRQ = 1 147*9960aa7cSTomi Valkeinen }; 148*9960aa7cSTomi Valkeinen 149*9960aa7cSTomi Valkeinen enum hdmi_audio_blk_strt_end_sig { 150*9960aa7cSTomi Valkeinen HDMI_AUDIO_BLOCK_SIG_STARTEND_ON = 0, 151*9960aa7cSTomi Valkeinen HDMI_AUDIO_BLOCK_SIG_STARTEND_OFF = 1 152*9960aa7cSTomi Valkeinen }; 153*9960aa7cSTomi Valkeinen 154*9960aa7cSTomi Valkeinen enum hdmi_core_audio_layout { 155*9960aa7cSTomi Valkeinen HDMI_AUDIO_LAYOUT_2CH = 0, 156*9960aa7cSTomi Valkeinen HDMI_AUDIO_LAYOUT_8CH = 1, 157*9960aa7cSTomi Valkeinen HDMI_AUDIO_LAYOUT_6CH = 2 158*9960aa7cSTomi Valkeinen }; 159*9960aa7cSTomi Valkeinen 160*9960aa7cSTomi Valkeinen enum hdmi_core_cts_mode { 161*9960aa7cSTomi Valkeinen HDMI_AUDIO_CTS_MODE_HW = 0, 162*9960aa7cSTomi Valkeinen HDMI_AUDIO_CTS_MODE_SW = 1 163*9960aa7cSTomi Valkeinen }; 164*9960aa7cSTomi Valkeinen 165*9960aa7cSTomi Valkeinen enum hdmi_audio_mclk_mode { 166*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_128FS = 0, 167*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_256FS = 1, 168*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_384FS = 2, 169*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_512FS = 3, 170*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_768FS = 4, 171*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_1024FS = 5, 172*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_1152FS = 6, 173*9960aa7cSTomi Valkeinen HDMI_AUDIO_MCLK_192FS = 7 174*9960aa7cSTomi Valkeinen }; 175*9960aa7cSTomi Valkeinen 176*9960aa7cSTomi Valkeinen struct hdmi_video_format { 177*9960aa7cSTomi Valkeinen enum hdmi_packing_mode packing_mode; 178*9960aa7cSTomi Valkeinen u32 y_res; /* Line per panel */ 179*9960aa7cSTomi Valkeinen u32 x_res; /* pixel per line */ 180*9960aa7cSTomi Valkeinen }; 181*9960aa7cSTomi Valkeinen 182*9960aa7cSTomi Valkeinen struct hdmi_config { 183*9960aa7cSTomi Valkeinen struct omap_video_timings timings; 184*9960aa7cSTomi Valkeinen struct hdmi_avi_infoframe infoframe; 185*9960aa7cSTomi Valkeinen enum hdmi_core_hdmi_dvi hdmi_dvi_mode; 186*9960aa7cSTomi Valkeinen }; 187*9960aa7cSTomi Valkeinen 188*9960aa7cSTomi Valkeinen struct hdmi_audio_format { 189*9960aa7cSTomi Valkeinen enum hdmi_stereo_channels stereo_channels; 190*9960aa7cSTomi Valkeinen u8 active_chnnls_msk; 191*9960aa7cSTomi Valkeinen enum hdmi_audio_type type; 192*9960aa7cSTomi Valkeinen enum hdmi_audio_justify justification; 193*9960aa7cSTomi Valkeinen enum hdmi_audio_sample_order sample_order; 194*9960aa7cSTomi Valkeinen enum hdmi_audio_samples_perword samples_per_word; 195*9960aa7cSTomi Valkeinen enum hdmi_audio_sample_size_omap sample_size; 196*9960aa7cSTomi Valkeinen enum hdmi_audio_blk_strt_end_sig en_sig_blk_strt_end; 197*9960aa7cSTomi Valkeinen }; 198*9960aa7cSTomi Valkeinen 199*9960aa7cSTomi Valkeinen struct hdmi_audio_dma { 200*9960aa7cSTomi Valkeinen u8 transfer_size; 201*9960aa7cSTomi Valkeinen u8 block_size; 202*9960aa7cSTomi Valkeinen enum hdmi_audio_transf_mode mode; 203*9960aa7cSTomi Valkeinen u16 fifo_threshold; 204*9960aa7cSTomi Valkeinen }; 205*9960aa7cSTomi Valkeinen 206*9960aa7cSTomi Valkeinen struct hdmi_core_audio_i2s_config { 207*9960aa7cSTomi Valkeinen u8 in_length_bits; 208*9960aa7cSTomi Valkeinen u8 justification; 209*9960aa7cSTomi Valkeinen u8 sck_edge_mode; 210*9960aa7cSTomi Valkeinen u8 vbit; 211*9960aa7cSTomi Valkeinen u8 direction; 212*9960aa7cSTomi Valkeinen u8 shift; 213*9960aa7cSTomi Valkeinen u8 active_sds; 214*9960aa7cSTomi Valkeinen }; 215*9960aa7cSTomi Valkeinen 216*9960aa7cSTomi Valkeinen struct hdmi_core_audio_config { 217*9960aa7cSTomi Valkeinen struct hdmi_core_audio_i2s_config i2s_cfg; 218*9960aa7cSTomi Valkeinen struct snd_aes_iec958 *iec60958_cfg; 219*9960aa7cSTomi Valkeinen bool fs_override; 220*9960aa7cSTomi Valkeinen u32 n; 221*9960aa7cSTomi Valkeinen u32 cts; 222*9960aa7cSTomi Valkeinen u32 aud_par_busclk; 223*9960aa7cSTomi Valkeinen enum hdmi_core_audio_layout layout; 224*9960aa7cSTomi Valkeinen enum hdmi_core_cts_mode cts_mode; 225*9960aa7cSTomi Valkeinen bool use_mclk; 226*9960aa7cSTomi Valkeinen enum hdmi_audio_mclk_mode mclk_mode; 227*9960aa7cSTomi Valkeinen bool en_acr_pkt; 228*9960aa7cSTomi Valkeinen bool en_dsd_audio; 229*9960aa7cSTomi Valkeinen bool en_parallel_aud_input; 230*9960aa7cSTomi Valkeinen bool en_spdif; 231*9960aa7cSTomi Valkeinen }; 232*9960aa7cSTomi Valkeinen 233*9960aa7cSTomi Valkeinen struct hdmi_wp_data { 234*9960aa7cSTomi Valkeinen void __iomem *base; 235*9960aa7cSTomi Valkeinen phys_addr_t phys_base; 236*9960aa7cSTomi Valkeinen }; 237*9960aa7cSTomi Valkeinen 238*9960aa7cSTomi Valkeinen struct hdmi_pll_data { 239*9960aa7cSTomi Valkeinen struct dss_pll pll; 240*9960aa7cSTomi Valkeinen 241*9960aa7cSTomi Valkeinen void __iomem *base; 242*9960aa7cSTomi Valkeinen 243*9960aa7cSTomi Valkeinen struct hdmi_wp_data *wp; 244*9960aa7cSTomi Valkeinen }; 245*9960aa7cSTomi Valkeinen 246*9960aa7cSTomi Valkeinen struct hdmi_phy_data { 247*9960aa7cSTomi Valkeinen void __iomem *base; 248*9960aa7cSTomi Valkeinen 249*9960aa7cSTomi Valkeinen u8 lane_function[4]; 250*9960aa7cSTomi Valkeinen u8 lane_polarity[4]; 251*9960aa7cSTomi Valkeinen }; 252*9960aa7cSTomi Valkeinen 253*9960aa7cSTomi Valkeinen struct hdmi_core_data { 254*9960aa7cSTomi Valkeinen void __iomem *base; 255*9960aa7cSTomi Valkeinen }; 256*9960aa7cSTomi Valkeinen 257*9960aa7cSTomi Valkeinen static inline void hdmi_write_reg(void __iomem *base_addr, const u32 idx, 258*9960aa7cSTomi Valkeinen u32 val) 259*9960aa7cSTomi Valkeinen { 260*9960aa7cSTomi Valkeinen __raw_writel(val, base_addr + idx); 261*9960aa7cSTomi Valkeinen } 262*9960aa7cSTomi Valkeinen 263*9960aa7cSTomi Valkeinen static inline u32 hdmi_read_reg(void __iomem *base_addr, const u32 idx) 264*9960aa7cSTomi Valkeinen { 265*9960aa7cSTomi Valkeinen return __raw_readl(base_addr + idx); 266*9960aa7cSTomi Valkeinen } 267*9960aa7cSTomi Valkeinen 268*9960aa7cSTomi Valkeinen #define REG_FLD_MOD(base, idx, val, start, end) \ 269*9960aa7cSTomi Valkeinen hdmi_write_reg(base, idx, FLD_MOD(hdmi_read_reg(base, idx),\ 270*9960aa7cSTomi Valkeinen val, start, end)) 271*9960aa7cSTomi Valkeinen #define REG_GET(base, idx, start, end) \ 272*9960aa7cSTomi Valkeinen FLD_GET(hdmi_read_reg(base, idx), start, end) 273*9960aa7cSTomi Valkeinen 274*9960aa7cSTomi Valkeinen static inline int hdmi_wait_for_bit_change(void __iomem *base_addr, 275*9960aa7cSTomi Valkeinen const u32 idx, int b2, int b1, u32 val) 276*9960aa7cSTomi Valkeinen { 277*9960aa7cSTomi Valkeinen u32 t = 0, v; 278*9960aa7cSTomi Valkeinen while (val != (v = REG_GET(base_addr, idx, b2, b1))) { 279*9960aa7cSTomi Valkeinen if (t++ > 10000) 280*9960aa7cSTomi Valkeinen return v; 281*9960aa7cSTomi Valkeinen udelay(1); 282*9960aa7cSTomi Valkeinen } 283*9960aa7cSTomi Valkeinen return v; 284*9960aa7cSTomi Valkeinen } 285*9960aa7cSTomi Valkeinen 286*9960aa7cSTomi Valkeinen /* HDMI wrapper funcs */ 287*9960aa7cSTomi Valkeinen int hdmi_wp_video_start(struct hdmi_wp_data *wp); 288*9960aa7cSTomi Valkeinen void hdmi_wp_video_stop(struct hdmi_wp_data *wp); 289*9960aa7cSTomi Valkeinen void hdmi_wp_dump(struct hdmi_wp_data *wp, struct seq_file *s); 290*9960aa7cSTomi Valkeinen u32 hdmi_wp_get_irqstatus(struct hdmi_wp_data *wp); 291*9960aa7cSTomi Valkeinen void hdmi_wp_set_irqstatus(struct hdmi_wp_data *wp, u32 irqstatus); 292*9960aa7cSTomi Valkeinen void hdmi_wp_set_irqenable(struct hdmi_wp_data *wp, u32 mask); 293*9960aa7cSTomi Valkeinen void hdmi_wp_clear_irqenable(struct hdmi_wp_data *wp, u32 mask); 294*9960aa7cSTomi Valkeinen int hdmi_wp_set_phy_pwr(struct hdmi_wp_data *wp, enum hdmi_phy_pwr val); 295*9960aa7cSTomi Valkeinen int hdmi_wp_set_pll_pwr(struct hdmi_wp_data *wp, enum hdmi_pll_pwr val); 296*9960aa7cSTomi Valkeinen void hdmi_wp_video_config_format(struct hdmi_wp_data *wp, 297*9960aa7cSTomi Valkeinen struct hdmi_video_format *video_fmt); 298*9960aa7cSTomi Valkeinen void hdmi_wp_video_config_interface(struct hdmi_wp_data *wp, 299*9960aa7cSTomi Valkeinen struct omap_video_timings *timings); 300*9960aa7cSTomi Valkeinen void hdmi_wp_video_config_timing(struct hdmi_wp_data *wp, 301*9960aa7cSTomi Valkeinen struct omap_video_timings *timings); 302*9960aa7cSTomi Valkeinen void hdmi_wp_init_vid_fmt_timings(struct hdmi_video_format *video_fmt, 303*9960aa7cSTomi Valkeinen struct omap_video_timings *timings, struct hdmi_config *param); 304*9960aa7cSTomi Valkeinen int hdmi_wp_init(struct platform_device *pdev, struct hdmi_wp_data *wp); 305*9960aa7cSTomi Valkeinen phys_addr_t hdmi_wp_get_audio_dma_addr(struct hdmi_wp_data *wp); 306*9960aa7cSTomi Valkeinen 307*9960aa7cSTomi Valkeinen /* HDMI PLL funcs */ 308*9960aa7cSTomi Valkeinen void hdmi_pll_dump(struct hdmi_pll_data *pll, struct seq_file *s); 309*9960aa7cSTomi Valkeinen void hdmi_pll_compute(struct hdmi_pll_data *pll, 310*9960aa7cSTomi Valkeinen unsigned long target_tmds, struct dss_pll_clock_info *pi); 311*9960aa7cSTomi Valkeinen int hdmi_pll_init(struct platform_device *pdev, struct hdmi_pll_data *pll, 312*9960aa7cSTomi Valkeinen struct hdmi_wp_data *wp); 313*9960aa7cSTomi Valkeinen void hdmi_pll_uninit(struct hdmi_pll_data *hpll); 314*9960aa7cSTomi Valkeinen 315*9960aa7cSTomi Valkeinen /* HDMI PHY funcs */ 316*9960aa7cSTomi Valkeinen int hdmi_phy_configure(struct hdmi_phy_data *phy, unsigned long hfbitclk, 317*9960aa7cSTomi Valkeinen unsigned long lfbitclk); 318*9960aa7cSTomi Valkeinen void hdmi_phy_dump(struct hdmi_phy_data *phy, struct seq_file *s); 319*9960aa7cSTomi Valkeinen int hdmi_phy_init(struct platform_device *pdev, struct hdmi_phy_data *phy); 320*9960aa7cSTomi Valkeinen int hdmi_phy_parse_lanes(struct hdmi_phy_data *phy, const u32 *lanes); 321*9960aa7cSTomi Valkeinen 322*9960aa7cSTomi Valkeinen /* HDMI common funcs */ 323*9960aa7cSTomi Valkeinen int hdmi_parse_lanes_of(struct platform_device *pdev, struct device_node *ep, 324*9960aa7cSTomi Valkeinen struct hdmi_phy_data *phy); 325*9960aa7cSTomi Valkeinen 326*9960aa7cSTomi Valkeinen /* Audio funcs */ 327*9960aa7cSTomi Valkeinen int hdmi_compute_acr(u32 pclk, u32 sample_freq, u32 *n, u32 *cts); 328*9960aa7cSTomi Valkeinen int hdmi_wp_audio_enable(struct hdmi_wp_data *wp, bool enable); 329*9960aa7cSTomi Valkeinen int hdmi_wp_audio_core_req_enable(struct hdmi_wp_data *wp, bool enable); 330*9960aa7cSTomi Valkeinen void hdmi_wp_audio_config_format(struct hdmi_wp_data *wp, 331*9960aa7cSTomi Valkeinen struct hdmi_audio_format *aud_fmt); 332*9960aa7cSTomi Valkeinen void hdmi_wp_audio_config_dma(struct hdmi_wp_data *wp, 333*9960aa7cSTomi Valkeinen struct hdmi_audio_dma *aud_dma); 334*9960aa7cSTomi Valkeinen static inline bool hdmi_mode_has_audio(struct hdmi_config *cfg) 335*9960aa7cSTomi Valkeinen { 336*9960aa7cSTomi Valkeinen return cfg->hdmi_dvi_mode == HDMI_HDMI ? true : false; 337*9960aa7cSTomi Valkeinen } 338*9960aa7cSTomi Valkeinen 339*9960aa7cSTomi Valkeinen /* HDMI DRV data */ 340*9960aa7cSTomi Valkeinen struct omap_hdmi { 341*9960aa7cSTomi Valkeinen struct mutex lock; 342*9960aa7cSTomi Valkeinen struct platform_device *pdev; 343*9960aa7cSTomi Valkeinen 344*9960aa7cSTomi Valkeinen struct hdmi_wp_data wp; 345*9960aa7cSTomi Valkeinen struct hdmi_pll_data pll; 346*9960aa7cSTomi Valkeinen struct hdmi_phy_data phy; 347*9960aa7cSTomi Valkeinen struct hdmi_core_data core; 348*9960aa7cSTomi Valkeinen 349*9960aa7cSTomi Valkeinen struct hdmi_config cfg; 350*9960aa7cSTomi Valkeinen 351*9960aa7cSTomi Valkeinen struct regulator *vdda_reg; 352*9960aa7cSTomi Valkeinen 353*9960aa7cSTomi Valkeinen bool core_enabled; 354*9960aa7cSTomi Valkeinen 355*9960aa7cSTomi Valkeinen struct omap_dss_device output; 356*9960aa7cSTomi Valkeinen 357*9960aa7cSTomi Valkeinen struct platform_device *audio_pdev; 358*9960aa7cSTomi Valkeinen void (*audio_abort_cb)(struct device *dev); 359*9960aa7cSTomi Valkeinen int wp_idlemode; 360*9960aa7cSTomi Valkeinen 361*9960aa7cSTomi Valkeinen bool audio_configured; 362*9960aa7cSTomi Valkeinen struct omap_dss_audio audio_config; 363*9960aa7cSTomi Valkeinen 364*9960aa7cSTomi Valkeinen /* This lock should be taken when booleans bellow are touched. */ 365*9960aa7cSTomi Valkeinen spinlock_t audio_playing_lock; 366*9960aa7cSTomi Valkeinen bool audio_playing; 367*9960aa7cSTomi Valkeinen bool display_enabled; 368*9960aa7cSTomi Valkeinen }; 369*9960aa7cSTomi Valkeinen 370*9960aa7cSTomi Valkeinen #endif 371