xref: /openbmc/linux/drivers/gpu/drm/omapdrm/dss/dss.h (revision be5d7319543477eb279c184e22b380ba5616b079)
19960aa7cSTomi Valkeinen /*
29960aa7cSTomi Valkeinen  * linux/drivers/video/omap2/dss/dss.h
39960aa7cSTomi Valkeinen  *
49960aa7cSTomi Valkeinen  * Copyright (C) 2009 Nokia Corporation
59960aa7cSTomi Valkeinen  * Author: Tomi Valkeinen <tomi.valkeinen@nokia.com>
69960aa7cSTomi Valkeinen  *
79960aa7cSTomi Valkeinen  * Some code and ideas taken from drivers/video/omap/ driver
89960aa7cSTomi Valkeinen  * by Imre Deak.
99960aa7cSTomi Valkeinen  *
109960aa7cSTomi Valkeinen  * This program is free software; you can redistribute it and/or modify it
119960aa7cSTomi Valkeinen  * under the terms of the GNU General Public License version 2 as published by
129960aa7cSTomi Valkeinen  * the Free Software Foundation.
139960aa7cSTomi Valkeinen  *
149960aa7cSTomi Valkeinen  * This program is distributed in the hope that it will be useful, but WITHOUT
159960aa7cSTomi Valkeinen  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
169960aa7cSTomi Valkeinen  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
179960aa7cSTomi Valkeinen  * more details.
189960aa7cSTomi Valkeinen  *
199960aa7cSTomi Valkeinen  * You should have received a copy of the GNU General Public License along with
209960aa7cSTomi Valkeinen  * this program.  If not, see <http://www.gnu.org/licenses/>.
219960aa7cSTomi Valkeinen  */
229960aa7cSTomi Valkeinen 
239960aa7cSTomi Valkeinen #ifndef __OMAP2_DSS_H
249960aa7cSTomi Valkeinen #define __OMAP2_DSS_H
259960aa7cSTomi Valkeinen 
269960aa7cSTomi Valkeinen #include <linux/interrupt.h>
279960aa7cSTomi Valkeinen 
2835a339acSTomi Valkeinen #include "omapdss.h"
2935a339acSTomi Valkeinen 
309960aa7cSTomi Valkeinen #ifdef pr_fmt
319960aa7cSTomi Valkeinen #undef pr_fmt
329960aa7cSTomi Valkeinen #endif
339960aa7cSTomi Valkeinen 
349960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
359960aa7cSTomi Valkeinen #define pr_fmt(fmt) DSS_SUBSYS_NAME ": " fmt
369960aa7cSTomi Valkeinen #else
379960aa7cSTomi Valkeinen #define pr_fmt(fmt) fmt
389960aa7cSTomi Valkeinen #endif
399960aa7cSTomi Valkeinen 
409960aa7cSTomi Valkeinen #define DSSDBG(format, ...) \
419960aa7cSTomi Valkeinen 	pr_debug(format, ## __VA_ARGS__)
429960aa7cSTomi Valkeinen 
439960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
449960aa7cSTomi Valkeinen #define DSSERR(format, ...) \
459960aa7cSTomi Valkeinen 	printk(KERN_ERR "omapdss " DSS_SUBSYS_NAME " error: " format, \
469960aa7cSTomi Valkeinen 	## __VA_ARGS__)
479960aa7cSTomi Valkeinen #else
489960aa7cSTomi Valkeinen #define DSSERR(format, ...) \
499960aa7cSTomi Valkeinen 	printk(KERN_ERR "omapdss error: " format, ## __VA_ARGS__)
509960aa7cSTomi Valkeinen #endif
519960aa7cSTomi Valkeinen 
529960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
539960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \
549960aa7cSTomi Valkeinen 	printk(KERN_INFO "omapdss " DSS_SUBSYS_NAME ": " format, \
559960aa7cSTomi Valkeinen 	## __VA_ARGS__)
569960aa7cSTomi Valkeinen #else
579960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \
589960aa7cSTomi Valkeinen 	printk(KERN_INFO "omapdss: " format, ## __VA_ARGS__)
599960aa7cSTomi Valkeinen #endif
609960aa7cSTomi Valkeinen 
619960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
629960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \
639960aa7cSTomi Valkeinen 	printk(KERN_WARNING "omapdss " DSS_SUBSYS_NAME ": " format, \
649960aa7cSTomi Valkeinen 	## __VA_ARGS__)
659960aa7cSTomi Valkeinen #else
669960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \
679960aa7cSTomi Valkeinen 	printk(KERN_WARNING "omapdss: " format, ## __VA_ARGS__)
689960aa7cSTomi Valkeinen #endif
699960aa7cSTomi Valkeinen 
709960aa7cSTomi Valkeinen /* OMAP TRM gives bitfields as start:end, where start is the higher bit
719960aa7cSTomi Valkeinen    number. For example 7:0 */
729960aa7cSTomi Valkeinen #define FLD_MASK(start, end)	(((1 << ((start) - (end) + 1)) - 1) << (end))
739960aa7cSTomi Valkeinen #define FLD_VAL(val, start, end) (((val) << (end)) & FLD_MASK(start, end))
749960aa7cSTomi Valkeinen #define FLD_GET(val, start, end) (((val) & FLD_MASK(start, end)) >> (end))
759960aa7cSTomi Valkeinen #define FLD_MOD(orig, val, start, end) \
769960aa7cSTomi Valkeinen 	(((orig) & ~FLD_MASK(start, end)) | FLD_VAL(val, start, end))
779960aa7cSTomi Valkeinen 
789960aa7cSTomi Valkeinen enum dss_io_pad_mode {
799960aa7cSTomi Valkeinen 	DSS_IO_PAD_MODE_RESET,
809960aa7cSTomi Valkeinen 	DSS_IO_PAD_MODE_RFBI,
819960aa7cSTomi Valkeinen 	DSS_IO_PAD_MODE_BYPASS,
829960aa7cSTomi Valkeinen };
839960aa7cSTomi Valkeinen 
849960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select {
859960aa7cSTomi Valkeinen 	DSS_VENC_TV_CLK = 0,
869960aa7cSTomi Valkeinen 	DSS_HDMI_M_PCLK = 1,
879960aa7cSTomi Valkeinen };
889960aa7cSTomi Valkeinen 
899960aa7cSTomi Valkeinen enum dss_dsi_content_type {
909960aa7cSTomi Valkeinen 	DSS_DSI_CONTENT_DCS,
919960aa7cSTomi Valkeinen 	DSS_DSI_CONTENT_GENERIC,
929960aa7cSTomi Valkeinen };
939960aa7cSTomi Valkeinen 
949960aa7cSTomi Valkeinen enum dss_writeback_channel {
959960aa7cSTomi Valkeinen 	DSS_WB_LCD1_MGR =	0,
969960aa7cSTomi Valkeinen 	DSS_WB_LCD2_MGR =	1,
979960aa7cSTomi Valkeinen 	DSS_WB_TV_MGR =		2,
989960aa7cSTomi Valkeinen 	DSS_WB_OVL0 =		3,
999960aa7cSTomi Valkeinen 	DSS_WB_OVL1 =		4,
1009960aa7cSTomi Valkeinen 	DSS_WB_OVL2 =		5,
1019960aa7cSTomi Valkeinen 	DSS_WB_OVL3 =		6,
1029960aa7cSTomi Valkeinen 	DSS_WB_LCD3_MGR =	7,
1039960aa7cSTomi Valkeinen };
1049960aa7cSTomi Valkeinen 
105*be5d7319STomi Valkeinen enum omap_dss_clk_source {
106*be5d7319STomi Valkeinen 	OMAP_DSS_CLK_SRC_FCK = 0,		/* OMAP2/3: DSS1_ALWON_FCLK
107*be5d7319STomi Valkeinen 						 * OMAP4: DSS_FCLK */
108*be5d7319STomi Valkeinen 	OMAP_DSS_CLK_SRC_DSI_PLL_HSDIV_DISPC,	/* OMAP3: DSI1_PLL_FCLK
109*be5d7319STomi Valkeinen 						 * OMAP4: PLL1_CLK1 */
110*be5d7319STomi Valkeinen 	OMAP_DSS_CLK_SRC_DSI_PLL_HSDIV_DSI,	/* OMAP3: DSI2_PLL_FCLK
111*be5d7319STomi Valkeinen 						 * OMAP4: PLL1_CLK2 */
112*be5d7319STomi Valkeinen 	OMAP_DSS_CLK_SRC_DSI2_PLL_HSDIV_DISPC,	/* OMAP4: PLL2_CLK1 */
113*be5d7319STomi Valkeinen 	OMAP_DSS_CLK_SRC_DSI2_PLL_HSDIV_DSI,	/* OMAP4: PLL2_CLK2 */
114*be5d7319STomi Valkeinen };
115*be5d7319STomi Valkeinen 
1169960aa7cSTomi Valkeinen enum dss_pll_id {
1179960aa7cSTomi Valkeinen 	DSS_PLL_DSI1,
1189960aa7cSTomi Valkeinen 	DSS_PLL_DSI2,
1199960aa7cSTomi Valkeinen 	DSS_PLL_HDMI,
1209960aa7cSTomi Valkeinen 	DSS_PLL_VIDEO1,
1219960aa7cSTomi Valkeinen 	DSS_PLL_VIDEO2,
1229960aa7cSTomi Valkeinen };
1239960aa7cSTomi Valkeinen 
1249960aa7cSTomi Valkeinen struct dss_pll;
1259960aa7cSTomi Valkeinen 
1269960aa7cSTomi Valkeinen #define DSS_PLL_MAX_HSDIVS 4
1279960aa7cSTomi Valkeinen 
1289960aa7cSTomi Valkeinen /*
1299960aa7cSTomi Valkeinen  * Type-A PLLs: clkout[]/mX[] refer to hsdiv outputs m4, m5, m6, m7.
1309960aa7cSTomi Valkeinen  * Type-B PLLs: clkout[0] refers to m2.
1319960aa7cSTomi Valkeinen  */
1329960aa7cSTomi Valkeinen struct dss_pll_clock_info {
1339960aa7cSTomi Valkeinen 	/* rates that we get with dividers below */
1349960aa7cSTomi Valkeinen 	unsigned long fint;
1359960aa7cSTomi Valkeinen 	unsigned long clkdco;
1369960aa7cSTomi Valkeinen 	unsigned long clkout[DSS_PLL_MAX_HSDIVS];
1379960aa7cSTomi Valkeinen 
1389960aa7cSTomi Valkeinen 	/* dividers */
1399960aa7cSTomi Valkeinen 	u16 n;
1409960aa7cSTomi Valkeinen 	u16 m;
1419960aa7cSTomi Valkeinen 	u32 mf;
1429960aa7cSTomi Valkeinen 	u16 mX[DSS_PLL_MAX_HSDIVS];
1439960aa7cSTomi Valkeinen 	u16 sd;
1449960aa7cSTomi Valkeinen };
1459960aa7cSTomi Valkeinen 
1469960aa7cSTomi Valkeinen struct dss_pll_ops {
1479960aa7cSTomi Valkeinen 	int (*enable)(struct dss_pll *pll);
1489960aa7cSTomi Valkeinen 	void (*disable)(struct dss_pll *pll);
1499960aa7cSTomi Valkeinen 	int (*set_config)(struct dss_pll *pll,
1509960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
1519960aa7cSTomi Valkeinen };
1529960aa7cSTomi Valkeinen 
1539960aa7cSTomi Valkeinen struct dss_pll_hw {
1549960aa7cSTomi Valkeinen 	unsigned n_max;
1559960aa7cSTomi Valkeinen 	unsigned m_min;
1569960aa7cSTomi Valkeinen 	unsigned m_max;
1579960aa7cSTomi Valkeinen 	unsigned mX_max;
1589960aa7cSTomi Valkeinen 
1599960aa7cSTomi Valkeinen 	unsigned long fint_min, fint_max;
1609960aa7cSTomi Valkeinen 	unsigned long clkdco_min, clkdco_low, clkdco_max;
1619960aa7cSTomi Valkeinen 
1629960aa7cSTomi Valkeinen 	u8 n_msb, n_lsb;
1639960aa7cSTomi Valkeinen 	u8 m_msb, m_lsb;
1649960aa7cSTomi Valkeinen 	u8 mX_msb[DSS_PLL_MAX_HSDIVS], mX_lsb[DSS_PLL_MAX_HSDIVS];
1659960aa7cSTomi Valkeinen 
1669960aa7cSTomi Valkeinen 	bool has_stopmode;
1679960aa7cSTomi Valkeinen 	bool has_freqsel;
1689960aa7cSTomi Valkeinen 	bool has_selfreqdco;
1699960aa7cSTomi Valkeinen 	bool has_refsel;
1709960aa7cSTomi Valkeinen };
1719960aa7cSTomi Valkeinen 
1729960aa7cSTomi Valkeinen struct dss_pll {
1739960aa7cSTomi Valkeinen 	const char *name;
1749960aa7cSTomi Valkeinen 	enum dss_pll_id id;
1759960aa7cSTomi Valkeinen 
1769960aa7cSTomi Valkeinen 	struct clk *clkin;
1779960aa7cSTomi Valkeinen 	struct regulator *regulator;
1789960aa7cSTomi Valkeinen 
1799960aa7cSTomi Valkeinen 	void __iomem *base;
1809960aa7cSTomi Valkeinen 
1819960aa7cSTomi Valkeinen 	const struct dss_pll_hw *hw;
1829960aa7cSTomi Valkeinen 
1839960aa7cSTomi Valkeinen 	const struct dss_pll_ops *ops;
1849960aa7cSTomi Valkeinen 
1859960aa7cSTomi Valkeinen 	struct dss_pll_clock_info cinfo;
1869960aa7cSTomi Valkeinen };
1879960aa7cSTomi Valkeinen 
1889960aa7cSTomi Valkeinen struct dispc_clock_info {
1899960aa7cSTomi Valkeinen 	/* rates that we get with dividers below */
1909960aa7cSTomi Valkeinen 	unsigned long lck;
1919960aa7cSTomi Valkeinen 	unsigned long pck;
1929960aa7cSTomi Valkeinen 
1939960aa7cSTomi Valkeinen 	/* dividers */
1949960aa7cSTomi Valkeinen 	u16 lck_div;
1959960aa7cSTomi Valkeinen 	u16 pck_div;
1969960aa7cSTomi Valkeinen };
1979960aa7cSTomi Valkeinen 
1989960aa7cSTomi Valkeinen struct dss_lcd_mgr_config {
1999960aa7cSTomi Valkeinen 	enum dss_io_pad_mode io_pad_mode;
2009960aa7cSTomi Valkeinen 
2019960aa7cSTomi Valkeinen 	bool stallmode;
2029960aa7cSTomi Valkeinen 	bool fifohandcheck;
2039960aa7cSTomi Valkeinen 
2049960aa7cSTomi Valkeinen 	struct dispc_clock_info clock_info;
2059960aa7cSTomi Valkeinen 
2069960aa7cSTomi Valkeinen 	int video_port_width;
2079960aa7cSTomi Valkeinen 
2089960aa7cSTomi Valkeinen 	int lcden_sig_polarity;
2099960aa7cSTomi Valkeinen };
2109960aa7cSTomi Valkeinen 
2119960aa7cSTomi Valkeinen struct seq_file;
2129960aa7cSTomi Valkeinen struct platform_device;
2139960aa7cSTomi Valkeinen 
2149960aa7cSTomi Valkeinen /* core */
2159960aa7cSTomi Valkeinen struct platform_device *dss_get_core_pdev(void);
2169960aa7cSTomi Valkeinen int dss_dsi_enable_pads(int dsi_id, unsigned lane_mask);
2179960aa7cSTomi Valkeinen void dss_dsi_disable_pads(int dsi_id, unsigned lane_mask);
2189960aa7cSTomi Valkeinen int dss_set_min_bus_tput(struct device *dev, unsigned long tput);
2199960aa7cSTomi Valkeinen int dss_debugfs_create_file(const char *name, void (*write)(struct seq_file *));
2209960aa7cSTomi Valkeinen 
2219960aa7cSTomi Valkeinen static inline bool dss_mgr_is_lcd(enum omap_channel id)
2229960aa7cSTomi Valkeinen {
2239960aa7cSTomi Valkeinen 	if (id == OMAP_DSS_CHANNEL_LCD || id == OMAP_DSS_CHANNEL_LCD2 ||
2249960aa7cSTomi Valkeinen 			id == OMAP_DSS_CHANNEL_LCD3)
2259960aa7cSTomi Valkeinen 		return true;
2269960aa7cSTomi Valkeinen 	else
2279960aa7cSTomi Valkeinen 		return false;
2289960aa7cSTomi Valkeinen }
2299960aa7cSTomi Valkeinen 
2309960aa7cSTomi Valkeinen /* DSS */
2319960aa7cSTomi Valkeinen int dss_init_platform_driver(void) __init;
2329960aa7cSTomi Valkeinen void dss_uninit_platform_driver(void);
2339960aa7cSTomi Valkeinen 
2349960aa7cSTomi Valkeinen int dss_runtime_get(void);
2359960aa7cSTomi Valkeinen void dss_runtime_put(void);
2369960aa7cSTomi Valkeinen 
2379960aa7cSTomi Valkeinen unsigned long dss_get_dispc_clk_rate(void);
2389960aa7cSTomi Valkeinen int dss_dpi_select_source(int port, enum omap_channel channel);
2399960aa7cSTomi Valkeinen void dss_select_hdmi_venc_clk_source(enum dss_hdmi_venc_clk_source_select);
2409960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select dss_get_hdmi_venc_clk_source(void);
2419960aa7cSTomi Valkeinen const char *dss_get_generic_clk_source_name(enum omap_dss_clk_source clk_src);
2429960aa7cSTomi Valkeinen void dss_dump_clocks(struct seq_file *s);
2439960aa7cSTomi Valkeinen 
2449960aa7cSTomi Valkeinen /* DSS VIDEO PLL */
2459960aa7cSTomi Valkeinen struct dss_pll *dss_video_pll_init(struct platform_device *pdev, int id,
2469960aa7cSTomi Valkeinen 	struct regulator *regulator);
2479960aa7cSTomi Valkeinen void dss_video_pll_uninit(struct dss_pll *pll);
2489960aa7cSTomi Valkeinen 
2499960aa7cSTomi Valkeinen /* dss-of */
2509960aa7cSTomi Valkeinen struct device_node *dss_of_port_get_parent_device(struct device_node *port);
2519960aa7cSTomi Valkeinen u32 dss_of_port_get_port_number(struct device_node *port);
2529960aa7cSTomi Valkeinen 
2539960aa7cSTomi Valkeinen #if defined(CONFIG_OMAP2_DSS_DEBUGFS)
2549960aa7cSTomi Valkeinen void dss_debug_dump_clocks(struct seq_file *s);
2559960aa7cSTomi Valkeinen #endif
2569960aa7cSTomi Valkeinen 
2579960aa7cSTomi Valkeinen void dss_ctrl_pll_enable(enum dss_pll_id pll_id, bool enable);
2589960aa7cSTomi Valkeinen void dss_ctrl_pll_set_control_mux(enum dss_pll_id pll_id,
2599960aa7cSTomi Valkeinen 	enum omap_channel channel);
2609960aa7cSTomi Valkeinen 
2619960aa7cSTomi Valkeinen void dss_sdi_init(int datapairs);
2629960aa7cSTomi Valkeinen int dss_sdi_enable(void);
2639960aa7cSTomi Valkeinen void dss_sdi_disable(void);
2649960aa7cSTomi Valkeinen 
2659960aa7cSTomi Valkeinen void dss_select_dsi_clk_source(int dsi_module,
2669960aa7cSTomi Valkeinen 		enum omap_dss_clk_source clk_src);
2679960aa7cSTomi Valkeinen void dss_select_lcd_clk_source(enum omap_channel channel,
2689960aa7cSTomi Valkeinen 		enum omap_dss_clk_source clk_src);
2699960aa7cSTomi Valkeinen enum omap_dss_clk_source dss_get_dispc_clk_source(void);
2709960aa7cSTomi Valkeinen enum omap_dss_clk_source dss_get_dsi_clk_source(int dsi_module);
2719960aa7cSTomi Valkeinen enum omap_dss_clk_source dss_get_lcd_clk_source(enum omap_channel channel);
2729960aa7cSTomi Valkeinen 
2739960aa7cSTomi Valkeinen void dss_set_venc_output(enum omap_dss_venc_type type);
2749960aa7cSTomi Valkeinen void dss_set_dac_pwrdn_bgz(bool enable);
2759960aa7cSTomi Valkeinen 
2769960aa7cSTomi Valkeinen int dss_set_fck_rate(unsigned long rate);
2779960aa7cSTomi Valkeinen 
2789960aa7cSTomi Valkeinen typedef bool (*dss_div_calc_func)(unsigned long fck, void *data);
2799960aa7cSTomi Valkeinen bool dss_div_calc(unsigned long pck, unsigned long fck_min,
2809960aa7cSTomi Valkeinen 		dss_div_calc_func func, void *data);
2819960aa7cSTomi Valkeinen 
2829960aa7cSTomi Valkeinen /* SDI */
2839960aa7cSTomi Valkeinen int sdi_init_platform_driver(void) __init;
2849960aa7cSTomi Valkeinen void sdi_uninit_platform_driver(void);
2859960aa7cSTomi Valkeinen 
2869960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_SDI
2879960aa7cSTomi Valkeinen int sdi_init_port(struct platform_device *pdev, struct device_node *port);
2889960aa7cSTomi Valkeinen void sdi_uninit_port(struct device_node *port);
2899960aa7cSTomi Valkeinen #else
2909960aa7cSTomi Valkeinen static inline int sdi_init_port(struct platform_device *pdev,
2919960aa7cSTomi Valkeinen 		struct device_node *port)
2929960aa7cSTomi Valkeinen {
2939960aa7cSTomi Valkeinen 	return 0;
2949960aa7cSTomi Valkeinen }
2959960aa7cSTomi Valkeinen static inline void sdi_uninit_port(struct device_node *port)
2969960aa7cSTomi Valkeinen {
2979960aa7cSTomi Valkeinen }
2989960aa7cSTomi Valkeinen #endif
2999960aa7cSTomi Valkeinen 
3009960aa7cSTomi Valkeinen /* DSI */
3019960aa7cSTomi Valkeinen 
3029960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DSI
3039960aa7cSTomi Valkeinen 
3049960aa7cSTomi Valkeinen struct dentry;
3059960aa7cSTomi Valkeinen struct file_operations;
3069960aa7cSTomi Valkeinen 
3079960aa7cSTomi Valkeinen int dsi_init_platform_driver(void) __init;
3089960aa7cSTomi Valkeinen void dsi_uninit_platform_driver(void);
3099960aa7cSTomi Valkeinen 
3109960aa7cSTomi Valkeinen void dsi_dump_clocks(struct seq_file *s);
3119960aa7cSTomi Valkeinen 
3129960aa7cSTomi Valkeinen void dsi_irq_handler(void);
3139960aa7cSTomi Valkeinen u8 dsi_get_pixel_size(enum omap_dss_dsi_pixel_format fmt);
3149960aa7cSTomi Valkeinen 
3159960aa7cSTomi Valkeinen #else
3169960aa7cSTomi Valkeinen static inline u8 dsi_get_pixel_size(enum omap_dss_dsi_pixel_format fmt)
3179960aa7cSTomi Valkeinen {
3189960aa7cSTomi Valkeinen 	WARN(1, "%s: DSI not compiled in, returning pixel_size as 0\n",
3199960aa7cSTomi Valkeinen 	     __func__);
3209960aa7cSTomi Valkeinen 	return 0;
3219960aa7cSTomi Valkeinen }
3229960aa7cSTomi Valkeinen #endif
3239960aa7cSTomi Valkeinen 
3249960aa7cSTomi Valkeinen /* DPI */
3259960aa7cSTomi Valkeinen int dpi_init_platform_driver(void) __init;
3269960aa7cSTomi Valkeinen void dpi_uninit_platform_driver(void);
3279960aa7cSTomi Valkeinen 
3289960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DPI
3299960aa7cSTomi Valkeinen int dpi_init_port(struct platform_device *pdev, struct device_node *port);
3309960aa7cSTomi Valkeinen void dpi_uninit_port(struct device_node *port);
3319960aa7cSTomi Valkeinen #else
3329960aa7cSTomi Valkeinen static inline int dpi_init_port(struct platform_device *pdev,
3339960aa7cSTomi Valkeinen 		struct device_node *port)
3349960aa7cSTomi Valkeinen {
3359960aa7cSTomi Valkeinen 	return 0;
3369960aa7cSTomi Valkeinen }
3379960aa7cSTomi Valkeinen static inline void dpi_uninit_port(struct device_node *port)
3389960aa7cSTomi Valkeinen {
3399960aa7cSTomi Valkeinen }
3409960aa7cSTomi Valkeinen #endif
3419960aa7cSTomi Valkeinen 
3429960aa7cSTomi Valkeinen /* DISPC */
3439960aa7cSTomi Valkeinen int dispc_init_platform_driver(void) __init;
3449960aa7cSTomi Valkeinen void dispc_uninit_platform_driver(void);
3459960aa7cSTomi Valkeinen void dispc_dump_clocks(struct seq_file *s);
3469960aa7cSTomi Valkeinen 
3479960aa7cSTomi Valkeinen void dispc_enable_sidle(void);
3489960aa7cSTomi Valkeinen void dispc_disable_sidle(void);
3499960aa7cSTomi Valkeinen 
3509960aa7cSTomi Valkeinen void dispc_lcd_enable_signal(bool enable);
3519960aa7cSTomi Valkeinen void dispc_pck_free_enable(bool enable);
3529960aa7cSTomi Valkeinen void dispc_enable_fifomerge(bool enable);
3539960aa7cSTomi Valkeinen void dispc_enable_gamma_table(bool enable);
3549960aa7cSTomi Valkeinen 
3559960aa7cSTomi Valkeinen typedef bool (*dispc_div_calc_func)(int lckd, int pckd, unsigned long lck,
3569960aa7cSTomi Valkeinen 		unsigned long pck, void *data);
3579960aa7cSTomi Valkeinen bool dispc_div_calc(unsigned long dispc,
3589960aa7cSTomi Valkeinen 		unsigned long pck_min, unsigned long pck_max,
3599960aa7cSTomi Valkeinen 		dispc_div_calc_func func, void *data);
3609960aa7cSTomi Valkeinen 
3619960aa7cSTomi Valkeinen bool dispc_mgr_timings_ok(enum omap_channel channel,
3629960aa7cSTomi Valkeinen 		const struct omap_video_timings *timings);
3639960aa7cSTomi Valkeinen int dispc_calc_clock_rates(unsigned long dispc_fclk_rate,
3649960aa7cSTomi Valkeinen 		struct dispc_clock_info *cinfo);
3659960aa7cSTomi Valkeinen 
3669960aa7cSTomi Valkeinen 
3679960aa7cSTomi Valkeinen void dispc_ovl_set_fifo_threshold(enum omap_plane plane, u32 low, u32 high);
3689960aa7cSTomi Valkeinen void dispc_ovl_compute_fifo_thresholds(enum omap_plane plane,
3699960aa7cSTomi Valkeinen 		u32 *fifo_low, u32 *fifo_high, bool use_fifomerge,
3709960aa7cSTomi Valkeinen 		bool manual_update);
3719960aa7cSTomi Valkeinen 
3729960aa7cSTomi Valkeinen void dispc_mgr_set_clock_div(enum omap_channel channel,
3739960aa7cSTomi Valkeinen 		const struct dispc_clock_info *cinfo);
3749960aa7cSTomi Valkeinen int dispc_mgr_get_clock_div(enum omap_channel channel,
3759960aa7cSTomi Valkeinen 		struct dispc_clock_info *cinfo);
3769960aa7cSTomi Valkeinen void dispc_set_tv_pclk(unsigned long pclk);
3779960aa7cSTomi Valkeinen 
3789960aa7cSTomi Valkeinen u32 dispc_wb_get_framedone_irq(void);
3799960aa7cSTomi Valkeinen bool dispc_wb_go_busy(void);
3809960aa7cSTomi Valkeinen void dispc_wb_go(void);
3819960aa7cSTomi Valkeinen void dispc_wb_enable(bool enable);
3829960aa7cSTomi Valkeinen bool dispc_wb_is_enabled(void);
3839960aa7cSTomi Valkeinen void dispc_wb_set_channel_in(enum dss_writeback_channel channel);
3849960aa7cSTomi Valkeinen int dispc_wb_setup(const struct omap_dss_writeback_info *wi,
3859960aa7cSTomi Valkeinen 		bool mem_to_mem, const struct omap_video_timings *timings);
3869960aa7cSTomi Valkeinen 
3879960aa7cSTomi Valkeinen /* VENC */
3889960aa7cSTomi Valkeinen int venc_init_platform_driver(void) __init;
3899960aa7cSTomi Valkeinen void venc_uninit_platform_driver(void);
3909960aa7cSTomi Valkeinen 
3919960aa7cSTomi Valkeinen /* HDMI */
3929960aa7cSTomi Valkeinen int hdmi4_init_platform_driver(void) __init;
3939960aa7cSTomi Valkeinen void hdmi4_uninit_platform_driver(void);
3949960aa7cSTomi Valkeinen 
3959960aa7cSTomi Valkeinen int hdmi5_init_platform_driver(void) __init;
3969960aa7cSTomi Valkeinen void hdmi5_uninit_platform_driver(void);
3979960aa7cSTomi Valkeinen 
3989960aa7cSTomi Valkeinen /* RFBI */
3999960aa7cSTomi Valkeinen int rfbi_init_platform_driver(void) __init;
4009960aa7cSTomi Valkeinen void rfbi_uninit_platform_driver(void);
4019960aa7cSTomi Valkeinen 
4029960aa7cSTomi Valkeinen 
4039960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_COLLECT_IRQ_STATS
4049960aa7cSTomi Valkeinen static inline void dss_collect_irq_stats(u32 irqstatus, unsigned *irq_arr)
4059960aa7cSTomi Valkeinen {
4069960aa7cSTomi Valkeinen 	int b;
4079960aa7cSTomi Valkeinen 	for (b = 0; b < 32; ++b) {
4089960aa7cSTomi Valkeinen 		if (irqstatus & (1 << b))
4099960aa7cSTomi Valkeinen 			irq_arr[b]++;
4109960aa7cSTomi Valkeinen 	}
4119960aa7cSTomi Valkeinen }
4129960aa7cSTomi Valkeinen #endif
4139960aa7cSTomi Valkeinen 
4149960aa7cSTomi Valkeinen /* PLL */
4159960aa7cSTomi Valkeinen typedef bool (*dss_pll_calc_func)(int n, int m, unsigned long fint,
4169960aa7cSTomi Valkeinen 		unsigned long clkdco, void *data);
4179960aa7cSTomi Valkeinen typedef bool (*dss_hsdiv_calc_func)(int m_dispc, unsigned long dispc,
4189960aa7cSTomi Valkeinen 		void *data);
4199960aa7cSTomi Valkeinen 
4209960aa7cSTomi Valkeinen int dss_pll_register(struct dss_pll *pll);
4219960aa7cSTomi Valkeinen void dss_pll_unregister(struct dss_pll *pll);
4229960aa7cSTomi Valkeinen struct dss_pll *dss_pll_find(const char *name);
4239960aa7cSTomi Valkeinen int dss_pll_enable(struct dss_pll *pll);
4249960aa7cSTomi Valkeinen void dss_pll_disable(struct dss_pll *pll);
4259960aa7cSTomi Valkeinen int dss_pll_set_config(struct dss_pll *pll,
4269960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
4279960aa7cSTomi Valkeinen 
4289960aa7cSTomi Valkeinen bool dss_pll_hsdiv_calc(const struct dss_pll *pll, unsigned long clkdco,
4299960aa7cSTomi Valkeinen 		unsigned long out_min, unsigned long out_max,
4309960aa7cSTomi Valkeinen 		dss_hsdiv_calc_func func, void *data);
4319960aa7cSTomi Valkeinen bool dss_pll_calc(const struct dss_pll *pll, unsigned long clkin,
4329960aa7cSTomi Valkeinen 		unsigned long pll_min, unsigned long pll_max,
4339960aa7cSTomi Valkeinen 		dss_pll_calc_func func, void *data);
4349960aa7cSTomi Valkeinen int dss_pll_write_config_type_a(struct dss_pll *pll,
4359960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
4369960aa7cSTomi Valkeinen int dss_pll_write_config_type_b(struct dss_pll *pll,
4379960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
4389960aa7cSTomi Valkeinen int dss_pll_wait_reset_done(struct dss_pll *pll);
4399960aa7cSTomi Valkeinen 
4409960aa7cSTomi Valkeinen #endif
441