xref: /openbmc/linux/drivers/gpu/drm/omapdrm/dss/dss.h (revision 9960aa7cb58caadef8edf3a2582e30664a6b68dd)
1*9960aa7cSTomi Valkeinen /*
2*9960aa7cSTomi Valkeinen  * linux/drivers/video/omap2/dss/dss.h
3*9960aa7cSTomi Valkeinen  *
4*9960aa7cSTomi Valkeinen  * Copyright (C) 2009 Nokia Corporation
5*9960aa7cSTomi Valkeinen  * Author: Tomi Valkeinen <tomi.valkeinen@nokia.com>
6*9960aa7cSTomi Valkeinen  *
7*9960aa7cSTomi Valkeinen  * Some code and ideas taken from drivers/video/omap/ driver
8*9960aa7cSTomi Valkeinen  * by Imre Deak.
9*9960aa7cSTomi Valkeinen  *
10*9960aa7cSTomi Valkeinen  * This program is free software; you can redistribute it and/or modify it
11*9960aa7cSTomi Valkeinen  * under the terms of the GNU General Public License version 2 as published by
12*9960aa7cSTomi Valkeinen  * the Free Software Foundation.
13*9960aa7cSTomi Valkeinen  *
14*9960aa7cSTomi Valkeinen  * This program is distributed in the hope that it will be useful, but WITHOUT
15*9960aa7cSTomi Valkeinen  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
16*9960aa7cSTomi Valkeinen  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
17*9960aa7cSTomi Valkeinen  * more details.
18*9960aa7cSTomi Valkeinen  *
19*9960aa7cSTomi Valkeinen  * You should have received a copy of the GNU General Public License along with
20*9960aa7cSTomi Valkeinen  * this program.  If not, see <http://www.gnu.org/licenses/>.
21*9960aa7cSTomi Valkeinen  */
22*9960aa7cSTomi Valkeinen 
23*9960aa7cSTomi Valkeinen #ifndef __OMAP2_DSS_H
24*9960aa7cSTomi Valkeinen #define __OMAP2_DSS_H
25*9960aa7cSTomi Valkeinen 
26*9960aa7cSTomi Valkeinen #include <linux/interrupt.h>
27*9960aa7cSTomi Valkeinen 
28*9960aa7cSTomi Valkeinen #ifdef pr_fmt
29*9960aa7cSTomi Valkeinen #undef pr_fmt
30*9960aa7cSTomi Valkeinen #endif
31*9960aa7cSTomi Valkeinen 
32*9960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
33*9960aa7cSTomi Valkeinen #define pr_fmt(fmt) DSS_SUBSYS_NAME ": " fmt
34*9960aa7cSTomi Valkeinen #else
35*9960aa7cSTomi Valkeinen #define pr_fmt(fmt) fmt
36*9960aa7cSTomi Valkeinen #endif
37*9960aa7cSTomi Valkeinen 
38*9960aa7cSTomi Valkeinen #define DSSDBG(format, ...) \
39*9960aa7cSTomi Valkeinen 	pr_debug(format, ## __VA_ARGS__)
40*9960aa7cSTomi Valkeinen 
41*9960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
42*9960aa7cSTomi Valkeinen #define DSSERR(format, ...) \
43*9960aa7cSTomi Valkeinen 	printk(KERN_ERR "omapdss " DSS_SUBSYS_NAME " error: " format, \
44*9960aa7cSTomi Valkeinen 	## __VA_ARGS__)
45*9960aa7cSTomi Valkeinen #else
46*9960aa7cSTomi Valkeinen #define DSSERR(format, ...) \
47*9960aa7cSTomi Valkeinen 	printk(KERN_ERR "omapdss error: " format, ## __VA_ARGS__)
48*9960aa7cSTomi Valkeinen #endif
49*9960aa7cSTomi Valkeinen 
50*9960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
51*9960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \
52*9960aa7cSTomi Valkeinen 	printk(KERN_INFO "omapdss " DSS_SUBSYS_NAME ": " format, \
53*9960aa7cSTomi Valkeinen 	## __VA_ARGS__)
54*9960aa7cSTomi Valkeinen #else
55*9960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \
56*9960aa7cSTomi Valkeinen 	printk(KERN_INFO "omapdss: " format, ## __VA_ARGS__)
57*9960aa7cSTomi Valkeinen #endif
58*9960aa7cSTomi Valkeinen 
59*9960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME
60*9960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \
61*9960aa7cSTomi Valkeinen 	printk(KERN_WARNING "omapdss " DSS_SUBSYS_NAME ": " format, \
62*9960aa7cSTomi Valkeinen 	## __VA_ARGS__)
63*9960aa7cSTomi Valkeinen #else
64*9960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \
65*9960aa7cSTomi Valkeinen 	printk(KERN_WARNING "omapdss: " format, ## __VA_ARGS__)
66*9960aa7cSTomi Valkeinen #endif
67*9960aa7cSTomi Valkeinen 
68*9960aa7cSTomi Valkeinen /* OMAP TRM gives bitfields as start:end, where start is the higher bit
69*9960aa7cSTomi Valkeinen    number. For example 7:0 */
70*9960aa7cSTomi Valkeinen #define FLD_MASK(start, end)	(((1 << ((start) - (end) + 1)) - 1) << (end))
71*9960aa7cSTomi Valkeinen #define FLD_VAL(val, start, end) (((val) << (end)) & FLD_MASK(start, end))
72*9960aa7cSTomi Valkeinen #define FLD_GET(val, start, end) (((val) & FLD_MASK(start, end)) >> (end))
73*9960aa7cSTomi Valkeinen #define FLD_MOD(orig, val, start, end) \
74*9960aa7cSTomi Valkeinen 	(((orig) & ~FLD_MASK(start, end)) | FLD_VAL(val, start, end))
75*9960aa7cSTomi Valkeinen 
76*9960aa7cSTomi Valkeinen enum dss_io_pad_mode {
77*9960aa7cSTomi Valkeinen 	DSS_IO_PAD_MODE_RESET,
78*9960aa7cSTomi Valkeinen 	DSS_IO_PAD_MODE_RFBI,
79*9960aa7cSTomi Valkeinen 	DSS_IO_PAD_MODE_BYPASS,
80*9960aa7cSTomi Valkeinen };
81*9960aa7cSTomi Valkeinen 
82*9960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select {
83*9960aa7cSTomi Valkeinen 	DSS_VENC_TV_CLK = 0,
84*9960aa7cSTomi Valkeinen 	DSS_HDMI_M_PCLK = 1,
85*9960aa7cSTomi Valkeinen };
86*9960aa7cSTomi Valkeinen 
87*9960aa7cSTomi Valkeinen enum dss_dsi_content_type {
88*9960aa7cSTomi Valkeinen 	DSS_DSI_CONTENT_DCS,
89*9960aa7cSTomi Valkeinen 	DSS_DSI_CONTENT_GENERIC,
90*9960aa7cSTomi Valkeinen };
91*9960aa7cSTomi Valkeinen 
92*9960aa7cSTomi Valkeinen enum dss_writeback_channel {
93*9960aa7cSTomi Valkeinen 	DSS_WB_LCD1_MGR =	0,
94*9960aa7cSTomi Valkeinen 	DSS_WB_LCD2_MGR =	1,
95*9960aa7cSTomi Valkeinen 	DSS_WB_TV_MGR =		2,
96*9960aa7cSTomi Valkeinen 	DSS_WB_OVL0 =		3,
97*9960aa7cSTomi Valkeinen 	DSS_WB_OVL1 =		4,
98*9960aa7cSTomi Valkeinen 	DSS_WB_OVL2 =		5,
99*9960aa7cSTomi Valkeinen 	DSS_WB_OVL3 =		6,
100*9960aa7cSTomi Valkeinen 	DSS_WB_LCD3_MGR =	7,
101*9960aa7cSTomi Valkeinen };
102*9960aa7cSTomi Valkeinen 
103*9960aa7cSTomi Valkeinen enum dss_pll_id {
104*9960aa7cSTomi Valkeinen 	DSS_PLL_DSI1,
105*9960aa7cSTomi Valkeinen 	DSS_PLL_DSI2,
106*9960aa7cSTomi Valkeinen 	DSS_PLL_HDMI,
107*9960aa7cSTomi Valkeinen 	DSS_PLL_VIDEO1,
108*9960aa7cSTomi Valkeinen 	DSS_PLL_VIDEO2,
109*9960aa7cSTomi Valkeinen };
110*9960aa7cSTomi Valkeinen 
111*9960aa7cSTomi Valkeinen struct dss_pll;
112*9960aa7cSTomi Valkeinen 
113*9960aa7cSTomi Valkeinen #define DSS_PLL_MAX_HSDIVS 4
114*9960aa7cSTomi Valkeinen 
115*9960aa7cSTomi Valkeinen /*
116*9960aa7cSTomi Valkeinen  * Type-A PLLs: clkout[]/mX[] refer to hsdiv outputs m4, m5, m6, m7.
117*9960aa7cSTomi Valkeinen  * Type-B PLLs: clkout[0] refers to m2.
118*9960aa7cSTomi Valkeinen  */
119*9960aa7cSTomi Valkeinen struct dss_pll_clock_info {
120*9960aa7cSTomi Valkeinen 	/* rates that we get with dividers below */
121*9960aa7cSTomi Valkeinen 	unsigned long fint;
122*9960aa7cSTomi Valkeinen 	unsigned long clkdco;
123*9960aa7cSTomi Valkeinen 	unsigned long clkout[DSS_PLL_MAX_HSDIVS];
124*9960aa7cSTomi Valkeinen 
125*9960aa7cSTomi Valkeinen 	/* dividers */
126*9960aa7cSTomi Valkeinen 	u16 n;
127*9960aa7cSTomi Valkeinen 	u16 m;
128*9960aa7cSTomi Valkeinen 	u32 mf;
129*9960aa7cSTomi Valkeinen 	u16 mX[DSS_PLL_MAX_HSDIVS];
130*9960aa7cSTomi Valkeinen 	u16 sd;
131*9960aa7cSTomi Valkeinen };
132*9960aa7cSTomi Valkeinen 
133*9960aa7cSTomi Valkeinen struct dss_pll_ops {
134*9960aa7cSTomi Valkeinen 	int (*enable)(struct dss_pll *pll);
135*9960aa7cSTomi Valkeinen 	void (*disable)(struct dss_pll *pll);
136*9960aa7cSTomi Valkeinen 	int (*set_config)(struct dss_pll *pll,
137*9960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
138*9960aa7cSTomi Valkeinen };
139*9960aa7cSTomi Valkeinen 
140*9960aa7cSTomi Valkeinen struct dss_pll_hw {
141*9960aa7cSTomi Valkeinen 	unsigned n_max;
142*9960aa7cSTomi Valkeinen 	unsigned m_min;
143*9960aa7cSTomi Valkeinen 	unsigned m_max;
144*9960aa7cSTomi Valkeinen 	unsigned mX_max;
145*9960aa7cSTomi Valkeinen 
146*9960aa7cSTomi Valkeinen 	unsigned long fint_min, fint_max;
147*9960aa7cSTomi Valkeinen 	unsigned long clkdco_min, clkdco_low, clkdco_max;
148*9960aa7cSTomi Valkeinen 
149*9960aa7cSTomi Valkeinen 	u8 n_msb, n_lsb;
150*9960aa7cSTomi Valkeinen 	u8 m_msb, m_lsb;
151*9960aa7cSTomi Valkeinen 	u8 mX_msb[DSS_PLL_MAX_HSDIVS], mX_lsb[DSS_PLL_MAX_HSDIVS];
152*9960aa7cSTomi Valkeinen 
153*9960aa7cSTomi Valkeinen 	bool has_stopmode;
154*9960aa7cSTomi Valkeinen 	bool has_freqsel;
155*9960aa7cSTomi Valkeinen 	bool has_selfreqdco;
156*9960aa7cSTomi Valkeinen 	bool has_refsel;
157*9960aa7cSTomi Valkeinen };
158*9960aa7cSTomi Valkeinen 
159*9960aa7cSTomi Valkeinen struct dss_pll {
160*9960aa7cSTomi Valkeinen 	const char *name;
161*9960aa7cSTomi Valkeinen 	enum dss_pll_id id;
162*9960aa7cSTomi Valkeinen 
163*9960aa7cSTomi Valkeinen 	struct clk *clkin;
164*9960aa7cSTomi Valkeinen 	struct regulator *regulator;
165*9960aa7cSTomi Valkeinen 
166*9960aa7cSTomi Valkeinen 	void __iomem *base;
167*9960aa7cSTomi Valkeinen 
168*9960aa7cSTomi Valkeinen 	const struct dss_pll_hw *hw;
169*9960aa7cSTomi Valkeinen 
170*9960aa7cSTomi Valkeinen 	const struct dss_pll_ops *ops;
171*9960aa7cSTomi Valkeinen 
172*9960aa7cSTomi Valkeinen 	struct dss_pll_clock_info cinfo;
173*9960aa7cSTomi Valkeinen };
174*9960aa7cSTomi Valkeinen 
175*9960aa7cSTomi Valkeinen struct dispc_clock_info {
176*9960aa7cSTomi Valkeinen 	/* rates that we get with dividers below */
177*9960aa7cSTomi Valkeinen 	unsigned long lck;
178*9960aa7cSTomi Valkeinen 	unsigned long pck;
179*9960aa7cSTomi Valkeinen 
180*9960aa7cSTomi Valkeinen 	/* dividers */
181*9960aa7cSTomi Valkeinen 	u16 lck_div;
182*9960aa7cSTomi Valkeinen 	u16 pck_div;
183*9960aa7cSTomi Valkeinen };
184*9960aa7cSTomi Valkeinen 
185*9960aa7cSTomi Valkeinen struct dss_lcd_mgr_config {
186*9960aa7cSTomi Valkeinen 	enum dss_io_pad_mode io_pad_mode;
187*9960aa7cSTomi Valkeinen 
188*9960aa7cSTomi Valkeinen 	bool stallmode;
189*9960aa7cSTomi Valkeinen 	bool fifohandcheck;
190*9960aa7cSTomi Valkeinen 
191*9960aa7cSTomi Valkeinen 	struct dispc_clock_info clock_info;
192*9960aa7cSTomi Valkeinen 
193*9960aa7cSTomi Valkeinen 	int video_port_width;
194*9960aa7cSTomi Valkeinen 
195*9960aa7cSTomi Valkeinen 	int lcden_sig_polarity;
196*9960aa7cSTomi Valkeinen };
197*9960aa7cSTomi Valkeinen 
198*9960aa7cSTomi Valkeinen struct seq_file;
199*9960aa7cSTomi Valkeinen struct platform_device;
200*9960aa7cSTomi Valkeinen 
201*9960aa7cSTomi Valkeinen /* core */
202*9960aa7cSTomi Valkeinen struct platform_device *dss_get_core_pdev(void);
203*9960aa7cSTomi Valkeinen int dss_dsi_enable_pads(int dsi_id, unsigned lane_mask);
204*9960aa7cSTomi Valkeinen void dss_dsi_disable_pads(int dsi_id, unsigned lane_mask);
205*9960aa7cSTomi Valkeinen int dss_set_min_bus_tput(struct device *dev, unsigned long tput);
206*9960aa7cSTomi Valkeinen int dss_debugfs_create_file(const char *name, void (*write)(struct seq_file *));
207*9960aa7cSTomi Valkeinen 
208*9960aa7cSTomi Valkeinen /* display */
209*9960aa7cSTomi Valkeinen int dss_suspend_all_devices(void);
210*9960aa7cSTomi Valkeinen int dss_resume_all_devices(void);
211*9960aa7cSTomi Valkeinen void dss_disable_all_devices(void);
212*9960aa7cSTomi Valkeinen 
213*9960aa7cSTomi Valkeinen int display_init_sysfs(struct platform_device *pdev);
214*9960aa7cSTomi Valkeinen void display_uninit_sysfs(struct platform_device *pdev);
215*9960aa7cSTomi Valkeinen 
216*9960aa7cSTomi Valkeinen /* manager */
217*9960aa7cSTomi Valkeinen int dss_init_overlay_managers(void);
218*9960aa7cSTomi Valkeinen void dss_uninit_overlay_managers(void);
219*9960aa7cSTomi Valkeinen int dss_init_overlay_managers_sysfs(struct platform_device *pdev);
220*9960aa7cSTomi Valkeinen void dss_uninit_overlay_managers_sysfs(struct platform_device *pdev);
221*9960aa7cSTomi Valkeinen int dss_mgr_simple_check(struct omap_overlay_manager *mgr,
222*9960aa7cSTomi Valkeinen 		const struct omap_overlay_manager_info *info);
223*9960aa7cSTomi Valkeinen int dss_mgr_check_timings(struct omap_overlay_manager *mgr,
224*9960aa7cSTomi Valkeinen 		const struct omap_video_timings *timings);
225*9960aa7cSTomi Valkeinen int dss_mgr_check(struct omap_overlay_manager *mgr,
226*9960aa7cSTomi Valkeinen 		struct omap_overlay_manager_info *info,
227*9960aa7cSTomi Valkeinen 		const struct omap_video_timings *mgr_timings,
228*9960aa7cSTomi Valkeinen 		const struct dss_lcd_mgr_config *config,
229*9960aa7cSTomi Valkeinen 		struct omap_overlay_info **overlay_infos);
230*9960aa7cSTomi Valkeinen 
231*9960aa7cSTomi Valkeinen static inline bool dss_mgr_is_lcd(enum omap_channel id)
232*9960aa7cSTomi Valkeinen {
233*9960aa7cSTomi Valkeinen 	if (id == OMAP_DSS_CHANNEL_LCD || id == OMAP_DSS_CHANNEL_LCD2 ||
234*9960aa7cSTomi Valkeinen 			id == OMAP_DSS_CHANNEL_LCD3)
235*9960aa7cSTomi Valkeinen 		return true;
236*9960aa7cSTomi Valkeinen 	else
237*9960aa7cSTomi Valkeinen 		return false;
238*9960aa7cSTomi Valkeinen }
239*9960aa7cSTomi Valkeinen 
240*9960aa7cSTomi Valkeinen int dss_manager_kobj_init(struct omap_overlay_manager *mgr,
241*9960aa7cSTomi Valkeinen 		struct platform_device *pdev);
242*9960aa7cSTomi Valkeinen void dss_manager_kobj_uninit(struct omap_overlay_manager *mgr);
243*9960aa7cSTomi Valkeinen 
244*9960aa7cSTomi Valkeinen /* overlay */
245*9960aa7cSTomi Valkeinen void dss_init_overlays(struct platform_device *pdev);
246*9960aa7cSTomi Valkeinen void dss_uninit_overlays(struct platform_device *pdev);
247*9960aa7cSTomi Valkeinen void dss_overlay_setup_dispc_manager(struct omap_overlay_manager *mgr);
248*9960aa7cSTomi Valkeinen int dss_ovl_simple_check(struct omap_overlay *ovl,
249*9960aa7cSTomi Valkeinen 		const struct omap_overlay_info *info);
250*9960aa7cSTomi Valkeinen int dss_ovl_check(struct omap_overlay *ovl, struct omap_overlay_info *info,
251*9960aa7cSTomi Valkeinen 		const struct omap_video_timings *mgr_timings);
252*9960aa7cSTomi Valkeinen bool dss_ovl_use_replication(struct dss_lcd_mgr_config config,
253*9960aa7cSTomi Valkeinen 		enum omap_color_mode mode);
254*9960aa7cSTomi Valkeinen int dss_overlay_kobj_init(struct omap_overlay *ovl,
255*9960aa7cSTomi Valkeinen 		struct platform_device *pdev);
256*9960aa7cSTomi Valkeinen void dss_overlay_kobj_uninit(struct omap_overlay *ovl);
257*9960aa7cSTomi Valkeinen 
258*9960aa7cSTomi Valkeinen /* DSS */
259*9960aa7cSTomi Valkeinen int dss_init_platform_driver(void) __init;
260*9960aa7cSTomi Valkeinen void dss_uninit_platform_driver(void);
261*9960aa7cSTomi Valkeinen 
262*9960aa7cSTomi Valkeinen int dss_runtime_get(void);
263*9960aa7cSTomi Valkeinen void dss_runtime_put(void);
264*9960aa7cSTomi Valkeinen 
265*9960aa7cSTomi Valkeinen unsigned long dss_get_dispc_clk_rate(void);
266*9960aa7cSTomi Valkeinen int dss_dpi_select_source(int port, enum omap_channel channel);
267*9960aa7cSTomi Valkeinen void dss_select_hdmi_venc_clk_source(enum dss_hdmi_venc_clk_source_select);
268*9960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select dss_get_hdmi_venc_clk_source(void);
269*9960aa7cSTomi Valkeinen const char *dss_get_generic_clk_source_name(enum omap_dss_clk_source clk_src);
270*9960aa7cSTomi Valkeinen void dss_dump_clocks(struct seq_file *s);
271*9960aa7cSTomi Valkeinen 
272*9960aa7cSTomi Valkeinen /* DSS VIDEO PLL */
273*9960aa7cSTomi Valkeinen struct dss_pll *dss_video_pll_init(struct platform_device *pdev, int id,
274*9960aa7cSTomi Valkeinen 	struct regulator *regulator);
275*9960aa7cSTomi Valkeinen void dss_video_pll_uninit(struct dss_pll *pll);
276*9960aa7cSTomi Valkeinen 
277*9960aa7cSTomi Valkeinen /* dss-of */
278*9960aa7cSTomi Valkeinen struct device_node *dss_of_port_get_parent_device(struct device_node *port);
279*9960aa7cSTomi Valkeinen u32 dss_of_port_get_port_number(struct device_node *port);
280*9960aa7cSTomi Valkeinen 
281*9960aa7cSTomi Valkeinen #if defined(CONFIG_OMAP2_DSS_DEBUGFS)
282*9960aa7cSTomi Valkeinen void dss_debug_dump_clocks(struct seq_file *s);
283*9960aa7cSTomi Valkeinen #endif
284*9960aa7cSTomi Valkeinen 
285*9960aa7cSTomi Valkeinen void dss_ctrl_pll_enable(enum dss_pll_id pll_id, bool enable);
286*9960aa7cSTomi Valkeinen void dss_ctrl_pll_set_control_mux(enum dss_pll_id pll_id,
287*9960aa7cSTomi Valkeinen 	enum omap_channel channel);
288*9960aa7cSTomi Valkeinen 
289*9960aa7cSTomi Valkeinen void dss_sdi_init(int datapairs);
290*9960aa7cSTomi Valkeinen int dss_sdi_enable(void);
291*9960aa7cSTomi Valkeinen void dss_sdi_disable(void);
292*9960aa7cSTomi Valkeinen 
293*9960aa7cSTomi Valkeinen void dss_select_dsi_clk_source(int dsi_module,
294*9960aa7cSTomi Valkeinen 		enum omap_dss_clk_source clk_src);
295*9960aa7cSTomi Valkeinen void dss_select_lcd_clk_source(enum omap_channel channel,
296*9960aa7cSTomi Valkeinen 		enum omap_dss_clk_source clk_src);
297*9960aa7cSTomi Valkeinen enum omap_dss_clk_source dss_get_dispc_clk_source(void);
298*9960aa7cSTomi Valkeinen enum omap_dss_clk_source dss_get_dsi_clk_source(int dsi_module);
299*9960aa7cSTomi Valkeinen enum omap_dss_clk_source dss_get_lcd_clk_source(enum omap_channel channel);
300*9960aa7cSTomi Valkeinen 
301*9960aa7cSTomi Valkeinen void dss_set_venc_output(enum omap_dss_venc_type type);
302*9960aa7cSTomi Valkeinen void dss_set_dac_pwrdn_bgz(bool enable);
303*9960aa7cSTomi Valkeinen 
304*9960aa7cSTomi Valkeinen int dss_set_fck_rate(unsigned long rate);
305*9960aa7cSTomi Valkeinen 
306*9960aa7cSTomi Valkeinen typedef bool (*dss_div_calc_func)(unsigned long fck, void *data);
307*9960aa7cSTomi Valkeinen bool dss_div_calc(unsigned long pck, unsigned long fck_min,
308*9960aa7cSTomi Valkeinen 		dss_div_calc_func func, void *data);
309*9960aa7cSTomi Valkeinen 
310*9960aa7cSTomi Valkeinen /* SDI */
311*9960aa7cSTomi Valkeinen int sdi_init_platform_driver(void) __init;
312*9960aa7cSTomi Valkeinen void sdi_uninit_platform_driver(void);
313*9960aa7cSTomi Valkeinen 
314*9960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_SDI
315*9960aa7cSTomi Valkeinen int sdi_init_port(struct platform_device *pdev, struct device_node *port);
316*9960aa7cSTomi Valkeinen void sdi_uninit_port(struct device_node *port);
317*9960aa7cSTomi Valkeinen #else
318*9960aa7cSTomi Valkeinen static inline int sdi_init_port(struct platform_device *pdev,
319*9960aa7cSTomi Valkeinen 		struct device_node *port)
320*9960aa7cSTomi Valkeinen {
321*9960aa7cSTomi Valkeinen 	return 0;
322*9960aa7cSTomi Valkeinen }
323*9960aa7cSTomi Valkeinen static inline void sdi_uninit_port(struct device_node *port)
324*9960aa7cSTomi Valkeinen {
325*9960aa7cSTomi Valkeinen }
326*9960aa7cSTomi Valkeinen #endif
327*9960aa7cSTomi Valkeinen 
328*9960aa7cSTomi Valkeinen /* DSI */
329*9960aa7cSTomi Valkeinen 
330*9960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DSI
331*9960aa7cSTomi Valkeinen 
332*9960aa7cSTomi Valkeinen struct dentry;
333*9960aa7cSTomi Valkeinen struct file_operations;
334*9960aa7cSTomi Valkeinen 
335*9960aa7cSTomi Valkeinen int dsi_init_platform_driver(void) __init;
336*9960aa7cSTomi Valkeinen void dsi_uninit_platform_driver(void);
337*9960aa7cSTomi Valkeinen 
338*9960aa7cSTomi Valkeinen void dsi_dump_clocks(struct seq_file *s);
339*9960aa7cSTomi Valkeinen 
340*9960aa7cSTomi Valkeinen void dsi_irq_handler(void);
341*9960aa7cSTomi Valkeinen u8 dsi_get_pixel_size(enum omap_dss_dsi_pixel_format fmt);
342*9960aa7cSTomi Valkeinen 
343*9960aa7cSTomi Valkeinen #else
344*9960aa7cSTomi Valkeinen static inline u8 dsi_get_pixel_size(enum omap_dss_dsi_pixel_format fmt)
345*9960aa7cSTomi Valkeinen {
346*9960aa7cSTomi Valkeinen 	WARN(1, "%s: DSI not compiled in, returning pixel_size as 0\n",
347*9960aa7cSTomi Valkeinen 	     __func__);
348*9960aa7cSTomi Valkeinen 	return 0;
349*9960aa7cSTomi Valkeinen }
350*9960aa7cSTomi Valkeinen #endif
351*9960aa7cSTomi Valkeinen 
352*9960aa7cSTomi Valkeinen /* DPI */
353*9960aa7cSTomi Valkeinen int dpi_init_platform_driver(void) __init;
354*9960aa7cSTomi Valkeinen void dpi_uninit_platform_driver(void);
355*9960aa7cSTomi Valkeinen 
356*9960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DPI
357*9960aa7cSTomi Valkeinen int dpi_init_port(struct platform_device *pdev, struct device_node *port);
358*9960aa7cSTomi Valkeinen void dpi_uninit_port(struct device_node *port);
359*9960aa7cSTomi Valkeinen #else
360*9960aa7cSTomi Valkeinen static inline int dpi_init_port(struct platform_device *pdev,
361*9960aa7cSTomi Valkeinen 		struct device_node *port)
362*9960aa7cSTomi Valkeinen {
363*9960aa7cSTomi Valkeinen 	return 0;
364*9960aa7cSTomi Valkeinen }
365*9960aa7cSTomi Valkeinen static inline void dpi_uninit_port(struct device_node *port)
366*9960aa7cSTomi Valkeinen {
367*9960aa7cSTomi Valkeinen }
368*9960aa7cSTomi Valkeinen #endif
369*9960aa7cSTomi Valkeinen 
370*9960aa7cSTomi Valkeinen /* DISPC */
371*9960aa7cSTomi Valkeinen int dispc_init_platform_driver(void) __init;
372*9960aa7cSTomi Valkeinen void dispc_uninit_platform_driver(void);
373*9960aa7cSTomi Valkeinen void dispc_dump_clocks(struct seq_file *s);
374*9960aa7cSTomi Valkeinen 
375*9960aa7cSTomi Valkeinen void dispc_enable_sidle(void);
376*9960aa7cSTomi Valkeinen void dispc_disable_sidle(void);
377*9960aa7cSTomi Valkeinen 
378*9960aa7cSTomi Valkeinen void dispc_lcd_enable_signal(bool enable);
379*9960aa7cSTomi Valkeinen void dispc_pck_free_enable(bool enable);
380*9960aa7cSTomi Valkeinen void dispc_enable_fifomerge(bool enable);
381*9960aa7cSTomi Valkeinen void dispc_enable_gamma_table(bool enable);
382*9960aa7cSTomi Valkeinen 
383*9960aa7cSTomi Valkeinen typedef bool (*dispc_div_calc_func)(int lckd, int pckd, unsigned long lck,
384*9960aa7cSTomi Valkeinen 		unsigned long pck, void *data);
385*9960aa7cSTomi Valkeinen bool dispc_div_calc(unsigned long dispc,
386*9960aa7cSTomi Valkeinen 		unsigned long pck_min, unsigned long pck_max,
387*9960aa7cSTomi Valkeinen 		dispc_div_calc_func func, void *data);
388*9960aa7cSTomi Valkeinen 
389*9960aa7cSTomi Valkeinen bool dispc_mgr_timings_ok(enum omap_channel channel,
390*9960aa7cSTomi Valkeinen 		const struct omap_video_timings *timings);
391*9960aa7cSTomi Valkeinen int dispc_calc_clock_rates(unsigned long dispc_fclk_rate,
392*9960aa7cSTomi Valkeinen 		struct dispc_clock_info *cinfo);
393*9960aa7cSTomi Valkeinen 
394*9960aa7cSTomi Valkeinen 
395*9960aa7cSTomi Valkeinen void dispc_ovl_set_fifo_threshold(enum omap_plane plane, u32 low, u32 high);
396*9960aa7cSTomi Valkeinen void dispc_ovl_compute_fifo_thresholds(enum omap_plane plane,
397*9960aa7cSTomi Valkeinen 		u32 *fifo_low, u32 *fifo_high, bool use_fifomerge,
398*9960aa7cSTomi Valkeinen 		bool manual_update);
399*9960aa7cSTomi Valkeinen 
400*9960aa7cSTomi Valkeinen void dispc_mgr_set_clock_div(enum omap_channel channel,
401*9960aa7cSTomi Valkeinen 		const struct dispc_clock_info *cinfo);
402*9960aa7cSTomi Valkeinen int dispc_mgr_get_clock_div(enum omap_channel channel,
403*9960aa7cSTomi Valkeinen 		struct dispc_clock_info *cinfo);
404*9960aa7cSTomi Valkeinen void dispc_set_tv_pclk(unsigned long pclk);
405*9960aa7cSTomi Valkeinen 
406*9960aa7cSTomi Valkeinen u32 dispc_wb_get_framedone_irq(void);
407*9960aa7cSTomi Valkeinen bool dispc_wb_go_busy(void);
408*9960aa7cSTomi Valkeinen void dispc_wb_go(void);
409*9960aa7cSTomi Valkeinen void dispc_wb_enable(bool enable);
410*9960aa7cSTomi Valkeinen bool dispc_wb_is_enabled(void);
411*9960aa7cSTomi Valkeinen void dispc_wb_set_channel_in(enum dss_writeback_channel channel);
412*9960aa7cSTomi Valkeinen int dispc_wb_setup(const struct omap_dss_writeback_info *wi,
413*9960aa7cSTomi Valkeinen 		bool mem_to_mem, const struct omap_video_timings *timings);
414*9960aa7cSTomi Valkeinen 
415*9960aa7cSTomi Valkeinen /* VENC */
416*9960aa7cSTomi Valkeinen int venc_init_platform_driver(void) __init;
417*9960aa7cSTomi Valkeinen void venc_uninit_platform_driver(void);
418*9960aa7cSTomi Valkeinen 
419*9960aa7cSTomi Valkeinen /* HDMI */
420*9960aa7cSTomi Valkeinen int hdmi4_init_platform_driver(void) __init;
421*9960aa7cSTomi Valkeinen void hdmi4_uninit_platform_driver(void);
422*9960aa7cSTomi Valkeinen 
423*9960aa7cSTomi Valkeinen int hdmi5_init_platform_driver(void) __init;
424*9960aa7cSTomi Valkeinen void hdmi5_uninit_platform_driver(void);
425*9960aa7cSTomi Valkeinen 
426*9960aa7cSTomi Valkeinen /* RFBI */
427*9960aa7cSTomi Valkeinen int rfbi_init_platform_driver(void) __init;
428*9960aa7cSTomi Valkeinen void rfbi_uninit_platform_driver(void);
429*9960aa7cSTomi Valkeinen 
430*9960aa7cSTomi Valkeinen 
431*9960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_COLLECT_IRQ_STATS
432*9960aa7cSTomi Valkeinen static inline void dss_collect_irq_stats(u32 irqstatus, unsigned *irq_arr)
433*9960aa7cSTomi Valkeinen {
434*9960aa7cSTomi Valkeinen 	int b;
435*9960aa7cSTomi Valkeinen 	for (b = 0; b < 32; ++b) {
436*9960aa7cSTomi Valkeinen 		if (irqstatus & (1 << b))
437*9960aa7cSTomi Valkeinen 			irq_arr[b]++;
438*9960aa7cSTomi Valkeinen 	}
439*9960aa7cSTomi Valkeinen }
440*9960aa7cSTomi Valkeinen #endif
441*9960aa7cSTomi Valkeinen 
442*9960aa7cSTomi Valkeinen /* PLL */
443*9960aa7cSTomi Valkeinen typedef bool (*dss_pll_calc_func)(int n, int m, unsigned long fint,
444*9960aa7cSTomi Valkeinen 		unsigned long clkdco, void *data);
445*9960aa7cSTomi Valkeinen typedef bool (*dss_hsdiv_calc_func)(int m_dispc, unsigned long dispc,
446*9960aa7cSTomi Valkeinen 		void *data);
447*9960aa7cSTomi Valkeinen 
448*9960aa7cSTomi Valkeinen int dss_pll_register(struct dss_pll *pll);
449*9960aa7cSTomi Valkeinen void dss_pll_unregister(struct dss_pll *pll);
450*9960aa7cSTomi Valkeinen struct dss_pll *dss_pll_find(const char *name);
451*9960aa7cSTomi Valkeinen int dss_pll_enable(struct dss_pll *pll);
452*9960aa7cSTomi Valkeinen void dss_pll_disable(struct dss_pll *pll);
453*9960aa7cSTomi Valkeinen int dss_pll_set_config(struct dss_pll *pll,
454*9960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
455*9960aa7cSTomi Valkeinen 
456*9960aa7cSTomi Valkeinen bool dss_pll_hsdiv_calc(const struct dss_pll *pll, unsigned long clkdco,
457*9960aa7cSTomi Valkeinen 		unsigned long out_min, unsigned long out_max,
458*9960aa7cSTomi Valkeinen 		dss_hsdiv_calc_func func, void *data);
459*9960aa7cSTomi Valkeinen bool dss_pll_calc(const struct dss_pll *pll, unsigned long clkin,
460*9960aa7cSTomi Valkeinen 		unsigned long pll_min, unsigned long pll_max,
461*9960aa7cSTomi Valkeinen 		dss_pll_calc_func func, void *data);
462*9960aa7cSTomi Valkeinen int dss_pll_write_config_type_a(struct dss_pll *pll,
463*9960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
464*9960aa7cSTomi Valkeinen int dss_pll_write_config_type_b(struct dss_pll *pll,
465*9960aa7cSTomi Valkeinen 		const struct dss_pll_clock_info *cinfo);
466*9960aa7cSTomi Valkeinen int dss_pll_wait_reset_done(struct dss_pll *pll);
467*9960aa7cSTomi Valkeinen 
468*9960aa7cSTomi Valkeinen #endif
469