19960aa7cSTomi Valkeinen /* 29960aa7cSTomi Valkeinen * linux/drivers/video/omap2/dss/dss.h 39960aa7cSTomi Valkeinen * 49960aa7cSTomi Valkeinen * Copyright (C) 2009 Nokia Corporation 59960aa7cSTomi Valkeinen * Author: Tomi Valkeinen <tomi.valkeinen@nokia.com> 69960aa7cSTomi Valkeinen * 79960aa7cSTomi Valkeinen * Some code and ideas taken from drivers/video/omap/ driver 89960aa7cSTomi Valkeinen * by Imre Deak. 99960aa7cSTomi Valkeinen * 109960aa7cSTomi Valkeinen * This program is free software; you can redistribute it and/or modify it 119960aa7cSTomi Valkeinen * under the terms of the GNU General Public License version 2 as published by 129960aa7cSTomi Valkeinen * the Free Software Foundation. 139960aa7cSTomi Valkeinen * 149960aa7cSTomi Valkeinen * This program is distributed in the hope that it will be useful, but WITHOUT 159960aa7cSTomi Valkeinen * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or 169960aa7cSTomi Valkeinen * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for 179960aa7cSTomi Valkeinen * more details. 189960aa7cSTomi Valkeinen * 199960aa7cSTomi Valkeinen * You should have received a copy of the GNU General Public License along with 209960aa7cSTomi Valkeinen * this program. If not, see <http://www.gnu.org/licenses/>. 219960aa7cSTomi Valkeinen */ 229960aa7cSTomi Valkeinen 239960aa7cSTomi Valkeinen #ifndef __OMAP2_DSS_H 249960aa7cSTomi Valkeinen #define __OMAP2_DSS_H 259960aa7cSTomi Valkeinen 269960aa7cSTomi Valkeinen #include <linux/interrupt.h> 279960aa7cSTomi Valkeinen 2835a339acSTomi Valkeinen #include "omapdss.h" 2935a339acSTomi Valkeinen 309960aa7cSTomi Valkeinen #ifdef pr_fmt 319960aa7cSTomi Valkeinen #undef pr_fmt 329960aa7cSTomi Valkeinen #endif 339960aa7cSTomi Valkeinen 349960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 359960aa7cSTomi Valkeinen #define pr_fmt(fmt) DSS_SUBSYS_NAME ": " fmt 369960aa7cSTomi Valkeinen #else 379960aa7cSTomi Valkeinen #define pr_fmt(fmt) fmt 389960aa7cSTomi Valkeinen #endif 399960aa7cSTomi Valkeinen 409960aa7cSTomi Valkeinen #define DSSDBG(format, ...) \ 419960aa7cSTomi Valkeinen pr_debug(format, ## __VA_ARGS__) 429960aa7cSTomi Valkeinen 439960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 449960aa7cSTomi Valkeinen #define DSSERR(format, ...) \ 458dfe162aSJoe Perches pr_err("omapdss " DSS_SUBSYS_NAME " error: " format, ##__VA_ARGS__) 469960aa7cSTomi Valkeinen #else 479960aa7cSTomi Valkeinen #define DSSERR(format, ...) \ 488dfe162aSJoe Perches pr_err("omapdss error: " format, ##__VA_ARGS__) 499960aa7cSTomi Valkeinen #endif 509960aa7cSTomi Valkeinen 519960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 529960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \ 538dfe162aSJoe Perches pr_info("omapdss " DSS_SUBSYS_NAME ": " format, ##__VA_ARGS__) 549960aa7cSTomi Valkeinen #else 559960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \ 568dfe162aSJoe Perches pr_info("omapdss: " format, ## __VA_ARGS__) 579960aa7cSTomi Valkeinen #endif 589960aa7cSTomi Valkeinen 599960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 609960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \ 618dfe162aSJoe Perches pr_warn("omapdss " DSS_SUBSYS_NAME ": " format, ##__VA_ARGS__) 629960aa7cSTomi Valkeinen #else 639960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \ 648dfe162aSJoe Perches pr_warn("omapdss: " format, ##__VA_ARGS__) 659960aa7cSTomi Valkeinen #endif 669960aa7cSTomi Valkeinen 679960aa7cSTomi Valkeinen /* OMAP TRM gives bitfields as start:end, where start is the higher bit 689960aa7cSTomi Valkeinen number. For example 7:0 */ 699960aa7cSTomi Valkeinen #define FLD_MASK(start, end) (((1 << ((start) - (end) + 1)) - 1) << (end)) 709960aa7cSTomi Valkeinen #define FLD_VAL(val, start, end) (((val) << (end)) & FLD_MASK(start, end)) 719960aa7cSTomi Valkeinen #define FLD_GET(val, start, end) (((val) & FLD_MASK(start, end)) >> (end)) 729960aa7cSTomi Valkeinen #define FLD_MOD(orig, val, start, end) \ 739960aa7cSTomi Valkeinen (((orig) & ~FLD_MASK(start, end)) | FLD_VAL(val, start, end)) 749960aa7cSTomi Valkeinen 75b8dab2bdSLaurent Pinchart enum dss_model { 76b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP2, 77b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP3, 78b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP4, 79b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP5, 80b8dab2bdSLaurent Pinchart DSS_MODEL_DRA7, 81b8dab2bdSLaurent Pinchart }; 82b8dab2bdSLaurent Pinchart 839960aa7cSTomi Valkeinen enum dss_io_pad_mode { 849960aa7cSTomi Valkeinen DSS_IO_PAD_MODE_RESET, 859960aa7cSTomi Valkeinen DSS_IO_PAD_MODE_RFBI, 869960aa7cSTomi Valkeinen DSS_IO_PAD_MODE_BYPASS, 879960aa7cSTomi Valkeinen }; 889960aa7cSTomi Valkeinen 899960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select { 909960aa7cSTomi Valkeinen DSS_VENC_TV_CLK = 0, 919960aa7cSTomi Valkeinen DSS_HDMI_M_PCLK = 1, 929960aa7cSTomi Valkeinen }; 939960aa7cSTomi Valkeinen 949960aa7cSTomi Valkeinen enum dss_dsi_content_type { 959960aa7cSTomi Valkeinen DSS_DSI_CONTENT_DCS, 969960aa7cSTomi Valkeinen DSS_DSI_CONTENT_GENERIC, 979960aa7cSTomi Valkeinen }; 989960aa7cSTomi Valkeinen 999960aa7cSTomi Valkeinen enum dss_writeback_channel { 1009960aa7cSTomi Valkeinen DSS_WB_LCD1_MGR = 0, 1019960aa7cSTomi Valkeinen DSS_WB_LCD2_MGR = 1, 1029960aa7cSTomi Valkeinen DSS_WB_TV_MGR = 2, 1039960aa7cSTomi Valkeinen DSS_WB_OVL0 = 3, 1049960aa7cSTomi Valkeinen DSS_WB_OVL1 = 4, 1059960aa7cSTomi Valkeinen DSS_WB_OVL2 = 5, 1069960aa7cSTomi Valkeinen DSS_WB_OVL3 = 6, 1079960aa7cSTomi Valkeinen DSS_WB_LCD3_MGR = 7, 1089960aa7cSTomi Valkeinen }; 1099960aa7cSTomi Valkeinen 110dc0352d1STomi Valkeinen enum dss_clk_source { 1113b63ca75STomi Valkeinen DSS_CLK_SRC_FCK = 0, 1123b63ca75STomi Valkeinen 1133b63ca75STomi Valkeinen DSS_CLK_SRC_PLL1_1, 1143b63ca75STomi Valkeinen DSS_CLK_SRC_PLL1_2, 115b5d8c757STomi Valkeinen DSS_CLK_SRC_PLL1_3, 1163b63ca75STomi Valkeinen 1173b63ca75STomi Valkeinen DSS_CLK_SRC_PLL2_1, 1183b63ca75STomi Valkeinen DSS_CLK_SRC_PLL2_2, 119b5d8c757STomi Valkeinen DSS_CLK_SRC_PLL2_3, 120b5d8c757STomi Valkeinen 121b5d8c757STomi Valkeinen DSS_CLK_SRC_HDMI_PLL, 122be5d7319STomi Valkeinen }; 123be5d7319STomi Valkeinen 1249960aa7cSTomi Valkeinen enum dss_pll_id { 1259960aa7cSTomi Valkeinen DSS_PLL_DSI1, 1269960aa7cSTomi Valkeinen DSS_PLL_DSI2, 1279960aa7cSTomi Valkeinen DSS_PLL_HDMI, 1289960aa7cSTomi Valkeinen DSS_PLL_VIDEO1, 1299960aa7cSTomi Valkeinen DSS_PLL_VIDEO2, 1309960aa7cSTomi Valkeinen }; 1319960aa7cSTomi Valkeinen 1329960aa7cSTomi Valkeinen struct dss_pll; 1339960aa7cSTomi Valkeinen 1349960aa7cSTomi Valkeinen #define DSS_PLL_MAX_HSDIVS 4 1359960aa7cSTomi Valkeinen 13606ede3ddSTomi Valkeinen enum dss_pll_type { 13706ede3ddSTomi Valkeinen DSS_PLL_TYPE_A, 13806ede3ddSTomi Valkeinen DSS_PLL_TYPE_B, 13906ede3ddSTomi Valkeinen }; 14006ede3ddSTomi Valkeinen 1419960aa7cSTomi Valkeinen /* 1429960aa7cSTomi Valkeinen * Type-A PLLs: clkout[]/mX[] refer to hsdiv outputs m4, m5, m6, m7. 1439960aa7cSTomi Valkeinen * Type-B PLLs: clkout[0] refers to m2. 1449960aa7cSTomi Valkeinen */ 1459960aa7cSTomi Valkeinen struct dss_pll_clock_info { 1469960aa7cSTomi Valkeinen /* rates that we get with dividers below */ 1479960aa7cSTomi Valkeinen unsigned long fint; 1489960aa7cSTomi Valkeinen unsigned long clkdco; 1499960aa7cSTomi Valkeinen unsigned long clkout[DSS_PLL_MAX_HSDIVS]; 1509960aa7cSTomi Valkeinen 1519960aa7cSTomi Valkeinen /* dividers */ 1529960aa7cSTomi Valkeinen u16 n; 1539960aa7cSTomi Valkeinen u16 m; 1549960aa7cSTomi Valkeinen u32 mf; 1559960aa7cSTomi Valkeinen u16 mX[DSS_PLL_MAX_HSDIVS]; 1569960aa7cSTomi Valkeinen u16 sd; 1579960aa7cSTomi Valkeinen }; 1589960aa7cSTomi Valkeinen 1599960aa7cSTomi Valkeinen struct dss_pll_ops { 1609960aa7cSTomi Valkeinen int (*enable)(struct dss_pll *pll); 1619960aa7cSTomi Valkeinen void (*disable)(struct dss_pll *pll); 1629960aa7cSTomi Valkeinen int (*set_config)(struct dss_pll *pll, 1639960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 1649960aa7cSTomi Valkeinen }; 1659960aa7cSTomi Valkeinen 1669960aa7cSTomi Valkeinen struct dss_pll_hw { 16706ede3ddSTomi Valkeinen enum dss_pll_type type; 16806ede3ddSTomi Valkeinen 1699960aa7cSTomi Valkeinen unsigned n_max; 1709960aa7cSTomi Valkeinen unsigned m_min; 1719960aa7cSTomi Valkeinen unsigned m_max; 1729960aa7cSTomi Valkeinen unsigned mX_max; 1739960aa7cSTomi Valkeinen 1749960aa7cSTomi Valkeinen unsigned long fint_min, fint_max; 1759960aa7cSTomi Valkeinen unsigned long clkdco_min, clkdco_low, clkdco_max; 1769960aa7cSTomi Valkeinen 1779960aa7cSTomi Valkeinen u8 n_msb, n_lsb; 1789960aa7cSTomi Valkeinen u8 m_msb, m_lsb; 1799960aa7cSTomi Valkeinen u8 mX_msb[DSS_PLL_MAX_HSDIVS], mX_lsb[DSS_PLL_MAX_HSDIVS]; 1809960aa7cSTomi Valkeinen 1819960aa7cSTomi Valkeinen bool has_stopmode; 1829960aa7cSTomi Valkeinen bool has_freqsel; 1839960aa7cSTomi Valkeinen bool has_selfreqdco; 1849960aa7cSTomi Valkeinen bool has_refsel; 1859960aa7cSTomi Valkeinen }; 1869960aa7cSTomi Valkeinen 1879960aa7cSTomi Valkeinen struct dss_pll { 1889960aa7cSTomi Valkeinen const char *name; 1899960aa7cSTomi Valkeinen enum dss_pll_id id; 1909960aa7cSTomi Valkeinen 1919960aa7cSTomi Valkeinen struct clk *clkin; 1929960aa7cSTomi Valkeinen struct regulator *regulator; 1939960aa7cSTomi Valkeinen 1949960aa7cSTomi Valkeinen void __iomem *base; 1959960aa7cSTomi Valkeinen 1969960aa7cSTomi Valkeinen const struct dss_pll_hw *hw; 1979960aa7cSTomi Valkeinen 1989960aa7cSTomi Valkeinen const struct dss_pll_ops *ops; 1999960aa7cSTomi Valkeinen 2009960aa7cSTomi Valkeinen struct dss_pll_clock_info cinfo; 2019960aa7cSTomi Valkeinen }; 2029960aa7cSTomi Valkeinen 2039960aa7cSTomi Valkeinen struct dispc_clock_info { 2049960aa7cSTomi Valkeinen /* rates that we get with dividers below */ 2059960aa7cSTomi Valkeinen unsigned long lck; 2069960aa7cSTomi Valkeinen unsigned long pck; 2079960aa7cSTomi Valkeinen 2089960aa7cSTomi Valkeinen /* dividers */ 2099960aa7cSTomi Valkeinen u16 lck_div; 2109960aa7cSTomi Valkeinen u16 pck_div; 2119960aa7cSTomi Valkeinen }; 2129960aa7cSTomi Valkeinen 2139960aa7cSTomi Valkeinen struct dss_lcd_mgr_config { 2149960aa7cSTomi Valkeinen enum dss_io_pad_mode io_pad_mode; 2159960aa7cSTomi Valkeinen 2169960aa7cSTomi Valkeinen bool stallmode; 2179960aa7cSTomi Valkeinen bool fifohandcheck; 2189960aa7cSTomi Valkeinen 2199960aa7cSTomi Valkeinen struct dispc_clock_info clock_info; 2209960aa7cSTomi Valkeinen 2219960aa7cSTomi Valkeinen int video_port_width; 2229960aa7cSTomi Valkeinen 2239960aa7cSTomi Valkeinen int lcden_sig_polarity; 2249960aa7cSTomi Valkeinen }; 2259960aa7cSTomi Valkeinen 2269960aa7cSTomi Valkeinen struct seq_file; 2279960aa7cSTomi Valkeinen struct platform_device; 2289960aa7cSTomi Valkeinen 2299960aa7cSTomi Valkeinen /* core */ 230493b683bSLaurent Pinchart static inline int dss_set_min_bus_tput(struct device *dev, unsigned long tput) 231493b683bSLaurent Pinchart { 232493b683bSLaurent Pinchart /* To be implemented when the OMAP platform will provide this feature */ 233493b683bSLaurent Pinchart return 0; 234493b683bSLaurent Pinchart } 235493b683bSLaurent Pinchart 2369960aa7cSTomi Valkeinen static inline bool dss_mgr_is_lcd(enum omap_channel id) 2379960aa7cSTomi Valkeinen { 2389960aa7cSTomi Valkeinen if (id == OMAP_DSS_CHANNEL_LCD || id == OMAP_DSS_CHANNEL_LCD2 || 2399960aa7cSTomi Valkeinen id == OMAP_DSS_CHANNEL_LCD3) 2409960aa7cSTomi Valkeinen return true; 2419960aa7cSTomi Valkeinen else 2429960aa7cSTomi Valkeinen return false; 2439960aa7cSTomi Valkeinen } 2449960aa7cSTomi Valkeinen 2459960aa7cSTomi Valkeinen /* DSS */ 246*11765d16SLaurent Pinchart #if defined(CONFIG_OMAP2_DSS_DEBUGFS) 247*11765d16SLaurent Pinchart int dss_debugfs_create_file(const char *name, void (*write)(struct seq_file *)); 248*11765d16SLaurent Pinchart #else 249*11765d16SLaurent Pinchart static inline int dss_debugfs_create_file(const char *name, 250*11765d16SLaurent Pinchart void (*write)(struct seq_file *)) 251*11765d16SLaurent Pinchart { 252*11765d16SLaurent Pinchart return 0; 253*11765d16SLaurent Pinchart } 254*11765d16SLaurent Pinchart #endif /* CONFIG_OMAP2_DSS_DEBUGFS */ 255*11765d16SLaurent Pinchart 2569960aa7cSTomi Valkeinen int dss_init_platform_driver(void) __init; 2579960aa7cSTomi Valkeinen void dss_uninit_platform_driver(void); 2589960aa7cSTomi Valkeinen 2599960aa7cSTomi Valkeinen int dss_runtime_get(void); 2609960aa7cSTomi Valkeinen void dss_runtime_put(void); 2619960aa7cSTomi Valkeinen 2629960aa7cSTomi Valkeinen unsigned long dss_get_dispc_clk_rate(void); 2639960aa7cSTomi Valkeinen int dss_dpi_select_source(int port, enum omap_channel channel); 2649960aa7cSTomi Valkeinen void dss_select_hdmi_venc_clk_source(enum dss_hdmi_venc_clk_source_select); 2659960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select dss_get_hdmi_venc_clk_source(void); 266407bd564STomi Valkeinen const char *dss_get_clk_source_name(enum dss_clk_source clk_src); 2679960aa7cSTomi Valkeinen void dss_dump_clocks(struct seq_file *s); 2689960aa7cSTomi Valkeinen 2699960aa7cSTomi Valkeinen /* DSS VIDEO PLL */ 2709960aa7cSTomi Valkeinen struct dss_pll *dss_video_pll_init(struct platform_device *pdev, int id, 2719960aa7cSTomi Valkeinen struct regulator *regulator); 2729960aa7cSTomi Valkeinen void dss_video_pll_uninit(struct dss_pll *pll); 2739960aa7cSTomi Valkeinen 2749960aa7cSTomi Valkeinen void dss_ctrl_pll_enable(enum dss_pll_id pll_id, bool enable); 2759960aa7cSTomi Valkeinen 2769960aa7cSTomi Valkeinen void dss_sdi_init(int datapairs); 2779960aa7cSTomi Valkeinen int dss_sdi_enable(void); 2789960aa7cSTomi Valkeinen void dss_sdi_disable(void); 2799960aa7cSTomi Valkeinen 2809960aa7cSTomi Valkeinen void dss_select_dsi_clk_source(int dsi_module, 281dc0352d1STomi Valkeinen enum dss_clk_source clk_src); 2829960aa7cSTomi Valkeinen void dss_select_lcd_clk_source(enum omap_channel channel, 283dc0352d1STomi Valkeinen enum dss_clk_source clk_src); 284dc0352d1STomi Valkeinen enum dss_clk_source dss_get_dispc_clk_source(void); 285dc0352d1STomi Valkeinen enum dss_clk_source dss_get_dsi_clk_source(int dsi_module); 286dc0352d1STomi Valkeinen enum dss_clk_source dss_get_lcd_clk_source(enum omap_channel channel); 2879960aa7cSTomi Valkeinen 2889960aa7cSTomi Valkeinen void dss_set_venc_output(enum omap_dss_venc_type type); 2899960aa7cSTomi Valkeinen void dss_set_dac_pwrdn_bgz(bool enable); 2909960aa7cSTomi Valkeinen 2919960aa7cSTomi Valkeinen int dss_set_fck_rate(unsigned long rate); 2929960aa7cSTomi Valkeinen 2939960aa7cSTomi Valkeinen typedef bool (*dss_div_calc_func)(unsigned long fck, void *data); 2949960aa7cSTomi Valkeinen bool dss_div_calc(unsigned long pck, unsigned long fck_min, 2959960aa7cSTomi Valkeinen dss_div_calc_func func, void *data); 2969960aa7cSTomi Valkeinen 2979960aa7cSTomi Valkeinen /* SDI */ 2989960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_SDI 2999960aa7cSTomi Valkeinen int sdi_init_port(struct platform_device *pdev, struct device_node *port); 3009960aa7cSTomi Valkeinen void sdi_uninit_port(struct device_node *port); 3019960aa7cSTomi Valkeinen #else 3029960aa7cSTomi Valkeinen static inline int sdi_init_port(struct platform_device *pdev, 3039960aa7cSTomi Valkeinen struct device_node *port) 3049960aa7cSTomi Valkeinen { 3059960aa7cSTomi Valkeinen return 0; 3069960aa7cSTomi Valkeinen } 3079960aa7cSTomi Valkeinen static inline void sdi_uninit_port(struct device_node *port) 3089960aa7cSTomi Valkeinen { 3099960aa7cSTomi Valkeinen } 3109960aa7cSTomi Valkeinen #endif 3119960aa7cSTomi Valkeinen 3129960aa7cSTomi Valkeinen /* DSI */ 3139960aa7cSTomi Valkeinen 3149960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DSI 3159960aa7cSTomi Valkeinen 3169960aa7cSTomi Valkeinen struct dentry; 3179960aa7cSTomi Valkeinen struct file_operations; 3189960aa7cSTomi Valkeinen 3199960aa7cSTomi Valkeinen int dsi_init_platform_driver(void) __init; 3209960aa7cSTomi Valkeinen void dsi_uninit_platform_driver(void); 3219960aa7cSTomi Valkeinen 3229960aa7cSTomi Valkeinen void dsi_dump_clocks(struct seq_file *s); 3239960aa7cSTomi Valkeinen 3249960aa7cSTomi Valkeinen void dsi_irq_handler(void); 3259960aa7cSTomi Valkeinen 3269960aa7cSTomi Valkeinen #endif 3279960aa7cSTomi Valkeinen 3289960aa7cSTomi Valkeinen /* DPI */ 3299960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DPI 330b8dab2bdSLaurent Pinchart int dpi_init_port(struct platform_device *pdev, struct device_node *port, 331b8dab2bdSLaurent Pinchart enum dss_model dss_model); 3329960aa7cSTomi Valkeinen void dpi_uninit_port(struct device_node *port); 3339960aa7cSTomi Valkeinen #else 3349960aa7cSTomi Valkeinen static inline int dpi_init_port(struct platform_device *pdev, 335b8dab2bdSLaurent Pinchart struct device_node *port, enum dss_model dss_model) 3369960aa7cSTomi Valkeinen { 3379960aa7cSTomi Valkeinen return 0; 3389960aa7cSTomi Valkeinen } 3399960aa7cSTomi Valkeinen static inline void dpi_uninit_port(struct device_node *port) 3409960aa7cSTomi Valkeinen { 3419960aa7cSTomi Valkeinen } 3429960aa7cSTomi Valkeinen #endif 3439960aa7cSTomi Valkeinen 3449960aa7cSTomi Valkeinen /* DISPC */ 3459960aa7cSTomi Valkeinen int dispc_init_platform_driver(void) __init; 3469960aa7cSTomi Valkeinen void dispc_uninit_platform_driver(void); 3479960aa7cSTomi Valkeinen void dispc_dump_clocks(struct seq_file *s); 3489960aa7cSTomi Valkeinen 3495034b1faSTomi Valkeinen int dispc_runtime_get(void); 3505034b1faSTomi Valkeinen void dispc_runtime_put(void); 3515034b1faSTomi Valkeinen 3529960aa7cSTomi Valkeinen void dispc_enable_sidle(void); 3539960aa7cSTomi Valkeinen void dispc_disable_sidle(void); 3549960aa7cSTomi Valkeinen 3559960aa7cSTomi Valkeinen void dispc_lcd_enable_signal(bool enable); 3569960aa7cSTomi Valkeinen void dispc_pck_free_enable(bool enable); 3579960aa7cSTomi Valkeinen void dispc_enable_fifomerge(bool enable); 3589960aa7cSTomi Valkeinen void dispc_enable_gamma_table(bool enable); 3599960aa7cSTomi Valkeinen 3609960aa7cSTomi Valkeinen typedef bool (*dispc_div_calc_func)(int lckd, int pckd, unsigned long lck, 3619960aa7cSTomi Valkeinen unsigned long pck, void *data); 3629960aa7cSTomi Valkeinen bool dispc_div_calc(unsigned long dispc, 3639960aa7cSTomi Valkeinen unsigned long pck_min, unsigned long pck_max, 3649960aa7cSTomi Valkeinen dispc_div_calc_func func, void *data); 3659960aa7cSTomi Valkeinen 366da11bbbbSPeter Ujfalusi bool dispc_mgr_timings_ok(enum omap_channel channel, const struct videomode *vm); 3679960aa7cSTomi Valkeinen int dispc_calc_clock_rates(unsigned long dispc_fclk_rate, 3689960aa7cSTomi Valkeinen struct dispc_clock_info *cinfo); 3699960aa7cSTomi Valkeinen 3709960aa7cSTomi Valkeinen 371864050c7SJyri Sarha void dispc_ovl_set_fifo_threshold(enum omap_plane_id plane, u32 low, 372864050c7SJyri Sarha u32 high); 373864050c7SJyri Sarha void dispc_ovl_compute_fifo_thresholds(enum omap_plane_id plane, 3749960aa7cSTomi Valkeinen u32 *fifo_low, u32 *fifo_high, bool use_fifomerge, 3759960aa7cSTomi Valkeinen bool manual_update); 3769960aa7cSTomi Valkeinen 3779960aa7cSTomi Valkeinen void dispc_mgr_set_clock_div(enum omap_channel channel, 3789960aa7cSTomi Valkeinen const struct dispc_clock_info *cinfo); 3799960aa7cSTomi Valkeinen int dispc_mgr_get_clock_div(enum omap_channel channel, 3809960aa7cSTomi Valkeinen struct dispc_clock_info *cinfo); 3819960aa7cSTomi Valkeinen void dispc_set_tv_pclk(unsigned long pclk); 3829960aa7cSTomi Valkeinen 3839960aa7cSTomi Valkeinen u32 dispc_wb_get_framedone_irq(void); 3849960aa7cSTomi Valkeinen bool dispc_wb_go_busy(void); 3859960aa7cSTomi Valkeinen void dispc_wb_go(void); 3869960aa7cSTomi Valkeinen void dispc_wb_set_channel_in(enum dss_writeback_channel channel); 3879960aa7cSTomi Valkeinen int dispc_wb_setup(const struct omap_dss_writeback_info *wi, 388da11bbbbSPeter Ujfalusi bool mem_to_mem, const struct videomode *vm); 3899960aa7cSTomi Valkeinen 3909960aa7cSTomi Valkeinen /* VENC */ 3919960aa7cSTomi Valkeinen int venc_init_platform_driver(void) __init; 3929960aa7cSTomi Valkeinen void venc_uninit_platform_driver(void); 3939960aa7cSTomi Valkeinen 3949960aa7cSTomi Valkeinen /* HDMI */ 3959960aa7cSTomi Valkeinen int hdmi4_init_platform_driver(void) __init; 3969960aa7cSTomi Valkeinen void hdmi4_uninit_platform_driver(void); 3979960aa7cSTomi Valkeinen 3989960aa7cSTomi Valkeinen int hdmi5_init_platform_driver(void) __init; 3999960aa7cSTomi Valkeinen void hdmi5_uninit_platform_driver(void); 4009960aa7cSTomi Valkeinen 4019960aa7cSTomi Valkeinen 4029960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_COLLECT_IRQ_STATS 4039960aa7cSTomi Valkeinen static inline void dss_collect_irq_stats(u32 irqstatus, unsigned *irq_arr) 4049960aa7cSTomi Valkeinen { 4059960aa7cSTomi Valkeinen int b; 4069960aa7cSTomi Valkeinen for (b = 0; b < 32; ++b) { 4079960aa7cSTomi Valkeinen if (irqstatus & (1 << b)) 4089960aa7cSTomi Valkeinen irq_arr[b]++; 4099960aa7cSTomi Valkeinen } 4109960aa7cSTomi Valkeinen } 4119960aa7cSTomi Valkeinen #endif 4129960aa7cSTomi Valkeinen 4139960aa7cSTomi Valkeinen /* PLL */ 4149960aa7cSTomi Valkeinen typedef bool (*dss_pll_calc_func)(int n, int m, unsigned long fint, 4159960aa7cSTomi Valkeinen unsigned long clkdco, void *data); 4169960aa7cSTomi Valkeinen typedef bool (*dss_hsdiv_calc_func)(int m_dispc, unsigned long dispc, 4179960aa7cSTomi Valkeinen void *data); 4189960aa7cSTomi Valkeinen 4199960aa7cSTomi Valkeinen int dss_pll_register(struct dss_pll *pll); 4209960aa7cSTomi Valkeinen void dss_pll_unregister(struct dss_pll *pll); 4219960aa7cSTomi Valkeinen struct dss_pll *dss_pll_find(const char *name); 4225670bd72STomi Valkeinen struct dss_pll *dss_pll_find_by_src(enum dss_clk_source src); 4235670bd72STomi Valkeinen unsigned dss_pll_get_clkout_idx_for_src(enum dss_clk_source src); 4249960aa7cSTomi Valkeinen int dss_pll_enable(struct dss_pll *pll); 4259960aa7cSTomi Valkeinen void dss_pll_disable(struct dss_pll *pll); 4269960aa7cSTomi Valkeinen int dss_pll_set_config(struct dss_pll *pll, 4279960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 4289960aa7cSTomi Valkeinen 429cd0715ffSTomi Valkeinen bool dss_pll_hsdiv_calc_a(const struct dss_pll *pll, unsigned long clkdco, 4309960aa7cSTomi Valkeinen unsigned long out_min, unsigned long out_max, 4319960aa7cSTomi Valkeinen dss_hsdiv_calc_func func, void *data); 432cd0715ffSTomi Valkeinen bool dss_pll_calc_a(const struct dss_pll *pll, unsigned long clkin, 4339960aa7cSTomi Valkeinen unsigned long pll_min, unsigned long pll_max, 4349960aa7cSTomi Valkeinen dss_pll_calc_func func, void *data); 435c17dc0e3STomi Valkeinen 436c17dc0e3STomi Valkeinen bool dss_pll_calc_b(const struct dss_pll *pll, unsigned long clkin, 437c107751dSTomi Valkeinen unsigned long target_clkout, struct dss_pll_clock_info *cinfo); 438c17dc0e3STomi Valkeinen 4399960aa7cSTomi Valkeinen int dss_pll_write_config_type_a(struct dss_pll *pll, 4409960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 4419960aa7cSTomi Valkeinen int dss_pll_write_config_type_b(struct dss_pll *pll, 4429960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 4439960aa7cSTomi Valkeinen int dss_pll_wait_reset_done(struct dss_pll *pll); 4449960aa7cSTomi Valkeinen 4459960aa7cSTomi Valkeinen #endif 446