19960aa7cSTomi Valkeinen /* 29960aa7cSTomi Valkeinen * linux/drivers/video/omap2/dss/dss.h 39960aa7cSTomi Valkeinen * 49960aa7cSTomi Valkeinen * Copyright (C) 2009 Nokia Corporation 59960aa7cSTomi Valkeinen * Author: Tomi Valkeinen <tomi.valkeinen@nokia.com> 69960aa7cSTomi Valkeinen * 79960aa7cSTomi Valkeinen * Some code and ideas taken from drivers/video/omap/ driver 89960aa7cSTomi Valkeinen * by Imre Deak. 99960aa7cSTomi Valkeinen * 109960aa7cSTomi Valkeinen * This program is free software; you can redistribute it and/or modify it 119960aa7cSTomi Valkeinen * under the terms of the GNU General Public License version 2 as published by 129960aa7cSTomi Valkeinen * the Free Software Foundation. 139960aa7cSTomi Valkeinen * 149960aa7cSTomi Valkeinen * This program is distributed in the hope that it will be useful, but WITHOUT 159960aa7cSTomi Valkeinen * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or 169960aa7cSTomi Valkeinen * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for 179960aa7cSTomi Valkeinen * more details. 189960aa7cSTomi Valkeinen * 199960aa7cSTomi Valkeinen * You should have received a copy of the GNU General Public License along with 209960aa7cSTomi Valkeinen * this program. If not, see <http://www.gnu.org/licenses/>. 219960aa7cSTomi Valkeinen */ 229960aa7cSTomi Valkeinen 239960aa7cSTomi Valkeinen #ifndef __OMAP2_DSS_H 249960aa7cSTomi Valkeinen #define __OMAP2_DSS_H 259960aa7cSTomi Valkeinen 269960aa7cSTomi Valkeinen #include <linux/interrupt.h> 279960aa7cSTomi Valkeinen 2835a339acSTomi Valkeinen #include "omapdss.h" 2935a339acSTomi Valkeinen 30d874b3a7SLaurent Pinchart #define MAX_DSS_LCD_MANAGERS 3 31d874b3a7SLaurent Pinchart #define MAX_NUM_DSI 2 32d874b3a7SLaurent Pinchart 339960aa7cSTomi Valkeinen #ifdef pr_fmt 349960aa7cSTomi Valkeinen #undef pr_fmt 359960aa7cSTomi Valkeinen #endif 369960aa7cSTomi Valkeinen 379960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 389960aa7cSTomi Valkeinen #define pr_fmt(fmt) DSS_SUBSYS_NAME ": " fmt 399960aa7cSTomi Valkeinen #else 409960aa7cSTomi Valkeinen #define pr_fmt(fmt) fmt 419960aa7cSTomi Valkeinen #endif 429960aa7cSTomi Valkeinen 439960aa7cSTomi Valkeinen #define DSSDBG(format, ...) \ 449960aa7cSTomi Valkeinen pr_debug(format, ## __VA_ARGS__) 459960aa7cSTomi Valkeinen 469960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 479960aa7cSTomi Valkeinen #define DSSERR(format, ...) \ 488dfe162aSJoe Perches pr_err("omapdss " DSS_SUBSYS_NAME " error: " format, ##__VA_ARGS__) 499960aa7cSTomi Valkeinen #else 509960aa7cSTomi Valkeinen #define DSSERR(format, ...) \ 518dfe162aSJoe Perches pr_err("omapdss error: " format, ##__VA_ARGS__) 529960aa7cSTomi Valkeinen #endif 539960aa7cSTomi Valkeinen 549960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 559960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \ 568dfe162aSJoe Perches pr_info("omapdss " DSS_SUBSYS_NAME ": " format, ##__VA_ARGS__) 579960aa7cSTomi Valkeinen #else 589960aa7cSTomi Valkeinen #define DSSINFO(format, ...) \ 598dfe162aSJoe Perches pr_info("omapdss: " format, ## __VA_ARGS__) 609960aa7cSTomi Valkeinen #endif 619960aa7cSTomi Valkeinen 629960aa7cSTomi Valkeinen #ifdef DSS_SUBSYS_NAME 639960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \ 648dfe162aSJoe Perches pr_warn("omapdss " DSS_SUBSYS_NAME ": " format, ##__VA_ARGS__) 659960aa7cSTomi Valkeinen #else 669960aa7cSTomi Valkeinen #define DSSWARN(format, ...) \ 678dfe162aSJoe Perches pr_warn("omapdss: " format, ##__VA_ARGS__) 689960aa7cSTomi Valkeinen #endif 699960aa7cSTomi Valkeinen 709960aa7cSTomi Valkeinen /* OMAP TRM gives bitfields as start:end, where start is the higher bit 719960aa7cSTomi Valkeinen number. For example 7:0 */ 729960aa7cSTomi Valkeinen #define FLD_MASK(start, end) (((1 << ((start) - (end) + 1)) - 1) << (end)) 739960aa7cSTomi Valkeinen #define FLD_VAL(val, start, end) (((val) << (end)) & FLD_MASK(start, end)) 749960aa7cSTomi Valkeinen #define FLD_GET(val, start, end) (((val) & FLD_MASK(start, end)) >> (end)) 759960aa7cSTomi Valkeinen #define FLD_MOD(orig, val, start, end) \ 769960aa7cSTomi Valkeinen (((orig) & ~FLD_MASK(start, end)) | FLD_VAL(val, start, end)) 779960aa7cSTomi Valkeinen 78b8dab2bdSLaurent Pinchart enum dss_model { 79b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP2, 80b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP3, 81b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP4, 82b8dab2bdSLaurent Pinchart DSS_MODEL_OMAP5, 83b8dab2bdSLaurent Pinchart DSS_MODEL_DRA7, 84b8dab2bdSLaurent Pinchart }; 85b8dab2bdSLaurent Pinchart 869960aa7cSTomi Valkeinen enum dss_io_pad_mode { 879960aa7cSTomi Valkeinen DSS_IO_PAD_MODE_RESET, 889960aa7cSTomi Valkeinen DSS_IO_PAD_MODE_RFBI, 899960aa7cSTomi Valkeinen DSS_IO_PAD_MODE_BYPASS, 909960aa7cSTomi Valkeinen }; 919960aa7cSTomi Valkeinen 929960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select { 939960aa7cSTomi Valkeinen DSS_VENC_TV_CLK = 0, 949960aa7cSTomi Valkeinen DSS_HDMI_M_PCLK = 1, 959960aa7cSTomi Valkeinen }; 969960aa7cSTomi Valkeinen 979960aa7cSTomi Valkeinen enum dss_dsi_content_type { 989960aa7cSTomi Valkeinen DSS_DSI_CONTENT_DCS, 999960aa7cSTomi Valkeinen DSS_DSI_CONTENT_GENERIC, 1009960aa7cSTomi Valkeinen }; 1019960aa7cSTomi Valkeinen 1029960aa7cSTomi Valkeinen enum dss_writeback_channel { 1039960aa7cSTomi Valkeinen DSS_WB_LCD1_MGR = 0, 1049960aa7cSTomi Valkeinen DSS_WB_LCD2_MGR = 1, 1059960aa7cSTomi Valkeinen DSS_WB_TV_MGR = 2, 1069960aa7cSTomi Valkeinen DSS_WB_OVL0 = 3, 1079960aa7cSTomi Valkeinen DSS_WB_OVL1 = 4, 1089960aa7cSTomi Valkeinen DSS_WB_OVL2 = 5, 1099960aa7cSTomi Valkeinen DSS_WB_OVL3 = 6, 1109960aa7cSTomi Valkeinen DSS_WB_LCD3_MGR = 7, 1119960aa7cSTomi Valkeinen }; 1129960aa7cSTomi Valkeinen 113dc0352d1STomi Valkeinen enum dss_clk_source { 1143b63ca75STomi Valkeinen DSS_CLK_SRC_FCK = 0, 1153b63ca75STomi Valkeinen 1163b63ca75STomi Valkeinen DSS_CLK_SRC_PLL1_1, 1173b63ca75STomi Valkeinen DSS_CLK_SRC_PLL1_2, 118b5d8c757STomi Valkeinen DSS_CLK_SRC_PLL1_3, 1193b63ca75STomi Valkeinen 1203b63ca75STomi Valkeinen DSS_CLK_SRC_PLL2_1, 1213b63ca75STomi Valkeinen DSS_CLK_SRC_PLL2_2, 122b5d8c757STomi Valkeinen DSS_CLK_SRC_PLL2_3, 123b5d8c757STomi Valkeinen 124b5d8c757STomi Valkeinen DSS_CLK_SRC_HDMI_PLL, 125be5d7319STomi Valkeinen }; 126be5d7319STomi Valkeinen 1279960aa7cSTomi Valkeinen enum dss_pll_id { 1289960aa7cSTomi Valkeinen DSS_PLL_DSI1, 1299960aa7cSTomi Valkeinen DSS_PLL_DSI2, 1309960aa7cSTomi Valkeinen DSS_PLL_HDMI, 1319960aa7cSTomi Valkeinen DSS_PLL_VIDEO1, 1329960aa7cSTomi Valkeinen DSS_PLL_VIDEO2, 1339960aa7cSTomi Valkeinen }; 1349960aa7cSTomi Valkeinen 1359960aa7cSTomi Valkeinen struct dss_pll; 1369960aa7cSTomi Valkeinen 1379960aa7cSTomi Valkeinen #define DSS_PLL_MAX_HSDIVS 4 1389960aa7cSTomi Valkeinen 13906ede3ddSTomi Valkeinen enum dss_pll_type { 14006ede3ddSTomi Valkeinen DSS_PLL_TYPE_A, 14106ede3ddSTomi Valkeinen DSS_PLL_TYPE_B, 14206ede3ddSTomi Valkeinen }; 14306ede3ddSTomi Valkeinen 1449960aa7cSTomi Valkeinen /* 1459960aa7cSTomi Valkeinen * Type-A PLLs: clkout[]/mX[] refer to hsdiv outputs m4, m5, m6, m7. 1469960aa7cSTomi Valkeinen * Type-B PLLs: clkout[0] refers to m2. 1479960aa7cSTomi Valkeinen */ 1489960aa7cSTomi Valkeinen struct dss_pll_clock_info { 1499960aa7cSTomi Valkeinen /* rates that we get with dividers below */ 1509960aa7cSTomi Valkeinen unsigned long fint; 1519960aa7cSTomi Valkeinen unsigned long clkdco; 1529960aa7cSTomi Valkeinen unsigned long clkout[DSS_PLL_MAX_HSDIVS]; 1539960aa7cSTomi Valkeinen 1549960aa7cSTomi Valkeinen /* dividers */ 1559960aa7cSTomi Valkeinen u16 n; 1569960aa7cSTomi Valkeinen u16 m; 1579960aa7cSTomi Valkeinen u32 mf; 1589960aa7cSTomi Valkeinen u16 mX[DSS_PLL_MAX_HSDIVS]; 1599960aa7cSTomi Valkeinen u16 sd; 1609960aa7cSTomi Valkeinen }; 1619960aa7cSTomi Valkeinen 1629960aa7cSTomi Valkeinen struct dss_pll_ops { 1639960aa7cSTomi Valkeinen int (*enable)(struct dss_pll *pll); 1649960aa7cSTomi Valkeinen void (*disable)(struct dss_pll *pll); 1659960aa7cSTomi Valkeinen int (*set_config)(struct dss_pll *pll, 1669960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 1679960aa7cSTomi Valkeinen }; 1689960aa7cSTomi Valkeinen 1699960aa7cSTomi Valkeinen struct dss_pll_hw { 17006ede3ddSTomi Valkeinen enum dss_pll_type type; 17106ede3ddSTomi Valkeinen 1729960aa7cSTomi Valkeinen unsigned n_max; 1739960aa7cSTomi Valkeinen unsigned m_min; 1749960aa7cSTomi Valkeinen unsigned m_max; 1759960aa7cSTomi Valkeinen unsigned mX_max; 1769960aa7cSTomi Valkeinen 1779960aa7cSTomi Valkeinen unsigned long fint_min, fint_max; 1789960aa7cSTomi Valkeinen unsigned long clkdco_min, clkdco_low, clkdco_max; 1799960aa7cSTomi Valkeinen 1809960aa7cSTomi Valkeinen u8 n_msb, n_lsb; 1819960aa7cSTomi Valkeinen u8 m_msb, m_lsb; 1829960aa7cSTomi Valkeinen u8 mX_msb[DSS_PLL_MAX_HSDIVS], mX_lsb[DSS_PLL_MAX_HSDIVS]; 1839960aa7cSTomi Valkeinen 1849960aa7cSTomi Valkeinen bool has_stopmode; 1859960aa7cSTomi Valkeinen bool has_freqsel; 1869960aa7cSTomi Valkeinen bool has_selfreqdco; 1879960aa7cSTomi Valkeinen bool has_refsel; 188*0c43f1e0STomi Valkeinen 189*0c43f1e0STomi Valkeinen /* DRA7 errata i886: use high N & M to avoid jitter */ 190*0c43f1e0STomi Valkeinen bool errata_i886; 1919960aa7cSTomi Valkeinen }; 1929960aa7cSTomi Valkeinen 1939960aa7cSTomi Valkeinen struct dss_pll { 1949960aa7cSTomi Valkeinen const char *name; 1959960aa7cSTomi Valkeinen enum dss_pll_id id; 1969960aa7cSTomi Valkeinen 1979960aa7cSTomi Valkeinen struct clk *clkin; 1989960aa7cSTomi Valkeinen struct regulator *regulator; 1999960aa7cSTomi Valkeinen 2009960aa7cSTomi Valkeinen void __iomem *base; 2019960aa7cSTomi Valkeinen 2029960aa7cSTomi Valkeinen const struct dss_pll_hw *hw; 2039960aa7cSTomi Valkeinen 2049960aa7cSTomi Valkeinen const struct dss_pll_ops *ops; 2059960aa7cSTomi Valkeinen 2069960aa7cSTomi Valkeinen struct dss_pll_clock_info cinfo; 2079960aa7cSTomi Valkeinen }; 2089960aa7cSTomi Valkeinen 2096d85d4adSLaurent Pinchart /* Defines a generic omap register field */ 2106d85d4adSLaurent Pinchart struct dss_reg_field { 2116d85d4adSLaurent Pinchart u8 start, end; 2126d85d4adSLaurent Pinchart }; 2136d85d4adSLaurent Pinchart 2149960aa7cSTomi Valkeinen struct dispc_clock_info { 2159960aa7cSTomi Valkeinen /* rates that we get with dividers below */ 2169960aa7cSTomi Valkeinen unsigned long lck; 2179960aa7cSTomi Valkeinen unsigned long pck; 2189960aa7cSTomi Valkeinen 2199960aa7cSTomi Valkeinen /* dividers */ 2209960aa7cSTomi Valkeinen u16 lck_div; 2219960aa7cSTomi Valkeinen u16 pck_div; 2229960aa7cSTomi Valkeinen }; 2239960aa7cSTomi Valkeinen 2249960aa7cSTomi Valkeinen struct dss_lcd_mgr_config { 2259960aa7cSTomi Valkeinen enum dss_io_pad_mode io_pad_mode; 2269960aa7cSTomi Valkeinen 2279960aa7cSTomi Valkeinen bool stallmode; 2289960aa7cSTomi Valkeinen bool fifohandcheck; 2299960aa7cSTomi Valkeinen 2309960aa7cSTomi Valkeinen struct dispc_clock_info clock_info; 2319960aa7cSTomi Valkeinen 2329960aa7cSTomi Valkeinen int video_port_width; 2339960aa7cSTomi Valkeinen 2349960aa7cSTomi Valkeinen int lcden_sig_polarity; 2359960aa7cSTomi Valkeinen }; 2369960aa7cSTomi Valkeinen 2379960aa7cSTomi Valkeinen struct seq_file; 2389960aa7cSTomi Valkeinen struct platform_device; 2399960aa7cSTomi Valkeinen 2409960aa7cSTomi Valkeinen /* core */ 241493b683bSLaurent Pinchart static inline int dss_set_min_bus_tput(struct device *dev, unsigned long tput) 242493b683bSLaurent Pinchart { 243493b683bSLaurent Pinchart /* To be implemented when the OMAP platform will provide this feature */ 244493b683bSLaurent Pinchart return 0; 245493b683bSLaurent Pinchart } 246493b683bSLaurent Pinchart 2479960aa7cSTomi Valkeinen static inline bool dss_mgr_is_lcd(enum omap_channel id) 2489960aa7cSTomi Valkeinen { 2499960aa7cSTomi Valkeinen if (id == OMAP_DSS_CHANNEL_LCD || id == OMAP_DSS_CHANNEL_LCD2 || 2509960aa7cSTomi Valkeinen id == OMAP_DSS_CHANNEL_LCD3) 2519960aa7cSTomi Valkeinen return true; 2529960aa7cSTomi Valkeinen else 2539960aa7cSTomi Valkeinen return false; 2549960aa7cSTomi Valkeinen } 2559960aa7cSTomi Valkeinen 2569960aa7cSTomi Valkeinen /* DSS */ 25711765d16SLaurent Pinchart #if defined(CONFIG_OMAP2_DSS_DEBUGFS) 25811765d16SLaurent Pinchart int dss_debugfs_create_file(const char *name, void (*write)(struct seq_file *)); 25911765d16SLaurent Pinchart #else 26011765d16SLaurent Pinchart static inline int dss_debugfs_create_file(const char *name, 26111765d16SLaurent Pinchart void (*write)(struct seq_file *)) 26211765d16SLaurent Pinchart { 26311765d16SLaurent Pinchart return 0; 26411765d16SLaurent Pinchart } 26511765d16SLaurent Pinchart #endif /* CONFIG_OMAP2_DSS_DEBUGFS */ 26611765d16SLaurent Pinchart 2679960aa7cSTomi Valkeinen int dss_init_platform_driver(void) __init; 2689960aa7cSTomi Valkeinen void dss_uninit_platform_driver(void); 2699960aa7cSTomi Valkeinen 2709960aa7cSTomi Valkeinen int dss_runtime_get(void); 2719960aa7cSTomi Valkeinen void dss_runtime_put(void); 2729960aa7cSTomi Valkeinen 2739960aa7cSTomi Valkeinen unsigned long dss_get_dispc_clk_rate(void); 2749f0fbaeaSLaurent Pinchart unsigned long dss_get_max_fck_rate(void); 27551919572SLaurent Pinchart enum omap_dss_output_id dss_get_supported_outputs(enum omap_channel channel); 2769960aa7cSTomi Valkeinen int dss_dpi_select_source(int port, enum omap_channel channel); 2779960aa7cSTomi Valkeinen void dss_select_hdmi_venc_clk_source(enum dss_hdmi_venc_clk_source_select); 2789960aa7cSTomi Valkeinen enum dss_hdmi_venc_clk_source_select dss_get_hdmi_venc_clk_source(void); 279407bd564STomi Valkeinen const char *dss_get_clk_source_name(enum dss_clk_source clk_src); 2809960aa7cSTomi Valkeinen void dss_dump_clocks(struct seq_file *s); 2819960aa7cSTomi Valkeinen 2829960aa7cSTomi Valkeinen /* DSS VIDEO PLL */ 2839960aa7cSTomi Valkeinen struct dss_pll *dss_video_pll_init(struct platform_device *pdev, int id, 2849960aa7cSTomi Valkeinen struct regulator *regulator); 2859960aa7cSTomi Valkeinen void dss_video_pll_uninit(struct dss_pll *pll); 2869960aa7cSTomi Valkeinen 2879960aa7cSTomi Valkeinen void dss_ctrl_pll_enable(enum dss_pll_id pll_id, bool enable); 2889960aa7cSTomi Valkeinen 2899960aa7cSTomi Valkeinen void dss_sdi_init(int datapairs); 2909960aa7cSTomi Valkeinen int dss_sdi_enable(void); 2919960aa7cSTomi Valkeinen void dss_sdi_disable(void); 2929960aa7cSTomi Valkeinen 2939960aa7cSTomi Valkeinen void dss_select_dsi_clk_source(int dsi_module, 294dc0352d1STomi Valkeinen enum dss_clk_source clk_src); 2959960aa7cSTomi Valkeinen void dss_select_lcd_clk_source(enum omap_channel channel, 296dc0352d1STomi Valkeinen enum dss_clk_source clk_src); 297dc0352d1STomi Valkeinen enum dss_clk_source dss_get_dispc_clk_source(void); 298dc0352d1STomi Valkeinen enum dss_clk_source dss_get_dsi_clk_source(int dsi_module); 299dc0352d1STomi Valkeinen enum dss_clk_source dss_get_lcd_clk_source(enum omap_channel channel); 3009960aa7cSTomi Valkeinen 3019960aa7cSTomi Valkeinen void dss_set_venc_output(enum omap_dss_venc_type type); 3029960aa7cSTomi Valkeinen void dss_set_dac_pwrdn_bgz(bool enable); 3039960aa7cSTomi Valkeinen 3049960aa7cSTomi Valkeinen int dss_set_fck_rate(unsigned long rate); 3059960aa7cSTomi Valkeinen 3069960aa7cSTomi Valkeinen typedef bool (*dss_div_calc_func)(unsigned long fck, void *data); 3079960aa7cSTomi Valkeinen bool dss_div_calc(unsigned long pck, unsigned long fck_min, 3089960aa7cSTomi Valkeinen dss_div_calc_func func, void *data); 3099960aa7cSTomi Valkeinen 3109960aa7cSTomi Valkeinen /* SDI */ 3119960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_SDI 3129960aa7cSTomi Valkeinen int sdi_init_port(struct platform_device *pdev, struct device_node *port); 3139960aa7cSTomi Valkeinen void sdi_uninit_port(struct device_node *port); 3149960aa7cSTomi Valkeinen #else 3159960aa7cSTomi Valkeinen static inline int sdi_init_port(struct platform_device *pdev, 3169960aa7cSTomi Valkeinen struct device_node *port) 3179960aa7cSTomi Valkeinen { 3189960aa7cSTomi Valkeinen return 0; 3199960aa7cSTomi Valkeinen } 3209960aa7cSTomi Valkeinen static inline void sdi_uninit_port(struct device_node *port) 3219960aa7cSTomi Valkeinen { 3229960aa7cSTomi Valkeinen } 3239960aa7cSTomi Valkeinen #endif 3249960aa7cSTomi Valkeinen 3259960aa7cSTomi Valkeinen /* DSI */ 3269960aa7cSTomi Valkeinen 3279960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DSI 3289960aa7cSTomi Valkeinen 3299960aa7cSTomi Valkeinen struct dentry; 3309960aa7cSTomi Valkeinen struct file_operations; 3319960aa7cSTomi Valkeinen 3329960aa7cSTomi Valkeinen int dsi_init_platform_driver(void) __init; 3339960aa7cSTomi Valkeinen void dsi_uninit_platform_driver(void); 3349960aa7cSTomi Valkeinen 3359960aa7cSTomi Valkeinen void dsi_dump_clocks(struct seq_file *s); 3369960aa7cSTomi Valkeinen 3379960aa7cSTomi Valkeinen void dsi_irq_handler(void); 3389960aa7cSTomi Valkeinen 3399960aa7cSTomi Valkeinen #endif 3409960aa7cSTomi Valkeinen 3419960aa7cSTomi Valkeinen /* DPI */ 3429960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_DPI 343b8dab2bdSLaurent Pinchart int dpi_init_port(struct platform_device *pdev, struct device_node *port, 344b8dab2bdSLaurent Pinchart enum dss_model dss_model); 3459960aa7cSTomi Valkeinen void dpi_uninit_port(struct device_node *port); 3469960aa7cSTomi Valkeinen #else 3479960aa7cSTomi Valkeinen static inline int dpi_init_port(struct platform_device *pdev, 348b8dab2bdSLaurent Pinchart struct device_node *port, enum dss_model dss_model) 3499960aa7cSTomi Valkeinen { 3509960aa7cSTomi Valkeinen return 0; 3519960aa7cSTomi Valkeinen } 3529960aa7cSTomi Valkeinen static inline void dpi_uninit_port(struct device_node *port) 3539960aa7cSTomi Valkeinen { 3549960aa7cSTomi Valkeinen } 3559960aa7cSTomi Valkeinen #endif 3569960aa7cSTomi Valkeinen 3579960aa7cSTomi Valkeinen /* DISPC */ 3589960aa7cSTomi Valkeinen int dispc_init_platform_driver(void) __init; 3599960aa7cSTomi Valkeinen void dispc_uninit_platform_driver(void); 3609960aa7cSTomi Valkeinen void dispc_dump_clocks(struct seq_file *s); 3619960aa7cSTomi Valkeinen 3625034b1faSTomi Valkeinen int dispc_runtime_get(void); 3635034b1faSTomi Valkeinen void dispc_runtime_put(void); 3645034b1faSTomi Valkeinen 3659960aa7cSTomi Valkeinen void dispc_enable_sidle(void); 3669960aa7cSTomi Valkeinen void dispc_disable_sidle(void); 3679960aa7cSTomi Valkeinen 3689960aa7cSTomi Valkeinen void dispc_lcd_enable_signal(bool enable); 3699960aa7cSTomi Valkeinen void dispc_pck_free_enable(bool enable); 3709960aa7cSTomi Valkeinen void dispc_enable_fifomerge(bool enable); 3719960aa7cSTomi Valkeinen void dispc_enable_gamma_table(bool enable); 3729960aa7cSTomi Valkeinen 3739960aa7cSTomi Valkeinen typedef bool (*dispc_div_calc_func)(int lckd, int pckd, unsigned long lck, 3749960aa7cSTomi Valkeinen unsigned long pck, void *data); 3759960aa7cSTomi Valkeinen bool dispc_div_calc(unsigned long dispc, 3769960aa7cSTomi Valkeinen unsigned long pck_min, unsigned long pck_max, 3779960aa7cSTomi Valkeinen dispc_div_calc_func func, void *data); 3789960aa7cSTomi Valkeinen 379da11bbbbSPeter Ujfalusi bool dispc_mgr_timings_ok(enum omap_channel channel, const struct videomode *vm); 3809960aa7cSTomi Valkeinen int dispc_calc_clock_rates(unsigned long dispc_fclk_rate, 3819960aa7cSTomi Valkeinen struct dispc_clock_info *cinfo); 3829960aa7cSTomi Valkeinen 3839960aa7cSTomi Valkeinen 384864050c7SJyri Sarha void dispc_ovl_set_fifo_threshold(enum omap_plane_id plane, u32 low, 385864050c7SJyri Sarha u32 high); 386864050c7SJyri Sarha void dispc_ovl_compute_fifo_thresholds(enum omap_plane_id plane, 3879960aa7cSTomi Valkeinen u32 *fifo_low, u32 *fifo_high, bool use_fifomerge, 3889960aa7cSTomi Valkeinen bool manual_update); 3899960aa7cSTomi Valkeinen 3909960aa7cSTomi Valkeinen void dispc_mgr_set_clock_div(enum omap_channel channel, 3919960aa7cSTomi Valkeinen const struct dispc_clock_info *cinfo); 3929960aa7cSTomi Valkeinen int dispc_mgr_get_clock_div(enum omap_channel channel, 3939960aa7cSTomi Valkeinen struct dispc_clock_info *cinfo); 3949960aa7cSTomi Valkeinen void dispc_set_tv_pclk(unsigned long pclk); 3959960aa7cSTomi Valkeinen 3969960aa7cSTomi Valkeinen u32 dispc_wb_get_framedone_irq(void); 3979960aa7cSTomi Valkeinen bool dispc_wb_go_busy(void); 3989960aa7cSTomi Valkeinen void dispc_wb_go(void); 3999960aa7cSTomi Valkeinen void dispc_wb_set_channel_in(enum dss_writeback_channel channel); 4009960aa7cSTomi Valkeinen int dispc_wb_setup(const struct omap_dss_writeback_info *wi, 401da11bbbbSPeter Ujfalusi bool mem_to_mem, const struct videomode *vm); 4029960aa7cSTomi Valkeinen 4039960aa7cSTomi Valkeinen /* VENC */ 4049960aa7cSTomi Valkeinen int venc_init_platform_driver(void) __init; 4059960aa7cSTomi Valkeinen void venc_uninit_platform_driver(void); 4069960aa7cSTomi Valkeinen 4079960aa7cSTomi Valkeinen /* HDMI */ 4089960aa7cSTomi Valkeinen int hdmi4_init_platform_driver(void) __init; 4099960aa7cSTomi Valkeinen void hdmi4_uninit_platform_driver(void); 4109960aa7cSTomi Valkeinen 4119960aa7cSTomi Valkeinen int hdmi5_init_platform_driver(void) __init; 4129960aa7cSTomi Valkeinen void hdmi5_uninit_platform_driver(void); 4139960aa7cSTomi Valkeinen 4149960aa7cSTomi Valkeinen 4159960aa7cSTomi Valkeinen #ifdef CONFIG_OMAP2_DSS_COLLECT_IRQ_STATS 4169960aa7cSTomi Valkeinen static inline void dss_collect_irq_stats(u32 irqstatus, unsigned *irq_arr) 4179960aa7cSTomi Valkeinen { 4189960aa7cSTomi Valkeinen int b; 4199960aa7cSTomi Valkeinen for (b = 0; b < 32; ++b) { 4209960aa7cSTomi Valkeinen if (irqstatus & (1 << b)) 4219960aa7cSTomi Valkeinen irq_arr[b]++; 4229960aa7cSTomi Valkeinen } 4239960aa7cSTomi Valkeinen } 4249960aa7cSTomi Valkeinen #endif 4259960aa7cSTomi Valkeinen 4269960aa7cSTomi Valkeinen /* PLL */ 4279960aa7cSTomi Valkeinen typedef bool (*dss_pll_calc_func)(int n, int m, unsigned long fint, 4289960aa7cSTomi Valkeinen unsigned long clkdco, void *data); 4299960aa7cSTomi Valkeinen typedef bool (*dss_hsdiv_calc_func)(int m_dispc, unsigned long dispc, 4309960aa7cSTomi Valkeinen void *data); 4319960aa7cSTomi Valkeinen 4329960aa7cSTomi Valkeinen int dss_pll_register(struct dss_pll *pll); 4339960aa7cSTomi Valkeinen void dss_pll_unregister(struct dss_pll *pll); 4349960aa7cSTomi Valkeinen struct dss_pll *dss_pll_find(const char *name); 4355670bd72STomi Valkeinen struct dss_pll *dss_pll_find_by_src(enum dss_clk_source src); 4365670bd72STomi Valkeinen unsigned dss_pll_get_clkout_idx_for_src(enum dss_clk_source src); 4379960aa7cSTomi Valkeinen int dss_pll_enable(struct dss_pll *pll); 4389960aa7cSTomi Valkeinen void dss_pll_disable(struct dss_pll *pll); 4399960aa7cSTomi Valkeinen int dss_pll_set_config(struct dss_pll *pll, 4409960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 4419960aa7cSTomi Valkeinen 442cd0715ffSTomi Valkeinen bool dss_pll_hsdiv_calc_a(const struct dss_pll *pll, unsigned long clkdco, 4439960aa7cSTomi Valkeinen unsigned long out_min, unsigned long out_max, 4449960aa7cSTomi Valkeinen dss_hsdiv_calc_func func, void *data); 445cd0715ffSTomi Valkeinen bool dss_pll_calc_a(const struct dss_pll *pll, unsigned long clkin, 4469960aa7cSTomi Valkeinen unsigned long pll_min, unsigned long pll_max, 4479960aa7cSTomi Valkeinen dss_pll_calc_func func, void *data); 448c17dc0e3STomi Valkeinen 449c17dc0e3STomi Valkeinen bool dss_pll_calc_b(const struct dss_pll *pll, unsigned long clkin, 450c107751dSTomi Valkeinen unsigned long target_clkout, struct dss_pll_clock_info *cinfo); 451c17dc0e3STomi Valkeinen 4529960aa7cSTomi Valkeinen int dss_pll_write_config_type_a(struct dss_pll *pll, 4539960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 4549960aa7cSTomi Valkeinen int dss_pll_write_config_type_b(struct dss_pll *pll, 4559960aa7cSTomi Valkeinen const struct dss_pll_clock_info *cinfo); 4569960aa7cSTomi Valkeinen int dss_pll_wait_reset_done(struct dss_pll *pll); 4579960aa7cSTomi Valkeinen 4589960aa7cSTomi Valkeinen #endif 459