xref: /openbmc/linux/drivers/gpu/drm/nouveau/dispnv50/disp.h (revision ebec88472883791ea0bff1cf13b278db6b96afce)
11590700dSBen Skeggs #ifndef __NV50_KMS_H__
21590700dSBen Skeggs #define __NV50_KMS_H__
31590700dSBen Skeggs #include <nvif/mem.h>
41590700dSBen Skeggs 
51590700dSBen Skeggs #include "nouveau_display.h"
61590700dSBen Skeggs 
75ff0cb1cSLyude Paul struct nv50_msto;
85ff0cb1cSLyude Paul 
91590700dSBen Skeggs struct nv50_disp {
101590700dSBen Skeggs 	struct nvif_disp *disp;
111590700dSBen Skeggs 	struct nv50_core *core;
124a2cb418SLyude Paul 	struct nvif_object caps;
131590700dSBen Skeggs 
141590700dSBen Skeggs #define NV50_DISP_SYNC(c, o)                                ((c) * 0x040 + (o))
151590700dSBen Skeggs #define NV50_DISP_CORE_NTFY                       NV50_DISP_SYNC(0      , 0x00)
161590700dSBen Skeggs #define NV50_DISP_WNDW_SEM0(c)                    NV50_DISP_SYNC(1 + (c), 0x00)
171590700dSBen Skeggs #define NV50_DISP_WNDW_SEM1(c)                    NV50_DISP_SYNC(1 + (c), 0x10)
181590700dSBen Skeggs #define NV50_DISP_WNDW_NTFY(c)                    NV50_DISP_SYNC(1 + (c), 0x20)
191590700dSBen Skeggs #define NV50_DISP_BASE_SEM0(c)                    NV50_DISP_WNDW_SEM0(0 + (c))
201590700dSBen Skeggs #define NV50_DISP_BASE_SEM1(c)                    NV50_DISP_WNDW_SEM1(0 + (c))
211590700dSBen Skeggs #define NV50_DISP_BASE_NTFY(c)                    NV50_DISP_WNDW_NTFY(0 + (c))
222ce7f386SBen Skeggs #define NV50_DISP_OVLY_SEM0(c)                    NV50_DISP_WNDW_SEM0(4 + (c))
232ce7f386SBen Skeggs #define NV50_DISP_OVLY_SEM1(c)                    NV50_DISP_WNDW_SEM1(4 + (c))
242ce7f386SBen Skeggs #define NV50_DISP_OVLY_NTFY(c)                    NV50_DISP_WNDW_NTFY(4 + (c))
251590700dSBen Skeggs 	struct nouveau_bo *sync;
261590700dSBen Skeggs 
271590700dSBen Skeggs 	struct mutex mutex;
281590700dSBen Skeggs };
291590700dSBen Skeggs 
301590700dSBen Skeggs static inline struct nv50_disp *
311590700dSBen Skeggs nv50_disp(struct drm_device *dev)
321590700dSBen Skeggs {
331590700dSBen Skeggs 	return nouveau_display(dev)->priv;
341590700dSBen Skeggs }
351590700dSBen Skeggs 
3653e0a3e7SBen Skeggs struct nv50_disp_interlock {
3753e0a3e7SBen Skeggs 	enum nv50_disp_interlock_type {
3853e0a3e7SBen Skeggs 		NV50_DISP_INTERLOCK_CORE = 0,
3953e0a3e7SBen Skeggs 		NV50_DISP_INTERLOCK_CURS,
4053e0a3e7SBen Skeggs 		NV50_DISP_INTERLOCK_BASE,
4153e0a3e7SBen Skeggs 		NV50_DISP_INTERLOCK_OVLY,
42facaed62SBen Skeggs 		NV50_DISP_INTERLOCK_WNDW,
43facaed62SBen Skeggs 		NV50_DISP_INTERLOCK_WIMM,
4453e0a3e7SBen Skeggs 		NV50_DISP_INTERLOCK__SIZE
4553e0a3e7SBen Skeggs 	} type;
4653e0a3e7SBen Skeggs 	u32 data;
47d2434e4dSBen Skeggs 	u32 wimm;
4853e0a3e7SBen Skeggs };
4953e0a3e7SBen Skeggs 
50facaed62SBen Skeggs void corec37d_ntfy_init(struct nouveau_bo *, u32);
51facaed62SBen Skeggs 
52cb55cd0cSBen Skeggs void head907d_olut_load(struct drm_color_lut *, int size, void __iomem *);
53cb55cd0cSBen Skeggs 
541590700dSBen Skeggs struct nv50_chan {
551590700dSBen Skeggs 	struct nvif_object user;
561590700dSBen Skeggs 	struct nvif_device *device;
571590700dSBen Skeggs };
581590700dSBen Skeggs 
591590700dSBen Skeggs struct nv50_dmac {
601590700dSBen Skeggs 	struct nv50_chan base;
611590700dSBen Skeggs 
621590700dSBen Skeggs 	struct nvif_mem push;
631590700dSBen Skeggs 	u32 *ptr;
641590700dSBen Skeggs 
651590700dSBen Skeggs 	struct nvif_object sync;
661590700dSBen Skeggs 	struct nvif_object vram;
671590700dSBen Skeggs 
681590700dSBen Skeggs 	/* Protects against concurrent pushbuf access to this channel, lock is
691590700dSBen Skeggs 	 * grabbed by evo_wait (if the pushbuf reservation is successful) and
701590700dSBen Skeggs 	 * dropped again by evo_kick. */
711590700dSBen Skeggs 	struct mutex lock;
721590700dSBen Skeggs };
731590700dSBen Skeggs 
74*ebec8847SLyude Paul struct nv50_outp_atom {
75*ebec8847SLyude Paul 	struct list_head head;
76*ebec8847SLyude Paul 
77*ebec8847SLyude Paul 	struct drm_encoder *encoder;
78*ebec8847SLyude Paul 	bool flush_disable;
79*ebec8847SLyude Paul 
80*ebec8847SLyude Paul 	union nv50_outp_atom_mask {
81*ebec8847SLyude Paul 		struct {
82*ebec8847SLyude Paul 			bool ctrl:1;
83*ebec8847SLyude Paul 		};
84*ebec8847SLyude Paul 		u8 mask;
85*ebec8847SLyude Paul 	} set, clr;
86*ebec8847SLyude Paul };
87*ebec8847SLyude Paul 
881590700dSBen Skeggs int nv50_dmac_create(struct nvif_device *device, struct nvif_object *disp,
891590700dSBen Skeggs 		     const s32 *oclass, u8 head, void *data, u32 size,
901590700dSBen Skeggs 		     u64 syncbuf, struct nv50_dmac *dmac);
911590700dSBen Skeggs void nv50_dmac_destroy(struct nv50_dmac *);
921590700dSBen Skeggs 
931590700dSBen Skeggs u32 *evo_wait(struct nv50_dmac *, int nr);
941590700dSBen Skeggs void evo_kick(u32 *, struct nv50_dmac *);
951590700dSBen Skeggs 
96c586f30bSJames Jones extern const u64 disp50xx_modifiers[];
97c586f30bSJames Jones extern const u64 disp90xx_modifiers[];
98c586f30bSJames Jones extern const u64 wndwc57e_modifiers[];
99c586f30bSJames Jones 
1001590700dSBen Skeggs #define evo_mthd(p, m, s) do {						\
1011590700dSBen Skeggs 	const u32 _m = (m), _s = (s);					\
1024f632fb2SJani Nikula 	if (drm_debug_enabled(DRM_UT_KMS))				\
1031590700dSBen Skeggs 		pr_err("%04x %d %s\n", _m, _s, __func__);		\
1041590700dSBen Skeggs 	*((p)++) = ((_s << 18) | _m);					\
1051590700dSBen Skeggs } while(0)
1061590700dSBen Skeggs 
1071590700dSBen Skeggs #define evo_data(p, d) do {						\
1081590700dSBen Skeggs 	const u32 _d = (d);						\
1094f632fb2SJani Nikula 	if (drm_debug_enabled(DRM_UT_KMS))				\
1101590700dSBen Skeggs 		pr_err("\t%08x\n", _d);					\
1111590700dSBen Skeggs 	*((p)++) = _d;							\
1121590700dSBen Skeggs } while(0)
1131590700dSBen Skeggs #endif
114