xref: /openbmc/linux/drivers/dma/tegra210-adma.c (revision c900529f3d9161bfde5cca0754f83b4d3c3e0220)
19952f691SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2f46b1957SJon Hunter /*
3f46b1957SJon Hunter  * ADMA driver for Nvidia's Tegra210 ADMA controller.
4f46b1957SJon Hunter  *
5f46b1957SJon Hunter  * Copyright (c) 2016, NVIDIA CORPORATION.  All rights reserved.
6f46b1957SJon Hunter  */
7f46b1957SJon Hunter 
8f46b1957SJon Hunter #include <linux/clk.h>
9f46b1957SJon Hunter #include <linux/iopoll.h>
10f46b1957SJon Hunter #include <linux/module.h>
11*897500c7SRob Herring #include <linux/of.h>
12f46b1957SJon Hunter #include <linux/of_dma.h>
13f46b1957SJon Hunter #include <linux/of_irq.h>
14*897500c7SRob Herring #include <linux/platform_device.h>
15f46b1957SJon Hunter #include <linux/pm_runtime.h>
16f46b1957SJon Hunter #include <linux/slab.h>
17f46b1957SJon Hunter 
18f46b1957SJon Hunter #include "virt-dma.h"
19f46b1957SJon Hunter 
20f46b1957SJon Hunter #define ADMA_CH_CMD					0x00
21f46b1957SJon Hunter #define ADMA_CH_STATUS					0x0c
22f46b1957SJon Hunter #define ADMA_CH_STATUS_XFER_EN				BIT(0)
2394dc8f4eSSameer Pujar #define ADMA_CH_STATUS_XFER_PAUSED			BIT(1)
24f46b1957SJon Hunter 
25f46b1957SJon Hunter #define ADMA_CH_INT_STATUS				0x10
26f46b1957SJon Hunter #define ADMA_CH_INT_STATUS_XFER_DONE			BIT(0)
27f46b1957SJon Hunter 
28f46b1957SJon Hunter #define ADMA_CH_INT_CLEAR				0x1c
29f46b1957SJon Hunter #define ADMA_CH_CTRL					0x24
30f46b1957SJon Hunter #define ADMA_CH_CTRL_DIR(val)				(((val) & 0xf) << 12)
31f46b1957SJon Hunter #define ADMA_CH_CTRL_DIR_AHUB2MEM			2
32f46b1957SJon Hunter #define ADMA_CH_CTRL_DIR_MEM2AHUB			4
33f46b1957SJon Hunter #define ADMA_CH_CTRL_MODE_CONTINUOUS			(2 << 8)
34f46b1957SJon Hunter #define ADMA_CH_CTRL_FLOWCTRL_EN			BIT(1)
3594dc8f4eSSameer Pujar #define ADMA_CH_CTRL_XFER_PAUSE_SHIFT			0
36f46b1957SJon Hunter 
37f46b1957SJon Hunter #define ADMA_CH_CONFIG					0x28
38f46b1957SJon Hunter #define ADMA_CH_CONFIG_SRC_BUF(val)			(((val) & 0x7) << 28)
39f46b1957SJon Hunter #define ADMA_CH_CONFIG_TRG_BUF(val)			(((val) & 0x7) << 24)
40433de642SSameer Pujar #define ADMA_CH_CONFIG_BURST_SIZE_SHIFT			20
41433de642SSameer Pujar #define ADMA_CH_CONFIG_MAX_BURST_SIZE                   16
42f46b1957SJon Hunter #define ADMA_CH_CONFIG_WEIGHT_FOR_WRR(val)		((val) & 0xf)
43f46b1957SJon Hunter #define ADMA_CH_CONFIG_MAX_BUFS				8
449ec691f4SSameer Pujar #define TEGRA186_ADMA_CH_CONFIG_OUTSTANDING_REQS(reqs)	(reqs << 4)
45f46b1957SJon Hunter 
46f46b1957SJon Hunter #define ADMA_CH_FIFO_CTRL				0x2c
4732de4745SSameer Pujar #define ADMA_CH_TX_FIFO_SIZE_SHIFT			8
4832de4745SSameer Pujar #define ADMA_CH_RX_FIFO_SIZE_SHIFT			0
49f46b1957SJon Hunter 
50f46b1957SJon Hunter #define ADMA_CH_LOWER_SRC_ADDR				0x34
51f46b1957SJon Hunter #define ADMA_CH_LOWER_TRG_ADDR				0x3c
52f46b1957SJon Hunter #define ADMA_CH_TC					0x44
53f46b1957SJon Hunter #define ADMA_CH_TC_COUNT_MASK				0x3ffffffc
54f46b1957SJon Hunter 
55f46b1957SJon Hunter #define ADMA_CH_XFER_STATUS				0x54
56f46b1957SJon Hunter #define ADMA_CH_XFER_STATUS_COUNT_MASK			0xffff
57f46b1957SJon Hunter 
58ded1f3dbSSameer Pujar #define ADMA_GLOBAL_CMD					0x00
59ded1f3dbSSameer Pujar #define ADMA_GLOBAL_SOFT_RESET				0x04
60f46b1957SJon Hunter 
6194dc8f4eSSameer Pujar #define TEGRA_ADMA_BURST_COMPLETE_TIME			20
6294dc8f4eSSameer Pujar 
63ded1f3dbSSameer Pujar #define ADMA_CH_REG_FIELD_VAL(val, mask, shift)	(((val) & mask) << shift)
64ded1f3dbSSameer Pujar 
65f46b1957SJon Hunter struct tegra_adma;
66f46b1957SJon Hunter 
67f46b1957SJon Hunter /*
68f46b1957SJon Hunter  * struct tegra_adma_chip_data - Tegra chip specific data
69c7f9c67fSSameer Pujar  * @adma_get_burst_config: Function callback used to set DMA burst size.
70ded1f3dbSSameer Pujar  * @global_reg_offset: Register offset of DMA global register.
71ded1f3dbSSameer Pujar  * @global_int_clear: Register offset of DMA global interrupt clear.
72ded1f3dbSSameer Pujar  * @ch_req_tx_shift: Register offset for AHUB transmit channel select.
73ded1f3dbSSameer Pujar  * @ch_req_rx_shift: Register offset for AHUB receive channel select.
7449225249SJon Hunter  * @ch_base_offset: Register offset of DMA channel registers.
759ab59bf5SJon Hunter  * @ch_fifo_ctrl: Default value for channel FIFO CTRL register.
76ded1f3dbSSameer Pujar  * @ch_req_mask: Mask for Tx or Rx channel select.
77ded1f3dbSSameer Pujar  * @ch_req_max: Maximum number of Tx or Rx channels available.
78ded1f3dbSSameer Pujar  * @ch_reg_size: Size of DMA channel register space.
79f46b1957SJon Hunter  * @nr_channels: Number of DMA channels available.
8032de4745SSameer Pujar  * @ch_fifo_size_mask: Mask for FIFO size field.
8132de4745SSameer Pujar  * @sreq_index_offset: Slave channel index offset.
8235696789SSameer Pujar  * @has_outstanding_reqs: If DMA channel can have outstanding requests.
83f46b1957SJon Hunter  */
84f46b1957SJon Hunter struct tegra_adma_chip_data {
85433de642SSameer Pujar 	unsigned int (*adma_get_burst_config)(unsigned int burst_size);
86ded1f3dbSSameer Pujar 	unsigned int global_reg_offset;
87ded1f3dbSSameer Pujar 	unsigned int global_int_clear;
88ded1f3dbSSameer Pujar 	unsigned int ch_req_tx_shift;
89ded1f3dbSSameer Pujar 	unsigned int ch_req_rx_shift;
90ded1f3dbSSameer Pujar 	unsigned int ch_base_offset;
919ab59bf5SJon Hunter 	unsigned int ch_fifo_ctrl;
92ded1f3dbSSameer Pujar 	unsigned int ch_req_mask;
93ded1f3dbSSameer Pujar 	unsigned int ch_req_max;
94ded1f3dbSSameer Pujar 	unsigned int ch_reg_size;
95ded1f3dbSSameer Pujar 	unsigned int nr_channels;
9632de4745SSameer Pujar 	unsigned int ch_fifo_size_mask;
9732de4745SSameer Pujar 	unsigned int sreq_index_offset;
989ec691f4SSameer Pujar 	bool has_outstanding_reqs;
99f46b1957SJon Hunter };
100f46b1957SJon Hunter 
101f46b1957SJon Hunter /*
102f46b1957SJon Hunter  * struct tegra_adma_chan_regs - Tegra ADMA channel registers
103f46b1957SJon Hunter  */
104f46b1957SJon Hunter struct tegra_adma_chan_regs {
105f46b1957SJon Hunter 	unsigned int ctrl;
106f46b1957SJon Hunter 	unsigned int config;
107f46b1957SJon Hunter 	unsigned int src_addr;
108f46b1957SJon Hunter 	unsigned int trg_addr;
109f46b1957SJon Hunter 	unsigned int fifo_ctrl;
110f33e7bb3SSameer Pujar 	unsigned int cmd;
111f46b1957SJon Hunter 	unsigned int tc;
112f46b1957SJon Hunter };
113f46b1957SJon Hunter 
114f46b1957SJon Hunter /*
115f46b1957SJon Hunter  * struct tegra_adma_desc - Tegra ADMA descriptor to manage transfer requests.
116f46b1957SJon Hunter  */
117f46b1957SJon Hunter struct tegra_adma_desc {
118f46b1957SJon Hunter 	struct virt_dma_desc		vd;
119f46b1957SJon Hunter 	struct tegra_adma_chan_regs	ch_regs;
120f46b1957SJon Hunter 	size_t				buf_len;
121f46b1957SJon Hunter 	size_t				period_len;
122f46b1957SJon Hunter 	size_t				num_periods;
123f46b1957SJon Hunter };
124f46b1957SJon Hunter 
125f46b1957SJon Hunter /*
126f46b1957SJon Hunter  * struct tegra_adma_chan - Tegra ADMA channel information
127f46b1957SJon Hunter  */
128f46b1957SJon Hunter struct tegra_adma_chan {
129f46b1957SJon Hunter 	struct virt_dma_chan		vc;
130f46b1957SJon Hunter 	struct tegra_adma_desc		*desc;
131f46b1957SJon Hunter 	struct tegra_adma		*tdma;
132f46b1957SJon Hunter 	int				irq;
133f46b1957SJon Hunter 	void __iomem			*chan_addr;
134f46b1957SJon Hunter 
135f46b1957SJon Hunter 	/* Slave channel configuration info */
136f46b1957SJon Hunter 	struct dma_slave_config		sconfig;
137f46b1957SJon Hunter 	enum dma_transfer_direction	sreq_dir;
138f46b1957SJon Hunter 	unsigned int			sreq_index;
139f46b1957SJon Hunter 	bool				sreq_reserved;
140f33e7bb3SSameer Pujar 	struct tegra_adma_chan_regs	ch_regs;
141f46b1957SJon Hunter 
142f46b1957SJon Hunter 	/* Transfer count and position info */
143f46b1957SJon Hunter 	unsigned int			tx_buf_count;
144f46b1957SJon Hunter 	unsigned int			tx_buf_pos;
145f46b1957SJon Hunter };
146f46b1957SJon Hunter 
147f46b1957SJon Hunter /*
148f46b1957SJon Hunter  * struct tegra_adma - Tegra ADMA controller information
149f46b1957SJon Hunter  */
150f46b1957SJon Hunter struct tegra_adma {
151f46b1957SJon Hunter 	struct dma_device		dma_dev;
152f46b1957SJon Hunter 	struct device			*dev;
153f46b1957SJon Hunter 	void __iomem			*base_addr;
154f6ed6491SSameer Pujar 	struct clk			*ahub_clk;
155f46b1957SJon Hunter 	unsigned int			nr_channels;
156f46b1957SJon Hunter 	unsigned long			rx_requests_reserved;
157f46b1957SJon Hunter 	unsigned long			tx_requests_reserved;
158f46b1957SJon Hunter 
159f46b1957SJon Hunter 	/* Used to store global command register state when suspending */
160f46b1957SJon Hunter 	unsigned int			global_cmd;
161f46b1957SJon Hunter 
162ded1f3dbSSameer Pujar 	const struct tegra_adma_chip_data *cdata;
163ded1f3dbSSameer Pujar 
164f46b1957SJon Hunter 	/* Last member of the structure */
1651ee44529SGustavo A. R. Silva 	struct tegra_adma_chan		channels[];
166f46b1957SJon Hunter };
167f46b1957SJon Hunter 
tdma_write(struct tegra_adma * tdma,u32 reg,u32 val)168f46b1957SJon Hunter static inline void tdma_write(struct tegra_adma *tdma, u32 reg, u32 val)
169f46b1957SJon Hunter {
170ded1f3dbSSameer Pujar 	writel(val, tdma->base_addr + tdma->cdata->global_reg_offset + reg);
171f46b1957SJon Hunter }
172f46b1957SJon Hunter 
tdma_read(struct tegra_adma * tdma,u32 reg)173f46b1957SJon Hunter static inline u32 tdma_read(struct tegra_adma *tdma, u32 reg)
174f46b1957SJon Hunter {
175ded1f3dbSSameer Pujar 	return readl(tdma->base_addr + tdma->cdata->global_reg_offset + reg);
176f46b1957SJon Hunter }
177f46b1957SJon Hunter 
tdma_ch_write(struct tegra_adma_chan * tdc,u32 reg,u32 val)178f46b1957SJon Hunter static inline void tdma_ch_write(struct tegra_adma_chan *tdc, u32 reg, u32 val)
179f46b1957SJon Hunter {
180f46b1957SJon Hunter 	writel(val, tdc->chan_addr + reg);
181f46b1957SJon Hunter }
182f46b1957SJon Hunter 
tdma_ch_read(struct tegra_adma_chan * tdc,u32 reg)183f46b1957SJon Hunter static inline u32 tdma_ch_read(struct tegra_adma_chan *tdc, u32 reg)
184f46b1957SJon Hunter {
185f46b1957SJon Hunter 	return readl(tdc->chan_addr + reg);
186f46b1957SJon Hunter }
187f46b1957SJon Hunter 
to_tegra_adma_chan(struct dma_chan * dc)188f46b1957SJon Hunter static inline struct tegra_adma_chan *to_tegra_adma_chan(struct dma_chan *dc)
189f46b1957SJon Hunter {
190f46b1957SJon Hunter 	return container_of(dc, struct tegra_adma_chan, vc.chan);
191f46b1957SJon Hunter }
192f46b1957SJon Hunter 
to_tegra_adma_desc(struct dma_async_tx_descriptor * td)193f46b1957SJon Hunter static inline struct tegra_adma_desc *to_tegra_adma_desc(
194f46b1957SJon Hunter 		struct dma_async_tx_descriptor *td)
195f46b1957SJon Hunter {
196f46b1957SJon Hunter 	return container_of(td, struct tegra_adma_desc, vd.tx);
197f46b1957SJon Hunter }
198f46b1957SJon Hunter 
tdc2dev(struct tegra_adma_chan * tdc)199f46b1957SJon Hunter static inline struct device *tdc2dev(struct tegra_adma_chan *tdc)
200f46b1957SJon Hunter {
201f46b1957SJon Hunter 	return tdc->tdma->dev;
202f46b1957SJon Hunter }
203f46b1957SJon Hunter 
tegra_adma_desc_free(struct virt_dma_desc * vd)204f46b1957SJon Hunter static void tegra_adma_desc_free(struct virt_dma_desc *vd)
205f46b1957SJon Hunter {
206f46b1957SJon Hunter 	kfree(container_of(vd, struct tegra_adma_desc, vd));
207f46b1957SJon Hunter }
208f46b1957SJon Hunter 
tegra_adma_slave_config(struct dma_chan * dc,struct dma_slave_config * sconfig)209f46b1957SJon Hunter static int tegra_adma_slave_config(struct dma_chan *dc,
210f46b1957SJon Hunter 				   struct dma_slave_config *sconfig)
211f46b1957SJon Hunter {
212f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
213f46b1957SJon Hunter 
214f46b1957SJon Hunter 	memcpy(&tdc->sconfig, sconfig, sizeof(*sconfig));
215f46b1957SJon Hunter 
216f46b1957SJon Hunter 	return 0;
217f46b1957SJon Hunter }
218f46b1957SJon Hunter 
tegra_adma_init(struct tegra_adma * tdma)219f46b1957SJon Hunter static int tegra_adma_init(struct tegra_adma *tdma)
220f46b1957SJon Hunter {
221f46b1957SJon Hunter 	u32 status;
222f46b1957SJon Hunter 	int ret;
223f46b1957SJon Hunter 
224f46b1957SJon Hunter 	/* Clear any interrupts */
2259c7e355cSMohan Kumar 	tdma_write(tdma, tdma->cdata->ch_base_offset + tdma->cdata->global_int_clear, 0x1);
226f46b1957SJon Hunter 
227f46b1957SJon Hunter 	/* Assert soft reset */
228f46b1957SJon Hunter 	tdma_write(tdma, ADMA_GLOBAL_SOFT_RESET, 0x1);
229f46b1957SJon Hunter 
230f46b1957SJon Hunter 	/* Wait for reset to clear */
231f46b1957SJon Hunter 	ret = readx_poll_timeout(readl,
232ded1f3dbSSameer Pujar 				 tdma->base_addr +
233ded1f3dbSSameer Pujar 				 tdma->cdata->global_reg_offset +
234ded1f3dbSSameer Pujar 				 ADMA_GLOBAL_SOFT_RESET,
235f46b1957SJon Hunter 				 status, status == 0, 20, 10000);
236f46b1957SJon Hunter 	if (ret)
237f46b1957SJon Hunter 		return ret;
238f46b1957SJon Hunter 
239f46b1957SJon Hunter 	/* Enable global ADMA registers */
240f46b1957SJon Hunter 	tdma_write(tdma, ADMA_GLOBAL_CMD, 1);
241f46b1957SJon Hunter 
242f46b1957SJon Hunter 	return 0;
243f46b1957SJon Hunter }
244f46b1957SJon Hunter 
tegra_adma_request_alloc(struct tegra_adma_chan * tdc,enum dma_transfer_direction direction)245f46b1957SJon Hunter static int tegra_adma_request_alloc(struct tegra_adma_chan *tdc,
246f46b1957SJon Hunter 				    enum dma_transfer_direction direction)
247f46b1957SJon Hunter {
248f46b1957SJon Hunter 	struct tegra_adma *tdma = tdc->tdma;
249f46b1957SJon Hunter 	unsigned int sreq_index = tdc->sreq_index;
250f46b1957SJon Hunter 
251f46b1957SJon Hunter 	if (tdc->sreq_reserved)
252f46b1957SJon Hunter 		return tdc->sreq_dir == direction ? 0 : -EINVAL;
253f46b1957SJon Hunter 
254ded1f3dbSSameer Pujar 	if (sreq_index > tdma->cdata->ch_req_max) {
255f46b1957SJon Hunter 		dev_err(tdma->dev, "invalid DMA request\n");
256f46b1957SJon Hunter 		return -EINVAL;
257f46b1957SJon Hunter 	}
258f46b1957SJon Hunter 
259ded1f3dbSSameer Pujar 	switch (direction) {
260ded1f3dbSSameer Pujar 	case DMA_MEM_TO_DEV:
261f46b1957SJon Hunter 		if (test_and_set_bit(sreq_index, &tdma->tx_requests_reserved)) {
262f46b1957SJon Hunter 			dev_err(tdma->dev, "DMA request reserved\n");
263f46b1957SJon Hunter 			return -EINVAL;
264f46b1957SJon Hunter 		}
265f46b1957SJon Hunter 		break;
266f46b1957SJon Hunter 
267f46b1957SJon Hunter 	case DMA_DEV_TO_MEM:
268f46b1957SJon Hunter 		if (test_and_set_bit(sreq_index, &tdma->rx_requests_reserved)) {
269f46b1957SJon Hunter 			dev_err(tdma->dev, "DMA request reserved\n");
270f46b1957SJon Hunter 			return -EINVAL;
271f46b1957SJon Hunter 		}
272f46b1957SJon Hunter 		break;
273f46b1957SJon Hunter 
274f46b1957SJon Hunter 	default:
275f46b1957SJon Hunter 		dev_WARN(tdma->dev, "channel %s has invalid transfer type\n",
276f46b1957SJon Hunter 			 dma_chan_name(&tdc->vc.chan));
277f46b1957SJon Hunter 		return -EINVAL;
278f46b1957SJon Hunter 	}
279f46b1957SJon Hunter 
280f46b1957SJon Hunter 	tdc->sreq_dir = direction;
281f46b1957SJon Hunter 	tdc->sreq_reserved = true;
282f46b1957SJon Hunter 
283f46b1957SJon Hunter 	return 0;
284f46b1957SJon Hunter }
285f46b1957SJon Hunter 
tegra_adma_request_free(struct tegra_adma_chan * tdc)286f46b1957SJon Hunter static void tegra_adma_request_free(struct tegra_adma_chan *tdc)
287f46b1957SJon Hunter {
288f46b1957SJon Hunter 	struct tegra_adma *tdma = tdc->tdma;
289f46b1957SJon Hunter 
290f46b1957SJon Hunter 	if (!tdc->sreq_reserved)
291f46b1957SJon Hunter 		return;
292f46b1957SJon Hunter 
293f46b1957SJon Hunter 	switch (tdc->sreq_dir) {
294f46b1957SJon Hunter 	case DMA_MEM_TO_DEV:
295f46b1957SJon Hunter 		clear_bit(tdc->sreq_index, &tdma->tx_requests_reserved);
296f46b1957SJon Hunter 		break;
297f46b1957SJon Hunter 
298f46b1957SJon Hunter 	case DMA_DEV_TO_MEM:
299f46b1957SJon Hunter 		clear_bit(tdc->sreq_index, &tdma->rx_requests_reserved);
300f46b1957SJon Hunter 		break;
301f46b1957SJon Hunter 
302f46b1957SJon Hunter 	default:
303f46b1957SJon Hunter 		dev_WARN(tdma->dev, "channel %s has invalid transfer type\n",
304f46b1957SJon Hunter 			 dma_chan_name(&tdc->vc.chan));
305f46b1957SJon Hunter 		return;
306f46b1957SJon Hunter 	}
307f46b1957SJon Hunter 
308f46b1957SJon Hunter 	tdc->sreq_reserved = false;
309f46b1957SJon Hunter }
310f46b1957SJon Hunter 
tegra_adma_irq_status(struct tegra_adma_chan * tdc)311f46b1957SJon Hunter static u32 tegra_adma_irq_status(struct tegra_adma_chan *tdc)
312f46b1957SJon Hunter {
313f46b1957SJon Hunter 	u32 status = tdma_ch_read(tdc, ADMA_CH_INT_STATUS);
314f46b1957SJon Hunter 
315f46b1957SJon Hunter 	return status & ADMA_CH_INT_STATUS_XFER_DONE;
316f46b1957SJon Hunter }
317f46b1957SJon Hunter 
tegra_adma_irq_clear(struct tegra_adma_chan * tdc)318f46b1957SJon Hunter static u32 tegra_adma_irq_clear(struct tegra_adma_chan *tdc)
319f46b1957SJon Hunter {
320f46b1957SJon Hunter 	u32 status = tegra_adma_irq_status(tdc);
321f46b1957SJon Hunter 
322f46b1957SJon Hunter 	if (status)
323f46b1957SJon Hunter 		tdma_ch_write(tdc, ADMA_CH_INT_CLEAR, status);
324f46b1957SJon Hunter 
325f46b1957SJon Hunter 	return status;
326f46b1957SJon Hunter }
327f46b1957SJon Hunter 
tegra_adma_stop(struct tegra_adma_chan * tdc)328f46b1957SJon Hunter static void tegra_adma_stop(struct tegra_adma_chan *tdc)
329f46b1957SJon Hunter {
330f46b1957SJon Hunter 	unsigned int status;
331f46b1957SJon Hunter 
332f46b1957SJon Hunter 	/* Disable ADMA */
333f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_CMD, 0);
334f46b1957SJon Hunter 
335f46b1957SJon Hunter 	/* Clear interrupt status */
336f46b1957SJon Hunter 	tegra_adma_irq_clear(tdc);
337f46b1957SJon Hunter 
338f46b1957SJon Hunter 	if (readx_poll_timeout_atomic(readl, tdc->chan_addr + ADMA_CH_STATUS,
339f46b1957SJon Hunter 			status, !(status & ADMA_CH_STATUS_XFER_EN),
340f46b1957SJon Hunter 			20, 10000)) {
341f46b1957SJon Hunter 		dev_err(tdc2dev(tdc), "unable to stop DMA channel\n");
342f46b1957SJon Hunter 		return;
343f46b1957SJon Hunter 	}
344f46b1957SJon Hunter 
345f46b1957SJon Hunter 	kfree(tdc->desc);
346f46b1957SJon Hunter 	tdc->desc = NULL;
347f46b1957SJon Hunter }
348f46b1957SJon Hunter 
tegra_adma_start(struct tegra_adma_chan * tdc)349f46b1957SJon Hunter static void tegra_adma_start(struct tegra_adma_chan *tdc)
350f46b1957SJon Hunter {
351f46b1957SJon Hunter 	struct virt_dma_desc *vd = vchan_next_desc(&tdc->vc);
352f46b1957SJon Hunter 	struct tegra_adma_chan_regs *ch_regs;
353f46b1957SJon Hunter 	struct tegra_adma_desc *desc;
354f46b1957SJon Hunter 
355f46b1957SJon Hunter 	if (!vd)
356f46b1957SJon Hunter 		return;
357f46b1957SJon Hunter 
358f46b1957SJon Hunter 	list_del(&vd->node);
359f46b1957SJon Hunter 
360f46b1957SJon Hunter 	desc = to_tegra_adma_desc(&vd->tx);
361f46b1957SJon Hunter 
362f46b1957SJon Hunter 	if (!desc) {
363f46b1957SJon Hunter 		dev_warn(tdc2dev(tdc), "unable to start DMA, no descriptor\n");
364f46b1957SJon Hunter 		return;
365f46b1957SJon Hunter 	}
366f46b1957SJon Hunter 
367f46b1957SJon Hunter 	ch_regs = &desc->ch_regs;
368f46b1957SJon Hunter 
369f46b1957SJon Hunter 	tdc->tx_buf_pos = 0;
370f46b1957SJon Hunter 	tdc->tx_buf_count = 0;
371f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_TC, ch_regs->tc);
372f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_CTRL, ch_regs->ctrl);
373f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_LOWER_SRC_ADDR, ch_regs->src_addr);
374f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_LOWER_TRG_ADDR, ch_regs->trg_addr);
375f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_FIFO_CTRL, ch_regs->fifo_ctrl);
376f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_CONFIG, ch_regs->config);
377f46b1957SJon Hunter 
378f46b1957SJon Hunter 	/* Start ADMA */
379f46b1957SJon Hunter 	tdma_ch_write(tdc, ADMA_CH_CMD, 1);
380f46b1957SJon Hunter 
381f46b1957SJon Hunter 	tdc->desc = desc;
382f46b1957SJon Hunter }
383f46b1957SJon Hunter 
tegra_adma_get_residue(struct tegra_adma_chan * tdc)384f46b1957SJon Hunter static unsigned int tegra_adma_get_residue(struct tegra_adma_chan *tdc)
385f46b1957SJon Hunter {
386f46b1957SJon Hunter 	struct tegra_adma_desc *desc = tdc->desc;
387f46b1957SJon Hunter 	unsigned int max = ADMA_CH_XFER_STATUS_COUNT_MASK + 1;
388f46b1957SJon Hunter 	unsigned int pos = tdma_ch_read(tdc, ADMA_CH_XFER_STATUS);
389f46b1957SJon Hunter 	unsigned int periods_remaining;
390f46b1957SJon Hunter 
391f46b1957SJon Hunter 	/*
392f46b1957SJon Hunter 	 * Handle wrap around of buffer count register
393f46b1957SJon Hunter 	 */
394f46b1957SJon Hunter 	if (pos < tdc->tx_buf_pos)
395f46b1957SJon Hunter 		tdc->tx_buf_count += pos + (max - tdc->tx_buf_pos);
396f46b1957SJon Hunter 	else
397f46b1957SJon Hunter 		tdc->tx_buf_count += pos - tdc->tx_buf_pos;
398f46b1957SJon Hunter 
399f46b1957SJon Hunter 	periods_remaining = tdc->tx_buf_count % desc->num_periods;
400f46b1957SJon Hunter 	tdc->tx_buf_pos = pos;
401f46b1957SJon Hunter 
402f46b1957SJon Hunter 	return desc->buf_len - (periods_remaining * desc->period_len);
403f46b1957SJon Hunter }
404f46b1957SJon Hunter 
tegra_adma_isr(int irq,void * dev_id)405f46b1957SJon Hunter static irqreturn_t tegra_adma_isr(int irq, void *dev_id)
406f46b1957SJon Hunter {
407f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = dev_id;
408f46b1957SJon Hunter 	unsigned long status;
409f46b1957SJon Hunter 
410654115e3SBarry Song 	spin_lock(&tdc->vc.lock);
411f46b1957SJon Hunter 
412f46b1957SJon Hunter 	status = tegra_adma_irq_clear(tdc);
413f46b1957SJon Hunter 	if (status == 0 || !tdc->desc) {
414654115e3SBarry Song 		spin_unlock(&tdc->vc.lock);
415f46b1957SJon Hunter 		return IRQ_NONE;
416f46b1957SJon Hunter 	}
417f46b1957SJon Hunter 
418f46b1957SJon Hunter 	vchan_cyclic_callback(&tdc->desc->vd);
419f46b1957SJon Hunter 
420654115e3SBarry Song 	spin_unlock(&tdc->vc.lock);
421f46b1957SJon Hunter 
422f46b1957SJon Hunter 	return IRQ_HANDLED;
423f46b1957SJon Hunter }
424f46b1957SJon Hunter 
tegra_adma_issue_pending(struct dma_chan * dc)425f46b1957SJon Hunter static void tegra_adma_issue_pending(struct dma_chan *dc)
426f46b1957SJon Hunter {
427f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
428f46b1957SJon Hunter 	unsigned long flags;
429f46b1957SJon Hunter 
430f46b1957SJon Hunter 	spin_lock_irqsave(&tdc->vc.lock, flags);
431f46b1957SJon Hunter 
432f46b1957SJon Hunter 	if (vchan_issue_pending(&tdc->vc)) {
433f46b1957SJon Hunter 		if (!tdc->desc)
434f46b1957SJon Hunter 			tegra_adma_start(tdc);
435f46b1957SJon Hunter 	}
436f46b1957SJon Hunter 
437f46b1957SJon Hunter 	spin_unlock_irqrestore(&tdc->vc.lock, flags);
438f46b1957SJon Hunter }
439f46b1957SJon Hunter 
tegra_adma_is_paused(struct tegra_adma_chan * tdc)44094dc8f4eSSameer Pujar static bool tegra_adma_is_paused(struct tegra_adma_chan *tdc)
44194dc8f4eSSameer Pujar {
44294dc8f4eSSameer Pujar 	u32 csts;
44394dc8f4eSSameer Pujar 
44494dc8f4eSSameer Pujar 	csts = tdma_ch_read(tdc, ADMA_CH_STATUS);
44594dc8f4eSSameer Pujar 	csts &= ADMA_CH_STATUS_XFER_PAUSED;
44694dc8f4eSSameer Pujar 
44794dc8f4eSSameer Pujar 	return csts ? true : false;
44894dc8f4eSSameer Pujar }
44994dc8f4eSSameer Pujar 
tegra_adma_pause(struct dma_chan * dc)45094dc8f4eSSameer Pujar static int tegra_adma_pause(struct dma_chan *dc)
45194dc8f4eSSameer Pujar {
45294dc8f4eSSameer Pujar 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
45394dc8f4eSSameer Pujar 	struct tegra_adma_desc *desc = tdc->desc;
45494dc8f4eSSameer Pujar 	struct tegra_adma_chan_regs *ch_regs = &desc->ch_regs;
45594dc8f4eSSameer Pujar 	int dcnt = 10;
45694dc8f4eSSameer Pujar 
45794dc8f4eSSameer Pujar 	ch_regs->ctrl = tdma_ch_read(tdc, ADMA_CH_CTRL);
45894dc8f4eSSameer Pujar 	ch_regs->ctrl |= (1 << ADMA_CH_CTRL_XFER_PAUSE_SHIFT);
45994dc8f4eSSameer Pujar 	tdma_ch_write(tdc, ADMA_CH_CTRL, ch_regs->ctrl);
46094dc8f4eSSameer Pujar 
46194dc8f4eSSameer Pujar 	while (dcnt-- && !tegra_adma_is_paused(tdc))
46294dc8f4eSSameer Pujar 		udelay(TEGRA_ADMA_BURST_COMPLETE_TIME);
46394dc8f4eSSameer Pujar 
46494dc8f4eSSameer Pujar 	if (dcnt < 0) {
46594dc8f4eSSameer Pujar 		dev_err(tdc2dev(tdc), "unable to pause DMA channel\n");
46694dc8f4eSSameer Pujar 		return -EBUSY;
46794dc8f4eSSameer Pujar 	}
46894dc8f4eSSameer Pujar 
46994dc8f4eSSameer Pujar 	return 0;
47094dc8f4eSSameer Pujar }
47194dc8f4eSSameer Pujar 
tegra_adma_resume(struct dma_chan * dc)47294dc8f4eSSameer Pujar static int tegra_adma_resume(struct dma_chan *dc)
47394dc8f4eSSameer Pujar {
47494dc8f4eSSameer Pujar 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
47594dc8f4eSSameer Pujar 	struct tegra_adma_desc *desc = tdc->desc;
47694dc8f4eSSameer Pujar 	struct tegra_adma_chan_regs *ch_regs = &desc->ch_regs;
47794dc8f4eSSameer Pujar 
47894dc8f4eSSameer Pujar 	ch_regs->ctrl = tdma_ch_read(tdc, ADMA_CH_CTRL);
47994dc8f4eSSameer Pujar 	ch_regs->ctrl &= ~(1 << ADMA_CH_CTRL_XFER_PAUSE_SHIFT);
48094dc8f4eSSameer Pujar 	tdma_ch_write(tdc, ADMA_CH_CTRL, ch_regs->ctrl);
48194dc8f4eSSameer Pujar 
48294dc8f4eSSameer Pujar 	return 0;
48394dc8f4eSSameer Pujar }
48494dc8f4eSSameer Pujar 
tegra_adma_terminate_all(struct dma_chan * dc)485f46b1957SJon Hunter static int tegra_adma_terminate_all(struct dma_chan *dc)
486f46b1957SJon Hunter {
487f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
488f46b1957SJon Hunter 	unsigned long flags;
489f46b1957SJon Hunter 	LIST_HEAD(head);
490f46b1957SJon Hunter 
491f46b1957SJon Hunter 	spin_lock_irqsave(&tdc->vc.lock, flags);
492f46b1957SJon Hunter 
493f46b1957SJon Hunter 	if (tdc->desc)
494f46b1957SJon Hunter 		tegra_adma_stop(tdc);
495f46b1957SJon Hunter 
496f46b1957SJon Hunter 	tegra_adma_request_free(tdc);
497f46b1957SJon Hunter 	vchan_get_all_descriptors(&tdc->vc, &head);
498f46b1957SJon Hunter 	spin_unlock_irqrestore(&tdc->vc.lock, flags);
499f46b1957SJon Hunter 	vchan_dma_desc_free_list(&tdc->vc, &head);
500f46b1957SJon Hunter 
501f46b1957SJon Hunter 	return 0;
502f46b1957SJon Hunter }
503f46b1957SJon Hunter 
tegra_adma_tx_status(struct dma_chan * dc,dma_cookie_t cookie,struct dma_tx_state * txstate)504f46b1957SJon Hunter static enum dma_status tegra_adma_tx_status(struct dma_chan *dc,
505f46b1957SJon Hunter 					    dma_cookie_t cookie,
506f46b1957SJon Hunter 					    struct dma_tx_state *txstate)
507f46b1957SJon Hunter {
508f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
509f46b1957SJon Hunter 	struct tegra_adma_desc *desc;
510f46b1957SJon Hunter 	struct virt_dma_desc *vd;
511f46b1957SJon Hunter 	enum dma_status ret;
512f46b1957SJon Hunter 	unsigned long flags;
513f46b1957SJon Hunter 	unsigned int residual;
514f46b1957SJon Hunter 
515f46b1957SJon Hunter 	ret = dma_cookie_status(dc, cookie, txstate);
516f46b1957SJon Hunter 	if (ret == DMA_COMPLETE || !txstate)
517f46b1957SJon Hunter 		return ret;
518f46b1957SJon Hunter 
519f46b1957SJon Hunter 	spin_lock_irqsave(&tdc->vc.lock, flags);
520f46b1957SJon Hunter 
521f46b1957SJon Hunter 	vd = vchan_find_desc(&tdc->vc, cookie);
522f46b1957SJon Hunter 	if (vd) {
523f46b1957SJon Hunter 		desc = to_tegra_adma_desc(&vd->tx);
524f46b1957SJon Hunter 		residual = desc->ch_regs.tc;
525f46b1957SJon Hunter 	} else if (tdc->desc && tdc->desc->vd.tx.cookie == cookie) {
526f46b1957SJon Hunter 		residual = tegra_adma_get_residue(tdc);
527f46b1957SJon Hunter 	} else {
528f46b1957SJon Hunter 		residual = 0;
529f46b1957SJon Hunter 	}
530f46b1957SJon Hunter 
531f46b1957SJon Hunter 	spin_unlock_irqrestore(&tdc->vc.lock, flags);
532f46b1957SJon Hunter 
533f46b1957SJon Hunter 	dma_set_residue(txstate, residual);
534f46b1957SJon Hunter 
535f46b1957SJon Hunter 	return ret;
536f46b1957SJon Hunter }
537f46b1957SJon Hunter 
tegra210_adma_get_burst_config(unsigned int burst_size)538433de642SSameer Pujar static unsigned int tegra210_adma_get_burst_config(unsigned int burst_size)
539433de642SSameer Pujar {
540433de642SSameer Pujar 	if (!burst_size || burst_size > ADMA_CH_CONFIG_MAX_BURST_SIZE)
541433de642SSameer Pujar 		burst_size = ADMA_CH_CONFIG_MAX_BURST_SIZE;
542433de642SSameer Pujar 
543433de642SSameer Pujar 	return fls(burst_size) << ADMA_CH_CONFIG_BURST_SIZE_SHIFT;
544433de642SSameer Pujar }
545433de642SSameer Pujar 
tegra186_adma_get_burst_config(unsigned int burst_size)546433de642SSameer Pujar static unsigned int tegra186_adma_get_burst_config(unsigned int burst_size)
547433de642SSameer Pujar {
548433de642SSameer Pujar 	if (!burst_size || burst_size > ADMA_CH_CONFIG_MAX_BURST_SIZE)
549433de642SSameer Pujar 		burst_size = ADMA_CH_CONFIG_MAX_BURST_SIZE;
550433de642SSameer Pujar 
551433de642SSameer Pujar 	return (burst_size - 1) << ADMA_CH_CONFIG_BURST_SIZE_SHIFT;
552433de642SSameer Pujar }
553433de642SSameer Pujar 
tegra_adma_set_xfer_params(struct tegra_adma_chan * tdc,struct tegra_adma_desc * desc,dma_addr_t buf_addr,enum dma_transfer_direction direction)554f46b1957SJon Hunter static int tegra_adma_set_xfer_params(struct tegra_adma_chan *tdc,
555f46b1957SJon Hunter 				      struct tegra_adma_desc *desc,
556f46b1957SJon Hunter 				      dma_addr_t buf_addr,
557f46b1957SJon Hunter 				      enum dma_transfer_direction direction)
558f46b1957SJon Hunter {
559f46b1957SJon Hunter 	struct tegra_adma_chan_regs *ch_regs = &desc->ch_regs;
560ded1f3dbSSameer Pujar 	const struct tegra_adma_chip_data *cdata = tdc->tdma->cdata;
56132de4745SSameer Pujar 	unsigned int burst_size, adma_dir, fifo_size_shift;
562f46b1957SJon Hunter 
563f46b1957SJon Hunter 	if (desc->num_periods > ADMA_CH_CONFIG_MAX_BUFS)
564f46b1957SJon Hunter 		return -EINVAL;
565f46b1957SJon Hunter 
566f46b1957SJon Hunter 	switch (direction) {
567f46b1957SJon Hunter 	case DMA_MEM_TO_DEV:
56832de4745SSameer Pujar 		fifo_size_shift = ADMA_CH_TX_FIFO_SIZE_SHIFT;
569f46b1957SJon Hunter 		adma_dir = ADMA_CH_CTRL_DIR_MEM2AHUB;
570433de642SSameer Pujar 		burst_size = tdc->sconfig.dst_maxburst;
571f46b1957SJon Hunter 		ch_regs->config = ADMA_CH_CONFIG_SRC_BUF(desc->num_periods - 1);
572ded1f3dbSSameer Pujar 		ch_regs->ctrl = ADMA_CH_REG_FIELD_VAL(tdc->sreq_index,
573ded1f3dbSSameer Pujar 						      cdata->ch_req_mask,
574ded1f3dbSSameer Pujar 						      cdata->ch_req_tx_shift);
575f46b1957SJon Hunter 		ch_regs->src_addr = buf_addr;
576f46b1957SJon Hunter 		break;
577f46b1957SJon Hunter 
578f46b1957SJon Hunter 	case DMA_DEV_TO_MEM:
57932de4745SSameer Pujar 		fifo_size_shift = ADMA_CH_RX_FIFO_SIZE_SHIFT;
580f46b1957SJon Hunter 		adma_dir = ADMA_CH_CTRL_DIR_AHUB2MEM;
581433de642SSameer Pujar 		burst_size = tdc->sconfig.src_maxburst;
582f46b1957SJon Hunter 		ch_regs->config = ADMA_CH_CONFIG_TRG_BUF(desc->num_periods - 1);
583ded1f3dbSSameer Pujar 		ch_regs->ctrl = ADMA_CH_REG_FIELD_VAL(tdc->sreq_index,
584ded1f3dbSSameer Pujar 						      cdata->ch_req_mask,
585ded1f3dbSSameer Pujar 						      cdata->ch_req_rx_shift);
586f46b1957SJon Hunter 		ch_regs->trg_addr = buf_addr;
587f46b1957SJon Hunter 		break;
588f46b1957SJon Hunter 
589f46b1957SJon Hunter 	default:
590f46b1957SJon Hunter 		dev_err(tdc2dev(tdc), "DMA direction is not supported\n");
591f46b1957SJon Hunter 		return -EINVAL;
592f46b1957SJon Hunter 	}
593f46b1957SJon Hunter 
594f46b1957SJon Hunter 	ch_regs->ctrl |= ADMA_CH_CTRL_DIR(adma_dir) |
595f46b1957SJon Hunter 			 ADMA_CH_CTRL_MODE_CONTINUOUS |
596f46b1957SJon Hunter 			 ADMA_CH_CTRL_FLOWCTRL_EN;
597433de642SSameer Pujar 	ch_regs->config |= cdata->adma_get_burst_config(burst_size);
598f46b1957SJon Hunter 	ch_regs->config |= ADMA_CH_CONFIG_WEIGHT_FOR_WRR(1);
5999ec691f4SSameer Pujar 	if (cdata->has_outstanding_reqs)
6009ec691f4SSameer Pujar 		ch_regs->config |= TEGRA186_ADMA_CH_CONFIG_OUTSTANDING_REQS(8);
60132de4745SSameer Pujar 
60232de4745SSameer Pujar 	/*
60332de4745SSameer Pujar 	 * 'sreq_index' represents the current ADMAIF channel number and as per
60432de4745SSameer Pujar 	 * HW recommendation its FIFO size should match with the corresponding
60532de4745SSameer Pujar 	 * ADMA channel.
60632de4745SSameer Pujar 	 *
60732de4745SSameer Pujar 	 * ADMA FIFO size is set as per below (based on default ADMAIF channel
60832de4745SSameer Pujar 	 * FIFO sizes):
60932de4745SSameer Pujar 	 *    fifo_size = 0x2 (sreq_index > sreq_index_offset)
61032de4745SSameer Pujar 	 *    fifo_size = 0x3 (sreq_index <= sreq_index_offset)
61132de4745SSameer Pujar 	 *
61232de4745SSameer Pujar 	 */
61332de4745SSameer Pujar 	if (tdc->sreq_index > cdata->sreq_index_offset)
61432de4745SSameer Pujar 		ch_regs->fifo_ctrl =
61532de4745SSameer Pujar 			ADMA_CH_REG_FIELD_VAL(2, cdata->ch_fifo_size_mask,
61632de4745SSameer Pujar 					      fifo_size_shift);
61732de4745SSameer Pujar 	else
61832de4745SSameer Pujar 		ch_regs->fifo_ctrl =
61932de4745SSameer Pujar 			ADMA_CH_REG_FIELD_VAL(3, cdata->ch_fifo_size_mask,
62032de4745SSameer Pujar 					      fifo_size_shift);
62132de4745SSameer Pujar 
622f46b1957SJon Hunter 	ch_regs->tc = desc->period_len & ADMA_CH_TC_COUNT_MASK;
623f46b1957SJon Hunter 
624f46b1957SJon Hunter 	return tegra_adma_request_alloc(tdc, direction);
625f46b1957SJon Hunter }
626f46b1957SJon Hunter 
tegra_adma_prep_dma_cyclic(struct dma_chan * dc,dma_addr_t buf_addr,size_t buf_len,size_t period_len,enum dma_transfer_direction direction,unsigned long flags)627f46b1957SJon Hunter static struct dma_async_tx_descriptor *tegra_adma_prep_dma_cyclic(
628f46b1957SJon Hunter 	struct dma_chan *dc, dma_addr_t buf_addr, size_t buf_len,
629f46b1957SJon Hunter 	size_t period_len, enum dma_transfer_direction direction,
630f46b1957SJon Hunter 	unsigned long flags)
631f46b1957SJon Hunter {
632f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
633f46b1957SJon Hunter 	struct tegra_adma_desc *desc = NULL;
634f46b1957SJon Hunter 
635f46b1957SJon Hunter 	if (!buf_len || !period_len || period_len > ADMA_CH_TC_COUNT_MASK) {
636f46b1957SJon Hunter 		dev_err(tdc2dev(tdc), "invalid buffer/period len\n");
637f46b1957SJon Hunter 		return NULL;
638f46b1957SJon Hunter 	}
639f46b1957SJon Hunter 
640f46b1957SJon Hunter 	if (buf_len % period_len) {
641f46b1957SJon Hunter 		dev_err(tdc2dev(tdc), "buf_len not a multiple of period_len\n");
642f46b1957SJon Hunter 		return NULL;
643f46b1957SJon Hunter 	}
644f46b1957SJon Hunter 
645f46b1957SJon Hunter 	if (!IS_ALIGNED(buf_addr, 4)) {
646f46b1957SJon Hunter 		dev_err(tdc2dev(tdc), "invalid buffer alignment\n");
647f46b1957SJon Hunter 		return NULL;
648f46b1957SJon Hunter 	}
649f46b1957SJon Hunter 
650f46b1957SJon Hunter 	desc = kzalloc(sizeof(*desc), GFP_NOWAIT);
651f46b1957SJon Hunter 	if (!desc)
652f46b1957SJon Hunter 		return NULL;
653f46b1957SJon Hunter 
654f46b1957SJon Hunter 	desc->buf_len = buf_len;
655f46b1957SJon Hunter 	desc->period_len = period_len;
656f46b1957SJon Hunter 	desc->num_periods = buf_len / period_len;
657f46b1957SJon Hunter 
658f46b1957SJon Hunter 	if (tegra_adma_set_xfer_params(tdc, desc, buf_addr, direction)) {
659f46b1957SJon Hunter 		kfree(desc);
660f46b1957SJon Hunter 		return NULL;
661f46b1957SJon Hunter 	}
662f46b1957SJon Hunter 
663f46b1957SJon Hunter 	return vchan_tx_prep(&tdc->vc, &desc->vd, flags);
664f46b1957SJon Hunter }
665f46b1957SJon Hunter 
tegra_adma_alloc_chan_resources(struct dma_chan * dc)666f46b1957SJon Hunter static int tegra_adma_alloc_chan_resources(struct dma_chan *dc)
667f46b1957SJon Hunter {
668f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
669f46b1957SJon Hunter 	int ret;
670f46b1957SJon Hunter 
671f46b1957SJon Hunter 	ret = request_irq(tdc->irq, tegra_adma_isr, 0, dma_chan_name(dc), tdc);
672f46b1957SJon Hunter 	if (ret) {
673f46b1957SJon Hunter 		dev_err(tdc2dev(tdc), "failed to get interrupt for %s\n",
674f46b1957SJon Hunter 			dma_chan_name(dc));
675f46b1957SJon Hunter 		return ret;
676f46b1957SJon Hunter 	}
677f46b1957SJon Hunter 
678059e969cSZhang Qilong 	ret = pm_runtime_resume_and_get(tdc2dev(tdc));
679f46b1957SJon Hunter 	if (ret < 0) {
680f46b1957SJon Hunter 		free_irq(tdc->irq, tdc);
681f46b1957SJon Hunter 		return ret;
682f46b1957SJon Hunter 	}
683f46b1957SJon Hunter 
684f46b1957SJon Hunter 	dma_cookie_init(&tdc->vc.chan);
685f46b1957SJon Hunter 
686f46b1957SJon Hunter 	return 0;
687f46b1957SJon Hunter }
688f46b1957SJon Hunter 
tegra_adma_free_chan_resources(struct dma_chan * dc)689f46b1957SJon Hunter static void tegra_adma_free_chan_resources(struct dma_chan *dc)
690f46b1957SJon Hunter {
691f46b1957SJon Hunter 	struct tegra_adma_chan *tdc = to_tegra_adma_chan(dc);
692f46b1957SJon Hunter 
693f46b1957SJon Hunter 	tegra_adma_terminate_all(dc);
694f46b1957SJon Hunter 	vchan_free_chan_resources(&tdc->vc);
695f46b1957SJon Hunter 	tasklet_kill(&tdc->vc.task);
696f46b1957SJon Hunter 	free_irq(tdc->irq, tdc);
697f46b1957SJon Hunter 	pm_runtime_put(tdc2dev(tdc));
698f46b1957SJon Hunter 
699f46b1957SJon Hunter 	tdc->sreq_index = 0;
700f46b1957SJon Hunter 	tdc->sreq_dir = DMA_TRANS_NONE;
701f46b1957SJon Hunter }
702f46b1957SJon Hunter 
tegra_dma_of_xlate(struct of_phandle_args * dma_spec,struct of_dma * ofdma)703f46b1957SJon Hunter static struct dma_chan *tegra_dma_of_xlate(struct of_phandle_args *dma_spec,
704f46b1957SJon Hunter 					   struct of_dma *ofdma)
705f46b1957SJon Hunter {
706f46b1957SJon Hunter 	struct tegra_adma *tdma = ofdma->of_dma_data;
707f46b1957SJon Hunter 	struct tegra_adma_chan *tdc;
708f46b1957SJon Hunter 	struct dma_chan *chan;
709f46b1957SJon Hunter 	unsigned int sreq_index;
710f46b1957SJon Hunter 
711f46b1957SJon Hunter 	if (dma_spec->args_count != 1)
712f46b1957SJon Hunter 		return NULL;
713f46b1957SJon Hunter 
714f46b1957SJon Hunter 	sreq_index = dma_spec->args[0];
715f46b1957SJon Hunter 
716f46b1957SJon Hunter 	if (sreq_index == 0) {
717f46b1957SJon Hunter 		dev_err(tdma->dev, "DMA request must not be 0\n");
718f46b1957SJon Hunter 		return NULL;
719f46b1957SJon Hunter 	}
720f46b1957SJon Hunter 
721f46b1957SJon Hunter 	chan = dma_get_any_slave_channel(&tdma->dma_dev);
722f46b1957SJon Hunter 	if (!chan)
723f46b1957SJon Hunter 		return NULL;
724f46b1957SJon Hunter 
725f46b1957SJon Hunter 	tdc = to_tegra_adma_chan(chan);
726f46b1957SJon Hunter 	tdc->sreq_index = sreq_index;
727f46b1957SJon Hunter 
728f46b1957SJon Hunter 	return chan;
729f46b1957SJon Hunter }
730f46b1957SJon Hunter 
tegra_adma_runtime_suspend(struct device * dev)731d105ef81SYueHaibing static int __maybe_unused tegra_adma_runtime_suspend(struct device *dev)
732f46b1957SJon Hunter {
733f46b1957SJon Hunter 	struct tegra_adma *tdma = dev_get_drvdata(dev);
734f33e7bb3SSameer Pujar 	struct tegra_adma_chan_regs *ch_reg;
735f33e7bb3SSameer Pujar 	struct tegra_adma_chan *tdc;
736f33e7bb3SSameer Pujar 	int i;
737f46b1957SJon Hunter 
738f46b1957SJon Hunter 	tdma->global_cmd = tdma_read(tdma, ADMA_GLOBAL_CMD);
739f33e7bb3SSameer Pujar 	if (!tdma->global_cmd)
740f33e7bb3SSameer Pujar 		goto clk_disable;
741f33e7bb3SSameer Pujar 
742f33e7bb3SSameer Pujar 	for (i = 0; i < tdma->nr_channels; i++) {
743f33e7bb3SSameer Pujar 		tdc = &tdma->channels[i];
744f33e7bb3SSameer Pujar 		ch_reg = &tdc->ch_regs;
745f33e7bb3SSameer Pujar 		ch_reg->cmd = tdma_ch_read(tdc, ADMA_CH_CMD);
746f33e7bb3SSameer Pujar 		/* skip if channel is not active */
747f33e7bb3SSameer Pujar 		if (!ch_reg->cmd)
748f33e7bb3SSameer Pujar 			continue;
749f33e7bb3SSameer Pujar 		ch_reg->tc = tdma_ch_read(tdc, ADMA_CH_TC);
750f33e7bb3SSameer Pujar 		ch_reg->src_addr = tdma_ch_read(tdc, ADMA_CH_LOWER_SRC_ADDR);
751f33e7bb3SSameer Pujar 		ch_reg->trg_addr = tdma_ch_read(tdc, ADMA_CH_LOWER_TRG_ADDR);
752f33e7bb3SSameer Pujar 		ch_reg->ctrl = tdma_ch_read(tdc, ADMA_CH_CTRL);
753f33e7bb3SSameer Pujar 		ch_reg->fifo_ctrl = tdma_ch_read(tdc, ADMA_CH_FIFO_CTRL);
754f33e7bb3SSameer Pujar 		ch_reg->config = tdma_ch_read(tdc, ADMA_CH_CONFIG);
755f33e7bb3SSameer Pujar 	}
756f33e7bb3SSameer Pujar 
757f33e7bb3SSameer Pujar clk_disable:
758f6ed6491SSameer Pujar 	clk_disable_unprepare(tdma->ahub_clk);
759f46b1957SJon Hunter 
760f6ed6491SSameer Pujar 	return 0;
761f46b1957SJon Hunter }
762f46b1957SJon Hunter 
tegra_adma_runtime_resume(struct device * dev)763d105ef81SYueHaibing static int __maybe_unused tegra_adma_runtime_resume(struct device *dev)
764f46b1957SJon Hunter {
765f46b1957SJon Hunter 	struct tegra_adma *tdma = dev_get_drvdata(dev);
766f33e7bb3SSameer Pujar 	struct tegra_adma_chan_regs *ch_reg;
767f33e7bb3SSameer Pujar 	struct tegra_adma_chan *tdc;
768f33e7bb3SSameer Pujar 	int ret, i;
769f46b1957SJon Hunter 
770f6ed6491SSameer Pujar 	ret = clk_prepare_enable(tdma->ahub_clk);
771f6ed6491SSameer Pujar 	if (ret) {
772f6ed6491SSameer Pujar 		dev_err(dev, "ahub clk_enable failed: %d\n", ret);
773f46b1957SJon Hunter 		return ret;
774f6ed6491SSameer Pujar 	}
775f46b1957SJon Hunter 	tdma_write(tdma, ADMA_GLOBAL_CMD, tdma->global_cmd);
776f46b1957SJon Hunter 
777f33e7bb3SSameer Pujar 	if (!tdma->global_cmd)
778f33e7bb3SSameer Pujar 		return 0;
779f33e7bb3SSameer Pujar 
780f33e7bb3SSameer Pujar 	for (i = 0; i < tdma->nr_channels; i++) {
781f33e7bb3SSameer Pujar 		tdc = &tdma->channels[i];
782f33e7bb3SSameer Pujar 		ch_reg = &tdc->ch_regs;
783f33e7bb3SSameer Pujar 		/* skip if channel was not active earlier */
784f33e7bb3SSameer Pujar 		if (!ch_reg->cmd)
785f33e7bb3SSameer Pujar 			continue;
786f33e7bb3SSameer Pujar 		tdma_ch_write(tdc, ADMA_CH_TC, ch_reg->tc);
787f33e7bb3SSameer Pujar 		tdma_ch_write(tdc, ADMA_CH_LOWER_SRC_ADDR, ch_reg->src_addr);
788f33e7bb3SSameer Pujar 		tdma_ch_write(tdc, ADMA_CH_LOWER_TRG_ADDR, ch_reg->trg_addr);
789f33e7bb3SSameer Pujar 		tdma_ch_write(tdc, ADMA_CH_CTRL, ch_reg->ctrl);
790f33e7bb3SSameer Pujar 		tdma_ch_write(tdc, ADMA_CH_FIFO_CTRL, ch_reg->fifo_ctrl);
791f33e7bb3SSameer Pujar 		tdma_ch_write(tdc, ADMA_CH_CONFIG, ch_reg->config);
792f33e7bb3SSameer Pujar 		tdma_ch_write(tdc, ADMA_CH_CMD, ch_reg->cmd);
793f33e7bb3SSameer Pujar 	}
794f33e7bb3SSameer Pujar 
795f46b1957SJon Hunter 	return 0;
796f46b1957SJon Hunter }
797f46b1957SJon Hunter 
798f46b1957SJon Hunter static const struct tegra_adma_chip_data tegra210_chip_data = {
799433de642SSameer Pujar 	.adma_get_burst_config  = tegra210_adma_get_burst_config,
800ded1f3dbSSameer Pujar 	.global_reg_offset	= 0xc00,
801ded1f3dbSSameer Pujar 	.global_int_clear	= 0x20,
802ded1f3dbSSameer Pujar 	.ch_req_tx_shift	= 28,
803ded1f3dbSSameer Pujar 	.ch_req_rx_shift	= 24,
804ded1f3dbSSameer Pujar 	.ch_base_offset		= 0,
805ded1f3dbSSameer Pujar 	.ch_req_mask		= 0xf,
806ded1f3dbSSameer Pujar 	.ch_req_max		= 10,
807ded1f3dbSSameer Pujar 	.ch_reg_size		= 0x80,
808f46b1957SJon Hunter 	.nr_channels		= 22,
80932de4745SSameer Pujar 	.ch_fifo_size_mask	= 0xf,
81032de4745SSameer Pujar 	.sreq_index_offset	= 2,
81135696789SSameer Pujar 	.has_outstanding_reqs	= false,
812f46b1957SJon Hunter };
813f46b1957SJon Hunter 
814433de642SSameer Pujar static const struct tegra_adma_chip_data tegra186_chip_data = {
815433de642SSameer Pujar 	.adma_get_burst_config  = tegra186_adma_get_burst_config,
816433de642SSameer Pujar 	.global_reg_offset	= 0,
817433de642SSameer Pujar 	.global_int_clear	= 0x402c,
818433de642SSameer Pujar 	.ch_req_tx_shift	= 27,
819433de642SSameer Pujar 	.ch_req_rx_shift	= 22,
820433de642SSameer Pujar 	.ch_base_offset		= 0x10000,
821433de642SSameer Pujar 	.ch_req_mask		= 0x1f,
822433de642SSameer Pujar 	.ch_req_max		= 20,
823433de642SSameer Pujar 	.ch_reg_size		= 0x100,
824433de642SSameer Pujar 	.nr_channels		= 32,
82532de4745SSameer Pujar 	.ch_fifo_size_mask	= 0x1f,
82632de4745SSameer Pujar 	.sreq_index_offset	= 4,
82735696789SSameer Pujar 	.has_outstanding_reqs	= true,
828433de642SSameer Pujar };
829433de642SSameer Pujar 
830f46b1957SJon Hunter static const struct of_device_id tegra_adma_of_match[] = {
831f46b1957SJon Hunter 	{ .compatible = "nvidia,tegra210-adma", .data = &tegra210_chip_data },
832433de642SSameer Pujar 	{ .compatible = "nvidia,tegra186-adma", .data = &tegra186_chip_data },
833f46b1957SJon Hunter 	{ },
834f46b1957SJon Hunter };
835f46b1957SJon Hunter MODULE_DEVICE_TABLE(of, tegra_adma_of_match);
836f46b1957SJon Hunter 
tegra_adma_probe(struct platform_device * pdev)837f46b1957SJon Hunter static int tegra_adma_probe(struct platform_device *pdev)
838f46b1957SJon Hunter {
839f46b1957SJon Hunter 	const struct tegra_adma_chip_data *cdata;
840f46b1957SJon Hunter 	struct tegra_adma *tdma;
841f46b1957SJon Hunter 	int ret, i;
842f46b1957SJon Hunter 
843f46b1957SJon Hunter 	cdata = of_device_get_match_data(&pdev->dev);
844f46b1957SJon Hunter 	if (!cdata) {
845f46b1957SJon Hunter 		dev_err(&pdev->dev, "device match data not found\n");
846f46b1957SJon Hunter 		return -ENODEV;
847f46b1957SJon Hunter 	}
848f46b1957SJon Hunter 
849863326a6SGustavo A. R. Silva 	tdma = devm_kzalloc(&pdev->dev,
850863326a6SGustavo A. R. Silva 			    struct_size(tdma, channels, cdata->nr_channels),
851863326a6SGustavo A. R. Silva 			    GFP_KERNEL);
852f46b1957SJon Hunter 	if (!tdma)
853f46b1957SJon Hunter 		return -ENOMEM;
854f46b1957SJon Hunter 
855f46b1957SJon Hunter 	tdma->dev = &pdev->dev;
856ded1f3dbSSameer Pujar 	tdma->cdata = cdata;
857f46b1957SJon Hunter 	tdma->nr_channels = cdata->nr_channels;
858f46b1957SJon Hunter 	platform_set_drvdata(pdev, tdma);
859f46b1957SJon Hunter 
8604b23603aSTudor Ambarus 	tdma->base_addr = devm_platform_ioremap_resource(pdev, 0);
861f46b1957SJon Hunter 	if (IS_ERR(tdma->base_addr))
862f46b1957SJon Hunter 		return PTR_ERR(tdma->base_addr);
863f46b1957SJon Hunter 
864f6ed6491SSameer Pujar 	tdma->ahub_clk = devm_clk_get(&pdev->dev, "d_audio");
865f6ed6491SSameer Pujar 	if (IS_ERR(tdma->ahub_clk)) {
866f6ed6491SSameer Pujar 		dev_err(&pdev->dev, "Error: Missing ahub controller clock\n");
867f6ed6491SSameer Pujar 		return PTR_ERR(tdma->ahub_clk);
868f6ed6491SSameer Pujar 	}
869f46b1957SJon Hunter 
870f46b1957SJon Hunter 	INIT_LIST_HEAD(&tdma->dma_dev.channels);
871f46b1957SJon Hunter 	for (i = 0; i < tdma->nr_channels; i++) {
872f46b1957SJon Hunter 		struct tegra_adma_chan *tdc = &tdma->channels[i];
873f46b1957SJon Hunter 
874ded1f3dbSSameer Pujar 		tdc->chan_addr = tdma->base_addr + cdata->ch_base_offset
875ded1f3dbSSameer Pujar 				 + (cdata->ch_reg_size * i);
876f46b1957SJon Hunter 
877f46b1957SJon Hunter 		tdc->irq = of_irq_get(pdev->dev.of_node, i);
8787f577067SSergei Shtylyov 		if (tdc->irq <= 0) {
8797f577067SSergei Shtylyov 			ret = tdc->irq ?: -ENXIO;
880f46b1957SJon Hunter 			goto irq_dispose;
881f46b1957SJon Hunter 		}
882f46b1957SJon Hunter 
883f46b1957SJon Hunter 		vchan_init(&tdc->vc, &tdma->dma_dev);
884f46b1957SJon Hunter 		tdc->vc.desc_free = tegra_adma_desc_free;
885f46b1957SJon Hunter 		tdc->tdma = tdma;
886f46b1957SJon Hunter 	}
887f46b1957SJon Hunter 
888b53611fbSJon Hunter 	pm_runtime_enable(&pdev->dev);
889b53611fbSJon Hunter 
890c5a51fc8SDongliang Mu 	ret = pm_runtime_resume_and_get(&pdev->dev);
891059e969cSZhang Qilong 	if (ret < 0)
892b53611fbSJon Hunter 		goto rpm_disable;
893b53611fbSJon Hunter 
894b53611fbSJon Hunter 	ret = tegra_adma_init(tdma);
895b53611fbSJon Hunter 	if (ret)
896b53611fbSJon Hunter 		goto rpm_put;
897b53611fbSJon Hunter 
898f46b1957SJon Hunter 	dma_cap_set(DMA_SLAVE, tdma->dma_dev.cap_mask);
899f46b1957SJon Hunter 	dma_cap_set(DMA_PRIVATE, tdma->dma_dev.cap_mask);
900f46b1957SJon Hunter 	dma_cap_set(DMA_CYCLIC, tdma->dma_dev.cap_mask);
901f46b1957SJon Hunter 
902f46b1957SJon Hunter 	tdma->dma_dev.dev = &pdev->dev;
903f46b1957SJon Hunter 	tdma->dma_dev.device_alloc_chan_resources =
904f46b1957SJon Hunter 					tegra_adma_alloc_chan_resources;
905f46b1957SJon Hunter 	tdma->dma_dev.device_free_chan_resources =
906f46b1957SJon Hunter 					tegra_adma_free_chan_resources;
907f46b1957SJon Hunter 	tdma->dma_dev.device_issue_pending = tegra_adma_issue_pending;
908f46b1957SJon Hunter 	tdma->dma_dev.device_prep_dma_cyclic = tegra_adma_prep_dma_cyclic;
909f46b1957SJon Hunter 	tdma->dma_dev.device_config = tegra_adma_slave_config;
910f46b1957SJon Hunter 	tdma->dma_dev.device_tx_status = tegra_adma_tx_status;
911f46b1957SJon Hunter 	tdma->dma_dev.device_terminate_all = tegra_adma_terminate_all;
912f46b1957SJon Hunter 	tdma->dma_dev.src_addr_widths = BIT(DMA_SLAVE_BUSWIDTH_4_BYTES);
913f46b1957SJon Hunter 	tdma->dma_dev.dst_addr_widths = BIT(DMA_SLAVE_BUSWIDTH_4_BYTES);
914f46b1957SJon Hunter 	tdma->dma_dev.directions = BIT(DMA_DEV_TO_MEM) | BIT(DMA_MEM_TO_DEV);
915f46b1957SJon Hunter 	tdma->dma_dev.residue_granularity = DMA_RESIDUE_GRANULARITY_SEGMENT;
91694dc8f4eSSameer Pujar 	tdma->dma_dev.device_pause = tegra_adma_pause;
91794dc8f4eSSameer Pujar 	tdma->dma_dev.device_resume = tegra_adma_resume;
918f46b1957SJon Hunter 
919f46b1957SJon Hunter 	ret = dma_async_device_register(&tdma->dma_dev);
920f46b1957SJon Hunter 	if (ret < 0) {
921f46b1957SJon Hunter 		dev_err(&pdev->dev, "ADMA registration failed: %d\n", ret);
9223a5fd0dbSChristophe JAILLET 		goto rpm_put;
923f46b1957SJon Hunter 	}
924f46b1957SJon Hunter 
925f46b1957SJon Hunter 	ret = of_dma_controller_register(pdev->dev.of_node,
926f46b1957SJon Hunter 					 tegra_dma_of_xlate, tdma);
927f46b1957SJon Hunter 	if (ret < 0) {
928f46b1957SJon Hunter 		dev_err(&pdev->dev, "ADMA OF registration failed %d\n", ret);
929f46b1957SJon Hunter 		goto dma_remove;
930f46b1957SJon Hunter 	}
931f46b1957SJon Hunter 
932f46b1957SJon Hunter 	pm_runtime_put(&pdev->dev);
933f46b1957SJon Hunter 
934f46b1957SJon Hunter 	dev_info(&pdev->dev, "Tegra210 ADMA driver registered %d channels\n",
935f46b1957SJon Hunter 		 tdma->nr_channels);
936f46b1957SJon Hunter 
937f46b1957SJon Hunter 	return 0;
938f46b1957SJon Hunter 
939f46b1957SJon Hunter dma_remove:
940f46b1957SJon Hunter 	dma_async_device_unregister(&tdma->dma_dev);
941f46b1957SJon Hunter rpm_put:
942f46b1957SJon Hunter 	pm_runtime_put_sync(&pdev->dev);
943f46b1957SJon Hunter rpm_disable:
944f46b1957SJon Hunter 	pm_runtime_disable(&pdev->dev);
945b53611fbSJon Hunter irq_dispose:
946b53611fbSJon Hunter 	while (--i >= 0)
947b53611fbSJon Hunter 		irq_dispose_mapping(tdma->channels[i].irq);
948f46b1957SJon Hunter 
949f46b1957SJon Hunter 	return ret;
950f46b1957SJon Hunter }
951f46b1957SJon Hunter 
tegra_adma_remove(struct platform_device * pdev)952f46b1957SJon Hunter static int tegra_adma_remove(struct platform_device *pdev)
953f46b1957SJon Hunter {
954f46b1957SJon Hunter 	struct tegra_adma *tdma = platform_get_drvdata(pdev);
955f46b1957SJon Hunter 	int i;
956f46b1957SJon Hunter 
957f030e419SSameer Pujar 	of_dma_controller_free(pdev->dev.of_node);
958f46b1957SJon Hunter 	dma_async_device_unregister(&tdma->dma_dev);
959f46b1957SJon Hunter 
960f46b1957SJon Hunter 	for (i = 0; i < tdma->nr_channels; ++i)
961f46b1957SJon Hunter 		irq_dispose_mapping(tdma->channels[i].irq);
962f46b1957SJon Hunter 
963f46b1957SJon Hunter 	pm_runtime_disable(&pdev->dev);
964f46b1957SJon Hunter 
965f46b1957SJon Hunter 	return 0;
966f46b1957SJon Hunter }
967f46b1957SJon Hunter 
968f46b1957SJon Hunter static const struct dev_pm_ops tegra_adma_dev_pm_ops = {
969f46b1957SJon Hunter 	SET_RUNTIME_PM_OPS(tegra_adma_runtime_suspend,
970f46b1957SJon Hunter 			   tegra_adma_runtime_resume, NULL)
97174fca241SSameer Pujar 	SET_LATE_SYSTEM_SLEEP_PM_OPS(pm_runtime_force_suspend,
97274fca241SSameer Pujar 				     pm_runtime_force_resume)
973f46b1957SJon Hunter };
974f46b1957SJon Hunter 
975f46b1957SJon Hunter static struct platform_driver tegra_admac_driver = {
976f46b1957SJon Hunter 	.driver = {
977f46b1957SJon Hunter 		.name	= "tegra-adma",
978f46b1957SJon Hunter 		.pm	= &tegra_adma_dev_pm_ops,
979f46b1957SJon Hunter 		.of_match_table = tegra_adma_of_match,
980f46b1957SJon Hunter 	},
981f46b1957SJon Hunter 	.probe		= tegra_adma_probe,
982f46b1957SJon Hunter 	.remove		= tegra_adma_remove,
983f46b1957SJon Hunter };
984f46b1957SJon Hunter 
985f46b1957SJon Hunter module_platform_driver(tegra_admac_driver);
986f46b1957SJon Hunter 
987f46b1957SJon Hunter MODULE_ALIAS("platform:tegra210-adma");
988f46b1957SJon Hunter MODULE_DESCRIPTION("NVIDIA Tegra ADMA driver");
989f46b1957SJon Hunter MODULE_AUTHOR("Dara Ramesh <dramesh@nvidia.com>");
990f46b1957SJon Hunter MODULE_AUTHOR("Jon Hunter <jonathanh@nvidia.com>");
991f46b1957SJon Hunter MODULE_LICENSE("GPL v2");
992