xref: /openbmc/linux/drivers/dma/imx-sdma.c (revision 36e2f21ab481b3d6bd31b99e1de669fbbac4bd0e)
11ec1e82fSSascha Hauer /*
21ec1e82fSSascha Hauer  * drivers/dma/imx-sdma.c
31ec1e82fSSascha Hauer  *
41ec1e82fSSascha Hauer  * This file contains a driver for the Freescale Smart DMA engine
51ec1e82fSSascha Hauer  *
61ec1e82fSSascha Hauer  * Copyright 2010 Sascha Hauer, Pengutronix <s.hauer@pengutronix.de>
71ec1e82fSSascha Hauer  *
81ec1e82fSSascha Hauer  * Based on code from Freescale:
91ec1e82fSSascha Hauer  *
101ec1e82fSSascha Hauer  * Copyright 2004-2009 Freescale Semiconductor, Inc. All Rights Reserved.
111ec1e82fSSascha Hauer  *
121ec1e82fSSascha Hauer  * The code contained herein is licensed under the GNU General Public
131ec1e82fSSascha Hauer  * License. You may obtain a copy of the GNU General Public License
141ec1e82fSSascha Hauer  * Version 2 or later at the following locations:
151ec1e82fSSascha Hauer  *
161ec1e82fSSascha Hauer  * http://www.opensource.org/licenses/gpl-license.html
171ec1e82fSSascha Hauer  * http://www.gnu.org/copyleft/gpl.html
181ec1e82fSSascha Hauer  */
191ec1e82fSSascha Hauer 
201ec1e82fSSascha Hauer #include <linux/init.h>
211ec1e82fSSascha Hauer #include <linux/types.h>
221ec1e82fSSascha Hauer #include <linux/mm.h>
231ec1e82fSSascha Hauer #include <linux/interrupt.h>
241ec1e82fSSascha Hauer #include <linux/clk.h>
251ec1e82fSSascha Hauer #include <linux/wait.h>
261ec1e82fSSascha Hauer #include <linux/sched.h>
271ec1e82fSSascha Hauer #include <linux/semaphore.h>
281ec1e82fSSascha Hauer #include <linux/spinlock.h>
291ec1e82fSSascha Hauer #include <linux/device.h>
301ec1e82fSSascha Hauer #include <linux/dma-mapping.h>
311ec1e82fSSascha Hauer #include <linux/firmware.h>
321ec1e82fSSascha Hauer #include <linux/slab.h>
331ec1e82fSSascha Hauer #include <linux/platform_device.h>
341ec1e82fSSascha Hauer #include <linux/dmaengine.h>
35580975d7SShawn Guo #include <linux/of.h>
36580975d7SShawn Guo #include <linux/of_device.h>
371ec1e82fSSascha Hauer 
381ec1e82fSSascha Hauer #include <asm/irq.h>
391ec1e82fSSascha Hauer #include <mach/sdma.h>
401ec1e82fSSascha Hauer #include <mach/dma.h>
411ec1e82fSSascha Hauer #include <mach/hardware.h>
421ec1e82fSSascha Hauer 
431ec1e82fSSascha Hauer /* SDMA registers */
441ec1e82fSSascha Hauer #define SDMA_H_C0PTR		0x000
451ec1e82fSSascha Hauer #define SDMA_H_INTR		0x004
461ec1e82fSSascha Hauer #define SDMA_H_STATSTOP		0x008
471ec1e82fSSascha Hauer #define SDMA_H_START		0x00c
481ec1e82fSSascha Hauer #define SDMA_H_EVTOVR		0x010
491ec1e82fSSascha Hauer #define SDMA_H_DSPOVR		0x014
501ec1e82fSSascha Hauer #define SDMA_H_HOSTOVR		0x018
511ec1e82fSSascha Hauer #define SDMA_H_EVTPEND		0x01c
521ec1e82fSSascha Hauer #define SDMA_H_DSPENBL		0x020
531ec1e82fSSascha Hauer #define SDMA_H_RESET		0x024
541ec1e82fSSascha Hauer #define SDMA_H_EVTERR		0x028
551ec1e82fSSascha Hauer #define SDMA_H_INTRMSK		0x02c
561ec1e82fSSascha Hauer #define SDMA_H_PSW		0x030
571ec1e82fSSascha Hauer #define SDMA_H_EVTERRDBG	0x034
581ec1e82fSSascha Hauer #define SDMA_H_CONFIG		0x038
591ec1e82fSSascha Hauer #define SDMA_ONCE_ENB		0x040
601ec1e82fSSascha Hauer #define SDMA_ONCE_DATA		0x044
611ec1e82fSSascha Hauer #define SDMA_ONCE_INSTR		0x048
621ec1e82fSSascha Hauer #define SDMA_ONCE_STAT		0x04c
631ec1e82fSSascha Hauer #define SDMA_ONCE_CMD		0x050
641ec1e82fSSascha Hauer #define SDMA_EVT_MIRROR		0x054
651ec1e82fSSascha Hauer #define SDMA_ILLINSTADDR	0x058
661ec1e82fSSascha Hauer #define SDMA_CHN0ADDR		0x05c
671ec1e82fSSascha Hauer #define SDMA_ONCE_RTB		0x060
681ec1e82fSSascha Hauer #define SDMA_XTRIG_CONF1	0x070
691ec1e82fSSascha Hauer #define SDMA_XTRIG_CONF2	0x074
7062550cd7SShawn Guo #define SDMA_CHNENBL0_IMX35	0x200
7162550cd7SShawn Guo #define SDMA_CHNENBL0_IMX31	0x080
721ec1e82fSSascha Hauer #define SDMA_CHNPRI_0		0x100
731ec1e82fSSascha Hauer 
741ec1e82fSSascha Hauer /*
751ec1e82fSSascha Hauer  * Buffer descriptor status values.
761ec1e82fSSascha Hauer  */
771ec1e82fSSascha Hauer #define BD_DONE  0x01
781ec1e82fSSascha Hauer #define BD_WRAP  0x02
791ec1e82fSSascha Hauer #define BD_CONT  0x04
801ec1e82fSSascha Hauer #define BD_INTR  0x08
811ec1e82fSSascha Hauer #define BD_RROR  0x10
821ec1e82fSSascha Hauer #define BD_LAST  0x20
831ec1e82fSSascha Hauer #define BD_EXTD  0x80
841ec1e82fSSascha Hauer 
851ec1e82fSSascha Hauer /*
861ec1e82fSSascha Hauer  * Data Node descriptor status values.
871ec1e82fSSascha Hauer  */
881ec1e82fSSascha Hauer #define DND_END_OF_FRAME  0x80
891ec1e82fSSascha Hauer #define DND_END_OF_XFER   0x40
901ec1e82fSSascha Hauer #define DND_DONE          0x20
911ec1e82fSSascha Hauer #define DND_UNUSED        0x01
921ec1e82fSSascha Hauer 
931ec1e82fSSascha Hauer /*
941ec1e82fSSascha Hauer  * IPCV2 descriptor status values.
951ec1e82fSSascha Hauer  */
961ec1e82fSSascha Hauer #define BD_IPCV2_END_OF_FRAME  0x40
971ec1e82fSSascha Hauer 
981ec1e82fSSascha Hauer #define IPCV2_MAX_NODES        50
991ec1e82fSSascha Hauer /*
1001ec1e82fSSascha Hauer  * Error bit set in the CCB status field by the SDMA,
1011ec1e82fSSascha Hauer  * in setbd routine, in case of a transfer error
1021ec1e82fSSascha Hauer  */
1031ec1e82fSSascha Hauer #define DATA_ERROR  0x10000000
1041ec1e82fSSascha Hauer 
1051ec1e82fSSascha Hauer /*
1061ec1e82fSSascha Hauer  * Buffer descriptor commands.
1071ec1e82fSSascha Hauer  */
1081ec1e82fSSascha Hauer #define C0_ADDR             0x01
1091ec1e82fSSascha Hauer #define C0_LOAD             0x02
1101ec1e82fSSascha Hauer #define C0_DUMP             0x03
1111ec1e82fSSascha Hauer #define C0_SETCTX           0x07
1121ec1e82fSSascha Hauer #define C0_GETCTX           0x03
1131ec1e82fSSascha Hauer #define C0_SETDM            0x01
1141ec1e82fSSascha Hauer #define C0_SETPM            0x04
1151ec1e82fSSascha Hauer #define C0_GETDM            0x02
1161ec1e82fSSascha Hauer #define C0_GETPM            0x08
1171ec1e82fSSascha Hauer /*
1181ec1e82fSSascha Hauer  * Change endianness indicator in the BD command field
1191ec1e82fSSascha Hauer  */
1201ec1e82fSSascha Hauer #define CHANGE_ENDIANNESS   0x80
1211ec1e82fSSascha Hauer 
1221ec1e82fSSascha Hauer /*
1231ec1e82fSSascha Hauer  * Mode/Count of data node descriptors - IPCv2
1241ec1e82fSSascha Hauer  */
1251ec1e82fSSascha Hauer struct sdma_mode_count {
1261ec1e82fSSascha Hauer 	u32 count   : 16; /* size of the buffer pointed by this BD */
1271ec1e82fSSascha Hauer 	u32 status  :  8; /* E,R,I,C,W,D status bits stored here */
1281ec1e82fSSascha Hauer 	u32 command :  8; /* command mostlky used for channel 0 */
1291ec1e82fSSascha Hauer };
1301ec1e82fSSascha Hauer 
1311ec1e82fSSascha Hauer /*
1321ec1e82fSSascha Hauer  * Buffer descriptor
1331ec1e82fSSascha Hauer  */
1341ec1e82fSSascha Hauer struct sdma_buffer_descriptor {
1351ec1e82fSSascha Hauer 	struct sdma_mode_count  mode;
1361ec1e82fSSascha Hauer 	u32 buffer_addr;	/* address of the buffer described */
1371ec1e82fSSascha Hauer 	u32 ext_buffer_addr;	/* extended buffer address */
1381ec1e82fSSascha Hauer } __attribute__ ((packed));
1391ec1e82fSSascha Hauer 
1401ec1e82fSSascha Hauer /**
1411ec1e82fSSascha Hauer  * struct sdma_channel_control - Channel control Block
1421ec1e82fSSascha Hauer  *
1431ec1e82fSSascha Hauer  * @current_bd_ptr	current buffer descriptor processed
1441ec1e82fSSascha Hauer  * @base_bd_ptr		first element of buffer descriptor array
1451ec1e82fSSascha Hauer  * @unused		padding. The SDMA engine expects an array of 128 byte
1461ec1e82fSSascha Hauer  *			control blocks
1471ec1e82fSSascha Hauer  */
1481ec1e82fSSascha Hauer struct sdma_channel_control {
1491ec1e82fSSascha Hauer 	u32 current_bd_ptr;
1501ec1e82fSSascha Hauer 	u32 base_bd_ptr;
1511ec1e82fSSascha Hauer 	u32 unused[2];
1521ec1e82fSSascha Hauer } __attribute__ ((packed));
1531ec1e82fSSascha Hauer 
1541ec1e82fSSascha Hauer /**
1551ec1e82fSSascha Hauer  * struct sdma_state_registers - SDMA context for a channel
1561ec1e82fSSascha Hauer  *
1571ec1e82fSSascha Hauer  * @pc:		program counter
1581ec1e82fSSascha Hauer  * @t:		test bit: status of arithmetic & test instruction
1591ec1e82fSSascha Hauer  * @rpc:	return program counter
1601ec1e82fSSascha Hauer  * @sf:		source fault while loading data
1611ec1e82fSSascha Hauer  * @spc:	loop start program counter
1621ec1e82fSSascha Hauer  * @df:		destination fault while storing data
1631ec1e82fSSascha Hauer  * @epc:	loop end program counter
1641ec1e82fSSascha Hauer  * @lm:		loop mode
1651ec1e82fSSascha Hauer  */
1661ec1e82fSSascha Hauer struct sdma_state_registers {
1671ec1e82fSSascha Hauer 	u32 pc     :14;
1681ec1e82fSSascha Hauer 	u32 unused1: 1;
1691ec1e82fSSascha Hauer 	u32 t      : 1;
1701ec1e82fSSascha Hauer 	u32 rpc    :14;
1711ec1e82fSSascha Hauer 	u32 unused0: 1;
1721ec1e82fSSascha Hauer 	u32 sf     : 1;
1731ec1e82fSSascha Hauer 	u32 spc    :14;
1741ec1e82fSSascha Hauer 	u32 unused2: 1;
1751ec1e82fSSascha Hauer 	u32 df     : 1;
1761ec1e82fSSascha Hauer 	u32 epc    :14;
1771ec1e82fSSascha Hauer 	u32 lm     : 2;
1781ec1e82fSSascha Hauer } __attribute__ ((packed));
1791ec1e82fSSascha Hauer 
1801ec1e82fSSascha Hauer /**
1811ec1e82fSSascha Hauer  * struct sdma_context_data - sdma context specific to a channel
1821ec1e82fSSascha Hauer  *
1831ec1e82fSSascha Hauer  * @channel_state:	channel state bits
1841ec1e82fSSascha Hauer  * @gReg:		general registers
1851ec1e82fSSascha Hauer  * @mda:		burst dma destination address register
1861ec1e82fSSascha Hauer  * @msa:		burst dma source address register
1871ec1e82fSSascha Hauer  * @ms:			burst dma status register
1881ec1e82fSSascha Hauer  * @md:			burst dma data register
1891ec1e82fSSascha Hauer  * @pda:		peripheral dma destination address register
1901ec1e82fSSascha Hauer  * @psa:		peripheral dma source address register
1911ec1e82fSSascha Hauer  * @ps:			peripheral dma status register
1921ec1e82fSSascha Hauer  * @pd:			peripheral dma data register
1931ec1e82fSSascha Hauer  * @ca:			CRC polynomial register
1941ec1e82fSSascha Hauer  * @cs:			CRC accumulator register
1951ec1e82fSSascha Hauer  * @dda:		dedicated core destination address register
1961ec1e82fSSascha Hauer  * @dsa:		dedicated core source address register
1971ec1e82fSSascha Hauer  * @ds:			dedicated core status register
1981ec1e82fSSascha Hauer  * @dd:			dedicated core data register
1991ec1e82fSSascha Hauer  */
2001ec1e82fSSascha Hauer struct sdma_context_data {
2011ec1e82fSSascha Hauer 	struct sdma_state_registers  channel_state;
2021ec1e82fSSascha Hauer 	u32  gReg[8];
2031ec1e82fSSascha Hauer 	u32  mda;
2041ec1e82fSSascha Hauer 	u32  msa;
2051ec1e82fSSascha Hauer 	u32  ms;
2061ec1e82fSSascha Hauer 	u32  md;
2071ec1e82fSSascha Hauer 	u32  pda;
2081ec1e82fSSascha Hauer 	u32  psa;
2091ec1e82fSSascha Hauer 	u32  ps;
2101ec1e82fSSascha Hauer 	u32  pd;
2111ec1e82fSSascha Hauer 	u32  ca;
2121ec1e82fSSascha Hauer 	u32  cs;
2131ec1e82fSSascha Hauer 	u32  dda;
2141ec1e82fSSascha Hauer 	u32  dsa;
2151ec1e82fSSascha Hauer 	u32  ds;
2161ec1e82fSSascha Hauer 	u32  dd;
2171ec1e82fSSascha Hauer 	u32  scratch0;
2181ec1e82fSSascha Hauer 	u32  scratch1;
2191ec1e82fSSascha Hauer 	u32  scratch2;
2201ec1e82fSSascha Hauer 	u32  scratch3;
2211ec1e82fSSascha Hauer 	u32  scratch4;
2221ec1e82fSSascha Hauer 	u32  scratch5;
2231ec1e82fSSascha Hauer 	u32  scratch6;
2241ec1e82fSSascha Hauer 	u32  scratch7;
2251ec1e82fSSascha Hauer } __attribute__ ((packed));
2261ec1e82fSSascha Hauer 
2271ec1e82fSSascha Hauer #define NUM_BD (int)(PAGE_SIZE / sizeof(struct sdma_buffer_descriptor))
2281ec1e82fSSascha Hauer 
2291ec1e82fSSascha Hauer struct sdma_engine;
2301ec1e82fSSascha Hauer 
2311ec1e82fSSascha Hauer /**
2321ec1e82fSSascha Hauer  * struct sdma_channel - housekeeping for a SDMA channel
2331ec1e82fSSascha Hauer  *
2341ec1e82fSSascha Hauer  * @sdma		pointer to the SDMA engine for this channel
23523889c63SSascha Hauer  * @channel		the channel number, matches dmaengine chan_id + 1
2361ec1e82fSSascha Hauer  * @direction		transfer type. Needed for setting SDMA script
2371ec1e82fSSascha Hauer  * @peripheral_type	Peripheral type. Needed for setting SDMA script
2381ec1e82fSSascha Hauer  * @event_id0		aka dma request line
2391ec1e82fSSascha Hauer  * @event_id1		for channels that use 2 events
2401ec1e82fSSascha Hauer  * @word_size		peripheral access size
2411ec1e82fSSascha Hauer  * @buf_tail		ID of the buffer that was processed
2421ec1e82fSSascha Hauer  * @done		channel completion
2431ec1e82fSSascha Hauer  * @num_bd		max NUM_BD. number of descriptors currently handling
2441ec1e82fSSascha Hauer  */
2451ec1e82fSSascha Hauer struct sdma_channel {
2461ec1e82fSSascha Hauer 	struct sdma_engine		*sdma;
2471ec1e82fSSascha Hauer 	unsigned int			channel;
2481ec1e82fSSascha Hauer 	enum dma_data_direction		direction;
2491ec1e82fSSascha Hauer 	enum sdma_peripheral_type	peripheral_type;
2501ec1e82fSSascha Hauer 	unsigned int			event_id0;
2511ec1e82fSSascha Hauer 	unsigned int			event_id1;
2521ec1e82fSSascha Hauer 	enum dma_slave_buswidth		word_size;
2531ec1e82fSSascha Hauer 	unsigned int			buf_tail;
2541ec1e82fSSascha Hauer 	struct completion		done;
2551ec1e82fSSascha Hauer 	unsigned int			num_bd;
2561ec1e82fSSascha Hauer 	struct sdma_buffer_descriptor	*bd;
2571ec1e82fSSascha Hauer 	dma_addr_t			bd_phys;
2581ec1e82fSSascha Hauer 	unsigned int			pc_from_device, pc_to_device;
2591ec1e82fSSascha Hauer 	unsigned long			flags;
2601ec1e82fSSascha Hauer 	dma_addr_t			per_address;
2611ec1e82fSSascha Hauer 	u32				event_mask0, event_mask1;
2621ec1e82fSSascha Hauer 	u32				watermark_level;
2631ec1e82fSSascha Hauer 	u32				shp_addr, per_addr;
2641ec1e82fSSascha Hauer 	struct dma_chan			chan;
2651ec1e82fSSascha Hauer 	spinlock_t			lock;
2661ec1e82fSSascha Hauer 	struct dma_async_tx_descriptor	desc;
2671ec1e82fSSascha Hauer 	dma_cookie_t			last_completed;
2681ec1e82fSSascha Hauer 	enum dma_status			status;
2691ec1e82fSSascha Hauer };
2701ec1e82fSSascha Hauer 
2711ec1e82fSSascha Hauer #define IMX_DMA_SG_LOOP		(1 << 0)
2721ec1e82fSSascha Hauer 
2731ec1e82fSSascha Hauer #define MAX_DMA_CHANNELS 32
2741ec1e82fSSascha Hauer #define MXC_SDMA_DEFAULT_PRIORITY 1
2751ec1e82fSSascha Hauer #define MXC_SDMA_MIN_PRIORITY 1
2761ec1e82fSSascha Hauer #define MXC_SDMA_MAX_PRIORITY 7
2771ec1e82fSSascha Hauer 
2781ec1e82fSSascha Hauer #define SDMA_FIRMWARE_MAGIC 0x414d4453
2791ec1e82fSSascha Hauer 
2801ec1e82fSSascha Hauer /**
2811ec1e82fSSascha Hauer  * struct sdma_firmware_header - Layout of the firmware image
2821ec1e82fSSascha Hauer  *
2831ec1e82fSSascha Hauer  * @magic		"SDMA"
2841ec1e82fSSascha Hauer  * @version_major	increased whenever layout of struct sdma_script_start_addrs
2851ec1e82fSSascha Hauer  *			changes.
2861ec1e82fSSascha Hauer  * @version_minor	firmware minor version (for binary compatible changes)
2871ec1e82fSSascha Hauer  * @script_addrs_start	offset of struct sdma_script_start_addrs in this image
2881ec1e82fSSascha Hauer  * @num_script_addrs	Number of script addresses in this image
2891ec1e82fSSascha Hauer  * @ram_code_start	offset of SDMA ram image in this firmware image
2901ec1e82fSSascha Hauer  * @ram_code_size	size of SDMA ram image
2911ec1e82fSSascha Hauer  * @script_addrs	Stores the start address of the SDMA scripts
2921ec1e82fSSascha Hauer  *			(in SDMA memory space)
2931ec1e82fSSascha Hauer  */
2941ec1e82fSSascha Hauer struct sdma_firmware_header {
2951ec1e82fSSascha Hauer 	u32	magic;
2961ec1e82fSSascha Hauer 	u32	version_major;
2971ec1e82fSSascha Hauer 	u32	version_minor;
2981ec1e82fSSascha Hauer 	u32	script_addrs_start;
2991ec1e82fSSascha Hauer 	u32	num_script_addrs;
3001ec1e82fSSascha Hauer 	u32	ram_code_start;
3011ec1e82fSSascha Hauer 	u32	ram_code_size;
3021ec1e82fSSascha Hauer };
3031ec1e82fSSascha Hauer 
30462550cd7SShawn Guo enum sdma_devtype {
30562550cd7SShawn Guo 	IMX31_SDMA,	/* runs on i.mx31 */
30662550cd7SShawn Guo 	IMX35_SDMA,	/* runs on i.mx35 and later */
30762550cd7SShawn Guo };
30862550cd7SShawn Guo 
3091ec1e82fSSascha Hauer struct sdma_engine {
3101ec1e82fSSascha Hauer 	struct device			*dev;
311b9b3f82fSSascha Hauer 	struct device_dma_parameters	dma_parms;
3121ec1e82fSSascha Hauer 	struct sdma_channel		channel[MAX_DMA_CHANNELS];
3131ec1e82fSSascha Hauer 	struct sdma_channel_control	*channel_control;
3141ec1e82fSSascha Hauer 	void __iomem			*regs;
31562550cd7SShawn Guo 	enum sdma_devtype		devtype;
3161ec1e82fSSascha Hauer 	unsigned int			num_events;
3171ec1e82fSSascha Hauer 	struct sdma_context_data	*context;
3181ec1e82fSSascha Hauer 	dma_addr_t			context_phys;
3191ec1e82fSSascha Hauer 	struct dma_device		dma_device;
3201ec1e82fSSascha Hauer 	struct clk			*clk;
32173eab978SSascha Hauer 	struct mutex			channel_0_lock;
3221ec1e82fSSascha Hauer 	struct sdma_script_start_addrs	*script_addrs;
3231ec1e82fSSascha Hauer };
3241ec1e82fSSascha Hauer 
32562550cd7SShawn Guo static struct platform_device_id sdma_devtypes[] = {
32662550cd7SShawn Guo 	{
32762550cd7SShawn Guo 		.name = "imx31-sdma",
32862550cd7SShawn Guo 		.driver_data = IMX31_SDMA,
32962550cd7SShawn Guo 	}, {
33062550cd7SShawn Guo 		.name = "imx35-sdma",
33162550cd7SShawn Guo 		.driver_data = IMX35_SDMA,
33262550cd7SShawn Guo 	}, {
33362550cd7SShawn Guo 		/* sentinel */
33462550cd7SShawn Guo 	}
33562550cd7SShawn Guo };
33662550cd7SShawn Guo MODULE_DEVICE_TABLE(platform, sdma_devtypes);
33762550cd7SShawn Guo 
338580975d7SShawn Guo static const struct of_device_id sdma_dt_ids[] = {
339580975d7SShawn Guo 	{ .compatible = "fsl,imx31-sdma", .data = &sdma_devtypes[IMX31_SDMA], },
340580975d7SShawn Guo 	{ .compatible = "fsl,imx35-sdma", .data = &sdma_devtypes[IMX35_SDMA], },
341580975d7SShawn Guo 	{ /* sentinel */ }
342580975d7SShawn Guo };
343580975d7SShawn Guo MODULE_DEVICE_TABLE(of, sdma_dt_ids);
344580975d7SShawn Guo 
3451ec1e82fSSascha Hauer #define SDMA_H_CONFIG_DSPDMA	(1 << 12) /* indicates if the DSPDMA is used */
3461ec1e82fSSascha Hauer #define SDMA_H_CONFIG_RTD_PINS	(1 << 11) /* indicates if Real-Time Debug pins are enabled */
3471ec1e82fSSascha Hauer #define SDMA_H_CONFIG_ACR	(1 << 4)  /* indicates if AHB freq /core freq = 2 or 1 */
3481ec1e82fSSascha Hauer #define SDMA_H_CONFIG_CSM	(3)       /* indicates which context switch mode is selected*/
3491ec1e82fSSascha Hauer 
3501ec1e82fSSascha Hauer static inline u32 chnenbl_ofs(struct sdma_engine *sdma, unsigned int event)
3511ec1e82fSSascha Hauer {
35262550cd7SShawn Guo 	u32 chnenbl0 = (sdma->devtype == IMX31_SDMA ? SDMA_CHNENBL0_IMX31 :
35362550cd7SShawn Guo 						      SDMA_CHNENBL0_IMX35);
3541ec1e82fSSascha Hauer 	return chnenbl0 + event * 4;
3551ec1e82fSSascha Hauer }
3561ec1e82fSSascha Hauer 
3571ec1e82fSSascha Hauer static int sdma_config_ownership(struct sdma_channel *sdmac,
3581ec1e82fSSascha Hauer 		bool event_override, bool mcu_override, bool dsp_override)
3591ec1e82fSSascha Hauer {
3601ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
3611ec1e82fSSascha Hauer 	int channel = sdmac->channel;
3621ec1e82fSSascha Hauer 	u32 evt, mcu, dsp;
3631ec1e82fSSascha Hauer 
3641ec1e82fSSascha Hauer 	if (event_override && mcu_override && dsp_override)
3651ec1e82fSSascha Hauer 		return -EINVAL;
3661ec1e82fSSascha Hauer 
3671ec1e82fSSascha Hauer 	evt = __raw_readl(sdma->regs + SDMA_H_EVTOVR);
3681ec1e82fSSascha Hauer 	mcu = __raw_readl(sdma->regs + SDMA_H_HOSTOVR);
3691ec1e82fSSascha Hauer 	dsp = __raw_readl(sdma->regs + SDMA_H_DSPOVR);
3701ec1e82fSSascha Hauer 
3711ec1e82fSSascha Hauer 	if (dsp_override)
3721ec1e82fSSascha Hauer 		dsp &= ~(1 << channel);
3731ec1e82fSSascha Hauer 	else
3741ec1e82fSSascha Hauer 		dsp |= (1 << channel);
3751ec1e82fSSascha Hauer 
3761ec1e82fSSascha Hauer 	if (event_override)
3771ec1e82fSSascha Hauer 		evt &= ~(1 << channel);
3781ec1e82fSSascha Hauer 	else
3791ec1e82fSSascha Hauer 		evt |= (1 << channel);
3801ec1e82fSSascha Hauer 
3811ec1e82fSSascha Hauer 	if (mcu_override)
3821ec1e82fSSascha Hauer 		mcu &= ~(1 << channel);
3831ec1e82fSSascha Hauer 	else
3841ec1e82fSSascha Hauer 		mcu |= (1 << channel);
3851ec1e82fSSascha Hauer 
3861ec1e82fSSascha Hauer 	__raw_writel(evt, sdma->regs + SDMA_H_EVTOVR);
3871ec1e82fSSascha Hauer 	__raw_writel(mcu, sdma->regs + SDMA_H_HOSTOVR);
3881ec1e82fSSascha Hauer 	__raw_writel(dsp, sdma->regs + SDMA_H_DSPOVR);
3891ec1e82fSSascha Hauer 
3901ec1e82fSSascha Hauer 	return 0;
3911ec1e82fSSascha Hauer }
3921ec1e82fSSascha Hauer 
3931ec1e82fSSascha Hauer /*
3941ec1e82fSSascha Hauer  * sdma_run_channel - run a channel and wait till it's done
3951ec1e82fSSascha Hauer  */
3961ec1e82fSSascha Hauer static int sdma_run_channel(struct sdma_channel *sdmac)
3971ec1e82fSSascha Hauer {
3981ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
3991ec1e82fSSascha Hauer 	int channel = sdmac->channel;
4001ec1e82fSSascha Hauer 	int ret;
4011ec1e82fSSascha Hauer 
4021ec1e82fSSascha Hauer 	init_completion(&sdmac->done);
4031ec1e82fSSascha Hauer 
4041ec1e82fSSascha Hauer 	__raw_writel(1 << channel, sdma->regs + SDMA_H_START);
4051ec1e82fSSascha Hauer 
4061ec1e82fSSascha Hauer 	ret = wait_for_completion_timeout(&sdmac->done, HZ);
4071ec1e82fSSascha Hauer 
4081ec1e82fSSascha Hauer 	return ret ? 0 : -ETIMEDOUT;
4091ec1e82fSSascha Hauer }
4101ec1e82fSSascha Hauer 
4111ec1e82fSSascha Hauer static int sdma_load_script(struct sdma_engine *sdma, void *buf, int size,
4121ec1e82fSSascha Hauer 		u32 address)
4131ec1e82fSSascha Hauer {
4141ec1e82fSSascha Hauer 	struct sdma_buffer_descriptor *bd0 = sdma->channel[0].bd;
4151ec1e82fSSascha Hauer 	void *buf_virt;
4161ec1e82fSSascha Hauer 	dma_addr_t buf_phys;
4171ec1e82fSSascha Hauer 	int ret;
4181ec1e82fSSascha Hauer 
41973eab978SSascha Hauer 	mutex_lock(&sdma->channel_0_lock);
42073eab978SSascha Hauer 
4211ec1e82fSSascha Hauer 	buf_virt = dma_alloc_coherent(NULL,
4221ec1e82fSSascha Hauer 			size,
4231ec1e82fSSascha Hauer 			&buf_phys, GFP_KERNEL);
42473eab978SSascha Hauer 	if (!buf_virt) {
42573eab978SSascha Hauer 		ret = -ENOMEM;
42673eab978SSascha Hauer 		goto err_out;
42773eab978SSascha Hauer 	}
4281ec1e82fSSascha Hauer 
4291ec1e82fSSascha Hauer 	bd0->mode.command = C0_SETPM;
4301ec1e82fSSascha Hauer 	bd0->mode.status = BD_DONE | BD_INTR | BD_WRAP | BD_EXTD;
4311ec1e82fSSascha Hauer 	bd0->mode.count = size / 2;
4321ec1e82fSSascha Hauer 	bd0->buffer_addr = buf_phys;
4331ec1e82fSSascha Hauer 	bd0->ext_buffer_addr = address;
4341ec1e82fSSascha Hauer 
4351ec1e82fSSascha Hauer 	memcpy(buf_virt, buf, size);
4361ec1e82fSSascha Hauer 
4371ec1e82fSSascha Hauer 	ret = sdma_run_channel(&sdma->channel[0]);
4381ec1e82fSSascha Hauer 
4391ec1e82fSSascha Hauer 	dma_free_coherent(NULL, size, buf_virt, buf_phys);
4401ec1e82fSSascha Hauer 
44173eab978SSascha Hauer err_out:
44273eab978SSascha Hauer 	mutex_unlock(&sdma->channel_0_lock);
44373eab978SSascha Hauer 
4441ec1e82fSSascha Hauer 	return ret;
4451ec1e82fSSascha Hauer }
4461ec1e82fSSascha Hauer 
4471ec1e82fSSascha Hauer static void sdma_event_enable(struct sdma_channel *sdmac, unsigned int event)
4481ec1e82fSSascha Hauer {
4491ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
4501ec1e82fSSascha Hauer 	int channel = sdmac->channel;
4511ec1e82fSSascha Hauer 	u32 val;
4521ec1e82fSSascha Hauer 	u32 chnenbl = chnenbl_ofs(sdma, event);
4531ec1e82fSSascha Hauer 
4541ec1e82fSSascha Hauer 	val = __raw_readl(sdma->regs + chnenbl);
4551ec1e82fSSascha Hauer 	val |= (1 << channel);
4561ec1e82fSSascha Hauer 	__raw_writel(val, sdma->regs + chnenbl);
4571ec1e82fSSascha Hauer }
4581ec1e82fSSascha Hauer 
4591ec1e82fSSascha Hauer static void sdma_event_disable(struct sdma_channel *sdmac, unsigned int event)
4601ec1e82fSSascha Hauer {
4611ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
4621ec1e82fSSascha Hauer 	int channel = sdmac->channel;
4631ec1e82fSSascha Hauer 	u32 chnenbl = chnenbl_ofs(sdma, event);
4641ec1e82fSSascha Hauer 	u32 val;
4651ec1e82fSSascha Hauer 
4661ec1e82fSSascha Hauer 	val = __raw_readl(sdma->regs + chnenbl);
4671ec1e82fSSascha Hauer 	val &= ~(1 << channel);
4681ec1e82fSSascha Hauer 	__raw_writel(val, sdma->regs + chnenbl);
4691ec1e82fSSascha Hauer }
4701ec1e82fSSascha Hauer 
4711ec1e82fSSascha Hauer static void sdma_handle_channel_loop(struct sdma_channel *sdmac)
4721ec1e82fSSascha Hauer {
4731ec1e82fSSascha Hauer 	struct sdma_buffer_descriptor *bd;
4741ec1e82fSSascha Hauer 
4751ec1e82fSSascha Hauer 	/*
4761ec1e82fSSascha Hauer 	 * loop mode. Iterate over descriptors, re-setup them and
4771ec1e82fSSascha Hauer 	 * call callback function.
4781ec1e82fSSascha Hauer 	 */
4791ec1e82fSSascha Hauer 	while (1) {
4801ec1e82fSSascha Hauer 		bd = &sdmac->bd[sdmac->buf_tail];
4811ec1e82fSSascha Hauer 
4821ec1e82fSSascha Hauer 		if (bd->mode.status & BD_DONE)
4831ec1e82fSSascha Hauer 			break;
4841ec1e82fSSascha Hauer 
4851ec1e82fSSascha Hauer 		if (bd->mode.status & BD_RROR)
4861ec1e82fSSascha Hauer 			sdmac->status = DMA_ERROR;
4871ec1e82fSSascha Hauer 		else
4881e9cebb4SShawn Guo 			sdmac->status = DMA_IN_PROGRESS;
4891ec1e82fSSascha Hauer 
4901ec1e82fSSascha Hauer 		bd->mode.status |= BD_DONE;
4911ec1e82fSSascha Hauer 		sdmac->buf_tail++;
4921ec1e82fSSascha Hauer 		sdmac->buf_tail %= sdmac->num_bd;
4931ec1e82fSSascha Hauer 
4941ec1e82fSSascha Hauer 		if (sdmac->desc.callback)
4951ec1e82fSSascha Hauer 			sdmac->desc.callback(sdmac->desc.callback_param);
4961ec1e82fSSascha Hauer 	}
4971ec1e82fSSascha Hauer }
4981ec1e82fSSascha Hauer 
4991ec1e82fSSascha Hauer static void mxc_sdma_handle_channel_normal(struct sdma_channel *sdmac)
5001ec1e82fSSascha Hauer {
5011ec1e82fSSascha Hauer 	struct sdma_buffer_descriptor *bd;
5021ec1e82fSSascha Hauer 	int i, error = 0;
5031ec1e82fSSascha Hauer 
5041ec1e82fSSascha Hauer 	/*
5051ec1e82fSSascha Hauer 	 * non loop mode. Iterate over all descriptors, collect
5061ec1e82fSSascha Hauer 	 * errors and call callback function
5071ec1e82fSSascha Hauer 	 */
5081ec1e82fSSascha Hauer 	for (i = 0; i < sdmac->num_bd; i++) {
5091ec1e82fSSascha Hauer 		bd = &sdmac->bd[i];
5101ec1e82fSSascha Hauer 
5111ec1e82fSSascha Hauer 		 if (bd->mode.status & (BD_DONE | BD_RROR))
5121ec1e82fSSascha Hauer 			error = -EIO;
5131ec1e82fSSascha Hauer 	}
5141ec1e82fSSascha Hauer 
5151ec1e82fSSascha Hauer 	if (error)
5161ec1e82fSSascha Hauer 		sdmac->status = DMA_ERROR;
5171ec1e82fSSascha Hauer 	else
5181ec1e82fSSascha Hauer 		sdmac->status = DMA_SUCCESS;
5191ec1e82fSSascha Hauer 
5201ec1e82fSSascha Hauer 	if (sdmac->desc.callback)
5211ec1e82fSSascha Hauer 		sdmac->desc.callback(sdmac->desc.callback_param);
5221ec1e82fSSascha Hauer 	sdmac->last_completed = sdmac->desc.cookie;
5231ec1e82fSSascha Hauer }
5241ec1e82fSSascha Hauer 
5251ec1e82fSSascha Hauer static void mxc_sdma_handle_channel(struct sdma_channel *sdmac)
5261ec1e82fSSascha Hauer {
5271ec1e82fSSascha Hauer 	complete(&sdmac->done);
5281ec1e82fSSascha Hauer 
5291ec1e82fSSascha Hauer 	/* not interested in channel 0 interrupts */
5301ec1e82fSSascha Hauer 	if (sdmac->channel == 0)
5311ec1e82fSSascha Hauer 		return;
5321ec1e82fSSascha Hauer 
5331ec1e82fSSascha Hauer 	if (sdmac->flags & IMX_DMA_SG_LOOP)
5341ec1e82fSSascha Hauer 		sdma_handle_channel_loop(sdmac);
5351ec1e82fSSascha Hauer 	else
5361ec1e82fSSascha Hauer 		mxc_sdma_handle_channel_normal(sdmac);
5371ec1e82fSSascha Hauer }
5381ec1e82fSSascha Hauer 
5391ec1e82fSSascha Hauer static irqreturn_t sdma_int_handler(int irq, void *dev_id)
5401ec1e82fSSascha Hauer {
5411ec1e82fSSascha Hauer 	struct sdma_engine *sdma = dev_id;
5421ec1e82fSSascha Hauer 	u32 stat;
5431ec1e82fSSascha Hauer 
5441ec1e82fSSascha Hauer 	stat = __raw_readl(sdma->regs + SDMA_H_INTR);
5451ec1e82fSSascha Hauer 	__raw_writel(stat, sdma->regs + SDMA_H_INTR);
5461ec1e82fSSascha Hauer 
5471ec1e82fSSascha Hauer 	while (stat) {
5481ec1e82fSSascha Hauer 		int channel = fls(stat) - 1;
5491ec1e82fSSascha Hauer 		struct sdma_channel *sdmac = &sdma->channel[channel];
5501ec1e82fSSascha Hauer 
5511ec1e82fSSascha Hauer 		mxc_sdma_handle_channel(sdmac);
5521ec1e82fSSascha Hauer 
5531ec1e82fSSascha Hauer 		stat &= ~(1 << channel);
5541ec1e82fSSascha Hauer 	}
5551ec1e82fSSascha Hauer 
5561ec1e82fSSascha Hauer 	return IRQ_HANDLED;
5571ec1e82fSSascha Hauer }
5581ec1e82fSSascha Hauer 
5591ec1e82fSSascha Hauer /*
5601ec1e82fSSascha Hauer  * sets the pc of SDMA script according to the peripheral type
5611ec1e82fSSascha Hauer  */
5621ec1e82fSSascha Hauer static void sdma_get_pc(struct sdma_channel *sdmac,
5631ec1e82fSSascha Hauer 		enum sdma_peripheral_type peripheral_type)
5641ec1e82fSSascha Hauer {
5651ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
5661ec1e82fSSascha Hauer 	int per_2_emi = 0, emi_2_per = 0;
5671ec1e82fSSascha Hauer 	/*
5681ec1e82fSSascha Hauer 	 * These are needed once we start to support transfers between
5691ec1e82fSSascha Hauer 	 * two peripherals or memory-to-memory transfers
5701ec1e82fSSascha Hauer 	 */
5711ec1e82fSSascha Hauer 	int per_2_per = 0, emi_2_emi = 0;
5721ec1e82fSSascha Hauer 
5731ec1e82fSSascha Hauer 	sdmac->pc_from_device = 0;
5741ec1e82fSSascha Hauer 	sdmac->pc_to_device = 0;
5751ec1e82fSSascha Hauer 
5761ec1e82fSSascha Hauer 	switch (peripheral_type) {
5771ec1e82fSSascha Hauer 	case IMX_DMATYPE_MEMORY:
5781ec1e82fSSascha Hauer 		emi_2_emi = sdma->script_addrs->ap_2_ap_addr;
5791ec1e82fSSascha Hauer 		break;
5801ec1e82fSSascha Hauer 	case IMX_DMATYPE_DSP:
5811ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->bp_2_ap_addr;
5821ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->ap_2_bp_addr;
5831ec1e82fSSascha Hauer 		break;
5841ec1e82fSSascha Hauer 	case IMX_DMATYPE_FIRI:
5851ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->firi_2_mcu_addr;
5861ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_firi_addr;
5871ec1e82fSSascha Hauer 		break;
5881ec1e82fSSascha Hauer 	case IMX_DMATYPE_UART:
5891ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->uart_2_mcu_addr;
5901ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_app_addr;
5911ec1e82fSSascha Hauer 		break;
5921ec1e82fSSascha Hauer 	case IMX_DMATYPE_UART_SP:
5931ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->uartsh_2_mcu_addr;
5941ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_shp_addr;
5951ec1e82fSSascha Hauer 		break;
5961ec1e82fSSascha Hauer 	case IMX_DMATYPE_ATA:
5971ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->ata_2_mcu_addr;
5981ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_ata_addr;
5991ec1e82fSSascha Hauer 		break;
6001ec1e82fSSascha Hauer 	case IMX_DMATYPE_CSPI:
6011ec1e82fSSascha Hauer 	case IMX_DMATYPE_EXT:
6021ec1e82fSSascha Hauer 	case IMX_DMATYPE_SSI:
6031ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->app_2_mcu_addr;
6041ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_app_addr;
6051ec1e82fSSascha Hauer 		break;
6061ec1e82fSSascha Hauer 	case IMX_DMATYPE_SSI_SP:
6071ec1e82fSSascha Hauer 	case IMX_DMATYPE_MMC:
6081ec1e82fSSascha Hauer 	case IMX_DMATYPE_SDHC:
6091ec1e82fSSascha Hauer 	case IMX_DMATYPE_CSPI_SP:
6101ec1e82fSSascha Hauer 	case IMX_DMATYPE_ESAI:
6111ec1e82fSSascha Hauer 	case IMX_DMATYPE_MSHC_SP:
6121ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->shp_2_mcu_addr;
6131ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_shp_addr;
6141ec1e82fSSascha Hauer 		break;
6151ec1e82fSSascha Hauer 	case IMX_DMATYPE_ASRC:
6161ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->asrc_2_mcu_addr;
6171ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->asrc_2_mcu_addr;
6181ec1e82fSSascha Hauer 		per_2_per = sdma->script_addrs->per_2_per_addr;
6191ec1e82fSSascha Hauer 		break;
6201ec1e82fSSascha Hauer 	case IMX_DMATYPE_MSHC:
6211ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->mshc_2_mcu_addr;
6221ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_mshc_addr;
6231ec1e82fSSascha Hauer 		break;
6241ec1e82fSSascha Hauer 	case IMX_DMATYPE_CCM:
6251ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->dptc_dvfs_addr;
6261ec1e82fSSascha Hauer 		break;
6271ec1e82fSSascha Hauer 	case IMX_DMATYPE_SPDIF:
6281ec1e82fSSascha Hauer 		per_2_emi = sdma->script_addrs->spdif_2_mcu_addr;
6291ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->mcu_2_spdif_addr;
6301ec1e82fSSascha Hauer 		break;
6311ec1e82fSSascha Hauer 	case IMX_DMATYPE_IPU_MEMORY:
6321ec1e82fSSascha Hauer 		emi_2_per = sdma->script_addrs->ext_mem_2_ipu_addr;
6331ec1e82fSSascha Hauer 		break;
6341ec1e82fSSascha Hauer 	default:
6351ec1e82fSSascha Hauer 		break;
6361ec1e82fSSascha Hauer 	}
6371ec1e82fSSascha Hauer 
6381ec1e82fSSascha Hauer 	sdmac->pc_from_device = per_2_emi;
6391ec1e82fSSascha Hauer 	sdmac->pc_to_device = emi_2_per;
6401ec1e82fSSascha Hauer }
6411ec1e82fSSascha Hauer 
6421ec1e82fSSascha Hauer static int sdma_load_context(struct sdma_channel *sdmac)
6431ec1e82fSSascha Hauer {
6441ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
6451ec1e82fSSascha Hauer 	int channel = sdmac->channel;
6461ec1e82fSSascha Hauer 	int load_address;
6471ec1e82fSSascha Hauer 	struct sdma_context_data *context = sdma->context;
6481ec1e82fSSascha Hauer 	struct sdma_buffer_descriptor *bd0 = sdma->channel[0].bd;
6491ec1e82fSSascha Hauer 	int ret;
6501ec1e82fSSascha Hauer 
6511ec1e82fSSascha Hauer 	if (sdmac->direction == DMA_FROM_DEVICE) {
6521ec1e82fSSascha Hauer 		load_address = sdmac->pc_from_device;
6531ec1e82fSSascha Hauer 	} else {
6541ec1e82fSSascha Hauer 		load_address = sdmac->pc_to_device;
6551ec1e82fSSascha Hauer 	}
6561ec1e82fSSascha Hauer 
6571ec1e82fSSascha Hauer 	if (load_address < 0)
6581ec1e82fSSascha Hauer 		return load_address;
6591ec1e82fSSascha Hauer 
6601ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "load_address = %d\n", load_address);
6611ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "wml = 0x%08x\n", sdmac->watermark_level);
6621ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "shp_addr = 0x%08x\n", sdmac->shp_addr);
6631ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "per_addr = 0x%08x\n", sdmac->per_addr);
6641ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "event_mask0 = 0x%08x\n", sdmac->event_mask0);
6651ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "event_mask1 = 0x%08x\n", sdmac->event_mask1);
6661ec1e82fSSascha Hauer 
66773eab978SSascha Hauer 	mutex_lock(&sdma->channel_0_lock);
66873eab978SSascha Hauer 
6691ec1e82fSSascha Hauer 	memset(context, 0, sizeof(*context));
6701ec1e82fSSascha Hauer 	context->channel_state.pc = load_address;
6711ec1e82fSSascha Hauer 
6721ec1e82fSSascha Hauer 	/* Send by context the event mask,base address for peripheral
6731ec1e82fSSascha Hauer 	 * and watermark level
6741ec1e82fSSascha Hauer 	 */
6751ec1e82fSSascha Hauer 	context->gReg[0] = sdmac->event_mask1;
6761ec1e82fSSascha Hauer 	context->gReg[1] = sdmac->event_mask0;
6771ec1e82fSSascha Hauer 	context->gReg[2] = sdmac->per_addr;
6781ec1e82fSSascha Hauer 	context->gReg[6] = sdmac->shp_addr;
6791ec1e82fSSascha Hauer 	context->gReg[7] = sdmac->watermark_level;
6801ec1e82fSSascha Hauer 
6811ec1e82fSSascha Hauer 	bd0->mode.command = C0_SETDM;
6821ec1e82fSSascha Hauer 	bd0->mode.status = BD_DONE | BD_INTR | BD_WRAP | BD_EXTD;
6831ec1e82fSSascha Hauer 	bd0->mode.count = sizeof(*context) / 4;
6841ec1e82fSSascha Hauer 	bd0->buffer_addr = sdma->context_phys;
6851ec1e82fSSascha Hauer 	bd0->ext_buffer_addr = 2048 + (sizeof(*context) / 4) * channel;
6861ec1e82fSSascha Hauer 
6871ec1e82fSSascha Hauer 	ret = sdma_run_channel(&sdma->channel[0]);
6881ec1e82fSSascha Hauer 
68973eab978SSascha Hauer 	mutex_unlock(&sdma->channel_0_lock);
69073eab978SSascha Hauer 
6911ec1e82fSSascha Hauer 	return ret;
6921ec1e82fSSascha Hauer }
6931ec1e82fSSascha Hauer 
6941ec1e82fSSascha Hauer static void sdma_disable_channel(struct sdma_channel *sdmac)
6951ec1e82fSSascha Hauer {
6961ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
6971ec1e82fSSascha Hauer 	int channel = sdmac->channel;
6981ec1e82fSSascha Hauer 
6991ec1e82fSSascha Hauer 	__raw_writel(1 << channel, sdma->regs + SDMA_H_STATSTOP);
7001ec1e82fSSascha Hauer 	sdmac->status = DMA_ERROR;
7011ec1e82fSSascha Hauer }
7021ec1e82fSSascha Hauer 
7031ec1e82fSSascha Hauer static int sdma_config_channel(struct sdma_channel *sdmac)
7041ec1e82fSSascha Hauer {
7051ec1e82fSSascha Hauer 	int ret;
7061ec1e82fSSascha Hauer 
7071ec1e82fSSascha Hauer 	sdma_disable_channel(sdmac);
7081ec1e82fSSascha Hauer 
7091ec1e82fSSascha Hauer 	sdmac->event_mask0 = 0;
7101ec1e82fSSascha Hauer 	sdmac->event_mask1 = 0;
7111ec1e82fSSascha Hauer 	sdmac->shp_addr = 0;
7121ec1e82fSSascha Hauer 	sdmac->per_addr = 0;
7131ec1e82fSSascha Hauer 
7141ec1e82fSSascha Hauer 	if (sdmac->event_id0) {
7151ec1e82fSSascha Hauer 		if (sdmac->event_id0 > 32)
7161ec1e82fSSascha Hauer 			return -EINVAL;
7171ec1e82fSSascha Hauer 		sdma_event_enable(sdmac, sdmac->event_id0);
7181ec1e82fSSascha Hauer 	}
7191ec1e82fSSascha Hauer 
7201ec1e82fSSascha Hauer 	switch (sdmac->peripheral_type) {
7211ec1e82fSSascha Hauer 	case IMX_DMATYPE_DSP:
7221ec1e82fSSascha Hauer 		sdma_config_ownership(sdmac, false, true, true);
7231ec1e82fSSascha Hauer 		break;
7241ec1e82fSSascha Hauer 	case IMX_DMATYPE_MEMORY:
7251ec1e82fSSascha Hauer 		sdma_config_ownership(sdmac, false, true, false);
7261ec1e82fSSascha Hauer 		break;
7271ec1e82fSSascha Hauer 	default:
7281ec1e82fSSascha Hauer 		sdma_config_ownership(sdmac, true, true, false);
7291ec1e82fSSascha Hauer 		break;
7301ec1e82fSSascha Hauer 	}
7311ec1e82fSSascha Hauer 
7321ec1e82fSSascha Hauer 	sdma_get_pc(sdmac, sdmac->peripheral_type);
7331ec1e82fSSascha Hauer 
7341ec1e82fSSascha Hauer 	if ((sdmac->peripheral_type != IMX_DMATYPE_MEMORY) &&
7351ec1e82fSSascha Hauer 			(sdmac->peripheral_type != IMX_DMATYPE_DSP)) {
7361ec1e82fSSascha Hauer 		/* Handle multiple event channels differently */
7371ec1e82fSSascha Hauer 		if (sdmac->event_id1) {
7381ec1e82fSSascha Hauer 			sdmac->event_mask1 = 1 << (sdmac->event_id1 % 32);
7391ec1e82fSSascha Hauer 			if (sdmac->event_id1 > 31)
7401ec1e82fSSascha Hauer 				sdmac->watermark_level |= 1 << 31;
7411ec1e82fSSascha Hauer 			sdmac->event_mask0 = 1 << (sdmac->event_id0 % 32);
7421ec1e82fSSascha Hauer 			if (sdmac->event_id0 > 31)
7431ec1e82fSSascha Hauer 				sdmac->watermark_level |= 1 << 30;
7441ec1e82fSSascha Hauer 		} else {
7451ec1e82fSSascha Hauer 			sdmac->event_mask0 = 1 << sdmac->event_id0;
7461ec1e82fSSascha Hauer 			sdmac->event_mask1 = 1 << (sdmac->event_id0 - 32);
7471ec1e82fSSascha Hauer 		}
7481ec1e82fSSascha Hauer 		/* Watermark Level */
7491ec1e82fSSascha Hauer 		sdmac->watermark_level |= sdmac->watermark_level;
7501ec1e82fSSascha Hauer 		/* Address */
7511ec1e82fSSascha Hauer 		sdmac->shp_addr = sdmac->per_address;
7521ec1e82fSSascha Hauer 	} else {
7531ec1e82fSSascha Hauer 		sdmac->watermark_level = 0; /* FIXME: M3_BASE_ADDRESS */
7541ec1e82fSSascha Hauer 	}
7551ec1e82fSSascha Hauer 
7561ec1e82fSSascha Hauer 	ret = sdma_load_context(sdmac);
7571ec1e82fSSascha Hauer 
7581ec1e82fSSascha Hauer 	return ret;
7591ec1e82fSSascha Hauer }
7601ec1e82fSSascha Hauer 
7611ec1e82fSSascha Hauer static int sdma_set_channel_priority(struct sdma_channel *sdmac,
7621ec1e82fSSascha Hauer 		unsigned int priority)
7631ec1e82fSSascha Hauer {
7641ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
7651ec1e82fSSascha Hauer 	int channel = sdmac->channel;
7661ec1e82fSSascha Hauer 
7671ec1e82fSSascha Hauer 	if (priority < MXC_SDMA_MIN_PRIORITY
7681ec1e82fSSascha Hauer 	    || priority > MXC_SDMA_MAX_PRIORITY) {
7691ec1e82fSSascha Hauer 		return -EINVAL;
7701ec1e82fSSascha Hauer 	}
7711ec1e82fSSascha Hauer 
7721ec1e82fSSascha Hauer 	__raw_writel(priority, sdma->regs + SDMA_CHNPRI_0 + 4 * channel);
7731ec1e82fSSascha Hauer 
7741ec1e82fSSascha Hauer 	return 0;
7751ec1e82fSSascha Hauer }
7761ec1e82fSSascha Hauer 
7771ec1e82fSSascha Hauer static int sdma_request_channel(struct sdma_channel *sdmac)
7781ec1e82fSSascha Hauer {
7791ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
7801ec1e82fSSascha Hauer 	int channel = sdmac->channel;
7811ec1e82fSSascha Hauer 	int ret = -EBUSY;
7821ec1e82fSSascha Hauer 
7831ec1e82fSSascha Hauer 	sdmac->bd = dma_alloc_coherent(NULL, PAGE_SIZE, &sdmac->bd_phys, GFP_KERNEL);
7841ec1e82fSSascha Hauer 	if (!sdmac->bd) {
7851ec1e82fSSascha Hauer 		ret = -ENOMEM;
7861ec1e82fSSascha Hauer 		goto out;
7871ec1e82fSSascha Hauer 	}
7881ec1e82fSSascha Hauer 
7891ec1e82fSSascha Hauer 	memset(sdmac->bd, 0, PAGE_SIZE);
7901ec1e82fSSascha Hauer 
7911ec1e82fSSascha Hauer 	sdma->channel_control[channel].base_bd_ptr = sdmac->bd_phys;
7921ec1e82fSSascha Hauer 	sdma->channel_control[channel].current_bd_ptr = sdmac->bd_phys;
7931ec1e82fSSascha Hauer 
7941ec1e82fSSascha Hauer 	clk_enable(sdma->clk);
7951ec1e82fSSascha Hauer 
7961ec1e82fSSascha Hauer 	sdma_set_channel_priority(sdmac, MXC_SDMA_DEFAULT_PRIORITY);
7971ec1e82fSSascha Hauer 
7981ec1e82fSSascha Hauer 	init_completion(&sdmac->done);
7991ec1e82fSSascha Hauer 
8001ec1e82fSSascha Hauer 	sdmac->buf_tail = 0;
8011ec1e82fSSascha Hauer 
8021ec1e82fSSascha Hauer 	return 0;
8031ec1e82fSSascha Hauer out:
8041ec1e82fSSascha Hauer 
8051ec1e82fSSascha Hauer 	return ret;
8061ec1e82fSSascha Hauer }
8071ec1e82fSSascha Hauer 
8081ec1e82fSSascha Hauer static void sdma_enable_channel(struct sdma_engine *sdma, int channel)
8091ec1e82fSSascha Hauer {
8101ec1e82fSSascha Hauer 	__raw_writel(1 << channel, sdma->regs + SDMA_H_START);
8111ec1e82fSSascha Hauer }
8121ec1e82fSSascha Hauer 
813d718f4ebSShawn Guo static dma_cookie_t sdma_assign_cookie(struct sdma_channel *sdmac)
8141ec1e82fSSascha Hauer {
815d718f4ebSShawn Guo 	dma_cookie_t cookie = sdmac->chan.cookie;
8161ec1e82fSSascha Hauer 
8171ec1e82fSSascha Hauer 	if (++cookie < 0)
8181ec1e82fSSascha Hauer 		cookie = 1;
8191ec1e82fSSascha Hauer 
820d718f4ebSShawn Guo 	sdmac->chan.cookie = cookie;
821d718f4ebSShawn Guo 	sdmac->desc.cookie = cookie;
8221ec1e82fSSascha Hauer 
8231ec1e82fSSascha Hauer 	return cookie;
8241ec1e82fSSascha Hauer }
8251ec1e82fSSascha Hauer 
8261ec1e82fSSascha Hauer static struct sdma_channel *to_sdma_chan(struct dma_chan *chan)
8271ec1e82fSSascha Hauer {
8281ec1e82fSSascha Hauer 	return container_of(chan, struct sdma_channel, chan);
8291ec1e82fSSascha Hauer }
8301ec1e82fSSascha Hauer 
8311ec1e82fSSascha Hauer static dma_cookie_t sdma_tx_submit(struct dma_async_tx_descriptor *tx)
8321ec1e82fSSascha Hauer {
8331ec1e82fSSascha Hauer 	struct sdma_channel *sdmac = to_sdma_chan(tx->chan);
8341ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
8351ec1e82fSSascha Hauer 	dma_cookie_t cookie;
8361ec1e82fSSascha Hauer 
8371ec1e82fSSascha Hauer 	spin_lock_irq(&sdmac->lock);
8381ec1e82fSSascha Hauer 
8391ec1e82fSSascha Hauer 	cookie = sdma_assign_cookie(sdmac);
8401ec1e82fSSascha Hauer 
84123889c63SSascha Hauer 	sdma_enable_channel(sdma, sdmac->channel);
8421ec1e82fSSascha Hauer 
8431ec1e82fSSascha Hauer 	spin_unlock_irq(&sdmac->lock);
8441ec1e82fSSascha Hauer 
8451ec1e82fSSascha Hauer 	return cookie;
8461ec1e82fSSascha Hauer }
8471ec1e82fSSascha Hauer 
8481ec1e82fSSascha Hauer static int sdma_alloc_chan_resources(struct dma_chan *chan)
8491ec1e82fSSascha Hauer {
8501ec1e82fSSascha Hauer 	struct sdma_channel *sdmac = to_sdma_chan(chan);
8511ec1e82fSSascha Hauer 	struct imx_dma_data *data = chan->private;
8521ec1e82fSSascha Hauer 	int prio, ret;
8531ec1e82fSSascha Hauer 
8541ec1e82fSSascha Hauer 	if (!data)
8551ec1e82fSSascha Hauer 		return -EINVAL;
8561ec1e82fSSascha Hauer 
8571ec1e82fSSascha Hauer 	switch (data->priority) {
8581ec1e82fSSascha Hauer 	case DMA_PRIO_HIGH:
8591ec1e82fSSascha Hauer 		prio = 3;
8601ec1e82fSSascha Hauer 		break;
8611ec1e82fSSascha Hauer 	case DMA_PRIO_MEDIUM:
8621ec1e82fSSascha Hauer 		prio = 2;
8631ec1e82fSSascha Hauer 		break;
8641ec1e82fSSascha Hauer 	case DMA_PRIO_LOW:
8651ec1e82fSSascha Hauer 	default:
8661ec1e82fSSascha Hauer 		prio = 1;
8671ec1e82fSSascha Hauer 		break;
8681ec1e82fSSascha Hauer 	}
8691ec1e82fSSascha Hauer 
8701ec1e82fSSascha Hauer 	sdmac->peripheral_type = data->peripheral_type;
8711ec1e82fSSascha Hauer 	sdmac->event_id0 = data->dma_request;
8721ec1e82fSSascha Hauer 	ret = sdma_set_channel_priority(sdmac, prio);
8731ec1e82fSSascha Hauer 	if (ret)
8741ec1e82fSSascha Hauer 		return ret;
8751ec1e82fSSascha Hauer 
8761ec1e82fSSascha Hauer 	ret = sdma_request_channel(sdmac);
8771ec1e82fSSascha Hauer 	if (ret)
8781ec1e82fSSascha Hauer 		return ret;
8791ec1e82fSSascha Hauer 
8801ec1e82fSSascha Hauer 	dma_async_tx_descriptor_init(&sdmac->desc, chan);
8811ec1e82fSSascha Hauer 	sdmac->desc.tx_submit = sdma_tx_submit;
8821ec1e82fSSascha Hauer 	/* txd.flags will be overwritten in prep funcs */
8831ec1e82fSSascha Hauer 	sdmac->desc.flags = DMA_CTRL_ACK;
8841ec1e82fSSascha Hauer 
8851ec1e82fSSascha Hauer 	return 0;
8861ec1e82fSSascha Hauer }
8871ec1e82fSSascha Hauer 
8881ec1e82fSSascha Hauer static void sdma_free_chan_resources(struct dma_chan *chan)
8891ec1e82fSSascha Hauer {
8901ec1e82fSSascha Hauer 	struct sdma_channel *sdmac = to_sdma_chan(chan);
8911ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
8921ec1e82fSSascha Hauer 
8931ec1e82fSSascha Hauer 	sdma_disable_channel(sdmac);
8941ec1e82fSSascha Hauer 
8951ec1e82fSSascha Hauer 	if (sdmac->event_id0)
8961ec1e82fSSascha Hauer 		sdma_event_disable(sdmac, sdmac->event_id0);
8971ec1e82fSSascha Hauer 	if (sdmac->event_id1)
8981ec1e82fSSascha Hauer 		sdma_event_disable(sdmac, sdmac->event_id1);
8991ec1e82fSSascha Hauer 
9001ec1e82fSSascha Hauer 	sdmac->event_id0 = 0;
9011ec1e82fSSascha Hauer 	sdmac->event_id1 = 0;
9021ec1e82fSSascha Hauer 
9031ec1e82fSSascha Hauer 	sdma_set_channel_priority(sdmac, 0);
9041ec1e82fSSascha Hauer 
9051ec1e82fSSascha Hauer 	dma_free_coherent(NULL, PAGE_SIZE, sdmac->bd, sdmac->bd_phys);
9061ec1e82fSSascha Hauer 
9071ec1e82fSSascha Hauer 	clk_disable(sdma->clk);
9081ec1e82fSSascha Hauer }
9091ec1e82fSSascha Hauer 
9101ec1e82fSSascha Hauer static struct dma_async_tx_descriptor *sdma_prep_slave_sg(
9111ec1e82fSSascha Hauer 		struct dma_chan *chan, struct scatterlist *sgl,
9121ec1e82fSSascha Hauer 		unsigned int sg_len, enum dma_data_direction direction,
9131ec1e82fSSascha Hauer 		unsigned long flags)
9141ec1e82fSSascha Hauer {
9151ec1e82fSSascha Hauer 	struct sdma_channel *sdmac = to_sdma_chan(chan);
9161ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
9171ec1e82fSSascha Hauer 	int ret, i, count;
91823889c63SSascha Hauer 	int channel = sdmac->channel;
9191ec1e82fSSascha Hauer 	struct scatterlist *sg;
9201ec1e82fSSascha Hauer 
9211ec1e82fSSascha Hauer 	if (sdmac->status == DMA_IN_PROGRESS)
9221ec1e82fSSascha Hauer 		return NULL;
9231ec1e82fSSascha Hauer 	sdmac->status = DMA_IN_PROGRESS;
9241ec1e82fSSascha Hauer 
9251ec1e82fSSascha Hauer 	sdmac->flags = 0;
9261ec1e82fSSascha Hauer 
9271ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "setting up %d entries for channel %d.\n",
9281ec1e82fSSascha Hauer 			sg_len, channel);
9291ec1e82fSSascha Hauer 
9301ec1e82fSSascha Hauer 	sdmac->direction = direction;
9311ec1e82fSSascha Hauer 	ret = sdma_load_context(sdmac);
9321ec1e82fSSascha Hauer 	if (ret)
9331ec1e82fSSascha Hauer 		goto err_out;
9341ec1e82fSSascha Hauer 
9351ec1e82fSSascha Hauer 	if (sg_len > NUM_BD) {
9361ec1e82fSSascha Hauer 		dev_err(sdma->dev, "SDMA channel %d: maximum number of sg exceeded: %d > %d\n",
9371ec1e82fSSascha Hauer 				channel, sg_len, NUM_BD);
9381ec1e82fSSascha Hauer 		ret = -EINVAL;
9391ec1e82fSSascha Hauer 		goto err_out;
9401ec1e82fSSascha Hauer 	}
9411ec1e82fSSascha Hauer 
9421ec1e82fSSascha Hauer 	for_each_sg(sgl, sg, sg_len, i) {
9431ec1e82fSSascha Hauer 		struct sdma_buffer_descriptor *bd = &sdmac->bd[i];
9441ec1e82fSSascha Hauer 		int param;
9451ec1e82fSSascha Hauer 
946d2f5c276SAnatolij Gustschin 		bd->buffer_addr = sg->dma_address;
9471ec1e82fSSascha Hauer 
9481ec1e82fSSascha Hauer 		count = sg->length;
9491ec1e82fSSascha Hauer 
9501ec1e82fSSascha Hauer 		if (count > 0xffff) {
9511ec1e82fSSascha Hauer 			dev_err(sdma->dev, "SDMA channel %d: maximum bytes for sg entry exceeded: %d > %d\n",
9521ec1e82fSSascha Hauer 					channel, count, 0xffff);
9531ec1e82fSSascha Hauer 			ret = -EINVAL;
9541ec1e82fSSascha Hauer 			goto err_out;
9551ec1e82fSSascha Hauer 		}
9561ec1e82fSSascha Hauer 
9571ec1e82fSSascha Hauer 		bd->mode.count = count;
9581ec1e82fSSascha Hauer 
9591ec1e82fSSascha Hauer 		if (sdmac->word_size > DMA_SLAVE_BUSWIDTH_4_BYTES) {
9601ec1e82fSSascha Hauer 			ret =  -EINVAL;
9611ec1e82fSSascha Hauer 			goto err_out;
9621ec1e82fSSascha Hauer 		}
9631fa81c27SSascha Hauer 
9641fa81c27SSascha Hauer 		switch (sdmac->word_size) {
9651fa81c27SSascha Hauer 		case DMA_SLAVE_BUSWIDTH_4_BYTES:
9661ec1e82fSSascha Hauer 			bd->mode.command = 0;
9671fa81c27SSascha Hauer 			if (count & 3 || sg->dma_address & 3)
9681fa81c27SSascha Hauer 				return NULL;
9691fa81c27SSascha Hauer 			break;
9701fa81c27SSascha Hauer 		case DMA_SLAVE_BUSWIDTH_2_BYTES:
9711fa81c27SSascha Hauer 			bd->mode.command = 2;
9721fa81c27SSascha Hauer 			if (count & 1 || sg->dma_address & 1)
9731fa81c27SSascha Hauer 				return NULL;
9741fa81c27SSascha Hauer 			break;
9751fa81c27SSascha Hauer 		case DMA_SLAVE_BUSWIDTH_1_BYTE:
9761fa81c27SSascha Hauer 			bd->mode.command = 1;
9771fa81c27SSascha Hauer 			break;
9781fa81c27SSascha Hauer 		default:
9791fa81c27SSascha Hauer 			return NULL;
9801fa81c27SSascha Hauer 		}
9811ec1e82fSSascha Hauer 
9821ec1e82fSSascha Hauer 		param = BD_DONE | BD_EXTD | BD_CONT;
9831ec1e82fSSascha Hauer 
984341b9419SShawn Guo 		if (i + 1 == sg_len) {
9851ec1e82fSSascha Hauer 			param |= BD_INTR;
986341b9419SShawn Guo 			param |= BD_LAST;
987341b9419SShawn Guo 			param &= ~BD_CONT;
9881ec1e82fSSascha Hauer 		}
9891ec1e82fSSascha Hauer 
9901ec1e82fSSascha Hauer 		dev_dbg(sdma->dev, "entry %d: count: %d dma: 0x%08x %s%s\n",
9911ec1e82fSSascha Hauer 				i, count, sg->dma_address,
9921ec1e82fSSascha Hauer 				param & BD_WRAP ? "wrap" : "",
9931ec1e82fSSascha Hauer 				param & BD_INTR ? " intr" : "");
9941ec1e82fSSascha Hauer 
9951ec1e82fSSascha Hauer 		bd->mode.status = param;
9961ec1e82fSSascha Hauer 	}
9971ec1e82fSSascha Hauer 
9981ec1e82fSSascha Hauer 	sdmac->num_bd = sg_len;
9991ec1e82fSSascha Hauer 	sdma->channel_control[channel].current_bd_ptr = sdmac->bd_phys;
10001ec1e82fSSascha Hauer 
10011ec1e82fSSascha Hauer 	return &sdmac->desc;
10021ec1e82fSSascha Hauer err_out:
10034b2ce9ddSShawn Guo 	sdmac->status = DMA_ERROR;
10041ec1e82fSSascha Hauer 	return NULL;
10051ec1e82fSSascha Hauer }
10061ec1e82fSSascha Hauer 
10071ec1e82fSSascha Hauer static struct dma_async_tx_descriptor *sdma_prep_dma_cyclic(
10081ec1e82fSSascha Hauer 		struct dma_chan *chan, dma_addr_t dma_addr, size_t buf_len,
10091ec1e82fSSascha Hauer 		size_t period_len, enum dma_data_direction direction)
10101ec1e82fSSascha Hauer {
10111ec1e82fSSascha Hauer 	struct sdma_channel *sdmac = to_sdma_chan(chan);
10121ec1e82fSSascha Hauer 	struct sdma_engine *sdma = sdmac->sdma;
10131ec1e82fSSascha Hauer 	int num_periods = buf_len / period_len;
101423889c63SSascha Hauer 	int channel = sdmac->channel;
10151ec1e82fSSascha Hauer 	int ret, i = 0, buf = 0;
10161ec1e82fSSascha Hauer 
10171ec1e82fSSascha Hauer 	dev_dbg(sdma->dev, "%s channel: %d\n", __func__, channel);
10181ec1e82fSSascha Hauer 
10191ec1e82fSSascha Hauer 	if (sdmac->status == DMA_IN_PROGRESS)
10201ec1e82fSSascha Hauer 		return NULL;
10211ec1e82fSSascha Hauer 
10221ec1e82fSSascha Hauer 	sdmac->status = DMA_IN_PROGRESS;
10231ec1e82fSSascha Hauer 
10241ec1e82fSSascha Hauer 	sdmac->flags |= IMX_DMA_SG_LOOP;
10251ec1e82fSSascha Hauer 	sdmac->direction = direction;
10261ec1e82fSSascha Hauer 	ret = sdma_load_context(sdmac);
10271ec1e82fSSascha Hauer 	if (ret)
10281ec1e82fSSascha Hauer 		goto err_out;
10291ec1e82fSSascha Hauer 
10301ec1e82fSSascha Hauer 	if (num_periods > NUM_BD) {
10311ec1e82fSSascha Hauer 		dev_err(sdma->dev, "SDMA channel %d: maximum number of sg exceeded: %d > %d\n",
10321ec1e82fSSascha Hauer 				channel, num_periods, NUM_BD);
10331ec1e82fSSascha Hauer 		goto err_out;
10341ec1e82fSSascha Hauer 	}
10351ec1e82fSSascha Hauer 
10361ec1e82fSSascha Hauer 	if (period_len > 0xffff) {
10371ec1e82fSSascha Hauer 		dev_err(sdma->dev, "SDMA channel %d: maximum period size exceeded: %d > %d\n",
10381ec1e82fSSascha Hauer 				channel, period_len, 0xffff);
10391ec1e82fSSascha Hauer 		goto err_out;
10401ec1e82fSSascha Hauer 	}
10411ec1e82fSSascha Hauer 
10421ec1e82fSSascha Hauer 	while (buf < buf_len) {
10431ec1e82fSSascha Hauer 		struct sdma_buffer_descriptor *bd = &sdmac->bd[i];
10441ec1e82fSSascha Hauer 		int param;
10451ec1e82fSSascha Hauer 
10461ec1e82fSSascha Hauer 		bd->buffer_addr = dma_addr;
10471ec1e82fSSascha Hauer 
10481ec1e82fSSascha Hauer 		bd->mode.count = period_len;
10491ec1e82fSSascha Hauer 
10501ec1e82fSSascha Hauer 		if (sdmac->word_size > DMA_SLAVE_BUSWIDTH_4_BYTES)
10511ec1e82fSSascha Hauer 			goto err_out;
10521ec1e82fSSascha Hauer 		if (sdmac->word_size == DMA_SLAVE_BUSWIDTH_4_BYTES)
10531ec1e82fSSascha Hauer 			bd->mode.command = 0;
10541ec1e82fSSascha Hauer 		else
10551ec1e82fSSascha Hauer 			bd->mode.command = sdmac->word_size;
10561ec1e82fSSascha Hauer 
10571ec1e82fSSascha Hauer 		param = BD_DONE | BD_EXTD | BD_CONT | BD_INTR;
10581ec1e82fSSascha Hauer 		if (i + 1 == num_periods)
10591ec1e82fSSascha Hauer 			param |= BD_WRAP;
10601ec1e82fSSascha Hauer 
10611ec1e82fSSascha Hauer 		dev_dbg(sdma->dev, "entry %d: count: %d dma: 0x%08x %s%s\n",
10621ec1e82fSSascha Hauer 				i, period_len, dma_addr,
10631ec1e82fSSascha Hauer 				param & BD_WRAP ? "wrap" : "",
10641ec1e82fSSascha Hauer 				param & BD_INTR ? " intr" : "");
10651ec1e82fSSascha Hauer 
10661ec1e82fSSascha Hauer 		bd->mode.status = param;
10671ec1e82fSSascha Hauer 
10681ec1e82fSSascha Hauer 		dma_addr += period_len;
10691ec1e82fSSascha Hauer 		buf += period_len;
10701ec1e82fSSascha Hauer 
10711ec1e82fSSascha Hauer 		i++;
10721ec1e82fSSascha Hauer 	}
10731ec1e82fSSascha Hauer 
10741ec1e82fSSascha Hauer 	sdmac->num_bd = num_periods;
10751ec1e82fSSascha Hauer 	sdma->channel_control[channel].current_bd_ptr = sdmac->bd_phys;
10761ec1e82fSSascha Hauer 
10771ec1e82fSSascha Hauer 	return &sdmac->desc;
10781ec1e82fSSascha Hauer err_out:
10791ec1e82fSSascha Hauer 	sdmac->status = DMA_ERROR;
10801ec1e82fSSascha Hauer 	return NULL;
10811ec1e82fSSascha Hauer }
10821ec1e82fSSascha Hauer 
10831ec1e82fSSascha Hauer static int sdma_control(struct dma_chan *chan, enum dma_ctrl_cmd cmd,
10841ec1e82fSSascha Hauer 		unsigned long arg)
10851ec1e82fSSascha Hauer {
10861ec1e82fSSascha Hauer 	struct sdma_channel *sdmac = to_sdma_chan(chan);
10871ec1e82fSSascha Hauer 	struct dma_slave_config *dmaengine_cfg = (void *)arg;
10881ec1e82fSSascha Hauer 
10891ec1e82fSSascha Hauer 	switch (cmd) {
10901ec1e82fSSascha Hauer 	case DMA_TERMINATE_ALL:
10911ec1e82fSSascha Hauer 		sdma_disable_channel(sdmac);
10921ec1e82fSSascha Hauer 		return 0;
10931ec1e82fSSascha Hauer 	case DMA_SLAVE_CONFIG:
10941ec1e82fSSascha Hauer 		if (dmaengine_cfg->direction == DMA_FROM_DEVICE) {
10951ec1e82fSSascha Hauer 			sdmac->per_address = dmaengine_cfg->src_addr;
10961ec1e82fSSascha Hauer 			sdmac->watermark_level = dmaengine_cfg->src_maxburst;
10971ec1e82fSSascha Hauer 			sdmac->word_size = dmaengine_cfg->src_addr_width;
10981ec1e82fSSascha Hauer 		} else {
10991ec1e82fSSascha Hauer 			sdmac->per_address = dmaengine_cfg->dst_addr;
11001ec1e82fSSascha Hauer 			sdmac->watermark_level = dmaengine_cfg->dst_maxburst;
11011ec1e82fSSascha Hauer 			sdmac->word_size = dmaengine_cfg->dst_addr_width;
11021ec1e82fSSascha Hauer 		}
11031ec1e82fSSascha Hauer 		return sdma_config_channel(sdmac);
11041ec1e82fSSascha Hauer 	default:
11051ec1e82fSSascha Hauer 		return -ENOSYS;
11061ec1e82fSSascha Hauer 	}
11071ec1e82fSSascha Hauer 
11081ec1e82fSSascha Hauer 	return -EINVAL;
11091ec1e82fSSascha Hauer }
11101ec1e82fSSascha Hauer 
11111ec1e82fSSascha Hauer static enum dma_status sdma_tx_status(struct dma_chan *chan,
11121ec1e82fSSascha Hauer 					    dma_cookie_t cookie,
11131ec1e82fSSascha Hauer 					    struct dma_tx_state *txstate)
11141ec1e82fSSascha Hauer {
11151ec1e82fSSascha Hauer 	struct sdma_channel *sdmac = to_sdma_chan(chan);
11161ec1e82fSSascha Hauer 	dma_cookie_t last_used;
11171ec1e82fSSascha Hauer 
11181ec1e82fSSascha Hauer 	last_used = chan->cookie;
11191ec1e82fSSascha Hauer 
11201ec1e82fSSascha Hauer 	dma_set_tx_state(txstate, sdmac->last_completed, last_used, 0);
11211ec1e82fSSascha Hauer 
11228a965911SShawn Guo 	return sdmac->status;
11231ec1e82fSSascha Hauer }
11241ec1e82fSSascha Hauer 
11251ec1e82fSSascha Hauer static void sdma_issue_pending(struct dma_chan *chan)
11261ec1e82fSSascha Hauer {
11271ec1e82fSSascha Hauer 	/*
11281ec1e82fSSascha Hauer 	 * Nothing to do. We only have a single descriptor
11291ec1e82fSSascha Hauer 	 */
11301ec1e82fSSascha Hauer }
11311ec1e82fSSascha Hauer 
11325b28aa31SSascha Hauer #define SDMA_SCRIPT_ADDRS_ARRAY_SIZE_V1	34
11335b28aa31SSascha Hauer 
11345b28aa31SSascha Hauer static void sdma_add_scripts(struct sdma_engine *sdma,
11355b28aa31SSascha Hauer 		const struct sdma_script_start_addrs *addr)
11365b28aa31SSascha Hauer {
11375b28aa31SSascha Hauer 	s32 *addr_arr = (u32 *)addr;
11385b28aa31SSascha Hauer 	s32 *saddr_arr = (u32 *)sdma->script_addrs;
11395b28aa31SSascha Hauer 	int i;
11405b28aa31SSascha Hauer 
11415b28aa31SSascha Hauer 	for (i = 0; i < SDMA_SCRIPT_ADDRS_ARRAY_SIZE_V1; i++)
11425b28aa31SSascha Hauer 		if (addr_arr[i] > 0)
11435b28aa31SSascha Hauer 			saddr_arr[i] = addr_arr[i];
11445b28aa31SSascha Hauer }
11455b28aa31SSascha Hauer 
11465b28aa31SSascha Hauer static int __init sdma_get_firmware(struct sdma_engine *sdma,
11472e534b21SShawn Guo 		const char *fw_name)
11485b28aa31SSascha Hauer {
11495b28aa31SSascha Hauer 	const struct firmware *fw;
11505b28aa31SSascha Hauer 	const struct sdma_firmware_header *header;
11515b28aa31SSascha Hauer 	int ret;
11525b28aa31SSascha Hauer 	const struct sdma_script_start_addrs *addr;
11535b28aa31SSascha Hauer 	unsigned short *ram_code;
11545b28aa31SSascha Hauer 
115540ad5b37SShawn Guo 	ret = request_firmware(&fw, fw_name, sdma->dev);
115640ad5b37SShawn Guo 	if (ret)
11575b28aa31SSascha Hauer 		return ret;
11585b28aa31SSascha Hauer 
11595b28aa31SSascha Hauer 	if (fw->size < sizeof(*header))
11605b28aa31SSascha Hauer 		goto err_firmware;
11615b28aa31SSascha Hauer 
11625b28aa31SSascha Hauer 	header = (struct sdma_firmware_header *)fw->data;
11635b28aa31SSascha Hauer 
11645b28aa31SSascha Hauer 	if (header->magic != SDMA_FIRMWARE_MAGIC)
11655b28aa31SSascha Hauer 		goto err_firmware;
11665b28aa31SSascha Hauer 	if (header->ram_code_start + header->ram_code_size > fw->size)
11675b28aa31SSascha Hauer 		goto err_firmware;
11685b28aa31SSascha Hauer 
11695b28aa31SSascha Hauer 	addr = (void *)header + header->script_addrs_start;
11705b28aa31SSascha Hauer 	ram_code = (void *)header + header->ram_code_start;
11715b28aa31SSascha Hauer 
11725b28aa31SSascha Hauer 	clk_enable(sdma->clk);
11735b28aa31SSascha Hauer 	/* download the RAM image for SDMA */
11745b28aa31SSascha Hauer 	sdma_load_script(sdma, ram_code,
11755b28aa31SSascha Hauer 			header->ram_code_size,
11766866fd3bSSascha Hauer 			addr->ram_code_start_addr);
11775b28aa31SSascha Hauer 	clk_disable(sdma->clk);
11785b28aa31SSascha Hauer 
11795b28aa31SSascha Hauer 	sdma_add_scripts(sdma, addr);
11805b28aa31SSascha Hauer 
11815b28aa31SSascha Hauer 	dev_info(sdma->dev, "loaded firmware %d.%d\n",
11825b28aa31SSascha Hauer 			header->version_major,
11835b28aa31SSascha Hauer 			header->version_minor);
11845b28aa31SSascha Hauer 
11855b28aa31SSascha Hauer err_firmware:
11865b28aa31SSascha Hauer 	release_firmware(fw);
11875b28aa31SSascha Hauer 
11885b28aa31SSascha Hauer 	return ret;
11895b28aa31SSascha Hauer }
11905b28aa31SSascha Hauer 
11915b28aa31SSascha Hauer static int __init sdma_init(struct sdma_engine *sdma)
11921ec1e82fSSascha Hauer {
11931ec1e82fSSascha Hauer 	int i, ret;
11941ec1e82fSSascha Hauer 	dma_addr_t ccb_phys;
11951ec1e82fSSascha Hauer 
119662550cd7SShawn Guo 	switch (sdma->devtype) {
119762550cd7SShawn Guo 	case IMX31_SDMA:
11981ec1e82fSSascha Hauer 		sdma->num_events = 32;
11991ec1e82fSSascha Hauer 		break;
120062550cd7SShawn Guo 	case IMX35_SDMA:
12011ec1e82fSSascha Hauer 		sdma->num_events = 48;
12021ec1e82fSSascha Hauer 		break;
12031ec1e82fSSascha Hauer 	default:
120462550cd7SShawn Guo 		dev_err(sdma->dev, "Unknown sdma type %d. aborting\n",
120562550cd7SShawn Guo 			sdma->devtype);
12061ec1e82fSSascha Hauer 		return -ENODEV;
12071ec1e82fSSascha Hauer 	}
12081ec1e82fSSascha Hauer 
12091ec1e82fSSascha Hauer 	clk_enable(sdma->clk);
12101ec1e82fSSascha Hauer 
12111ec1e82fSSascha Hauer 	/* Be sure SDMA has not started yet */
12121ec1e82fSSascha Hauer 	__raw_writel(0, sdma->regs + SDMA_H_C0PTR);
12131ec1e82fSSascha Hauer 
12141ec1e82fSSascha Hauer 	sdma->channel_control = dma_alloc_coherent(NULL,
12151ec1e82fSSascha Hauer 			MAX_DMA_CHANNELS * sizeof (struct sdma_channel_control) +
12161ec1e82fSSascha Hauer 			sizeof(struct sdma_context_data),
12171ec1e82fSSascha Hauer 			&ccb_phys, GFP_KERNEL);
12181ec1e82fSSascha Hauer 
12191ec1e82fSSascha Hauer 	if (!sdma->channel_control) {
12201ec1e82fSSascha Hauer 		ret = -ENOMEM;
12211ec1e82fSSascha Hauer 		goto err_dma_alloc;
12221ec1e82fSSascha Hauer 	}
12231ec1e82fSSascha Hauer 
12241ec1e82fSSascha Hauer 	sdma->context = (void *)sdma->channel_control +
12251ec1e82fSSascha Hauer 		MAX_DMA_CHANNELS * sizeof (struct sdma_channel_control);
12261ec1e82fSSascha Hauer 	sdma->context_phys = ccb_phys +
12271ec1e82fSSascha Hauer 		MAX_DMA_CHANNELS * sizeof (struct sdma_channel_control);
12281ec1e82fSSascha Hauer 
12291ec1e82fSSascha Hauer 	/* Zero-out the CCB structures array just allocated */
12301ec1e82fSSascha Hauer 	memset(sdma->channel_control, 0,
12311ec1e82fSSascha Hauer 			MAX_DMA_CHANNELS * sizeof (struct sdma_channel_control));
12321ec1e82fSSascha Hauer 
12331ec1e82fSSascha Hauer 	/* disable all channels */
12341ec1e82fSSascha Hauer 	for (i = 0; i < sdma->num_events; i++)
12351ec1e82fSSascha Hauer 		__raw_writel(0, sdma->regs + chnenbl_ofs(sdma, i));
12361ec1e82fSSascha Hauer 
12371ec1e82fSSascha Hauer 	/* All channels have priority 0 */
12381ec1e82fSSascha Hauer 	for (i = 0; i < MAX_DMA_CHANNELS; i++)
12391ec1e82fSSascha Hauer 		__raw_writel(0, sdma->regs + SDMA_CHNPRI_0 + i * 4);
12401ec1e82fSSascha Hauer 
12411ec1e82fSSascha Hauer 	ret = sdma_request_channel(&sdma->channel[0]);
12421ec1e82fSSascha Hauer 	if (ret)
12431ec1e82fSSascha Hauer 		goto err_dma_alloc;
12441ec1e82fSSascha Hauer 
12451ec1e82fSSascha Hauer 	sdma_config_ownership(&sdma->channel[0], false, true, false);
12461ec1e82fSSascha Hauer 
12471ec1e82fSSascha Hauer 	/* Set Command Channel (Channel Zero) */
12481ec1e82fSSascha Hauer 	__raw_writel(0x4050, sdma->regs + SDMA_CHN0ADDR);
12491ec1e82fSSascha Hauer 
12501ec1e82fSSascha Hauer 	/* Set bits of CONFIG register but with static context switching */
12511ec1e82fSSascha Hauer 	/* FIXME: Check whether to set ACR bit depending on clock ratios */
12521ec1e82fSSascha Hauer 	__raw_writel(0, sdma->regs + SDMA_H_CONFIG);
12531ec1e82fSSascha Hauer 
12541ec1e82fSSascha Hauer 	__raw_writel(ccb_phys, sdma->regs + SDMA_H_C0PTR);
12551ec1e82fSSascha Hauer 
12561ec1e82fSSascha Hauer 	/* Set bits of CONFIG register with given context switching mode */
12571ec1e82fSSascha Hauer 	__raw_writel(SDMA_H_CONFIG_CSM, sdma->regs + SDMA_H_CONFIG);
12581ec1e82fSSascha Hauer 
12591ec1e82fSSascha Hauer 	/* Initializes channel's priorities */
12601ec1e82fSSascha Hauer 	sdma_set_channel_priority(&sdma->channel[0], 7);
12611ec1e82fSSascha Hauer 
12621ec1e82fSSascha Hauer 	clk_disable(sdma->clk);
12631ec1e82fSSascha Hauer 
12641ec1e82fSSascha Hauer 	return 0;
12651ec1e82fSSascha Hauer 
12661ec1e82fSSascha Hauer err_dma_alloc:
12671ec1e82fSSascha Hauer 	clk_disable(sdma->clk);
12681ec1e82fSSascha Hauer 	dev_err(sdma->dev, "initialisation failed with %d\n", ret);
12691ec1e82fSSascha Hauer 	return ret;
12701ec1e82fSSascha Hauer }
12711ec1e82fSSascha Hauer 
12721ec1e82fSSascha Hauer static int __init sdma_probe(struct platform_device *pdev)
12731ec1e82fSSascha Hauer {
1274580975d7SShawn Guo 	const struct of_device_id *of_id =
1275580975d7SShawn Guo 			of_match_device(sdma_dt_ids, &pdev->dev);
1276580975d7SShawn Guo 	struct device_node *np = pdev->dev.of_node;
1277580975d7SShawn Guo 	const char *fw_name;
12781ec1e82fSSascha Hauer 	int ret;
12791ec1e82fSSascha Hauer 	int irq;
12801ec1e82fSSascha Hauer 	struct resource *iores;
12811ec1e82fSSascha Hauer 	struct sdma_platform_data *pdata = pdev->dev.platform_data;
12821ec1e82fSSascha Hauer 	int i;
12831ec1e82fSSascha Hauer 	struct sdma_engine *sdma;
1284*36e2f21aSSascha Hauer 	s32 *saddr_arr;
12851ec1e82fSSascha Hauer 
12861ec1e82fSSascha Hauer 	sdma = kzalloc(sizeof(*sdma), GFP_KERNEL);
12871ec1e82fSSascha Hauer 	if (!sdma)
12881ec1e82fSSascha Hauer 		return -ENOMEM;
12891ec1e82fSSascha Hauer 
129073eab978SSascha Hauer 	mutex_init(&sdma->channel_0_lock);
129173eab978SSascha Hauer 
12921ec1e82fSSascha Hauer 	sdma->dev = &pdev->dev;
12931ec1e82fSSascha Hauer 
12941ec1e82fSSascha Hauer 	iores = platform_get_resource(pdev, IORESOURCE_MEM, 0);
12951ec1e82fSSascha Hauer 	irq = platform_get_irq(pdev, 0);
1296580975d7SShawn Guo 	if (!iores || irq < 0) {
12971ec1e82fSSascha Hauer 		ret = -EINVAL;
12981ec1e82fSSascha Hauer 		goto err_irq;
12991ec1e82fSSascha Hauer 	}
13001ec1e82fSSascha Hauer 
13011ec1e82fSSascha Hauer 	if (!request_mem_region(iores->start, resource_size(iores), pdev->name)) {
13021ec1e82fSSascha Hauer 		ret = -EBUSY;
13031ec1e82fSSascha Hauer 		goto err_request_region;
13041ec1e82fSSascha Hauer 	}
13051ec1e82fSSascha Hauer 
13061ec1e82fSSascha Hauer 	sdma->clk = clk_get(&pdev->dev, NULL);
13071ec1e82fSSascha Hauer 	if (IS_ERR(sdma->clk)) {
13081ec1e82fSSascha Hauer 		ret = PTR_ERR(sdma->clk);
13091ec1e82fSSascha Hauer 		goto err_clk;
13101ec1e82fSSascha Hauer 	}
13111ec1e82fSSascha Hauer 
13121ec1e82fSSascha Hauer 	sdma->regs = ioremap(iores->start, resource_size(iores));
13131ec1e82fSSascha Hauer 	if (!sdma->regs) {
13141ec1e82fSSascha Hauer 		ret = -ENOMEM;
13151ec1e82fSSascha Hauer 		goto err_ioremap;
13161ec1e82fSSascha Hauer 	}
13171ec1e82fSSascha Hauer 
13181ec1e82fSSascha Hauer 	ret = request_irq(irq, sdma_int_handler, 0, "sdma", sdma);
13191ec1e82fSSascha Hauer 	if (ret)
13201ec1e82fSSascha Hauer 		goto err_request_irq;
13211ec1e82fSSascha Hauer 
13225b28aa31SSascha Hauer 	sdma->script_addrs = kzalloc(sizeof(*sdma->script_addrs), GFP_KERNEL);
13231c1d9547SAxel Lin 	if (!sdma->script_addrs) {
13241c1d9547SAxel Lin 		ret = -ENOMEM;
13255b28aa31SSascha Hauer 		goto err_alloc;
13261c1d9547SAxel Lin 	}
13271ec1e82fSSascha Hauer 
1328*36e2f21aSSascha Hauer 	/* initially no scripts available */
1329*36e2f21aSSascha Hauer 	saddr_arr = (s32 *)sdma->script_addrs;
1330*36e2f21aSSascha Hauer 	for (i = 0; i < SDMA_SCRIPT_ADDRS_ARRAY_SIZE_V1; i++)
1331*36e2f21aSSascha Hauer 		saddr_arr[i] = -EINVAL;
1332*36e2f21aSSascha Hauer 
1333580975d7SShawn Guo 	if (of_id)
1334580975d7SShawn Guo 		pdev->id_entry = of_id->data;
133562550cd7SShawn Guo 	sdma->devtype = pdev->id_entry->driver_data;
13361ec1e82fSSascha Hauer 
13377214a8b1SSascha Hauer 	dma_cap_set(DMA_SLAVE, sdma->dma_device.cap_mask);
13387214a8b1SSascha Hauer 	dma_cap_set(DMA_CYCLIC, sdma->dma_device.cap_mask);
13397214a8b1SSascha Hauer 
13401ec1e82fSSascha Hauer 	INIT_LIST_HEAD(&sdma->dma_device.channels);
13411ec1e82fSSascha Hauer 	/* Initialize channel parameters */
13421ec1e82fSSascha Hauer 	for (i = 0; i < MAX_DMA_CHANNELS; i++) {
13431ec1e82fSSascha Hauer 		struct sdma_channel *sdmac = &sdma->channel[i];
13441ec1e82fSSascha Hauer 
13451ec1e82fSSascha Hauer 		sdmac->sdma = sdma;
13461ec1e82fSSascha Hauer 		spin_lock_init(&sdmac->lock);
13471ec1e82fSSascha Hauer 
13481ec1e82fSSascha Hauer 		sdmac->chan.device = &sdma->dma_device;
13491ec1e82fSSascha Hauer 		sdmac->channel = i;
13501ec1e82fSSascha Hauer 
135123889c63SSascha Hauer 		/*
135223889c63SSascha Hauer 		 * Add the channel to the DMAC list. Do not add channel 0 though
135323889c63SSascha Hauer 		 * because we need it internally in the SDMA driver. This also means
135423889c63SSascha Hauer 		 * that channel 0 in dmaengine counting matches sdma channel 1.
135523889c63SSascha Hauer 		 */
135623889c63SSascha Hauer 		if (i)
135723889c63SSascha Hauer 			list_add_tail(&sdmac->chan.device_node,
135823889c63SSascha Hauer 					&sdma->dma_device.channels);
13591ec1e82fSSascha Hauer 	}
13601ec1e82fSSascha Hauer 
13615b28aa31SSascha Hauer 	ret = sdma_init(sdma);
13621ec1e82fSSascha Hauer 	if (ret)
13631ec1e82fSSascha Hauer 		goto err_init;
13641ec1e82fSSascha Hauer 
1365580975d7SShawn Guo 	if (pdata && pdata->script_addrs)
13665b28aa31SSascha Hauer 		sdma_add_scripts(sdma, pdata->script_addrs);
13675b28aa31SSascha Hauer 
1368580975d7SShawn Guo 	if (pdata) {
13692e534b21SShawn Guo 		sdma_get_firmware(sdma, pdata->fw_name);
1370580975d7SShawn Guo 	} else {
1371580975d7SShawn Guo 		/*
1372580975d7SShawn Guo 		 * Because that device tree does not encode ROM script address,
1373580975d7SShawn Guo 		 * the RAM script in firmware is mandatory for device tree
1374580975d7SShawn Guo 		 * probe, otherwise it fails.
1375580975d7SShawn Guo 		 */
1376580975d7SShawn Guo 		ret = of_property_read_string(np, "fsl,sdma-ram-script-name",
1377580975d7SShawn Guo 					      &fw_name);
1378580975d7SShawn Guo 		if (ret) {
1379580975d7SShawn Guo 			dev_err(&pdev->dev, "failed to get firmware name\n");
1380580975d7SShawn Guo 			goto err_init;
1381580975d7SShawn Guo 		}
1382580975d7SShawn Guo 
1383580975d7SShawn Guo 		ret = sdma_get_firmware(sdma, fw_name);
1384580975d7SShawn Guo 		if (ret) {
1385580975d7SShawn Guo 			dev_err(&pdev->dev, "failed to get firmware\n");
1386580975d7SShawn Guo 			goto err_init;
1387580975d7SShawn Guo 		}
1388580975d7SShawn Guo 	}
13895b28aa31SSascha Hauer 
13901ec1e82fSSascha Hauer 	sdma->dma_device.dev = &pdev->dev;
13911ec1e82fSSascha Hauer 
13921ec1e82fSSascha Hauer 	sdma->dma_device.device_alloc_chan_resources = sdma_alloc_chan_resources;
13931ec1e82fSSascha Hauer 	sdma->dma_device.device_free_chan_resources = sdma_free_chan_resources;
13941ec1e82fSSascha Hauer 	sdma->dma_device.device_tx_status = sdma_tx_status;
13951ec1e82fSSascha Hauer 	sdma->dma_device.device_prep_slave_sg = sdma_prep_slave_sg;
13961ec1e82fSSascha Hauer 	sdma->dma_device.device_prep_dma_cyclic = sdma_prep_dma_cyclic;
13971ec1e82fSSascha Hauer 	sdma->dma_device.device_control = sdma_control;
13981ec1e82fSSascha Hauer 	sdma->dma_device.device_issue_pending = sdma_issue_pending;
1399b9b3f82fSSascha Hauer 	sdma->dma_device.dev->dma_parms = &sdma->dma_parms;
1400b9b3f82fSSascha Hauer 	dma_set_max_seg_size(sdma->dma_device.dev, 65535);
14011ec1e82fSSascha Hauer 
14021ec1e82fSSascha Hauer 	ret = dma_async_device_register(&sdma->dma_device);
14031ec1e82fSSascha Hauer 	if (ret) {
14041ec1e82fSSascha Hauer 		dev_err(&pdev->dev, "unable to register\n");
14051ec1e82fSSascha Hauer 		goto err_init;
14061ec1e82fSSascha Hauer 	}
14071ec1e82fSSascha Hauer 
14085b28aa31SSascha Hauer 	dev_info(sdma->dev, "initialized\n");
14091ec1e82fSSascha Hauer 
14101ec1e82fSSascha Hauer 	return 0;
14111ec1e82fSSascha Hauer 
14121ec1e82fSSascha Hauer err_init:
14131ec1e82fSSascha Hauer 	kfree(sdma->script_addrs);
14145b28aa31SSascha Hauer err_alloc:
14151ec1e82fSSascha Hauer 	free_irq(irq, sdma);
14161ec1e82fSSascha Hauer err_request_irq:
14171ec1e82fSSascha Hauer 	iounmap(sdma->regs);
14181ec1e82fSSascha Hauer err_ioremap:
14191ec1e82fSSascha Hauer 	clk_put(sdma->clk);
14201ec1e82fSSascha Hauer err_clk:
14211ec1e82fSSascha Hauer 	release_mem_region(iores->start, resource_size(iores));
14221ec1e82fSSascha Hauer err_request_region:
14231ec1e82fSSascha Hauer err_irq:
14241ec1e82fSSascha Hauer 	kfree(sdma);
1425939fd4f0SShawn Guo 	return ret;
14261ec1e82fSSascha Hauer }
14271ec1e82fSSascha Hauer 
14281ec1e82fSSascha Hauer static int __exit sdma_remove(struct platform_device *pdev)
14291ec1e82fSSascha Hauer {
14301ec1e82fSSascha Hauer 	return -EBUSY;
14311ec1e82fSSascha Hauer }
14321ec1e82fSSascha Hauer 
14331ec1e82fSSascha Hauer static struct platform_driver sdma_driver = {
14341ec1e82fSSascha Hauer 	.driver		= {
14351ec1e82fSSascha Hauer 		.name	= "imx-sdma",
1436580975d7SShawn Guo 		.of_match_table = sdma_dt_ids,
14371ec1e82fSSascha Hauer 	},
143862550cd7SShawn Guo 	.id_table	= sdma_devtypes,
14391ec1e82fSSascha Hauer 	.remove		= __exit_p(sdma_remove),
14401ec1e82fSSascha Hauer };
14411ec1e82fSSascha Hauer 
14421ec1e82fSSascha Hauer static int __init sdma_module_init(void)
14431ec1e82fSSascha Hauer {
14441ec1e82fSSascha Hauer 	return platform_driver_probe(&sdma_driver, sdma_probe);
14451ec1e82fSSascha Hauer }
1446c989a7fcSSascha Hauer module_init(sdma_module_init);
14471ec1e82fSSascha Hauer 
14481ec1e82fSSascha Hauer MODULE_AUTHOR("Sascha Hauer, Pengutronix <s.hauer@pengutronix.de>");
14491ec1e82fSSascha Hauer MODULE_DESCRIPTION("i.MX SDMA driver");
14501ec1e82fSSascha Hauer MODULE_LICENSE("GPL");
1451