xref: /openbmc/linux/drivers/dma/apple-admac.c (revision 6aed75d7ccb3288029287c50fc594a4314698be0)
1b127315dSMartin Povišer // SPDX-License-Identifier: GPL-2.0-only
2b127315dSMartin Povišer /*
3b127315dSMartin Povišer  * Driver for Audio DMA Controller (ADMAC) on t8103 (M1) and other Apple chips
4b127315dSMartin Povišer  *
5b127315dSMartin Povišer  * Copyright (C) The Asahi Linux Contributors
6b127315dSMartin Povišer  */
7b127315dSMartin Povišer 
8b127315dSMartin Povišer #include <linux/bits.h>
9b127315dSMartin Povišer #include <linux/bitfield.h>
10b127315dSMartin Povišer #include <linux/device.h>
11b127315dSMartin Povišer #include <linux/init.h>
12b127315dSMartin Povišer #include <linux/module.h>
13b127315dSMartin Povišer #include <linux/of_device.h>
14b127315dSMartin Povišer #include <linux/of_dma.h>
15*6aed75d7SMartin Povišer #include <linux/reset.h>
16b127315dSMartin Povišer #include <linux/spinlock.h>
17*6aed75d7SMartin Povišer #include <linux/interrupt.h>
18b127315dSMartin Povišer 
19b127315dSMartin Povišer #include "dmaengine.h"
20b127315dSMartin Povišer 
21b127315dSMartin Povišer #define NCHANNELS_MAX	64
22b127315dSMartin Povišer #define IRQ_NOUTPUTS	4
23b127315dSMartin Povišer 
24b127315dSMartin Povišer #define RING_WRITE_SLOT		GENMASK(1, 0)
25b127315dSMartin Povišer #define RING_READ_SLOT		GENMASK(5, 4)
26b127315dSMartin Povišer #define RING_FULL		BIT(9)
27b127315dSMartin Povišer #define RING_EMPTY		BIT(8)
28b127315dSMartin Povišer #define RING_ERR		BIT(10)
29b127315dSMartin Povišer 
30b127315dSMartin Povišer #define STATUS_DESC_DONE	BIT(0)
31b127315dSMartin Povišer #define STATUS_ERR		BIT(6)
32b127315dSMartin Povišer 
33b127315dSMartin Povišer #define FLAG_DESC_NOTIFY	BIT(16)
34b127315dSMartin Povišer 
35b127315dSMartin Povišer #define REG_TX_START		0x0000
36b127315dSMartin Povišer #define REG_TX_STOP		0x0004
37b127315dSMartin Povišer #define REG_RX_START		0x0008
38b127315dSMartin Povišer #define REG_RX_STOP		0x000c
39b127315dSMartin Povišer 
40b127315dSMartin Povišer #define REG_CHAN_CTL(ch)	(0x8000 + (ch) * 0x200)
41b127315dSMartin Povišer #define REG_CHAN_CTL_RST_RINGS	BIT(0)
42b127315dSMartin Povišer 
43b127315dSMartin Povišer #define REG_DESC_RING(ch)	(0x8070 + (ch) * 0x200)
44b127315dSMartin Povišer #define REG_REPORT_RING(ch)	(0x8074 + (ch) * 0x200)
45b127315dSMartin Povišer 
46b127315dSMartin Povišer #define REG_RESIDUE(ch)		(0x8064 + (ch) * 0x200)
47b127315dSMartin Povišer 
48b127315dSMartin Povišer #define REG_BUS_WIDTH(ch)	(0x8040 + (ch) * 0x200)
49b127315dSMartin Povišer 
50b127315dSMartin Povišer #define BUS_WIDTH_8BIT		0x00
51b127315dSMartin Povišer #define BUS_WIDTH_16BIT		0x01
52b127315dSMartin Povišer #define BUS_WIDTH_32BIT		0x02
53b127315dSMartin Povišer #define BUS_WIDTH_FRAME_2_WORDS	0x10
54b127315dSMartin Povišer #define BUS_WIDTH_FRAME_4_WORDS	0x20
55b127315dSMartin Povišer 
56b127315dSMartin Povišer #define CHAN_BUFSIZE		0x8000
57b127315dSMartin Povišer 
58b127315dSMartin Povišer #define REG_CHAN_FIFOCTL(ch)	(0x8054 + (ch) * 0x200)
59b127315dSMartin Povišer #define CHAN_FIFOCTL_LIMIT	GENMASK(31, 16)
60b127315dSMartin Povišer #define CHAN_FIFOCTL_THRESHOLD	GENMASK(15, 0)
61b127315dSMartin Povišer 
62b127315dSMartin Povišer #define REG_DESC_WRITE(ch)	(0x10000 + ((ch) / 2) * 0x4 + ((ch) & 1) * 0x4000)
63b127315dSMartin Povišer #define REG_REPORT_READ(ch)	(0x10100 + ((ch) / 2) * 0x4 + ((ch) & 1) * 0x4000)
64b127315dSMartin Povišer 
65b127315dSMartin Povišer #define REG_TX_INTSTATE(idx)		(0x0030 + (idx) * 4)
66b127315dSMartin Povišer #define REG_RX_INTSTATE(idx)		(0x0040 + (idx) * 4)
67b127315dSMartin Povišer #define REG_CHAN_INTSTATUS(ch, idx)	(0x8010 + (ch) * 0x200 + (idx) * 4)
68b127315dSMartin Povišer #define REG_CHAN_INTMASK(ch, idx)	(0x8020 + (ch) * 0x200 + (idx) * 4)
69b127315dSMartin Povišer 
70b127315dSMartin Povišer struct admac_data;
71b127315dSMartin Povišer struct admac_tx;
72b127315dSMartin Povišer 
73b127315dSMartin Povišer struct admac_chan {
74b127315dSMartin Povišer 	unsigned int no;
75b127315dSMartin Povišer 	struct admac_data *host;
76b127315dSMartin Povišer 	struct dma_chan chan;
77b127315dSMartin Povišer 	struct tasklet_struct tasklet;
78b127315dSMartin Povišer 
79b127315dSMartin Povišer 	spinlock_t lock;
80b127315dSMartin Povišer 	struct admac_tx *current_tx;
81b127315dSMartin Povišer 	int nperiod_acks;
82b127315dSMartin Povišer 
83b127315dSMartin Povišer 	/*
84b127315dSMartin Povišer 	 * We maintain a 'submitted' and 'issued' list mainly for interface
85b127315dSMartin Povišer 	 * correctness. Typical use of the driver (per channel) will be
86b127315dSMartin Povišer 	 * prepping, submitting and issuing a single cyclic transaction which
87b127315dSMartin Povišer 	 * will stay current until terminate_all is called.
88b127315dSMartin Povišer 	 */
89b127315dSMartin Povišer 	struct list_head submitted;
90b127315dSMartin Povišer 	struct list_head issued;
91b127315dSMartin Povišer 
92b127315dSMartin Povišer 	struct list_head to_free;
93b127315dSMartin Povišer };
94b127315dSMartin Povišer 
95b127315dSMartin Povišer struct admac_data {
96b127315dSMartin Povišer 	struct dma_device dma;
97b127315dSMartin Povišer 	struct device *dev;
98b127315dSMartin Povišer 	__iomem void *base;
99*6aed75d7SMartin Povišer 	struct reset_control *rstc;
100b127315dSMartin Povišer 
10107243159SMartin Povišer 	int irq;
102b127315dSMartin Povišer 	int irq_index;
103b127315dSMartin Povišer 	int nchannels;
104b127315dSMartin Povišer 	struct admac_chan channels[];
105b127315dSMartin Povišer };
106b127315dSMartin Povišer 
107b127315dSMartin Povišer struct admac_tx {
108b127315dSMartin Povišer 	struct dma_async_tx_descriptor tx;
109b127315dSMartin Povišer 	bool cyclic;
110b127315dSMartin Povišer 	dma_addr_t buf_addr;
111b127315dSMartin Povišer 	dma_addr_t buf_end;
112b127315dSMartin Povišer 	size_t buf_len;
113b127315dSMartin Povišer 	size_t period_len;
114b127315dSMartin Povišer 
115b127315dSMartin Povišer 	size_t submitted_pos;
116b127315dSMartin Povišer 	size_t reclaimed_pos;
117b127315dSMartin Povišer 
118b127315dSMartin Povišer 	struct list_head node;
119b127315dSMartin Povišer };
120b127315dSMartin Povišer 
121b127315dSMartin Povišer static void admac_modify(struct admac_data *ad, int reg, u32 mask, u32 val)
122b127315dSMartin Povišer {
123b127315dSMartin Povišer 	void __iomem *addr = ad->base + reg;
124b127315dSMartin Povišer 	u32 curr = readl_relaxed(addr);
125b127315dSMartin Povišer 
126b127315dSMartin Povišer 	writel_relaxed((curr & ~mask) | (val & mask), addr);
127b127315dSMartin Povišer }
128b127315dSMartin Povišer 
129b127315dSMartin Povišer static struct admac_chan *to_admac_chan(struct dma_chan *chan)
130b127315dSMartin Povišer {
131b127315dSMartin Povišer 	return container_of(chan, struct admac_chan, chan);
132b127315dSMartin Povišer }
133b127315dSMartin Povišer 
134b127315dSMartin Povišer static struct admac_tx *to_admac_tx(struct dma_async_tx_descriptor *tx)
135b127315dSMartin Povišer {
136b127315dSMartin Povišer 	return container_of(tx, struct admac_tx, tx);
137b127315dSMartin Povišer }
138b127315dSMartin Povišer 
139b127315dSMartin Povišer static enum dma_transfer_direction admac_chan_direction(int channo)
140b127315dSMartin Povišer {
141b127315dSMartin Povišer 	/* Channel directions are hardwired */
142b127315dSMartin Povišer 	return (channo & 1) ? DMA_DEV_TO_MEM : DMA_MEM_TO_DEV;
143b127315dSMartin Povišer }
144b127315dSMartin Povišer 
145b127315dSMartin Povišer static dma_cookie_t admac_tx_submit(struct dma_async_tx_descriptor *tx)
146b127315dSMartin Povišer {
147b127315dSMartin Povišer 	struct admac_tx *adtx = to_admac_tx(tx);
148b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(tx->chan);
149b127315dSMartin Povišer 	unsigned long flags;
150b127315dSMartin Povišer 	dma_cookie_t cookie;
151b127315dSMartin Povišer 
152b127315dSMartin Povišer 	spin_lock_irqsave(&adchan->lock, flags);
153b127315dSMartin Povišer 	cookie = dma_cookie_assign(tx);
154b127315dSMartin Povišer 	list_add_tail(&adtx->node, &adchan->submitted);
155b127315dSMartin Povišer 	spin_unlock_irqrestore(&adchan->lock, flags);
156b127315dSMartin Povišer 
157b127315dSMartin Povišer 	return cookie;
158b127315dSMartin Povišer }
159b127315dSMartin Povišer 
160b127315dSMartin Povišer static int admac_desc_free(struct dma_async_tx_descriptor *tx)
161b127315dSMartin Povišer {
162b127315dSMartin Povišer 	kfree(to_admac_tx(tx));
163b127315dSMartin Povišer 
164b127315dSMartin Povišer 	return 0;
165b127315dSMartin Povišer }
166b127315dSMartin Povišer 
167b127315dSMartin Povišer static struct dma_async_tx_descriptor *admac_prep_dma_cyclic(
168b127315dSMartin Povišer 		struct dma_chan *chan, dma_addr_t buf_addr, size_t buf_len,
169b127315dSMartin Povišer 		size_t period_len, enum dma_transfer_direction direction,
170b127315dSMartin Povišer 		unsigned long flags)
171b127315dSMartin Povišer {
172b127315dSMartin Povišer 	struct admac_chan *adchan = container_of(chan, struct admac_chan, chan);
173b127315dSMartin Povišer 	struct admac_tx *adtx;
174b127315dSMartin Povišer 
175b127315dSMartin Povišer 	if (direction != admac_chan_direction(adchan->no))
176b127315dSMartin Povišer 		return NULL;
177b127315dSMartin Povišer 
178b127315dSMartin Povišer 	adtx = kzalloc(sizeof(*adtx), GFP_NOWAIT);
179b127315dSMartin Povišer 	if (!adtx)
180b127315dSMartin Povišer 		return NULL;
181b127315dSMartin Povišer 
182b127315dSMartin Povišer 	adtx->cyclic = true;
183b127315dSMartin Povišer 
184b127315dSMartin Povišer 	adtx->buf_addr = buf_addr;
185b127315dSMartin Povišer 	adtx->buf_len = buf_len;
186b127315dSMartin Povišer 	adtx->buf_end = buf_addr + buf_len;
187b127315dSMartin Povišer 	adtx->period_len = period_len;
188b127315dSMartin Povišer 
189b127315dSMartin Povišer 	adtx->submitted_pos = 0;
190b127315dSMartin Povišer 	adtx->reclaimed_pos = 0;
191b127315dSMartin Povišer 
192b127315dSMartin Povišer 	dma_async_tx_descriptor_init(&adtx->tx, chan);
193b127315dSMartin Povišer 	adtx->tx.tx_submit = admac_tx_submit;
194b127315dSMartin Povišer 	adtx->tx.desc_free = admac_desc_free;
195b127315dSMartin Povišer 
196b127315dSMartin Povišer 	return &adtx->tx;
197b127315dSMartin Povišer }
198b127315dSMartin Povišer 
199b127315dSMartin Povišer /*
200b127315dSMartin Povišer  * Write one hardware descriptor for a dmaengine cyclic transaction.
201b127315dSMartin Povišer  */
202b127315dSMartin Povišer static void admac_cyclic_write_one_desc(struct admac_data *ad, int channo,
203b127315dSMartin Povišer 					struct admac_tx *tx)
204b127315dSMartin Povišer {
205b127315dSMartin Povišer 	dma_addr_t addr;
206b127315dSMartin Povišer 
207b127315dSMartin Povišer 	addr = tx->buf_addr + (tx->submitted_pos % tx->buf_len);
208b127315dSMartin Povišer 
209b127315dSMartin Povišer 	/* If happens means we have buggy code */
210b127315dSMartin Povišer 	WARN_ON_ONCE(addr + tx->period_len > tx->buf_end);
211b127315dSMartin Povišer 
21211a72ae9SVinod Koul 	dev_dbg(ad->dev, "ch%d descriptor: addr=0x%pad len=0x%zx flags=0x%lx\n",
213b127315dSMartin Povišer 		channo, &addr, tx->period_len, FLAG_DESC_NOTIFY);
214b127315dSMartin Povišer 
215ce4b461bSGeert Uytterhoeven 	writel_relaxed(lower_32_bits(addr), ad->base + REG_DESC_WRITE(channo));
216ce4b461bSGeert Uytterhoeven 	writel_relaxed(upper_32_bits(addr), ad->base + REG_DESC_WRITE(channo));
217b127315dSMartin Povišer 	writel_relaxed(tx->period_len,      ad->base + REG_DESC_WRITE(channo));
218b127315dSMartin Povišer 	writel_relaxed(FLAG_DESC_NOTIFY,    ad->base + REG_DESC_WRITE(channo));
219b127315dSMartin Povišer 
220b127315dSMartin Povišer 	tx->submitted_pos += tx->period_len;
221b127315dSMartin Povišer 	tx->submitted_pos %= 2 * tx->buf_len;
222b127315dSMartin Povišer }
223b127315dSMartin Povišer 
224b127315dSMartin Povišer /*
225b127315dSMartin Povišer  * Write all the hardware descriptors for a dmaengine cyclic
226b127315dSMartin Povišer  * transaction there is space for.
227b127315dSMartin Povišer  */
228b127315dSMartin Povišer static void admac_cyclic_write_desc(struct admac_data *ad, int channo,
229b127315dSMartin Povišer 				    struct admac_tx *tx)
230b127315dSMartin Povišer {
231b127315dSMartin Povišer 	int i;
232b127315dSMartin Povišer 
233b127315dSMartin Povišer 	for (i = 0; i < 4; i++) {
234b127315dSMartin Povišer 		if (readl_relaxed(ad->base + REG_DESC_RING(channo)) & RING_FULL)
235b127315dSMartin Povišer 			break;
236b127315dSMartin Povišer 		admac_cyclic_write_one_desc(ad, channo, tx);
237b127315dSMartin Povišer 	}
238b127315dSMartin Povišer }
239b127315dSMartin Povišer 
240b127315dSMartin Povišer static int admac_ring_noccupied_slots(int ringval)
241b127315dSMartin Povišer {
242b127315dSMartin Povišer 	int wrslot = FIELD_GET(RING_WRITE_SLOT, ringval);
243b127315dSMartin Povišer 	int rdslot = FIELD_GET(RING_READ_SLOT, ringval);
244b127315dSMartin Povišer 
245b127315dSMartin Povišer 	if (wrslot != rdslot) {
246b127315dSMartin Povišer 		return (wrslot + 4 - rdslot) % 4;
247b127315dSMartin Povišer 	} else {
248b127315dSMartin Povišer 		WARN_ON((ringval & (RING_FULL | RING_EMPTY)) == 0);
249b127315dSMartin Povišer 
250b127315dSMartin Povišer 		if (ringval & RING_FULL)
251b127315dSMartin Povišer 			return 4;
252b127315dSMartin Povišer 		else
253b127315dSMartin Povišer 			return 0;
254b127315dSMartin Povišer 	}
255b127315dSMartin Povišer }
256b127315dSMartin Povišer 
257b127315dSMartin Povišer /*
258b127315dSMartin Povišer  * Read from hardware the residue of a cyclic dmaengine transaction.
259b127315dSMartin Povišer  */
260b127315dSMartin Povišer static u32 admac_cyclic_read_residue(struct admac_data *ad, int channo,
261b127315dSMartin Povišer 				     struct admac_tx *adtx)
262b127315dSMartin Povišer {
263b127315dSMartin Povišer 	u32 ring1, ring2;
264b127315dSMartin Povišer 	u32 residue1, residue2;
265b127315dSMartin Povišer 	int nreports;
266b127315dSMartin Povišer 	size_t pos;
267b127315dSMartin Povišer 
268b127315dSMartin Povišer 	ring1 =    readl_relaxed(ad->base + REG_REPORT_RING(channo));
269b127315dSMartin Povišer 	residue1 = readl_relaxed(ad->base + REG_RESIDUE(channo));
270b127315dSMartin Povišer 	ring2 =    readl_relaxed(ad->base + REG_REPORT_RING(channo));
271b127315dSMartin Povišer 	residue2 = readl_relaxed(ad->base + REG_RESIDUE(channo));
272b127315dSMartin Povišer 
273b127315dSMartin Povišer 	if (residue2 > residue1) {
274b127315dSMartin Povišer 		/*
275b127315dSMartin Povišer 		 * Controller must have loaded next descriptor between
276b127315dSMartin Povišer 		 * the two residue reads
277b127315dSMartin Povišer 		 */
278b127315dSMartin Povišer 		nreports = admac_ring_noccupied_slots(ring1) + 1;
279b127315dSMartin Povišer 	} else {
280b127315dSMartin Povišer 		/* No descriptor load between the two reads, ring2 is safe to use */
281b127315dSMartin Povišer 		nreports = admac_ring_noccupied_slots(ring2);
282b127315dSMartin Povišer 	}
283b127315dSMartin Povišer 
284b127315dSMartin Povišer 	pos = adtx->reclaimed_pos + adtx->period_len * (nreports + 1) - residue2;
285b127315dSMartin Povišer 
286b127315dSMartin Povišer 	return adtx->buf_len - pos % adtx->buf_len;
287b127315dSMartin Povišer }
288b127315dSMartin Povišer 
289b127315dSMartin Povišer static enum dma_status admac_tx_status(struct dma_chan *chan, dma_cookie_t cookie,
290b127315dSMartin Povišer 				       struct dma_tx_state *txstate)
291b127315dSMartin Povišer {
292b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
293b127315dSMartin Povišer 	struct admac_data *ad = adchan->host;
294b127315dSMartin Povišer 	struct admac_tx *adtx;
295b127315dSMartin Povišer 
296b127315dSMartin Povišer 	enum dma_status ret;
297b127315dSMartin Povišer 	size_t residue;
298b127315dSMartin Povišer 	unsigned long flags;
299b127315dSMartin Povišer 
300b127315dSMartin Povišer 	ret = dma_cookie_status(chan, cookie, txstate);
301b127315dSMartin Povišer 	if (ret == DMA_COMPLETE || !txstate)
302b127315dSMartin Povišer 		return ret;
303b127315dSMartin Povišer 
304b127315dSMartin Povišer 	spin_lock_irqsave(&adchan->lock, flags);
305b127315dSMartin Povišer 	adtx = adchan->current_tx;
306b127315dSMartin Povišer 
307b127315dSMartin Povišer 	if (adtx && adtx->tx.cookie == cookie) {
308b127315dSMartin Povišer 		ret = DMA_IN_PROGRESS;
309b127315dSMartin Povišer 		residue = admac_cyclic_read_residue(ad, adchan->no, adtx);
310b127315dSMartin Povišer 	} else {
311b127315dSMartin Povišer 		ret = DMA_IN_PROGRESS;
312b127315dSMartin Povišer 		residue = 0;
313b127315dSMartin Povišer 		list_for_each_entry(adtx, &adchan->issued, node) {
314b127315dSMartin Povišer 			if (adtx->tx.cookie == cookie) {
315b127315dSMartin Povišer 				residue = adtx->buf_len;
316b127315dSMartin Povišer 				break;
317b127315dSMartin Povišer 			}
318b127315dSMartin Povišer 		}
319b127315dSMartin Povišer 	}
320b127315dSMartin Povišer 	spin_unlock_irqrestore(&adchan->lock, flags);
321b127315dSMartin Povišer 
322b127315dSMartin Povišer 	dma_set_residue(txstate, residue);
323b127315dSMartin Povišer 	return ret;
324b127315dSMartin Povišer }
325b127315dSMartin Povišer 
326b127315dSMartin Povišer static void admac_start_chan(struct admac_chan *adchan)
327b127315dSMartin Povišer {
328b127315dSMartin Povišer 	struct admac_data *ad = adchan->host;
329b127315dSMartin Povišer 	u32 startbit = 1 << (adchan->no / 2);
330b127315dSMartin Povišer 
331b127315dSMartin Povišer 	writel_relaxed(STATUS_DESC_DONE | STATUS_ERR,
332b127315dSMartin Povišer 		       ad->base + REG_CHAN_INTSTATUS(adchan->no, ad->irq_index));
333b127315dSMartin Povišer 	writel_relaxed(STATUS_DESC_DONE | STATUS_ERR,
334b127315dSMartin Povišer 		       ad->base + REG_CHAN_INTMASK(adchan->no, ad->irq_index));
335b127315dSMartin Povišer 
336b127315dSMartin Povišer 	switch (admac_chan_direction(adchan->no)) {
337b127315dSMartin Povišer 	case DMA_MEM_TO_DEV:
338b127315dSMartin Povišer 		writel_relaxed(startbit, ad->base + REG_TX_START);
339b127315dSMartin Povišer 		break;
340b127315dSMartin Povišer 	case DMA_DEV_TO_MEM:
341b127315dSMartin Povišer 		writel_relaxed(startbit, ad->base + REG_RX_START);
342b127315dSMartin Povišer 		break;
343b127315dSMartin Povišer 	default:
344b127315dSMartin Povišer 		break;
345b127315dSMartin Povišer 	}
346b127315dSMartin Povišer 	dev_dbg(adchan->host->dev, "ch%d start\n", adchan->no);
347b127315dSMartin Povišer }
348b127315dSMartin Povišer 
349b127315dSMartin Povišer static void admac_stop_chan(struct admac_chan *adchan)
350b127315dSMartin Povišer {
351b127315dSMartin Povišer 	struct admac_data *ad = adchan->host;
352b127315dSMartin Povišer 	u32 stopbit = 1 << (adchan->no / 2);
353b127315dSMartin Povišer 
354b127315dSMartin Povišer 	switch (admac_chan_direction(adchan->no)) {
355b127315dSMartin Povišer 	case DMA_MEM_TO_DEV:
356b127315dSMartin Povišer 		writel_relaxed(stopbit, ad->base + REG_TX_STOP);
357b127315dSMartin Povišer 		break;
358b127315dSMartin Povišer 	case DMA_DEV_TO_MEM:
359b127315dSMartin Povišer 		writel_relaxed(stopbit, ad->base + REG_RX_STOP);
360b127315dSMartin Povišer 		break;
361b127315dSMartin Povišer 	default:
362b127315dSMartin Povišer 		break;
363b127315dSMartin Povišer 	}
364b127315dSMartin Povišer 	dev_dbg(adchan->host->dev, "ch%d stop\n", adchan->no);
365b127315dSMartin Povišer }
366b127315dSMartin Povišer 
367b127315dSMartin Povišer static void admac_reset_rings(struct admac_chan *adchan)
368b127315dSMartin Povišer {
369b127315dSMartin Povišer 	struct admac_data *ad = adchan->host;
370b127315dSMartin Povišer 
371b127315dSMartin Povišer 	writel_relaxed(REG_CHAN_CTL_RST_RINGS,
372b127315dSMartin Povišer 		       ad->base + REG_CHAN_CTL(adchan->no));
373b127315dSMartin Povišer 	writel_relaxed(0, ad->base + REG_CHAN_CTL(adchan->no));
374b127315dSMartin Povišer }
375b127315dSMartin Povišer 
376b127315dSMartin Povišer static void admac_start_current_tx(struct admac_chan *adchan)
377b127315dSMartin Povišer {
378b127315dSMartin Povišer 	struct admac_data *ad = adchan->host;
379b127315dSMartin Povišer 	int ch = adchan->no;
380b127315dSMartin Povišer 
381b127315dSMartin Povišer 	admac_reset_rings(adchan);
382b127315dSMartin Povišer 	writel_relaxed(0, ad->base + REG_CHAN_CTL(ch));
383b127315dSMartin Povišer 
384b127315dSMartin Povišer 	admac_cyclic_write_one_desc(ad, ch, adchan->current_tx);
385b127315dSMartin Povišer 	admac_start_chan(adchan);
386b127315dSMartin Povišer 	admac_cyclic_write_desc(ad, ch, adchan->current_tx);
387b127315dSMartin Povišer }
388b127315dSMartin Povišer 
389b127315dSMartin Povišer static void admac_issue_pending(struct dma_chan *chan)
390b127315dSMartin Povišer {
391b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
392b127315dSMartin Povišer 	struct admac_tx *tx;
393b127315dSMartin Povišer 	unsigned long flags;
394b127315dSMartin Povišer 
395b127315dSMartin Povišer 	spin_lock_irqsave(&adchan->lock, flags);
396b127315dSMartin Povišer 	list_splice_tail_init(&adchan->submitted, &adchan->issued);
397b127315dSMartin Povišer 	if (!list_empty(&adchan->issued) && !adchan->current_tx) {
398b127315dSMartin Povišer 		tx = list_first_entry(&adchan->issued, struct admac_tx, node);
399b127315dSMartin Povišer 		list_del(&tx->node);
400b127315dSMartin Povišer 
401b127315dSMartin Povišer 		adchan->current_tx = tx;
402b127315dSMartin Povišer 		adchan->nperiod_acks = 0;
403b127315dSMartin Povišer 		admac_start_current_tx(adchan);
404b127315dSMartin Povišer 	}
405b127315dSMartin Povišer 	spin_unlock_irqrestore(&adchan->lock, flags);
406b127315dSMartin Povišer }
407b127315dSMartin Povišer 
408b127315dSMartin Povišer static int admac_pause(struct dma_chan *chan)
409b127315dSMartin Povišer {
410b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
411b127315dSMartin Povišer 
412b127315dSMartin Povišer 	admac_stop_chan(adchan);
413b127315dSMartin Povišer 
414b127315dSMartin Povišer 	return 0;
415b127315dSMartin Povišer }
416b127315dSMartin Povišer 
417b127315dSMartin Povišer static int admac_resume(struct dma_chan *chan)
418b127315dSMartin Povišer {
419b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
420b127315dSMartin Povišer 
421b127315dSMartin Povišer 	admac_start_chan(adchan);
422b127315dSMartin Povišer 
423b127315dSMartin Povišer 	return 0;
424b127315dSMartin Povišer }
425b127315dSMartin Povišer 
426b127315dSMartin Povišer static int admac_terminate_all(struct dma_chan *chan)
427b127315dSMartin Povišer {
428b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
429b127315dSMartin Povišer 	unsigned long flags;
430b127315dSMartin Povišer 
431b127315dSMartin Povišer 	spin_lock_irqsave(&adchan->lock, flags);
432b127315dSMartin Povišer 	admac_stop_chan(adchan);
433b127315dSMartin Povišer 	admac_reset_rings(adchan);
434b127315dSMartin Povišer 
435b127315dSMartin Povišer 	adchan->current_tx = NULL;
436b127315dSMartin Povišer 	/*
437b127315dSMartin Povišer 	 * Descriptors can only be freed after the tasklet
438b127315dSMartin Povišer 	 * has been killed (in admac_synchronize).
439b127315dSMartin Povišer 	 */
440b127315dSMartin Povišer 	list_splice_tail_init(&adchan->submitted, &adchan->to_free);
441b127315dSMartin Povišer 	list_splice_tail_init(&adchan->issued, &adchan->to_free);
442b127315dSMartin Povišer 	spin_unlock_irqrestore(&adchan->lock, flags);
443b127315dSMartin Povišer 
444b127315dSMartin Povišer 	return 0;
445b127315dSMartin Povišer }
446b127315dSMartin Povišer 
447b127315dSMartin Povišer static void admac_synchronize(struct dma_chan *chan)
448b127315dSMartin Povišer {
449b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
450b127315dSMartin Povišer 	struct admac_tx *adtx, *_adtx;
451b127315dSMartin Povišer 	unsigned long flags;
452b127315dSMartin Povišer 	LIST_HEAD(head);
453b127315dSMartin Povišer 
454b127315dSMartin Povišer 	spin_lock_irqsave(&adchan->lock, flags);
455b127315dSMartin Povišer 	list_splice_tail_init(&adchan->to_free, &head);
456b127315dSMartin Povišer 	spin_unlock_irqrestore(&adchan->lock, flags);
457b127315dSMartin Povišer 
458b127315dSMartin Povišer 	tasklet_kill(&adchan->tasklet);
459b127315dSMartin Povišer 
460b127315dSMartin Povišer 	list_for_each_entry_safe(adtx, _adtx, &head, node) {
461b127315dSMartin Povišer 		list_del(&adtx->node);
462b127315dSMartin Povišer 		admac_desc_free(&adtx->tx);
463b127315dSMartin Povišer 	}
464b127315dSMartin Povišer }
465b127315dSMartin Povišer 
466b127315dSMartin Povišer static int admac_alloc_chan_resources(struct dma_chan *chan)
467b127315dSMartin Povišer {
468b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
469b127315dSMartin Povišer 
470b127315dSMartin Povišer 	dma_cookie_init(&adchan->chan);
471b127315dSMartin Povišer 	return 0;
472b127315dSMartin Povišer }
473b127315dSMartin Povišer 
474b127315dSMartin Povišer static void admac_free_chan_resources(struct dma_chan *chan)
475b127315dSMartin Povišer {
476b127315dSMartin Povišer 	admac_terminate_all(chan);
477b127315dSMartin Povišer 	admac_synchronize(chan);
478b127315dSMartin Povišer }
479b127315dSMartin Povišer 
480b127315dSMartin Povišer static struct dma_chan *admac_dma_of_xlate(struct of_phandle_args *dma_spec,
481b127315dSMartin Povišer 					   struct of_dma *ofdma)
482b127315dSMartin Povišer {
483b127315dSMartin Povišer 	struct admac_data *ad = (struct admac_data *) ofdma->of_dma_data;
484b127315dSMartin Povišer 	unsigned int index;
485b127315dSMartin Povišer 
486b127315dSMartin Povišer 	if (dma_spec->args_count != 1)
487b127315dSMartin Povišer 		return NULL;
488b127315dSMartin Povišer 
489b127315dSMartin Povišer 	index = dma_spec->args[0];
490b127315dSMartin Povišer 
491b127315dSMartin Povišer 	if (index >= ad->nchannels) {
492b127315dSMartin Povišer 		dev_err(ad->dev, "channel index %u out of bounds\n", index);
493b127315dSMartin Povišer 		return NULL;
494b127315dSMartin Povišer 	}
495b127315dSMartin Povišer 
496b127315dSMartin Povišer 	return &ad->channels[index].chan;
497b127315dSMartin Povišer }
498b127315dSMartin Povišer 
499b127315dSMartin Povišer static int admac_drain_reports(struct admac_data *ad, int channo)
500b127315dSMartin Povišer {
501b127315dSMartin Povišer 	int count;
502b127315dSMartin Povišer 
503b127315dSMartin Povišer 	for (count = 0; count < 4; count++) {
504b127315dSMartin Povišer 		u32 countval_hi, countval_lo, unk1, flags;
505b127315dSMartin Povišer 
506b127315dSMartin Povišer 		if (readl_relaxed(ad->base + REG_REPORT_RING(channo)) & RING_EMPTY)
507b127315dSMartin Povišer 			break;
508b127315dSMartin Povišer 
509b127315dSMartin Povišer 		countval_lo = readl_relaxed(ad->base + REG_REPORT_READ(channo));
510b127315dSMartin Povišer 		countval_hi = readl_relaxed(ad->base + REG_REPORT_READ(channo));
511b127315dSMartin Povišer 		unk1 =        readl_relaxed(ad->base + REG_REPORT_READ(channo));
512b127315dSMartin Povišer 		flags =       readl_relaxed(ad->base + REG_REPORT_READ(channo));
513b127315dSMartin Povišer 
514b127315dSMartin Povišer 		dev_dbg(ad->dev, "ch%d report: countval=0x%llx unk1=0x%x flags=0x%x\n",
515b127315dSMartin Povišer 			channo, ((u64) countval_hi) << 32 | countval_lo, unk1, flags);
516b127315dSMartin Povišer 	}
517b127315dSMartin Povišer 
518b127315dSMartin Povišer 	return count;
519b127315dSMartin Povišer }
520b127315dSMartin Povišer 
521b127315dSMartin Povišer static void admac_handle_status_err(struct admac_data *ad, int channo)
522b127315dSMartin Povišer {
523b127315dSMartin Povišer 	bool handled = false;
524b127315dSMartin Povišer 
525b127315dSMartin Povišer 	if (readl_relaxed(ad->base + REG_DESC_RING(channo)) & RING_ERR) {
526b127315dSMartin Povišer 		writel_relaxed(RING_ERR, ad->base + REG_DESC_RING(channo));
527b127315dSMartin Povišer 		dev_err_ratelimited(ad->dev, "ch%d descriptor ring error\n", channo);
528b127315dSMartin Povišer 		handled = true;
529b127315dSMartin Povišer 	}
530b127315dSMartin Povišer 
531b127315dSMartin Povišer 	if (readl_relaxed(ad->base + REG_REPORT_RING(channo)) & RING_ERR) {
532b127315dSMartin Povišer 		writel_relaxed(RING_ERR, ad->base + REG_REPORT_RING(channo));
533b127315dSMartin Povišer 		dev_err_ratelimited(ad->dev, "ch%d report ring error\n", channo);
534b127315dSMartin Povišer 		handled = true;
535b127315dSMartin Povišer 	}
536b127315dSMartin Povišer 
537b127315dSMartin Povišer 	if (unlikely(!handled)) {
538b127315dSMartin Povišer 		dev_err(ad->dev, "ch%d unknown error, masking errors as cause of IRQs\n", channo);
539b127315dSMartin Povišer 		admac_modify(ad, REG_CHAN_INTMASK(channo, ad->irq_index),
540b127315dSMartin Povišer 			     STATUS_ERR, 0);
541b127315dSMartin Povišer 	}
542b127315dSMartin Povišer }
543b127315dSMartin Povišer 
544b127315dSMartin Povišer static void admac_handle_status_desc_done(struct admac_data *ad, int channo)
545b127315dSMartin Povišer {
546b127315dSMartin Povišer 	struct admac_chan *adchan = &ad->channels[channo];
547b127315dSMartin Povišer 	unsigned long flags;
548b127315dSMartin Povišer 	int nreports;
549b127315dSMartin Povišer 
550b127315dSMartin Povišer 	writel_relaxed(STATUS_DESC_DONE,
551b127315dSMartin Povišer 		       ad->base + REG_CHAN_INTSTATUS(channo, ad->irq_index));
552b127315dSMartin Povišer 
553b127315dSMartin Povišer 	spin_lock_irqsave(&adchan->lock, flags);
554b127315dSMartin Povišer 	nreports = admac_drain_reports(ad, channo);
555b127315dSMartin Povišer 
556b127315dSMartin Povišer 	if (adchan->current_tx) {
557b127315dSMartin Povišer 		struct admac_tx *tx = adchan->current_tx;
558b127315dSMartin Povišer 
559b127315dSMartin Povišer 		adchan->nperiod_acks += nreports;
560b127315dSMartin Povišer 		tx->reclaimed_pos += nreports * tx->period_len;
561b127315dSMartin Povišer 		tx->reclaimed_pos %= 2 * tx->buf_len;
562b127315dSMartin Povišer 
563b127315dSMartin Povišer 		admac_cyclic_write_desc(ad, channo, tx);
564b127315dSMartin Povišer 		tasklet_schedule(&adchan->tasklet);
565b127315dSMartin Povišer 	}
566b127315dSMartin Povišer 	spin_unlock_irqrestore(&adchan->lock, flags);
567b127315dSMartin Povišer }
568b127315dSMartin Povišer 
569b127315dSMartin Povišer static void admac_handle_chan_int(struct admac_data *ad, int no)
570b127315dSMartin Povišer {
571b127315dSMartin Povišer 	u32 cause = readl_relaxed(ad->base + REG_CHAN_INTSTATUS(no, ad->irq_index));
572b127315dSMartin Povišer 
573b127315dSMartin Povišer 	if (cause & STATUS_ERR)
574b127315dSMartin Povišer 		admac_handle_status_err(ad, no);
575b127315dSMartin Povišer 
576b127315dSMartin Povišer 	if (cause & STATUS_DESC_DONE)
577b127315dSMartin Povišer 		admac_handle_status_desc_done(ad, no);
578b127315dSMartin Povišer }
579b127315dSMartin Povišer 
580b127315dSMartin Povišer static irqreturn_t admac_interrupt(int irq, void *devid)
581b127315dSMartin Povišer {
582b127315dSMartin Povišer 	struct admac_data *ad = devid;
583b127315dSMartin Povišer 	u32 rx_intstate, tx_intstate;
584b127315dSMartin Povišer 	int i;
585b127315dSMartin Povišer 
586b127315dSMartin Povišer 	rx_intstate = readl_relaxed(ad->base + REG_RX_INTSTATE(ad->irq_index));
587b127315dSMartin Povišer 	tx_intstate = readl_relaxed(ad->base + REG_TX_INTSTATE(ad->irq_index));
588b127315dSMartin Povišer 
589b127315dSMartin Povišer 	if (!tx_intstate && !rx_intstate)
590b127315dSMartin Povišer 		return IRQ_NONE;
591b127315dSMartin Povišer 
592b127315dSMartin Povišer 	for (i = 0; i < ad->nchannels; i += 2) {
593b127315dSMartin Povišer 		if (tx_intstate & 1)
594b127315dSMartin Povišer 			admac_handle_chan_int(ad, i);
595b127315dSMartin Povišer 		tx_intstate >>= 1;
596b127315dSMartin Povišer 	}
597b127315dSMartin Povišer 
598b127315dSMartin Povišer 	for (i = 1; i < ad->nchannels; i += 2) {
599b127315dSMartin Povišer 		if (rx_intstate & 1)
600b127315dSMartin Povišer 			admac_handle_chan_int(ad, i);
601b127315dSMartin Povišer 		rx_intstate >>= 1;
602b127315dSMartin Povišer 	}
603b127315dSMartin Povišer 
604b127315dSMartin Povišer 	return IRQ_HANDLED;
605b127315dSMartin Povišer }
606b127315dSMartin Povišer 
607b127315dSMartin Povišer static void admac_chan_tasklet(struct tasklet_struct *t)
608b127315dSMartin Povišer {
609b127315dSMartin Povišer 	struct admac_chan *adchan = from_tasklet(adchan, t, tasklet);
610b127315dSMartin Povišer 	struct admac_tx *adtx;
611b127315dSMartin Povišer 	struct dmaengine_desc_callback cb;
612b127315dSMartin Povišer 	struct dmaengine_result tx_result;
613b127315dSMartin Povišer 	int nacks;
614b127315dSMartin Povišer 
615b127315dSMartin Povišer 	spin_lock_irq(&adchan->lock);
616b127315dSMartin Povišer 	adtx = adchan->current_tx;
617b127315dSMartin Povišer 	nacks = adchan->nperiod_acks;
618b127315dSMartin Povišer 	adchan->nperiod_acks = 0;
619b127315dSMartin Povišer 	spin_unlock_irq(&adchan->lock);
620b127315dSMartin Povišer 
621b127315dSMartin Povišer 	if (!adtx || !nacks)
622b127315dSMartin Povišer 		return;
623b127315dSMartin Povišer 
624b127315dSMartin Povišer 	tx_result.result = DMA_TRANS_NOERROR;
625b127315dSMartin Povišer 	tx_result.residue = 0;
626b127315dSMartin Povišer 
627b127315dSMartin Povišer 	dmaengine_desc_get_callback(&adtx->tx, &cb);
628b127315dSMartin Povišer 	while (nacks--)
629b127315dSMartin Povišer 		dmaengine_desc_callback_invoke(&cb, &tx_result);
630b127315dSMartin Povišer }
631b127315dSMartin Povišer 
632b127315dSMartin Povišer static int admac_device_config(struct dma_chan *chan,
633b127315dSMartin Povišer 			       struct dma_slave_config *config)
634b127315dSMartin Povišer {
635b127315dSMartin Povišer 	struct admac_chan *adchan = to_admac_chan(chan);
636b127315dSMartin Povišer 	struct admac_data *ad = adchan->host;
637b127315dSMartin Povišer 	bool is_tx = admac_chan_direction(adchan->no) == DMA_MEM_TO_DEV;
638b127315dSMartin Povišer 	int wordsize = 0;
639b127315dSMartin Povišer 	u32 bus_width = 0;
640b127315dSMartin Povišer 
641b127315dSMartin Povišer 	switch (is_tx ? config->dst_addr_width : config->src_addr_width) {
642b127315dSMartin Povišer 	case DMA_SLAVE_BUSWIDTH_1_BYTE:
643b127315dSMartin Povišer 		wordsize = 1;
644b127315dSMartin Povišer 		bus_width |= BUS_WIDTH_8BIT;
645b127315dSMartin Povišer 		break;
646b127315dSMartin Povišer 	case DMA_SLAVE_BUSWIDTH_2_BYTES:
647b127315dSMartin Povišer 		wordsize = 2;
648b127315dSMartin Povišer 		bus_width |= BUS_WIDTH_16BIT;
649b127315dSMartin Povišer 		break;
650b127315dSMartin Povišer 	case DMA_SLAVE_BUSWIDTH_4_BYTES:
651b127315dSMartin Povišer 		wordsize = 4;
652b127315dSMartin Povišer 		bus_width |= BUS_WIDTH_32BIT;
653b127315dSMartin Povišer 		break;
654b127315dSMartin Povišer 	default:
655b127315dSMartin Povišer 		return -EINVAL;
656b127315dSMartin Povišer 	}
657b127315dSMartin Povišer 
658b127315dSMartin Povišer 	/*
659b127315dSMartin Povišer 	 * We take port_window_size to be the number of words in a frame.
660b127315dSMartin Povišer 	 *
661b127315dSMartin Povišer 	 * The controller has some means of out-of-band signalling, to the peripheral,
662b127315dSMartin Povišer 	 * of words position in a frame. That's where the importance of this control
663b127315dSMartin Povišer 	 * comes from.
664b127315dSMartin Povišer 	 */
665b127315dSMartin Povišer 	switch (is_tx ? config->dst_port_window_size : config->src_port_window_size) {
666b127315dSMartin Povišer 	case 0 ... 1:
667b127315dSMartin Povišer 		break;
668b127315dSMartin Povišer 	case 2:
669b127315dSMartin Povišer 		bus_width |= BUS_WIDTH_FRAME_2_WORDS;
670b127315dSMartin Povišer 		break;
671b127315dSMartin Povišer 	case 4:
672b127315dSMartin Povišer 		bus_width |= BUS_WIDTH_FRAME_4_WORDS;
673b127315dSMartin Povišer 		break;
674b127315dSMartin Povišer 	default:
675b127315dSMartin Povišer 		return -EINVAL;
676b127315dSMartin Povišer 	}
677b127315dSMartin Povišer 
678b127315dSMartin Povišer 	writel_relaxed(bus_width, ad->base + REG_BUS_WIDTH(adchan->no));
679b127315dSMartin Povišer 
680b127315dSMartin Povišer 	/*
681b127315dSMartin Povišer 	 * By FIFOCTL_LIMIT we seem to set the maximal number of bytes allowed to be
682b127315dSMartin Povišer 	 * held in controller's per-channel FIFO. Transfers seem to be triggered
683b127315dSMartin Povišer 	 * around the time FIFO occupancy touches FIFOCTL_THRESHOLD.
684b127315dSMartin Povišer 	 *
685b127315dSMartin Povišer 	 * The numbers we set are more or less arbitrary.
686b127315dSMartin Povišer 	 */
687b127315dSMartin Povišer 	writel_relaxed(FIELD_PREP(CHAN_FIFOCTL_LIMIT, 0x30 * wordsize)
688b127315dSMartin Povišer 		       | FIELD_PREP(CHAN_FIFOCTL_THRESHOLD, 0x18 * wordsize),
689b127315dSMartin Povišer 		       ad->base + REG_CHAN_FIFOCTL(adchan->no));
690b127315dSMartin Povišer 
691b127315dSMartin Povišer 	return 0;
692b127315dSMartin Povišer }
693b127315dSMartin Povišer 
694b127315dSMartin Povišer static int admac_probe(struct platform_device *pdev)
695b127315dSMartin Povišer {
696b127315dSMartin Povišer 	struct device_node *np = pdev->dev.of_node;
697b127315dSMartin Povišer 	struct admac_data *ad;
698b127315dSMartin Povišer 	struct dma_device *dma;
699b127315dSMartin Povišer 	int nchannels;
700b127315dSMartin Povišer 	int err, irq, i;
701b127315dSMartin Povišer 
702b127315dSMartin Povišer 	err = of_property_read_u32(np, "dma-channels", &nchannels);
703b127315dSMartin Povišer 	if (err || nchannels > NCHANNELS_MAX) {
704b127315dSMartin Povišer 		dev_err(&pdev->dev, "missing or invalid dma-channels property\n");
705b127315dSMartin Povišer 		return -EINVAL;
706b127315dSMartin Povišer 	}
707b127315dSMartin Povišer 
708b127315dSMartin Povišer 	ad = devm_kzalloc(&pdev->dev, struct_size(ad, channels, nchannels), GFP_KERNEL);
709b127315dSMartin Povišer 	if (!ad)
710b127315dSMartin Povišer 		return -ENOMEM;
711b127315dSMartin Povišer 
712b127315dSMartin Povišer 	platform_set_drvdata(pdev, ad);
713b127315dSMartin Povišer 	ad->dev = &pdev->dev;
714b127315dSMartin Povišer 	ad->nchannels = nchannels;
715b127315dSMartin Povišer 
716b127315dSMartin Povišer 	/*
717b127315dSMartin Povišer 	 * The controller has 4 IRQ outputs. Try them all until
718b127315dSMartin Povišer 	 * we find one we can use.
719b127315dSMartin Povišer 	 */
720b127315dSMartin Povišer 	for (i = 0; i < IRQ_NOUTPUTS; i++) {
721b127315dSMartin Povišer 		irq = platform_get_irq_optional(pdev, i);
722b127315dSMartin Povišer 		if (irq >= 0) {
723b127315dSMartin Povišer 			ad->irq_index = i;
724b127315dSMartin Povišer 			break;
725b127315dSMartin Povišer 		}
726b127315dSMartin Povišer 	}
727b127315dSMartin Povišer 
728b127315dSMartin Povišer 	if (irq < 0)
729b127315dSMartin Povišer 		return dev_err_probe(&pdev->dev, irq, "no usable interrupt\n");
73007243159SMartin Povišer 	ad->irq = irq;
731b127315dSMartin Povišer 
732b127315dSMartin Povišer 	ad->base = devm_platform_ioremap_resource(pdev, 0);
733b127315dSMartin Povišer 	if (IS_ERR(ad->base))
734b127315dSMartin Povišer 		return dev_err_probe(&pdev->dev, PTR_ERR(ad->base),
735b127315dSMartin Povišer 				     "unable to obtain MMIO resource\n");
736b127315dSMartin Povišer 
737*6aed75d7SMartin Povišer 	ad->rstc = devm_reset_control_get_optional_shared(&pdev->dev, NULL);
738*6aed75d7SMartin Povišer 	if (IS_ERR(ad->rstc))
739*6aed75d7SMartin Povišer 		return PTR_ERR(ad->rstc);
740*6aed75d7SMartin Povišer 
741b127315dSMartin Povišer 	dma = &ad->dma;
742b127315dSMartin Povišer 
743b127315dSMartin Povišer 	dma_cap_set(DMA_PRIVATE, dma->cap_mask);
744b127315dSMartin Povišer 	dma_cap_set(DMA_CYCLIC, dma->cap_mask);
745b127315dSMartin Povišer 
746b127315dSMartin Povišer 	dma->dev = &pdev->dev;
747b127315dSMartin Povišer 	dma->device_alloc_chan_resources = admac_alloc_chan_resources;
748b127315dSMartin Povišer 	dma->device_free_chan_resources = admac_free_chan_resources;
749b127315dSMartin Povišer 	dma->device_tx_status = admac_tx_status;
750b127315dSMartin Povišer 	dma->device_issue_pending = admac_issue_pending;
751b127315dSMartin Povišer 	dma->device_terminate_all = admac_terminate_all;
752b127315dSMartin Povišer 	dma->device_synchronize = admac_synchronize;
753b127315dSMartin Povišer 	dma->device_prep_dma_cyclic = admac_prep_dma_cyclic;
754b127315dSMartin Povišer 	dma->device_config = admac_device_config;
755b127315dSMartin Povišer 	dma->device_pause = admac_pause;
756b127315dSMartin Povišer 	dma->device_resume = admac_resume;
757b127315dSMartin Povišer 
758b127315dSMartin Povišer 	dma->directions = BIT(DMA_MEM_TO_DEV) | BIT(DMA_DEV_TO_MEM);
759b127315dSMartin Povišer 	dma->residue_granularity = DMA_RESIDUE_GRANULARITY_BURST;
760b127315dSMartin Povišer 	dma->dst_addr_widths = BIT(DMA_SLAVE_BUSWIDTH_1_BYTE) |
761b127315dSMartin Povišer 			BIT(DMA_SLAVE_BUSWIDTH_2_BYTES) |
762b127315dSMartin Povišer 			BIT(DMA_SLAVE_BUSWIDTH_4_BYTES);
763b127315dSMartin Povišer 
764b127315dSMartin Povišer 	INIT_LIST_HEAD(&dma->channels);
765b127315dSMartin Povišer 	for (i = 0; i < nchannels; i++) {
766b127315dSMartin Povišer 		struct admac_chan *adchan = &ad->channels[i];
767b127315dSMartin Povišer 
768b127315dSMartin Povišer 		adchan->host = ad;
769b127315dSMartin Povišer 		adchan->no = i;
770b127315dSMartin Povišer 		adchan->chan.device = &ad->dma;
771b127315dSMartin Povišer 		spin_lock_init(&adchan->lock);
772b127315dSMartin Povišer 		INIT_LIST_HEAD(&adchan->submitted);
773b127315dSMartin Povišer 		INIT_LIST_HEAD(&adchan->issued);
774b127315dSMartin Povišer 		INIT_LIST_HEAD(&adchan->to_free);
775b127315dSMartin Povišer 		list_add_tail(&adchan->chan.device_node, &dma->channels);
776b127315dSMartin Povišer 		tasklet_setup(&adchan->tasklet, admac_chan_tasklet);
777b127315dSMartin Povišer 	}
778b127315dSMartin Povišer 
779*6aed75d7SMartin Povišer 	err = reset_control_reset(ad->rstc);
780b127315dSMartin Povišer 	if (err)
78107243159SMartin Povišer 		return dev_err_probe(&pdev->dev, err,
782*6aed75d7SMartin Povišer 				     "unable to trigger reset\n");
783*6aed75d7SMartin Povišer 
784*6aed75d7SMartin Povišer 	err = request_irq(irq, admac_interrupt, 0, dev_name(&pdev->dev), ad);
785*6aed75d7SMartin Povišer 	if (err) {
786*6aed75d7SMartin Povišer 		dev_err_probe(&pdev->dev, err,
78707243159SMartin Povišer 				"unable to register interrupt\n");
788*6aed75d7SMartin Povišer 		goto free_reset;
789*6aed75d7SMartin Povišer 	}
79007243159SMartin Povišer 
79107243159SMartin Povišer 	err = dma_async_device_register(&ad->dma);
79207243159SMartin Povišer 	if (err) {
79307243159SMartin Povišer 		dev_err_probe(&pdev->dev, err, "failed to register DMA device\n");
79407243159SMartin Povišer 		goto free_irq;
79507243159SMartin Povišer 	}
796b127315dSMartin Povišer 
797b127315dSMartin Povišer 	err = of_dma_controller_register(pdev->dev.of_node, admac_dma_of_xlate, ad);
798b127315dSMartin Povišer 	if (err) {
799b127315dSMartin Povišer 		dma_async_device_unregister(&ad->dma);
80007243159SMartin Povišer 		dev_err_probe(&pdev->dev, err, "failed to register with OF\n");
80107243159SMartin Povišer 		goto free_irq;
802b127315dSMartin Povišer 	}
803b127315dSMartin Povišer 
804b127315dSMartin Povišer 	return 0;
80507243159SMartin Povišer 
80607243159SMartin Povišer free_irq:
80707243159SMartin Povišer 	free_irq(ad->irq, ad);
808*6aed75d7SMartin Povišer free_reset:
809*6aed75d7SMartin Povišer 	reset_control_rearm(ad->rstc);
81007243159SMartin Povišer 	return err;
811b127315dSMartin Povišer }
812b127315dSMartin Povišer 
813b127315dSMartin Povišer static int admac_remove(struct platform_device *pdev)
814b127315dSMartin Povišer {
815b127315dSMartin Povišer 	struct admac_data *ad = platform_get_drvdata(pdev);
816b127315dSMartin Povišer 
817b127315dSMartin Povišer 	of_dma_controller_free(pdev->dev.of_node);
818b127315dSMartin Povišer 	dma_async_device_unregister(&ad->dma);
81907243159SMartin Povišer 	free_irq(ad->irq, ad);
820*6aed75d7SMartin Povišer 	reset_control_rearm(ad->rstc);
821b127315dSMartin Povišer 
822b127315dSMartin Povišer 	return 0;
823b127315dSMartin Povišer }
824b127315dSMartin Povišer 
825b127315dSMartin Povišer static const struct of_device_id admac_of_match[] = {
826b127315dSMartin Povišer 	{ .compatible = "apple,admac", },
827b127315dSMartin Povišer 	{ }
828b127315dSMartin Povišer };
829b127315dSMartin Povišer MODULE_DEVICE_TABLE(of, admac_of_match);
830b127315dSMartin Povišer 
831b127315dSMartin Povišer static struct platform_driver apple_admac_driver = {
832b127315dSMartin Povišer 	.driver = {
833b127315dSMartin Povišer 		.name = "apple-admac",
834b127315dSMartin Povišer 		.of_match_table = admac_of_match,
835b127315dSMartin Povišer 	},
836b127315dSMartin Povišer 	.probe = admac_probe,
837b127315dSMartin Povišer 	.remove = admac_remove,
838b127315dSMartin Povišer };
839b127315dSMartin Povišer module_platform_driver(apple_admac_driver);
840b127315dSMartin Povišer 
841b127315dSMartin Povišer MODULE_AUTHOR("Martin Povišer <povik+lin@cutebit.org>");
842b127315dSMartin Povišer MODULE_DESCRIPTION("Driver for Audio DMA Controller (ADMAC) on Apple SoCs");
843b127315dSMartin Povišer MODULE_LICENSE("GPL");
844