1*c942fddfSThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-or-later */ 2783ab76aSChen-Yu Tsai /* 3783ab76aSChen-Yu Tsai * Copyright 2016 Chen-Yu Tsai 4783ab76aSChen-Yu Tsai * 5783ab76aSChen-Yu Tsai * Chen-Yu Tsai <wens@csie.org> 6783ab76aSChen-Yu Tsai */ 7783ab76aSChen-Yu Tsai 8783ab76aSChen-Yu Tsai #ifndef _CCU_SUN9I_A80_DE_H_ 9783ab76aSChen-Yu Tsai #define _CCU_SUN9I_A80_DE_H_ 10783ab76aSChen-Yu Tsai 11783ab76aSChen-Yu Tsai #include <dt-bindings/clock/sun9i-a80-de.h> 12783ab76aSChen-Yu Tsai #include <dt-bindings/reset/sun9i-a80-de.h> 13783ab76aSChen-Yu Tsai 14783ab76aSChen-Yu Tsai /* Intermediary clock dividers are not exported */ 15783ab76aSChen-Yu Tsai #define CLK_FE0_DIV 31 16783ab76aSChen-Yu Tsai #define CLK_FE1_DIV 32 17783ab76aSChen-Yu Tsai #define CLK_FE2_DIV 33 18783ab76aSChen-Yu Tsai #define CLK_BE0_DIV 34 19783ab76aSChen-Yu Tsai #define CLK_BE1_DIV 35 20783ab76aSChen-Yu Tsai #define CLK_BE2_DIV 36 21783ab76aSChen-Yu Tsai 22783ab76aSChen-Yu Tsai #define CLK_NUMBER (CLK_BE2_DIV + 1) 23783ab76aSChen-Yu Tsai 24783ab76aSChen-Yu Tsai #endif /* _CCU_SUN9I_A80_DE_H_ */ 25