10d363282SAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0-only 20d363282SAngeloGioacchino Del Regno /* 30d363282SAngeloGioacchino Del Regno * Copyright (c) 2022 Collabora Ltd. 40d363282SAngeloGioacchino Del Regno * Author: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com> 50d363282SAngeloGioacchino Del Regno */ 60d363282SAngeloGioacchino Del Regno 70d363282SAngeloGioacchino Del Regno #include <dt-bindings/clock/mediatek,mt6795-clk.h> 80d363282SAngeloGioacchino Del Regno #include <linux/module.h> 90d363282SAngeloGioacchino Del Regno #include <linux/platform_device.h> 100d363282SAngeloGioacchino Del Regno #include "clk-gate.h" 110d363282SAngeloGioacchino Del Regno #include "clk-mtk.h" 120d363282SAngeloGioacchino Del Regno 130d363282SAngeloGioacchino Del Regno static const struct mtk_gate_regs venc_cg_regs = { 140d363282SAngeloGioacchino Del Regno .set_ofs = 0x4, 150d363282SAngeloGioacchino Del Regno .clr_ofs = 0x8, 160d363282SAngeloGioacchino Del Regno .sta_ofs = 0x0, 170d363282SAngeloGioacchino Del Regno }; 180d363282SAngeloGioacchino Del Regno 190d363282SAngeloGioacchino Del Regno #define GATE_VENC(_id, _name, _parent, _shift) \ 200d363282SAngeloGioacchino Del Regno GATE_MTK(_id, _name, _parent, &venc_cg_regs, _shift, &mtk_clk_gate_ops_setclr_inv) 210d363282SAngeloGioacchino Del Regno 220d363282SAngeloGioacchino Del Regno static const struct mtk_gate venc_clks[] = { 230d363282SAngeloGioacchino Del Regno GATE_VENC(CLK_VENC_LARB, "venc_larb", "venc_sel", 0), 240d363282SAngeloGioacchino Del Regno GATE_VENC(CLK_VENC_VENC, "venc_venc", "venc_sel", 4), 250d363282SAngeloGioacchino Del Regno GATE_VENC(CLK_VENC_JPGENC, "venc_jpgenc", "venc_sel", 8), 260d363282SAngeloGioacchino Del Regno GATE_VENC(CLK_VENC_JPGDEC, "venc_jpgdec", "venc_sel", 12), 270d363282SAngeloGioacchino Del Regno }; 280d363282SAngeloGioacchino Del Regno 290d363282SAngeloGioacchino Del Regno static const struct mtk_clk_desc venc_desc = { 300d363282SAngeloGioacchino Del Regno .clks = venc_clks, 310d363282SAngeloGioacchino Del Regno .num_clks = ARRAY_SIZE(venc_clks), 320d363282SAngeloGioacchino Del Regno }; 330d363282SAngeloGioacchino Del Regno 340d363282SAngeloGioacchino Del Regno static const struct of_device_id of_match_clk_mt6795_vencsys[] = { 350d363282SAngeloGioacchino Del Regno { .compatible = "mediatek,mt6795-vencsys", .data = &venc_desc }, 360d363282SAngeloGioacchino Del Regno { /* sentinel */ } 370d363282SAngeloGioacchino Del Regno }; 38*65c9ad77SAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(of, of_match_clk_mt6795_vencsys); 390d363282SAngeloGioacchino Del Regno 400d363282SAngeloGioacchino Del Regno static struct platform_driver clk_mt6795_vencsys_drv = { 410d363282SAngeloGioacchino Del Regno .driver = { 420d363282SAngeloGioacchino Del Regno .name = "clk-mt6795-vencsys", 430d363282SAngeloGioacchino Del Regno .of_match_table = of_match_clk_mt6795_vencsys, 440d363282SAngeloGioacchino Del Regno }, 450d363282SAngeloGioacchino Del Regno .probe = mtk_clk_simple_probe, 460d363282SAngeloGioacchino Del Regno .remove_new = mtk_clk_simple_remove, 470d363282SAngeloGioacchino Del Regno }; 480d363282SAngeloGioacchino Del Regno module_platform_driver(clk_mt6795_vencsys_drv); 490d363282SAngeloGioacchino Del Regno 500d363282SAngeloGioacchino Del Regno MODULE_DESCRIPTION("MediaTek MT6795 vdecsys clocks driver"); 510d363282SAngeloGioacchino Del Regno MODULE_LICENSE("GPL"); 52