10d363282SAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0-only 20d363282SAngeloGioacchino Del Regno /* 30d363282SAngeloGioacchino Del Regno * Copyright (c) 2022 Collabora Ltd. 40d363282SAngeloGioacchino Del Regno * Author: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com> 50d363282SAngeloGioacchino Del Regno */ 60d363282SAngeloGioacchino Del Regno 70d363282SAngeloGioacchino Del Regno #include <dt-bindings/clock/mediatek,mt6795-clk.h> 80d363282SAngeloGioacchino Del Regno #include <linux/module.h> 90d363282SAngeloGioacchino Del Regno #include <linux/platform_device.h> 100d363282SAngeloGioacchino Del Regno #include "clk-gate.h" 110d363282SAngeloGioacchino Del Regno #include "clk-mtk.h" 120d363282SAngeloGioacchino Del Regno 130d363282SAngeloGioacchino Del Regno #define GATE_VDEC(_id, _name, _parent, _regs) \ 140d363282SAngeloGioacchino Del Regno GATE_MTK(_id, _name, _parent, _regs, 0, \ 150d363282SAngeloGioacchino Del Regno &mtk_clk_gate_ops_setclr_inv) 160d363282SAngeloGioacchino Del Regno 170d363282SAngeloGioacchino Del Regno static const struct mtk_gate_regs vdec0_cg_regs = { 180d363282SAngeloGioacchino Del Regno .set_ofs = 0x0000, 190d363282SAngeloGioacchino Del Regno .clr_ofs = 0x0004, 200d363282SAngeloGioacchino Del Regno .sta_ofs = 0x0000, 210d363282SAngeloGioacchino Del Regno }; 220d363282SAngeloGioacchino Del Regno 230d363282SAngeloGioacchino Del Regno static const struct mtk_gate_regs vdec1_cg_regs = { 240d363282SAngeloGioacchino Del Regno .set_ofs = 0x0008, 250d363282SAngeloGioacchino Del Regno .clr_ofs = 0x000c, 260d363282SAngeloGioacchino Del Regno .sta_ofs = 0x0008, 270d363282SAngeloGioacchino Del Regno }; 280d363282SAngeloGioacchino Del Regno 290d363282SAngeloGioacchino Del Regno static const struct mtk_gate vdec_clks[] = { 300d363282SAngeloGioacchino Del Regno GATE_VDEC(CLK_VDEC_CKEN, "vdec_cken", "vdec_sel", &vdec0_cg_regs), 310d363282SAngeloGioacchino Del Regno GATE_VDEC(CLK_VDEC_LARB_CKEN, "vdec_larb_cken", "mm_sel", &vdec1_cg_regs), 320d363282SAngeloGioacchino Del Regno }; 330d363282SAngeloGioacchino Del Regno 340d363282SAngeloGioacchino Del Regno static const struct mtk_clk_desc vdec_desc = { 350d363282SAngeloGioacchino Del Regno .clks = vdec_clks, 360d363282SAngeloGioacchino Del Regno .num_clks = ARRAY_SIZE(vdec_clks), 370d363282SAngeloGioacchino Del Regno }; 380d363282SAngeloGioacchino Del Regno 390d363282SAngeloGioacchino Del Regno static const struct of_device_id of_match_clk_mt6795_vdecsys[] = { 400d363282SAngeloGioacchino Del Regno { .compatible = "mediatek,mt6795-vdecsys", .data = &vdec_desc }, 410d363282SAngeloGioacchino Del Regno { /* sentinel */ } 420d363282SAngeloGioacchino Del Regno }; 43*65c9ad77SAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(of, of_match_clk_mt6795_vdecsys); 440d363282SAngeloGioacchino Del Regno 450d363282SAngeloGioacchino Del Regno static struct platform_driver clk_mt6795_vdecsys_drv = { 460d363282SAngeloGioacchino Del Regno .probe = mtk_clk_simple_probe, 470d363282SAngeloGioacchino Del Regno .remove_new = mtk_clk_simple_remove, 480d363282SAngeloGioacchino Del Regno .driver = { 490d363282SAngeloGioacchino Del Regno .name = "clk-mt6795-vdecsys", 500d363282SAngeloGioacchino Del Regno .of_match_table = of_match_clk_mt6795_vdecsys, 510d363282SAngeloGioacchino Del Regno }, 520d363282SAngeloGioacchino Del Regno }; 530d363282SAngeloGioacchino Del Regno module_platform_driver(clk_mt6795_vdecsys_drv); 540d363282SAngeloGioacchino Del Regno 550d363282SAngeloGioacchino Del Regno MODULE_DESCRIPTION("MediaTek MT6795 vdecsys clocks driver"); 560d363282SAngeloGioacchino Del Regno MODULE_LICENSE("GPL"); 57