xref: /openbmc/linux/drivers/clk/mediatek/clk-mt6795-apmixedsys.c (revision 1ac731c529cd4d6adbce134754b51ff7d822b145)
10d363282SAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0-only
20d363282SAngeloGioacchino Del Regno /*
30d363282SAngeloGioacchino Del Regno  * Copyright (c) 2022 Collabora Ltd.
40d363282SAngeloGioacchino Del Regno  * Author: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com>
50d363282SAngeloGioacchino Del Regno  */
60d363282SAngeloGioacchino Del Regno 
70d363282SAngeloGioacchino Del Regno #include <dt-bindings/clock/mediatek,mt6795-clk.h>
80d363282SAngeloGioacchino Del Regno #include <linux/module.h>
90d363282SAngeloGioacchino Del Regno #include <linux/platform_device.h>
10f222a1baSAngeloGioacchino Del Regno #include "clk-fhctl.h"
110d363282SAngeloGioacchino Del Regno #include "clk-mtk.h"
120d363282SAngeloGioacchino Del Regno #include "clk-pll.h"
13f222a1baSAngeloGioacchino Del Regno #include "clk-pllfh.h"
140d363282SAngeloGioacchino Del Regno 
150d363282SAngeloGioacchino Del Regno #define REG_REF2USB		0x8
160d363282SAngeloGioacchino Del Regno #define REG_AP_PLL_CON7		0x1c
170d363282SAngeloGioacchino Del Regno  #define MD1_MTCMOS_OFF		BIT(0)
180d363282SAngeloGioacchino Del Regno  #define MD1_MEM_OFF		BIT(1)
190d363282SAngeloGioacchino Del Regno  #define MD1_CLK_OFF		BIT(4)
200d363282SAngeloGioacchino Del Regno  #define MD1_ISO_OFF		BIT(8)
210d363282SAngeloGioacchino Del Regno 
220d363282SAngeloGioacchino Del Regno #define MT6795_PLL_FMAX		(3000UL * MHZ)
230d363282SAngeloGioacchino Del Regno #define MT6795_CON0_EN		BIT(0)
240d363282SAngeloGioacchino Del Regno #define MT6795_CON0_RST_BAR	BIT(24)
250d363282SAngeloGioacchino Del Regno 
260d363282SAngeloGioacchino Del Regno #define PLL(_id, _name, _reg, _pwr_reg, _en_mask, _flags, _pcwbits,	\
270d363282SAngeloGioacchino Del Regno 	    _pd_reg, _pd_shift, _tuner_reg, _pcw_reg, _pcw_shift) {	\
280d363282SAngeloGioacchino Del Regno 		.id = _id,						\
290d363282SAngeloGioacchino Del Regno 		.name = _name,						\
300d363282SAngeloGioacchino Del Regno 		.reg = _reg,						\
310d363282SAngeloGioacchino Del Regno 		.pwr_reg = _pwr_reg,					\
320d363282SAngeloGioacchino Del Regno 		.en_mask = MT6795_CON0_EN | _en_mask,			\
330d363282SAngeloGioacchino Del Regno 		.flags = _flags,					\
340d363282SAngeloGioacchino Del Regno 		.rst_bar_mask = MT6795_CON0_RST_BAR,			\
350d363282SAngeloGioacchino Del Regno 		.fmax = MT6795_PLL_FMAX,				\
360d363282SAngeloGioacchino Del Regno 		.pcwbits = _pcwbits,					\
370d363282SAngeloGioacchino Del Regno 		.pd_reg = _pd_reg,					\
380d363282SAngeloGioacchino Del Regno 		.pd_shift = _pd_shift,					\
390d363282SAngeloGioacchino Del Regno 		.tuner_reg = _tuner_reg,				\
400d363282SAngeloGioacchino Del Regno 		.pcw_reg = _pcw_reg,					\
410d363282SAngeloGioacchino Del Regno 		.pcw_shift = _pcw_shift,				\
420d363282SAngeloGioacchino Del Regno 		.div_table = NULL,					\
430d363282SAngeloGioacchino Del Regno 		.pll_en_bit = 0,					\
440d363282SAngeloGioacchino Del Regno 	}
450d363282SAngeloGioacchino Del Regno 
460d363282SAngeloGioacchino Del Regno static const struct mtk_pll_data plls[] = {
470d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_ARMCA53PLL, "armca53pll", 0x200, 0x20c, 0, PLL_AO,
480d363282SAngeloGioacchino Del Regno 	    21, 0x204, 24, 0x0, 0x204, 0),
490d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_MAINPLL, "mainpll", 0x220, 0x22c, 0xf0000101, HAVE_RST_BAR,
500d363282SAngeloGioacchino Del Regno 	    21, 0x220, 4, 0x0, 0x224, 0),
510d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_UNIVPLL, "univpll", 0x230, 0x23c, 0xfe000101, HAVE_RST_BAR,
520d363282SAngeloGioacchino Del Regno 	    7, 0x230, 4, 0x0, 0x234, 14),
530d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_MMPLL, "mmpll", 0x240, 0x24c, 0, 0, 21, 0x244, 24, 0x0, 0x244, 0),
540d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_MSDCPLL, "msdcpll", 0x250, 0x25c, 0, 0, 21, 0x250, 4, 0x0, 0x254, 0),
550d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_VENCPLL, "vencpll", 0x260, 0x26c, 0, 0, 21, 0x260, 4, 0x0, 0x264, 0),
560d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_TVDPLL, "tvdpll", 0x270, 0x27c, 0, 0, 21, 0x270, 4, 0x0, 0x274, 0),
570d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_MPLL, "mpll", 0x280, 0x28c, 0, 0, 21, 0x280, 4, 0x0, 0x284, 0),
580d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_VCODECPLL, "vcodecpll", 0x290, 0x29c, 0, 0, 21, 0x290, 4, 0x0, 0x294, 0),
590d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_APLL1, "apll1", 0x2a0, 0x2b0, 0, 0, 31, 0x2a0, 4, 0x2a8, 0x2a4, 0),
600d363282SAngeloGioacchino Del Regno 	PLL(CLK_APMIXED_APLL2, "apll2", 0x2b4, 0x2c4, 0, 0, 31, 0x2b4, 4, 0x2bc, 0x2b8, 0),
610d363282SAngeloGioacchino Del Regno };
620d363282SAngeloGioacchino Del Regno 
63f222a1baSAngeloGioacchino Del Regno enum fh_pll_id {
64f222a1baSAngeloGioacchino Del Regno 	FH_CA53PLL_LL,
65f222a1baSAngeloGioacchino Del Regno 	FH_CA53PLL_BL,
66f222a1baSAngeloGioacchino Del Regno 	FH_MAINPLL,
67f222a1baSAngeloGioacchino Del Regno 	FH_MPLL,
68f222a1baSAngeloGioacchino Del Regno 	FH_MSDCPLL,
69f222a1baSAngeloGioacchino Del Regno 	FH_MMPLL,
70f222a1baSAngeloGioacchino Del Regno 	FH_VENCPLL,
71f222a1baSAngeloGioacchino Del Regno 	FH_TVDPLL,
72f222a1baSAngeloGioacchino Del Regno 	FH_VCODECPLL,
73f222a1baSAngeloGioacchino Del Regno 	FH_NR_FH,
74f222a1baSAngeloGioacchino Del Regno };
75f222a1baSAngeloGioacchino Del Regno 
76f222a1baSAngeloGioacchino Del Regno #define _FH(_pllid, _fhid, _slope, _offset) {				\
77f222a1baSAngeloGioacchino Del Regno 		.data = {						\
78f222a1baSAngeloGioacchino Del Regno 			.pll_id = _pllid,				\
79f222a1baSAngeloGioacchino Del Regno 			.fh_id = _fhid,					\
80f222a1baSAngeloGioacchino Del Regno 			.fh_ver = FHCTL_PLLFH_V1,			\
81f222a1baSAngeloGioacchino Del Regno 			.fhx_offset = _offset,				\
82f222a1baSAngeloGioacchino Del Regno 			.dds_mask = GENMASK(21, 0),			\
83f222a1baSAngeloGioacchino Del Regno 			.slope0_value = _slope,				\
84f222a1baSAngeloGioacchino Del Regno 			.slope1_value = _slope,				\
85f222a1baSAngeloGioacchino Del Regno 			.sfstrx_en = BIT(2),				\
86f222a1baSAngeloGioacchino Del Regno 			.frddsx_en = BIT(1),				\
87f222a1baSAngeloGioacchino Del Regno 			.fhctlx_en = BIT(0),				\
88f222a1baSAngeloGioacchino Del Regno 			.tgl_org = BIT(31),				\
89f222a1baSAngeloGioacchino Del Regno 			.dvfs_tri = BIT(31),				\
90f222a1baSAngeloGioacchino Del Regno 			.pcwchg = BIT(31),				\
91f222a1baSAngeloGioacchino Del Regno 			.dt_val = 0x0,					\
92f222a1baSAngeloGioacchino Del Regno 			.df_val = 0x9,					\
93f222a1baSAngeloGioacchino Del Regno 			.updnlmt_shft = 16,				\
94f222a1baSAngeloGioacchino Del Regno 			.msk_frddsx_dys = GENMASK(23, 20),		\
95f222a1baSAngeloGioacchino Del Regno 			.msk_frddsx_dts = GENMASK(19, 16),		\
96f222a1baSAngeloGioacchino Del Regno 		},							\
97f222a1baSAngeloGioacchino Del Regno 	}
98f222a1baSAngeloGioacchino Del Regno 
99f222a1baSAngeloGioacchino Del Regno #define FH(_pllid, _fhid, _offset)	_FH(_pllid, _fhid, 0x6003c97, _offset)
100f222a1baSAngeloGioacchino Del Regno #define FH_M(_pllid, _fhid, _offset)	_FH(_pllid, _fhid, 0x6000140, _offset)
101f222a1baSAngeloGioacchino Del Regno 
102f222a1baSAngeloGioacchino Del Regno static struct mtk_pllfh_data pllfhs[] = {
103f222a1baSAngeloGioacchino Del Regno 	FH(CLK_APMIXED_ARMCA53PLL, FH_CA53PLL_BL, 0x38),
104f222a1baSAngeloGioacchino Del Regno 	FH(CLK_APMIXED_MAINPLL, FH_MAINPLL, 0x60),
105f222a1baSAngeloGioacchino Del Regno 	FH_M(CLK_APMIXED_MPLL, FH_MPLL, 0x74),
106f222a1baSAngeloGioacchino Del Regno 	FH(CLK_APMIXED_MSDCPLL, FH_MSDCPLL, 0x88),
107f222a1baSAngeloGioacchino Del Regno 	FH(CLK_APMIXED_MMPLL, FH_MMPLL, 0x9c),
108f222a1baSAngeloGioacchino Del Regno 	FH(CLK_APMIXED_VENCPLL, FH_VENCPLL, 0xb0),
109f222a1baSAngeloGioacchino Del Regno 	FH(CLK_APMIXED_TVDPLL, FH_TVDPLL, 0xc4),
110f222a1baSAngeloGioacchino Del Regno 	FH(CLK_APMIXED_VCODECPLL, FH_VCODECPLL, 0xd8),
111f222a1baSAngeloGioacchino Del Regno };
112f222a1baSAngeloGioacchino Del Regno 
clk_mt6795_apmixed_setup_md1(void __iomem * base)1130d363282SAngeloGioacchino Del Regno static void clk_mt6795_apmixed_setup_md1(void __iomem *base)
1140d363282SAngeloGioacchino Del Regno {
1150d363282SAngeloGioacchino Del Regno 	void __iomem *reg = base + REG_AP_PLL_CON7;
1160d363282SAngeloGioacchino Del Regno 
1170d363282SAngeloGioacchino Del Regno 	/* Turn on MD1 internal clock */
1180d363282SAngeloGioacchino Del Regno 	writel(readl(reg) & ~MD1_CLK_OFF, reg);
1190d363282SAngeloGioacchino Del Regno 
1200d363282SAngeloGioacchino Del Regno 	/* Unlock MD1's MTCMOS power path */
1210d363282SAngeloGioacchino Del Regno 	writel(readl(reg) & ~MD1_MTCMOS_OFF, reg);
1220d363282SAngeloGioacchino Del Regno 
1230d363282SAngeloGioacchino Del Regno 	/* Turn on ISO */
1240d363282SAngeloGioacchino Del Regno 	writel(readl(reg) & ~MD1_ISO_OFF, reg);
1250d363282SAngeloGioacchino Del Regno 
1260d363282SAngeloGioacchino Del Regno 	/* Turn on memory */
1270d363282SAngeloGioacchino Del Regno 	writel(readl(reg) & ~MD1_MEM_OFF, reg);
1280d363282SAngeloGioacchino Del Regno }
1290d363282SAngeloGioacchino Del Regno 
1300d363282SAngeloGioacchino Del Regno static const struct of_device_id of_match_clk_mt6795_apmixed[] = {
1310d363282SAngeloGioacchino Del Regno 	{ .compatible = "mediatek,mt6795-apmixedsys" },
1320d363282SAngeloGioacchino Del Regno 	{ /* sentinel */ }
1330d363282SAngeloGioacchino Del Regno };
134*65c9ad77SAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(of, of_match_clk_mt6795_apmixed);
1350d363282SAngeloGioacchino Del Regno 
clk_mt6795_apmixed_probe(struct platform_device * pdev)1360d363282SAngeloGioacchino Del Regno static int clk_mt6795_apmixed_probe(struct platform_device *pdev)
1370d363282SAngeloGioacchino Del Regno {
1380d363282SAngeloGioacchino Del Regno 	struct clk_hw_onecell_data *clk_data;
1390d363282SAngeloGioacchino Del Regno 	struct device *dev = &pdev->dev;
1400d363282SAngeloGioacchino Del Regno 	struct device_node *node = dev->of_node;
141f222a1baSAngeloGioacchino Del Regno 	const u8 *fhctl_node = "mediatek,mt6795-fhctl";
1420d363282SAngeloGioacchino Del Regno 	void __iomem *base;
1430d363282SAngeloGioacchino Del Regno 	struct clk_hw *hw;
1440d363282SAngeloGioacchino Del Regno 	int ret;
1450d363282SAngeloGioacchino Del Regno 
1460d363282SAngeloGioacchino Del Regno 	base = devm_platform_ioremap_resource(pdev, 0);
1470d363282SAngeloGioacchino Del Regno 	if (IS_ERR(base))
1480d363282SAngeloGioacchino Del Regno 		return PTR_ERR(base);
1490d363282SAngeloGioacchino Del Regno 
1500d363282SAngeloGioacchino Del Regno 	clk_data = mtk_alloc_clk_data(CLK_APMIXED_NR_CLK);
1510d363282SAngeloGioacchino Del Regno 	if (!clk_data)
1520d363282SAngeloGioacchino Del Regno 		return -ENOMEM;
1530d363282SAngeloGioacchino Del Regno 
154f222a1baSAngeloGioacchino Del Regno 	fhctl_parse_dt(fhctl_node, pllfhs, ARRAY_SIZE(pllfhs));
155f222a1baSAngeloGioacchino Del Regno 	ret = mtk_clk_register_pllfhs(node, plls, ARRAY_SIZE(plls),
156f222a1baSAngeloGioacchino Del Regno 				      pllfhs, ARRAY_SIZE(pllfhs), clk_data);
1570d363282SAngeloGioacchino Del Regno 	if (ret)
1580d363282SAngeloGioacchino Del Regno 		goto free_clk_data;
1590d363282SAngeloGioacchino Del Regno 
1600d363282SAngeloGioacchino Del Regno 	hw = mtk_clk_register_ref2usb_tx("ref2usb_tx", "clk26m", base + REG_REF2USB);
1610d363282SAngeloGioacchino Del Regno 	if (IS_ERR(hw)) {
1620d363282SAngeloGioacchino Del Regno 		ret = PTR_ERR(hw);
1630d363282SAngeloGioacchino Del Regno 		dev_err(dev, "Failed to register ref2usb_tx: %d\n", ret);
1640d363282SAngeloGioacchino Del Regno 		goto unregister_plls;
1650d363282SAngeloGioacchino Del Regno 	}
1660d363282SAngeloGioacchino Del Regno 	clk_data->hws[CLK_APMIXED_REF2USB_TX] = hw;
1670d363282SAngeloGioacchino Del Regno 
1680d363282SAngeloGioacchino Del Regno 	ret = of_clk_add_hw_provider(node, of_clk_hw_onecell_get, clk_data);
1690d363282SAngeloGioacchino Del Regno 	if (ret) {
1700d363282SAngeloGioacchino Del Regno 		dev_err(dev, "Cannot register clock provider: %d\n", ret);
1710d363282SAngeloGioacchino Del Regno 		goto unregister_ref2usb;
1720d363282SAngeloGioacchino Del Regno 	}
1730d363282SAngeloGioacchino Del Regno 
1740d363282SAngeloGioacchino Del Regno 	/* Setup MD1 to avoid random crashes */
1750d363282SAngeloGioacchino Del Regno 	dev_dbg(dev, "Performing initial setup for MD1\n");
1760d363282SAngeloGioacchino Del Regno 	clk_mt6795_apmixed_setup_md1(base);
1770d363282SAngeloGioacchino Del Regno 
1780d363282SAngeloGioacchino Del Regno 	return 0;
1790d363282SAngeloGioacchino Del Regno 
1800d363282SAngeloGioacchino Del Regno unregister_ref2usb:
1810d363282SAngeloGioacchino Del Regno 	mtk_clk_unregister_ref2usb_tx(clk_data->hws[CLK_APMIXED_REF2USB_TX]);
1820d363282SAngeloGioacchino Del Regno unregister_plls:
183f222a1baSAngeloGioacchino Del Regno 	mtk_clk_unregister_pllfhs(plls, ARRAY_SIZE(plls), pllfhs,
184f222a1baSAngeloGioacchino Del Regno 				  ARRAY_SIZE(pllfhs), clk_data);
1850d363282SAngeloGioacchino Del Regno free_clk_data:
1860d363282SAngeloGioacchino Del Regno 	mtk_free_clk_data(clk_data);
1870d363282SAngeloGioacchino Del Regno 	return ret;
1880d363282SAngeloGioacchino Del Regno }
1890d363282SAngeloGioacchino Del Regno 
clk_mt6795_apmixed_remove(struct platform_device * pdev)1900d363282SAngeloGioacchino Del Regno static void clk_mt6795_apmixed_remove(struct platform_device *pdev)
1910d363282SAngeloGioacchino Del Regno {
1920d363282SAngeloGioacchino Del Regno 	struct device_node *node = pdev->dev.of_node;
1930d363282SAngeloGioacchino Del Regno 	struct clk_hw_onecell_data *clk_data = platform_get_drvdata(pdev);
1940d363282SAngeloGioacchino Del Regno 
1950d363282SAngeloGioacchino Del Regno 	of_clk_del_provider(node);
1960d363282SAngeloGioacchino Del Regno 	mtk_clk_unregister_ref2usb_tx(clk_data->hws[CLK_APMIXED_REF2USB_TX]);
197f222a1baSAngeloGioacchino Del Regno 	mtk_clk_unregister_pllfhs(plls, ARRAY_SIZE(plls), pllfhs,
198f222a1baSAngeloGioacchino Del Regno 				  ARRAY_SIZE(pllfhs), clk_data);
1990d363282SAngeloGioacchino Del Regno 	mtk_free_clk_data(clk_data);
2000d363282SAngeloGioacchino Del Regno }
2010d363282SAngeloGioacchino Del Regno 
2020d363282SAngeloGioacchino Del Regno static struct platform_driver clk_mt6795_apmixed_drv = {
2030d363282SAngeloGioacchino Del Regno 	.probe = clk_mt6795_apmixed_probe,
2040d363282SAngeloGioacchino Del Regno 	.remove_new = clk_mt6795_apmixed_remove,
2050d363282SAngeloGioacchino Del Regno 	.driver = {
2060d363282SAngeloGioacchino Del Regno 		.name = "clk-mt6795-apmixed",
2070d363282SAngeloGioacchino Del Regno 		.of_match_table = of_match_clk_mt6795_apmixed,
2080d363282SAngeloGioacchino Del Regno 	},
2090d363282SAngeloGioacchino Del Regno };
2100d363282SAngeloGioacchino Del Regno module_platform_driver(clk_mt6795_apmixed_drv);
2110d363282SAngeloGioacchino Del Regno 
2120d363282SAngeloGioacchino Del Regno MODULE_DESCRIPTION("MediaTek MT6795 apmixed clocks driver");
2130d363282SAngeloGioacchino Del Regno MODULE_LICENSE("GPL");
2140d363282SAngeloGioacchino Del Regno