19952f691SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2ec6415dcSOleksij Rempel /*
3ec6415dcSOleksij Rempel * Copyright (c) 2014 Oleksij Rempel <linux@rempel-privat.de>.
4ec6415dcSOleksij Rempel */
5ec6415dcSOleksij Rempel
6ec6415dcSOleksij Rempel #include <linux/clk.h>
7ec6415dcSOleksij Rempel #include <linux/clkdev.h>
8ec6415dcSOleksij Rempel #include <linux/err.h>
9ec6415dcSOleksij Rempel #include <linux/io.h>
10ec6415dcSOleksij Rempel #include <linux/clk-provider.h>
11ec6415dcSOleksij Rempel #include <linux/spinlock.h>
12ec6415dcSOleksij Rempel #include <linux/of.h>
13ec6415dcSOleksij Rempel #include <linux/of_address.h>
14ec6415dcSOleksij Rempel #include <dt-bindings/clock/alphascale,asm9260.h>
15ec6415dcSOleksij Rempel
16ec6415dcSOleksij Rempel #define HW_AHBCLKCTRL0 0x0020
17ec6415dcSOleksij Rempel #define HW_AHBCLKCTRL1 0x0030
18ec6415dcSOleksij Rempel #define HW_SYSPLLCTRL 0x0100
19ec6415dcSOleksij Rempel #define HW_MAINCLKSEL 0x0120
20ec6415dcSOleksij Rempel #define HW_MAINCLKUEN 0x0124
21ec6415dcSOleksij Rempel #define HW_UARTCLKSEL 0x0128
22ec6415dcSOleksij Rempel #define HW_UARTCLKUEN 0x012c
23ec6415dcSOleksij Rempel #define HW_I2S0CLKSEL 0x0130
24ec6415dcSOleksij Rempel #define HW_I2S0CLKUEN 0x0134
25ec6415dcSOleksij Rempel #define HW_I2S1CLKSEL 0x0138
26ec6415dcSOleksij Rempel #define HW_I2S1CLKUEN 0x013c
27ec6415dcSOleksij Rempel #define HW_WDTCLKSEL 0x0160
28ec6415dcSOleksij Rempel #define HW_WDTCLKUEN 0x0164
29ec6415dcSOleksij Rempel #define HW_CLKOUTCLKSEL 0x0170
30ec6415dcSOleksij Rempel #define HW_CLKOUTCLKUEN 0x0174
31ec6415dcSOleksij Rempel #define HW_CPUCLKDIV 0x017c
32ec6415dcSOleksij Rempel #define HW_SYSAHBCLKDIV 0x0180
33ec6415dcSOleksij Rempel #define HW_I2S0MCLKDIV 0x0190
34ec6415dcSOleksij Rempel #define HW_I2S0SCLKDIV 0x0194
35ec6415dcSOleksij Rempel #define HW_I2S1MCLKDIV 0x0188
36ec6415dcSOleksij Rempel #define HW_I2S1SCLKDIV 0x018c
37ec6415dcSOleksij Rempel #define HW_UART0CLKDIV 0x0198
38ec6415dcSOleksij Rempel #define HW_UART1CLKDIV 0x019c
39ec6415dcSOleksij Rempel #define HW_UART2CLKDIV 0x01a0
40ec6415dcSOleksij Rempel #define HW_UART3CLKDIV 0x01a4
41ec6415dcSOleksij Rempel #define HW_UART4CLKDIV 0x01a8
42ec6415dcSOleksij Rempel #define HW_UART5CLKDIV 0x01ac
43ec6415dcSOleksij Rempel #define HW_UART6CLKDIV 0x01b0
44ec6415dcSOleksij Rempel #define HW_UART7CLKDIV 0x01b4
45ec6415dcSOleksij Rempel #define HW_UART8CLKDIV 0x01b8
46ec6415dcSOleksij Rempel #define HW_UART9CLKDIV 0x01bc
47ec6415dcSOleksij Rempel #define HW_SPI0CLKDIV 0x01c0
48ec6415dcSOleksij Rempel #define HW_SPI1CLKDIV 0x01c4
49ec6415dcSOleksij Rempel #define HW_QUADSPICLKDIV 0x01c8
50ec6415dcSOleksij Rempel #define HW_SSP0CLKDIV 0x01d0
51ec6415dcSOleksij Rempel #define HW_NANDCLKDIV 0x01d4
52ec6415dcSOleksij Rempel #define HW_TRACECLKDIV 0x01e0
53ec6415dcSOleksij Rempel #define HW_CAMMCLKDIV 0x01e8
54ec6415dcSOleksij Rempel #define HW_WDTCLKDIV 0x01ec
55ec6415dcSOleksij Rempel #define HW_CLKOUTCLKDIV 0x01f4
56ec6415dcSOleksij Rempel #define HW_MACCLKDIV 0x01f8
57ec6415dcSOleksij Rempel #define HW_LCDCLKDIV 0x01fc
58ec6415dcSOleksij Rempel #define HW_ADCANACLKDIV 0x0200
59ec6415dcSOleksij Rempel
6078cf5555SStephen Boyd static struct clk_hw_onecell_data *clk_data;
61ec6415dcSOleksij Rempel static DEFINE_SPINLOCK(asm9260_clk_lock);
62ec6415dcSOleksij Rempel
63ec6415dcSOleksij Rempel struct asm9260_div_clk {
64ec6415dcSOleksij Rempel unsigned int idx;
65ec6415dcSOleksij Rempel const char *name;
66ec6415dcSOleksij Rempel const char *parent_name;
67ec6415dcSOleksij Rempel u32 reg;
68ec6415dcSOleksij Rempel };
69ec6415dcSOleksij Rempel
70ec6415dcSOleksij Rempel struct asm9260_gate_data {
71ec6415dcSOleksij Rempel unsigned int idx;
72ec6415dcSOleksij Rempel const char *name;
73ec6415dcSOleksij Rempel const char *parent_name;
74ec6415dcSOleksij Rempel u32 reg;
75ec6415dcSOleksij Rempel u8 bit_idx;
76ec6415dcSOleksij Rempel unsigned long flags;
77ec6415dcSOleksij Rempel };
78ec6415dcSOleksij Rempel
79ec6415dcSOleksij Rempel struct asm9260_mux_clock {
80ec6415dcSOleksij Rempel u8 mask;
81ec6415dcSOleksij Rempel u32 *table;
82ec6415dcSOleksij Rempel const char *name;
83*f5290d8eSDmitry Baryshkov const struct clk_parent_data *parent_data;
84ec6415dcSOleksij Rempel u8 num_parents;
85ec6415dcSOleksij Rempel unsigned long offset;
86ec6415dcSOleksij Rempel unsigned long flags;
87ec6415dcSOleksij Rempel };
88ec6415dcSOleksij Rempel
89ec6415dcSOleksij Rempel static void __iomem *base;
90ec6415dcSOleksij Rempel
91ec6415dcSOleksij Rempel static const struct asm9260_div_clk asm9260_div_clks[] __initconst = {
92ec6415dcSOleksij Rempel { CLKID_SYS_CPU, "cpu_div", "main_gate", HW_CPUCLKDIV },
93ec6415dcSOleksij Rempel { CLKID_SYS_AHB, "ahb_div", "cpu_div", HW_SYSAHBCLKDIV },
94ec6415dcSOleksij Rempel
95ec6415dcSOleksij Rempel /* i2s has two deviders: one for only external mclk and internal
96ec6415dcSOleksij Rempel * devider for all clks. */
97ec6415dcSOleksij Rempel { CLKID_SYS_I2S0M, "i2s0m_div", "i2s0_mclk", HW_I2S0MCLKDIV },
98ec6415dcSOleksij Rempel { CLKID_SYS_I2S1M, "i2s1m_div", "i2s1_mclk", HW_I2S1MCLKDIV },
99ec6415dcSOleksij Rempel { CLKID_SYS_I2S0S, "i2s0s_div", "i2s0_gate", HW_I2S0SCLKDIV },
100ec6415dcSOleksij Rempel { CLKID_SYS_I2S1S, "i2s1s_div", "i2s0_gate", HW_I2S1SCLKDIV },
101ec6415dcSOleksij Rempel
102ec6415dcSOleksij Rempel { CLKID_SYS_UART0, "uart0_div", "uart_gate", HW_UART0CLKDIV },
103ec6415dcSOleksij Rempel { CLKID_SYS_UART1, "uart1_div", "uart_gate", HW_UART1CLKDIV },
104ec6415dcSOleksij Rempel { CLKID_SYS_UART2, "uart2_div", "uart_gate", HW_UART2CLKDIV },
105ec6415dcSOleksij Rempel { CLKID_SYS_UART3, "uart3_div", "uart_gate", HW_UART3CLKDIV },
106ec6415dcSOleksij Rempel { CLKID_SYS_UART4, "uart4_div", "uart_gate", HW_UART4CLKDIV },
107ec6415dcSOleksij Rempel { CLKID_SYS_UART5, "uart5_div", "uart_gate", HW_UART5CLKDIV },
108ec6415dcSOleksij Rempel { CLKID_SYS_UART6, "uart6_div", "uart_gate", HW_UART6CLKDIV },
109ec6415dcSOleksij Rempel { CLKID_SYS_UART7, "uart7_div", "uart_gate", HW_UART7CLKDIV },
110ec6415dcSOleksij Rempel { CLKID_SYS_UART8, "uart8_div", "uart_gate", HW_UART8CLKDIV },
111ec6415dcSOleksij Rempel { CLKID_SYS_UART9, "uart9_div", "uart_gate", HW_UART9CLKDIV },
112ec6415dcSOleksij Rempel
113ec6415dcSOleksij Rempel { CLKID_SYS_SPI0, "spi0_div", "main_gate", HW_SPI0CLKDIV },
114ec6415dcSOleksij Rempel { CLKID_SYS_SPI1, "spi1_div", "main_gate", HW_SPI1CLKDIV },
115ec6415dcSOleksij Rempel { CLKID_SYS_QUADSPI, "quadspi_div", "main_gate", HW_QUADSPICLKDIV },
116ec6415dcSOleksij Rempel { CLKID_SYS_SSP0, "ssp0_div", "main_gate", HW_SSP0CLKDIV },
117ec6415dcSOleksij Rempel { CLKID_SYS_NAND, "nand_div", "main_gate", HW_NANDCLKDIV },
118ec6415dcSOleksij Rempel { CLKID_SYS_TRACE, "trace_div", "main_gate", HW_TRACECLKDIV },
119ec6415dcSOleksij Rempel { CLKID_SYS_CAMM, "camm_div", "main_gate", HW_CAMMCLKDIV },
120ec6415dcSOleksij Rempel { CLKID_SYS_MAC, "mac_div", "main_gate", HW_MACCLKDIV },
121ec6415dcSOleksij Rempel { CLKID_SYS_LCD, "lcd_div", "main_gate", HW_LCDCLKDIV },
122ec6415dcSOleksij Rempel { CLKID_SYS_ADCANA, "adcana_div", "main_gate", HW_ADCANACLKDIV },
123ec6415dcSOleksij Rempel
124ec6415dcSOleksij Rempel { CLKID_SYS_WDT, "wdt_div", "wdt_gate", HW_WDTCLKDIV },
125ec6415dcSOleksij Rempel { CLKID_SYS_CLKOUT, "clkout_div", "clkout_gate", HW_CLKOUTCLKDIV },
126ec6415dcSOleksij Rempel };
127ec6415dcSOleksij Rempel
128ec6415dcSOleksij Rempel static const struct asm9260_gate_data asm9260_mux_gates[] __initconst = {
129ec6415dcSOleksij Rempel { 0, "main_gate", "main_mux", HW_MAINCLKUEN, 0 },
130ec6415dcSOleksij Rempel { 0, "uart_gate", "uart_mux", HW_UARTCLKUEN, 0 },
131ec6415dcSOleksij Rempel { 0, "i2s0_gate", "i2s0_mux", HW_I2S0CLKUEN, 0 },
132ec6415dcSOleksij Rempel { 0, "i2s1_gate", "i2s1_mux", HW_I2S1CLKUEN, 0 },
133ec6415dcSOleksij Rempel { 0, "wdt_gate", "wdt_mux", HW_WDTCLKUEN, 0 },
134ec6415dcSOleksij Rempel { 0, "clkout_gate", "clkout_mux", HW_CLKOUTCLKUEN, 0 },
135ec6415dcSOleksij Rempel };
136ec6415dcSOleksij Rempel static const struct asm9260_gate_data asm9260_ahb_gates[] __initconst = {
137ec6415dcSOleksij Rempel /* ahb gates */
138ec6415dcSOleksij Rempel { CLKID_AHB_ROM, "rom", "ahb_div",
139ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 1, CLK_IGNORE_UNUSED},
140ec6415dcSOleksij Rempel { CLKID_AHB_RAM, "ram", "ahb_div",
141ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 2, CLK_IGNORE_UNUSED},
142ec6415dcSOleksij Rempel { CLKID_AHB_GPIO, "gpio", "ahb_div",
143ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 4 },
144ec6415dcSOleksij Rempel { CLKID_AHB_MAC, "mac", "ahb_div",
145ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 5 },
146ec6415dcSOleksij Rempel { CLKID_AHB_EMI, "emi", "ahb_div",
147ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 6, CLK_IGNORE_UNUSED},
148ec6415dcSOleksij Rempel { CLKID_AHB_USB0, "usb0", "ahb_div",
149ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 7 },
150ec6415dcSOleksij Rempel { CLKID_AHB_USB1, "usb1", "ahb_div",
151ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 8 },
152ec6415dcSOleksij Rempel { CLKID_AHB_DMA0, "dma0", "ahb_div",
153ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 9 },
154ec6415dcSOleksij Rempel { CLKID_AHB_DMA1, "dma1", "ahb_div",
155ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 10 },
156ec6415dcSOleksij Rempel { CLKID_AHB_UART0, "uart0", "ahb_div",
157ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 11 },
158ec6415dcSOleksij Rempel { CLKID_AHB_UART1, "uart1", "ahb_div",
159ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 12 },
160ec6415dcSOleksij Rempel { CLKID_AHB_UART2, "uart2", "ahb_div",
161ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 13 },
162ec6415dcSOleksij Rempel { CLKID_AHB_UART3, "uart3", "ahb_div",
163ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 14 },
164ec6415dcSOleksij Rempel { CLKID_AHB_UART4, "uart4", "ahb_div",
165ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 15 },
166ec6415dcSOleksij Rempel { CLKID_AHB_UART5, "uart5", "ahb_div",
167ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 16 },
168ec6415dcSOleksij Rempel { CLKID_AHB_UART6, "uart6", "ahb_div",
169ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 17 },
170ec6415dcSOleksij Rempel { CLKID_AHB_UART7, "uart7", "ahb_div",
171ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 18 },
172ec6415dcSOleksij Rempel { CLKID_AHB_UART8, "uart8", "ahb_div",
173ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 19 },
174ec6415dcSOleksij Rempel { CLKID_AHB_UART9, "uart9", "ahb_div",
175ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 20 },
176ec6415dcSOleksij Rempel { CLKID_AHB_I2S0, "i2s0", "ahb_div",
177ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 21 },
178ec6415dcSOleksij Rempel { CLKID_AHB_I2C0, "i2c0", "ahb_div",
179ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 22 },
180ec6415dcSOleksij Rempel { CLKID_AHB_I2C1, "i2c1", "ahb_div",
181ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 23 },
182ec6415dcSOleksij Rempel { CLKID_AHB_SSP0, "ssp0", "ahb_div",
183ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 24 },
184ec6415dcSOleksij Rempel { CLKID_AHB_IOCONFIG, "ioconf", "ahb_div",
185ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 25 },
186ec6415dcSOleksij Rempel { CLKID_AHB_WDT, "wdt", "ahb_div",
187ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 26 },
188ec6415dcSOleksij Rempel { CLKID_AHB_CAN0, "can0", "ahb_div",
189ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 27 },
190ec6415dcSOleksij Rempel { CLKID_AHB_CAN1, "can1", "ahb_div",
191ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 28 },
192ec6415dcSOleksij Rempel { CLKID_AHB_MPWM, "mpwm", "ahb_div",
193ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 29 },
194ec6415dcSOleksij Rempel { CLKID_AHB_SPI0, "spi0", "ahb_div",
195ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 30 },
196ec6415dcSOleksij Rempel { CLKID_AHB_SPI1, "spi1", "ahb_div",
197ec6415dcSOleksij Rempel HW_AHBCLKCTRL0, 31 },
198ec6415dcSOleksij Rempel
199ec6415dcSOleksij Rempel { CLKID_AHB_QEI, "qei", "ahb_div",
200ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 0 },
201ec6415dcSOleksij Rempel { CLKID_AHB_QUADSPI0, "quadspi0", "ahb_div",
202ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 1 },
203ec6415dcSOleksij Rempel { CLKID_AHB_CAMIF, "capmif", "ahb_div",
204ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 2 },
205ec6415dcSOleksij Rempel { CLKID_AHB_LCDIF, "lcdif", "ahb_div",
206ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 3 },
207ec6415dcSOleksij Rempel { CLKID_AHB_TIMER0, "timer0", "ahb_div",
208ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 4 },
209ec6415dcSOleksij Rempel { CLKID_AHB_TIMER1, "timer1", "ahb_div",
210ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 5 },
211ec6415dcSOleksij Rempel { CLKID_AHB_TIMER2, "timer2", "ahb_div",
212ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 6 },
213ec6415dcSOleksij Rempel { CLKID_AHB_TIMER3, "timer3", "ahb_div",
214ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 7 },
215ec6415dcSOleksij Rempel { CLKID_AHB_IRQ, "irq", "ahb_div",
216ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 8, CLK_IGNORE_UNUSED},
217ec6415dcSOleksij Rempel { CLKID_AHB_RTC, "rtc", "ahb_div",
218ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 9 },
219ec6415dcSOleksij Rempel { CLKID_AHB_NAND, "nand", "ahb_div",
220ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 10 },
221ec6415dcSOleksij Rempel { CLKID_AHB_ADC0, "adc0", "ahb_div",
222ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 11 },
223ec6415dcSOleksij Rempel { CLKID_AHB_LED, "led", "ahb_div",
224ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 12 },
225ec6415dcSOleksij Rempel { CLKID_AHB_DAC0, "dac0", "ahb_div",
226ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 13 },
227ec6415dcSOleksij Rempel { CLKID_AHB_LCD, "lcd", "ahb_div",
228ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 14 },
229ec6415dcSOleksij Rempel { CLKID_AHB_I2S1, "i2s1", "ahb_div",
230ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 15 },
231ec6415dcSOleksij Rempel { CLKID_AHB_MAC1, "mac1", "ahb_div",
232ec6415dcSOleksij Rempel HW_AHBCLKCTRL1, 16 },
233ec6415dcSOleksij Rempel };
234ec6415dcSOleksij Rempel
235*f5290d8eSDmitry Baryshkov static struct clk_parent_data __initdata main_mux_p[] = { { .index = 0, }, { .name = "pll" } };
236*f5290d8eSDmitry Baryshkov static struct clk_parent_data __initdata i2s0_mux_p[] = { { .index = 0, }, { .name = "pll" }, { .name = "i2s0m_div"} };
237*f5290d8eSDmitry Baryshkov static struct clk_parent_data __initdata i2s1_mux_p[] = { { .index = 0, }, { .name = "pll" }, { .name = "i2s1m_div"} };
238*f5290d8eSDmitry Baryshkov static struct clk_parent_data __initdata clkout_mux_p[] = { { .index = 0, }, { .name = "pll" }, { .name = "rtc"} };
239ec6415dcSOleksij Rempel static u32 three_mux_table[] = {0, 1, 3};
240ec6415dcSOleksij Rempel
241ec6415dcSOleksij Rempel static struct asm9260_mux_clock asm9260_mux_clks[] __initdata = {
242ec6415dcSOleksij Rempel { 1, three_mux_table, "main_mux", main_mux_p,
243ec6415dcSOleksij Rempel ARRAY_SIZE(main_mux_p), HW_MAINCLKSEL, },
244ec6415dcSOleksij Rempel { 1, three_mux_table, "uart_mux", main_mux_p,
245ec6415dcSOleksij Rempel ARRAY_SIZE(main_mux_p), HW_UARTCLKSEL, },
246ec6415dcSOleksij Rempel { 1, three_mux_table, "wdt_mux", main_mux_p,
247ec6415dcSOleksij Rempel ARRAY_SIZE(main_mux_p), HW_WDTCLKSEL, },
248ec6415dcSOleksij Rempel { 3, three_mux_table, "i2s0_mux", i2s0_mux_p,
249ec6415dcSOleksij Rempel ARRAY_SIZE(i2s0_mux_p), HW_I2S0CLKSEL, },
250ec6415dcSOleksij Rempel { 3, three_mux_table, "i2s1_mux", i2s1_mux_p,
251ec6415dcSOleksij Rempel ARRAY_SIZE(i2s1_mux_p), HW_I2S1CLKSEL, },
252ec6415dcSOleksij Rempel { 3, three_mux_table, "clkout_mux", clkout_mux_p,
253ec6415dcSOleksij Rempel ARRAY_SIZE(clkout_mux_p), HW_CLKOUTCLKSEL, },
254ec6415dcSOleksij Rempel };
255ec6415dcSOleksij Rempel
asm9260_acc_init(struct device_node * np)256ec6415dcSOleksij Rempel static void __init asm9260_acc_init(struct device_node *np)
257ec6415dcSOleksij Rempel {
258*f5290d8eSDmitry Baryshkov struct clk_hw *hw, *pll_hw;
25978cf5555SStephen Boyd struct clk_hw **hws;
260*f5290d8eSDmitry Baryshkov const char *pll_clk = "pll";
261*f5290d8eSDmitry Baryshkov struct clk_parent_data pll_parent_data = { .index = 0 };
262ec6415dcSOleksij Rempel u32 rate;
263ec6415dcSOleksij Rempel int n;
264ec6415dcSOleksij Rempel
265acafe7e3SKees Cook clk_data = kzalloc(struct_size(clk_data, hws, MAX_CLKS), GFP_KERNEL);
26678cf5555SStephen Boyd if (!clk_data)
26778cf5555SStephen Boyd return;
26878cf5555SStephen Boyd clk_data->num = MAX_CLKS;
26978cf5555SStephen Boyd hws = clk_data->hws;
27078cf5555SStephen Boyd
271ec6415dcSOleksij Rempel base = of_io_request_and_map(np, 0, np->name);
272b1ed311bSMaxime Ripard if (IS_ERR(base))
273e665f029SRob Herring panic("%pOFn: unable to map resource", np);
274ec6415dcSOleksij Rempel
275ec6415dcSOleksij Rempel /* register pll */
276ec6415dcSOleksij Rempel rate = (ioread32(base + HW_SYSPLLCTRL) & 0xffff) * 1000000;
277ec6415dcSOleksij Rempel
278*f5290d8eSDmitry Baryshkov pll_hw = clk_hw_register_fixed_rate_parent_accuracy(NULL, pll_clk, &pll_parent_data,
279*f5290d8eSDmitry Baryshkov 0, rate);
280*f5290d8eSDmitry Baryshkov if (IS_ERR(pll_hw))
281e665f029SRob Herring panic("%pOFn: can't register REFCLK. Check DT!", np);
282ec6415dcSOleksij Rempel
283ec6415dcSOleksij Rempel for (n = 0; n < ARRAY_SIZE(asm9260_mux_clks); n++) {
284ec6415dcSOleksij Rempel const struct asm9260_mux_clock *mc = &asm9260_mux_clks[n];
285ec6415dcSOleksij Rempel
286*f5290d8eSDmitry Baryshkov hw = clk_hw_register_mux_table_parent_data(NULL, mc->name, mc->parent_data,
287ec6415dcSOleksij Rempel mc->num_parents, mc->flags, base + mc->offset,
288ec6415dcSOleksij Rempel 0, mc->mask, 0, mc->table, &asm9260_clk_lock);
289ec6415dcSOleksij Rempel }
290ec6415dcSOleksij Rempel
291ec6415dcSOleksij Rempel /* clock mux gate cells */
292ec6415dcSOleksij Rempel for (n = 0; n < ARRAY_SIZE(asm9260_mux_gates); n++) {
293ec6415dcSOleksij Rempel const struct asm9260_gate_data *gd = &asm9260_mux_gates[n];
294ec6415dcSOleksij Rempel
29578cf5555SStephen Boyd hw = clk_hw_register_gate(NULL, gd->name,
296ec6415dcSOleksij Rempel gd->parent_name, gd->flags | CLK_SET_RATE_PARENT,
297ec6415dcSOleksij Rempel base + gd->reg, gd->bit_idx, 0, &asm9260_clk_lock);
298ec6415dcSOleksij Rempel }
299ec6415dcSOleksij Rempel
300ec6415dcSOleksij Rempel /* clock div cells */
301ec6415dcSOleksij Rempel for (n = 0; n < ARRAY_SIZE(asm9260_div_clks); n++) {
302ec6415dcSOleksij Rempel const struct asm9260_div_clk *dc = &asm9260_div_clks[n];
303ec6415dcSOleksij Rempel
30478cf5555SStephen Boyd hws[dc->idx] = clk_hw_register_divider(NULL, dc->name,
305ec6415dcSOleksij Rempel dc->parent_name, CLK_SET_RATE_PARENT,
306ec6415dcSOleksij Rempel base + dc->reg, 0, 8, CLK_DIVIDER_ONE_BASED,
307ec6415dcSOleksij Rempel &asm9260_clk_lock);
308ec6415dcSOleksij Rempel }
309ec6415dcSOleksij Rempel
310ec6415dcSOleksij Rempel /* clock ahb gate cells */
311ec6415dcSOleksij Rempel for (n = 0; n < ARRAY_SIZE(asm9260_ahb_gates); n++) {
312ec6415dcSOleksij Rempel const struct asm9260_gate_data *gd = &asm9260_ahb_gates[n];
313ec6415dcSOleksij Rempel
31478cf5555SStephen Boyd hws[gd->idx] = clk_hw_register_gate(NULL, gd->name,
315ec6415dcSOleksij Rempel gd->parent_name, gd->flags, base + gd->reg,
316ec6415dcSOleksij Rempel gd->bit_idx, 0, &asm9260_clk_lock);
317ec6415dcSOleksij Rempel }
318ec6415dcSOleksij Rempel
319ec6415dcSOleksij Rempel /* check for errors on leaf clocks */
320ec6415dcSOleksij Rempel for (n = 0; n < MAX_CLKS; n++) {
32178cf5555SStephen Boyd if (!IS_ERR(hws[n]))
322ec6415dcSOleksij Rempel continue;
323ec6415dcSOleksij Rempel
32416673931SRob Herring pr_err("%pOF: Unable to register leaf clock %d\n",
32516673931SRob Herring np, n);
326ec6415dcSOleksij Rempel goto fail;
327ec6415dcSOleksij Rempel }
328ec6415dcSOleksij Rempel
329ec6415dcSOleksij Rempel /* register clk-provider */
33078cf5555SStephen Boyd of_clk_add_hw_provider(np, of_clk_hw_onecell_get, clk_data);
331ec6415dcSOleksij Rempel return;
332ec6415dcSOleksij Rempel fail:
333ec6415dcSOleksij Rempel iounmap(base);
334ec6415dcSOleksij Rempel }
335ec6415dcSOleksij Rempel CLK_OF_DECLARE(asm9260_acc, "alphascale,asm9260-clock-controller",
336ec6415dcSOleksij Rempel asm9260_acc_init);
337