1f473832fSRafał Miłecki /*
2f473832fSRafał Miłecki * Broadcom specific AMBA
3f473832fSRafał Miłecki * PCIe Gen 2 Core
4f473832fSRafał Miłecki *
5f473832fSRafał Miłecki * Copyright 2014, Broadcom Corporation
6f473832fSRafał Miłecki * Copyright 2014, Rafał Miłecki <zajec5@gmail.com>
7f473832fSRafał Miłecki *
8f473832fSRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details.
9f473832fSRafał Miłecki */
10f473832fSRafał Miłecki
11f473832fSRafał Miłecki #include "bcma_private.h"
12f473832fSRafał Miłecki #include <linux/bcma/bcma.h>
132264fc85SRafał Miłecki #include <linux/pci.h>
14f473832fSRafał Miłecki
15f473832fSRafał Miłecki /**************************************************
16f473832fSRafał Miłecki * R/W ops.
17f473832fSRafał Miłecki **************************************************/
18f473832fSRafał Miłecki
19f473832fSRafał Miłecki #if 0
20f473832fSRafał Miłecki static u32 bcma_core_pcie2_cfg_read(struct bcma_drv_pcie2 *pcie2, u32 addr)
21f473832fSRafał Miłecki {
22f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR, addr);
23f473832fSRafał Miłecki pcie2_read32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR);
24f473832fSRafał Miłecki return pcie2_read32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA);
25f473832fSRafał Miłecki }
26f473832fSRafał Miłecki #endif
27f473832fSRafał Miłecki
bcma_core_pcie2_cfg_write(struct bcma_drv_pcie2 * pcie2,u32 addr,u32 val)28f473832fSRafał Miłecki static void bcma_core_pcie2_cfg_write(struct bcma_drv_pcie2 *pcie2, u32 addr,
29f473832fSRafał Miłecki u32 val)
30f473832fSRafał Miłecki {
31f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR, addr);
32f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, val);
33f473832fSRafał Miłecki }
34f473832fSRafał Miłecki
35f473832fSRafał Miłecki /**************************************************
36f473832fSRafał Miłecki * Init.
37f473832fSRafał Miłecki **************************************************/
38f473832fSRafał Miłecki
bcma_core_pcie2_war_delay_perst_enab(struct bcma_drv_pcie2 * pcie2,bool enable)39f473832fSRafał Miłecki static u32 bcma_core_pcie2_war_delay_perst_enab(struct bcma_drv_pcie2 *pcie2,
40f473832fSRafał Miłecki bool enable)
41f473832fSRafał Miłecki {
42f473832fSRafał Miłecki u32 val;
43f473832fSRafał Miłecki
44f473832fSRafał Miłecki /* restore back to default */
45f473832fSRafał Miłecki val = pcie2_read32(pcie2, BCMA_CORE_PCIE2_CLK_CONTROL);
46f473832fSRafał Miłecki val |= PCIE2_CLKC_DLYPERST;
47f473832fSRafał Miłecki val &= ~PCIE2_CLKC_DISSPROMLD;
48f473832fSRafał Miłecki if (enable) {
49f473832fSRafał Miłecki val &= ~PCIE2_CLKC_DLYPERST;
50f473832fSRafał Miłecki val |= PCIE2_CLKC_DISSPROMLD;
51f473832fSRafał Miłecki }
52f473832fSRafał Miłecki pcie2_write32(pcie2, (BCMA_CORE_PCIE2_CLK_CONTROL), val);
53f473832fSRafał Miłecki /* flush */
54f473832fSRafał Miłecki return pcie2_read32(pcie2, BCMA_CORE_PCIE2_CLK_CONTROL);
55f473832fSRafał Miłecki }
56f473832fSRafał Miłecki
bcma_core_pcie2_set_ltr_vals(struct bcma_drv_pcie2 * pcie2)57f473832fSRafał Miłecki static void bcma_core_pcie2_set_ltr_vals(struct bcma_drv_pcie2 *pcie2)
58f473832fSRafał Miłecki {
59f473832fSRafał Miłecki /* LTR0 */
60f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR, 0x844);
61f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, 0x883c883c);
62f473832fSRafał Miłecki /* LTR1 */
63f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR, 0x848);
64f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, 0x88648864);
65f473832fSRafał Miłecki /* LTR2 */
66f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR, 0x84C);
67f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, 0x90039003);
68f473832fSRafał Miłecki }
69f473832fSRafał Miłecki
bcma_core_pcie2_hw_ltr_war(struct bcma_drv_pcie2 * pcie2)70f473832fSRafał Miłecki static void bcma_core_pcie2_hw_ltr_war(struct bcma_drv_pcie2 *pcie2)
71f473832fSRafał Miłecki {
72f473832fSRafał Miłecki u8 core_rev = pcie2->core->id.rev;
73f473832fSRafał Miłecki u32 devstsctr2;
74f473832fSRafał Miłecki
75f473832fSRafał Miłecki if (core_rev < 2 || core_rev == 10 || core_rev > 13)
76f473832fSRafał Miłecki return;
77f473832fSRafał Miłecki
78f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR,
79f473832fSRafał Miłecki PCIE2_CAP_DEVSTSCTRL2_OFFSET);
80f473832fSRafał Miłecki devstsctr2 = pcie2_read32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA);
81f473832fSRafał Miłecki if (devstsctr2 & PCIE2_CAP_DEVSTSCTRL2_LTRENAB) {
82f473832fSRafał Miłecki /* force the right LTR values */
83f473832fSRafał Miłecki bcma_core_pcie2_set_ltr_vals(pcie2);
84f473832fSRafał Miłecki
85f473832fSRafał Miłecki /* TODO:
86*a765c8fdSAshish Kalra *si_core_wrapperreg(pcie2, 3, 0x60, 0x8080, 0);
87*a765c8fdSAshish Kalra */
88f473832fSRafał Miłecki
89f473832fSRafał Miłecki /* enable the LTR */
90f473832fSRafał Miłecki devstsctr2 |= PCIE2_CAP_DEVSTSCTRL2_LTRENAB;
91f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR,
92f473832fSRafał Miłecki PCIE2_CAP_DEVSTSCTRL2_OFFSET);
93f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, devstsctr2);
94f473832fSRafał Miłecki
95f473832fSRafał Miłecki /* set the LTR state to be active */
96f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_LTR_STATE,
97f473832fSRafał Miłecki PCIE2_LTR_ACTIVE);
98f473832fSRafał Miłecki usleep_range(1000, 2000);
99f473832fSRafał Miłecki
100f473832fSRafał Miłecki /* set the LTR state to be sleep */
101f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_LTR_STATE,
102f473832fSRafał Miłecki PCIE2_LTR_SLEEP);
103f473832fSRafał Miłecki usleep_range(1000, 2000);
104f473832fSRafał Miłecki }
105f473832fSRafał Miłecki }
106f473832fSRafał Miłecki
pciedev_crwlpciegen2(struct bcma_drv_pcie2 * pcie2)107f473832fSRafał Miłecki static void pciedev_crwlpciegen2(struct bcma_drv_pcie2 *pcie2)
108f473832fSRafał Miłecki {
109f473832fSRafał Miłecki u8 core_rev = pcie2->core->id.rev;
110f473832fSRafał Miłecki bool pciewar160, pciewar162;
111f473832fSRafał Miłecki
112f473832fSRafał Miłecki pciewar160 = core_rev == 7 || core_rev == 9 || core_rev == 11;
113f473832fSRafał Miłecki pciewar162 = core_rev == 5 || core_rev == 7 || core_rev == 8 ||
114f473832fSRafał Miłecki core_rev == 9 || core_rev == 11;
115f473832fSRafał Miłecki
116f473832fSRafał Miłecki if (!pciewar160 && !pciewar162)
117f473832fSRafał Miłecki return;
118f473832fSRafał Miłecki
119f473832fSRafał Miłecki /* TODO */
120f473832fSRafał Miłecki #if 0
121f473832fSRafał Miłecki pcie2_set32(pcie2, BCMA_CORE_PCIE2_CLK_CONTROL,
122f473832fSRafał Miłecki PCIE_DISABLE_L1CLK_GATING);
123f473832fSRafał Miłecki #if 0
124f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR,
125f473832fSRafał Miłecki PCIEGEN2_COE_PVT_TL_CTRL_0);
126f473832fSRafał Miłecki pcie2_mask32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA,
127f473832fSRafał Miłecki ~(1 << COE_PVT_TL_CTRL_0_PM_DIS_L1_REENTRY_BIT));
128f473832fSRafał Miłecki #endif
129f473832fSRafał Miłecki #endif
130f473832fSRafał Miłecki }
131f473832fSRafał Miłecki
pciedev_crwlpciegen2_180(struct bcma_drv_pcie2 * pcie2)132f473832fSRafał Miłecki static void pciedev_crwlpciegen2_180(struct bcma_drv_pcie2 *pcie2)
133f473832fSRafał Miłecki {
134f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR, PCIE2_PMCR_REFUP);
135f473832fSRafał Miłecki pcie2_set32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, 0x1f);
136f473832fSRafał Miłecki }
137f473832fSRafał Miłecki
pciedev_crwlpciegen2_182(struct bcma_drv_pcie2 * pcie2)138f473832fSRafał Miłecki static void pciedev_crwlpciegen2_182(struct bcma_drv_pcie2 *pcie2)
139f473832fSRafał Miłecki {
140f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR, PCIE2_SBMBX);
141f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, 1 << 0);
142f473832fSRafał Miłecki }
143f473832fSRafał Miłecki
pciedev_reg_pm_clk_period(struct bcma_drv_pcie2 * pcie2)144f473832fSRafał Miłecki static void pciedev_reg_pm_clk_period(struct bcma_drv_pcie2 *pcie2)
145f473832fSRafał Miłecki {
146f473832fSRafał Miłecki struct bcma_drv_cc *drv_cc = &pcie2->core->bus->drv_cc;
147f473832fSRafał Miłecki u8 core_rev = pcie2->core->id.rev;
148f473832fSRafał Miłecki u32 alp_khz, pm_value;
149f473832fSRafał Miłecki
150f473832fSRafał Miłecki if (core_rev <= 13) {
151f473832fSRafał Miłecki alp_khz = bcma_pmu_get_alp_clock(drv_cc) / 1000;
152f473832fSRafał Miłecki pm_value = (1000000 * 2) / alp_khz;
153f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDADDR,
154f473832fSRafał Miłecki PCIE2_PVT_REG_PM_CLK_PERIOD);
155f473832fSRafał Miłecki pcie2_write32(pcie2, BCMA_CORE_PCIE2_CONFIGINDDATA, pm_value);
156f473832fSRafał Miłecki }
157f473832fSRafał Miłecki }
158f473832fSRafał Miłecki
bcma_core_pcie2_init(struct bcma_drv_pcie2 * pcie2)159f473832fSRafał Miłecki void bcma_core_pcie2_init(struct bcma_drv_pcie2 *pcie2)
160f473832fSRafał Miłecki {
161804e27deSRafał Miłecki struct bcma_bus *bus = pcie2->core->bus;
162804e27deSRafał Miłecki struct bcma_chipinfo *ci = &bus->chipinfo;
163f473832fSRafał Miłecki u32 tmp;
164f473832fSRafał Miłecki
165f473832fSRafał Miłecki tmp = pcie2_read32(pcie2, BCMA_CORE_PCIE2_SPROM(54));
166f473832fSRafał Miłecki if ((tmp & 0xe) >> 1 == 2)
167f473832fSRafał Miłecki bcma_core_pcie2_cfg_write(pcie2, 0x4e0, 0x17);
168f473832fSRafał Miłecki
169804e27deSRafał Miłecki switch (bus->chipinfo.id) {
170804e27deSRafał Miłecki case BCMA_CHIP_ID_BCM4360:
171804e27deSRafał Miłecki case BCMA_CHIP_ID_BCM4352:
172804e27deSRafał Miłecki pcie2->reqsize = 1024;
173804e27deSRafał Miłecki break;
174804e27deSRafał Miłecki default:
175804e27deSRafał Miłecki pcie2->reqsize = 128;
176804e27deSRafał Miłecki break;
177804e27deSRafał Miłecki }
178f473832fSRafał Miłecki
179f473832fSRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM4360 && ci->rev > 3)
180f473832fSRafał Miłecki bcma_core_pcie2_war_delay_perst_enab(pcie2, true);
181f473832fSRafał Miłecki bcma_core_pcie2_hw_ltr_war(pcie2);
182f473832fSRafał Miłecki pciedev_crwlpciegen2(pcie2);
183f473832fSRafał Miłecki pciedev_reg_pm_clk_period(pcie2);
184f473832fSRafał Miłecki pciedev_crwlpciegen2_180(pcie2);
185f473832fSRafał Miłecki pciedev_crwlpciegen2_182(pcie2);
186f473832fSRafał Miłecki }
187804e27deSRafał Miłecki
188804e27deSRafał Miłecki /**************************************************
189804e27deSRafał Miłecki * Runtime ops.
190804e27deSRafał Miłecki **************************************************/
191804e27deSRafał Miłecki
bcma_core_pcie2_up(struct bcma_drv_pcie2 * pcie2)192804e27deSRafał Miłecki void bcma_core_pcie2_up(struct bcma_drv_pcie2 *pcie2)
193804e27deSRafał Miłecki {
194804e27deSRafał Miłecki struct bcma_bus *bus = pcie2->core->bus;
195804e27deSRafał Miłecki struct pci_dev *dev = bus->host_pci;
196804e27deSRafał Miłecki int err;
197804e27deSRafał Miłecki
198804e27deSRafał Miłecki err = pcie_set_readrq(dev, pcie2->reqsize);
199804e27deSRafał Miłecki if (err)
200804e27deSRafał Miłecki bcma_err(bus, "Error setting PCI_EXP_DEVCTL_READRQ: %d\n", err);
201804e27deSRafał Miłecki }
202