12874c5fdSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-or-later
2faf0b2e5SLi Yang /*
3faf0b2e5SLi Yang * drivers/ata/sata_fsl.c
4faf0b2e5SLi Yang *
5faf0b2e5SLi Yang * Freescale 3.0Gbps SATA device driver
6faf0b2e5SLi Yang *
7faf0b2e5SLi Yang * Author: Ashish Kalra <ashish.kalra@freescale.com>
8faf0b2e5SLi Yang * Li Yang <leoli@freescale.com>
9faf0b2e5SLi Yang *
106b4b8fc8SQiang Liu * Copyright (c) 2006-2007, 2011-2012 Freescale Semiconductor, Inc.
11faf0b2e5SLi Yang */
12faf0b2e5SLi Yang
13faf0b2e5SLi Yang #include <linux/kernel.h>
14faf0b2e5SLi Yang #include <linux/module.h>
1561e6ae71SRob Herring #include <linux/of.h>
1661e6ae71SRob Herring #include <linux/of_address.h>
1761e6ae71SRob Herring #include <linux/of_irq.h>
18faf0b2e5SLi Yang #include <linux/platform_device.h>
195a0e3ad6STejun Heo #include <linux/slab.h>
20faf0b2e5SLi Yang
21faf0b2e5SLi Yang #include <scsi/scsi_host.h>
22faf0b2e5SLi Yang #include <scsi/scsi_cmnd.h>
23faf0b2e5SLi Yang #include <linux/libata.h>
24faf0b2e5SLi Yang #include <asm/io.h>
25faf0b2e5SLi Yang
266b4b8fc8SQiang Liu static unsigned int intr_coalescing_count;
276b4b8fc8SQiang Liu module_param(intr_coalescing_count, int, S_IRUGO);
286b4b8fc8SQiang Liu MODULE_PARM_DESC(intr_coalescing_count,
296b4b8fc8SQiang Liu "INT coalescing count threshold (1..31)");
306b4b8fc8SQiang Liu
316b4b8fc8SQiang Liu static unsigned int intr_coalescing_ticks;
326b4b8fc8SQiang Liu module_param(intr_coalescing_ticks, int, S_IRUGO);
336b4b8fc8SQiang Liu MODULE_PARM_DESC(intr_coalescing_ticks,
346b4b8fc8SQiang Liu "INT coalescing timer threshold in AHB ticks");
35faf0b2e5SLi Yang /* Controller information */
36faf0b2e5SLi Yang enum {
37faf0b2e5SLi Yang SATA_FSL_QUEUE_DEPTH = 16,
38faf0b2e5SLi Yang SATA_FSL_MAX_PRD = 63,
39faf0b2e5SLi Yang SATA_FSL_MAX_PRD_USABLE = SATA_FSL_MAX_PRD - 1,
40faf0b2e5SLi Yang SATA_FSL_MAX_PRD_DIRECT = 16, /* Direct PRDT entries */
41faf0b2e5SLi Yang
429cbe056fSSergei Shtylyov SATA_FSL_HOST_FLAGS = (ATA_FLAG_SATA | ATA_FLAG_PIO_DMA |
434f2568f5SAndreas Werner ATA_FLAG_PMP | ATA_FLAG_NCQ |
444f2568f5SAndreas Werner ATA_FLAG_AN | ATA_FLAG_NO_LOG_PAGE),
45faf0b2e5SLi Yang
46faf0b2e5SLi Yang SATA_FSL_MAX_CMDS = SATA_FSL_QUEUE_DEPTH,
47faf0b2e5SLi Yang SATA_FSL_CMD_HDR_SIZE = 16, /* 4 DWORDS */
48faf0b2e5SLi Yang SATA_FSL_CMD_SLOT_SIZE = (SATA_FSL_MAX_CMDS * SATA_FSL_CMD_HDR_SIZE),
49faf0b2e5SLi Yang
50faf0b2e5SLi Yang /*
51faf0b2e5SLi Yang * SATA-FSL host controller supports a max. of (15+1) direct PRDEs, and
52faf0b2e5SLi Yang * chained indirect PRDEs up to a max count of 63.
53af901ca1SAndré Goddard Rosa * We are allocating an array of 63 PRDEs contiguously, but PRDE#15 will
54faf0b2e5SLi Yang * be setup as an indirect descriptor, pointing to it's next
55af901ca1SAndré Goddard Rosa * (contiguous) PRDE. Though chained indirect PRDE arrays are
56faf0b2e5SLi Yang * supported,it will be more efficient to use a direct PRDT and
57faf0b2e5SLi Yang * a single chain/link to indirect PRDE array/PRDT.
58faf0b2e5SLi Yang */
59faf0b2e5SLi Yang
60faf0b2e5SLi Yang SATA_FSL_CMD_DESC_CFIS_SZ = 32,
61faf0b2e5SLi Yang SATA_FSL_CMD_DESC_SFIS_SZ = 32,
62faf0b2e5SLi Yang SATA_FSL_CMD_DESC_ACMD_SZ = 16,
63faf0b2e5SLi Yang SATA_FSL_CMD_DESC_RSRVD = 16,
64faf0b2e5SLi Yang
65faf0b2e5SLi Yang SATA_FSL_CMD_DESC_SIZE = (SATA_FSL_CMD_DESC_CFIS_SZ +
66faf0b2e5SLi Yang SATA_FSL_CMD_DESC_SFIS_SZ +
67faf0b2e5SLi Yang SATA_FSL_CMD_DESC_ACMD_SZ +
68faf0b2e5SLi Yang SATA_FSL_CMD_DESC_RSRVD +
69faf0b2e5SLi Yang SATA_FSL_MAX_PRD * 16),
70faf0b2e5SLi Yang
71faf0b2e5SLi Yang SATA_FSL_CMD_DESC_OFFSET_TO_PRDT =
72faf0b2e5SLi Yang (SATA_FSL_CMD_DESC_CFIS_SZ +
73faf0b2e5SLi Yang SATA_FSL_CMD_DESC_SFIS_SZ +
74faf0b2e5SLi Yang SATA_FSL_CMD_DESC_ACMD_SZ +
75faf0b2e5SLi Yang SATA_FSL_CMD_DESC_RSRVD),
76faf0b2e5SLi Yang
77faf0b2e5SLi Yang SATA_FSL_CMD_DESC_AR_SZ = (SATA_FSL_CMD_DESC_SIZE * SATA_FSL_MAX_CMDS),
78faf0b2e5SLi Yang SATA_FSL_PORT_PRIV_DMA_SZ = (SATA_FSL_CMD_SLOT_SIZE +
79faf0b2e5SLi Yang SATA_FSL_CMD_DESC_AR_SZ),
80faf0b2e5SLi Yang
81faf0b2e5SLi Yang /*
82faf0b2e5SLi Yang * MPC8315 has two SATA controllers, SATA1 & SATA2
83faf0b2e5SLi Yang * (one port per controller)
84faf0b2e5SLi Yang * MPC837x has 2/4 controllers, one port per controller
85faf0b2e5SLi Yang */
86faf0b2e5SLi Yang
87faf0b2e5SLi Yang SATA_FSL_MAX_PORTS = 1,
88faf0b2e5SLi Yang
89faf0b2e5SLi Yang SATA_FSL_IRQ_FLAG = IRQF_SHARED,
90faf0b2e5SLi Yang };
91faf0b2e5SLi Yang
92faf0b2e5SLi Yang /*
936b4b8fc8SQiang Liu * Interrupt Coalescing Control Register bitdefs */
946b4b8fc8SQiang Liu enum {
956b4b8fc8SQiang Liu ICC_MIN_INT_COUNT_THRESHOLD = 1,
966b4b8fc8SQiang Liu ICC_MAX_INT_COUNT_THRESHOLD = ((1 << 5) - 1),
976b4b8fc8SQiang Liu ICC_MIN_INT_TICKS_THRESHOLD = 0,
986b4b8fc8SQiang Liu ICC_MAX_INT_TICKS_THRESHOLD = ((1 << 19) - 1),
996b4b8fc8SQiang Liu ICC_SAFE_INT_TICKS = 1,
1006b4b8fc8SQiang Liu };
1016b4b8fc8SQiang Liu
1026b4b8fc8SQiang Liu /*
103faf0b2e5SLi Yang * Host Controller command register set - per port
104faf0b2e5SLi Yang */
105faf0b2e5SLi Yang enum {
106faf0b2e5SLi Yang CQ = 0,
107faf0b2e5SLi Yang CA = 8,
108faf0b2e5SLi Yang CC = 0x10,
109faf0b2e5SLi Yang CE = 0x18,
110faf0b2e5SLi Yang DE = 0x20,
111faf0b2e5SLi Yang CHBA = 0x24,
112faf0b2e5SLi Yang HSTATUS = 0x28,
113faf0b2e5SLi Yang HCONTROL = 0x2C,
114faf0b2e5SLi Yang CQPMP = 0x30,
115faf0b2e5SLi Yang SIGNATURE = 0x34,
116faf0b2e5SLi Yang ICC = 0x38,
117faf0b2e5SLi Yang
118faf0b2e5SLi Yang /*
119faf0b2e5SLi Yang * Host Status Register (HStatus) bitdefs
120faf0b2e5SLi Yang */
121faf0b2e5SLi Yang ONLINE = (1 << 31),
122faf0b2e5SLi Yang GOING_OFFLINE = (1 << 30),
123faf0b2e5SLi Yang BIST_ERR = (1 << 29),
124100f586bSShaohui Xie CLEAR_ERROR = (1 << 27),
125faf0b2e5SLi Yang
126faf0b2e5SLi Yang FATAL_ERR_HC_MASTER_ERR = (1 << 18),
127faf0b2e5SLi Yang FATAL_ERR_PARITY_ERR_TX = (1 << 17),
128faf0b2e5SLi Yang FATAL_ERR_PARITY_ERR_RX = (1 << 16),
129faf0b2e5SLi Yang FATAL_ERR_DATA_UNDERRUN = (1 << 13),
130faf0b2e5SLi Yang FATAL_ERR_DATA_OVERRUN = (1 << 12),
131faf0b2e5SLi Yang FATAL_ERR_CRC_ERR_TX = (1 << 11),
132faf0b2e5SLi Yang FATAL_ERR_CRC_ERR_RX = (1 << 10),
133faf0b2e5SLi Yang FATAL_ERR_FIFO_OVRFL_TX = (1 << 9),
134faf0b2e5SLi Yang FATAL_ERR_FIFO_OVRFL_RX = (1 << 8),
135faf0b2e5SLi Yang
136faf0b2e5SLi Yang FATAL_ERROR_DECODE = FATAL_ERR_HC_MASTER_ERR |
137faf0b2e5SLi Yang FATAL_ERR_PARITY_ERR_TX |
138faf0b2e5SLi Yang FATAL_ERR_PARITY_ERR_RX |
139faf0b2e5SLi Yang FATAL_ERR_DATA_UNDERRUN |
140faf0b2e5SLi Yang FATAL_ERR_DATA_OVERRUN |
141faf0b2e5SLi Yang FATAL_ERR_CRC_ERR_TX |
142faf0b2e5SLi Yang FATAL_ERR_CRC_ERR_RX |
143faf0b2e5SLi Yang FATAL_ERR_FIFO_OVRFL_TX | FATAL_ERR_FIFO_OVRFL_RX,
144faf0b2e5SLi Yang
145100f586bSShaohui Xie INT_ON_DATA_LENGTH_MISMATCH = (1 << 12),
146faf0b2e5SLi Yang INT_ON_FATAL_ERR = (1 << 5),
147faf0b2e5SLi Yang INT_ON_PHYRDY_CHG = (1 << 4),
148faf0b2e5SLi Yang
149faf0b2e5SLi Yang INT_ON_SIGNATURE_UPDATE = (1 << 3),
150faf0b2e5SLi Yang INT_ON_SNOTIFY_UPDATE = (1 << 2),
151faf0b2e5SLi Yang INT_ON_SINGL_DEVICE_ERR = (1 << 1),
152faf0b2e5SLi Yang INT_ON_CMD_COMPLETE = 1,
153faf0b2e5SLi Yang
154fd6c29e3Sashish kalra INT_ON_ERROR = INT_ON_FATAL_ERR | INT_ON_SNOTIFY_UPDATE |
155faf0b2e5SLi Yang INT_ON_PHYRDY_CHG | INT_ON_SINGL_DEVICE_ERR,
156faf0b2e5SLi Yang
157faf0b2e5SLi Yang /*
158faf0b2e5SLi Yang * Host Control Register (HControl) bitdefs
159faf0b2e5SLi Yang */
160faf0b2e5SLi Yang HCONTROL_ONLINE_PHY_RST = (1 << 31),
161faf0b2e5SLi Yang HCONTROL_FORCE_OFFLINE = (1 << 30),
16293272b13SJerry Huang HCONTROL_LEGACY = (1 << 28),
163faf0b2e5SLi Yang HCONTROL_PARITY_PROT_MOD = (1 << 14),
164faf0b2e5SLi Yang HCONTROL_DPATH_PARITY = (1 << 12),
165faf0b2e5SLi Yang HCONTROL_SNOOP_ENABLE = (1 << 10),
166faf0b2e5SLi Yang HCONTROL_PMP_ATTACHED = (1 << 9),
167faf0b2e5SLi Yang HCONTROL_COPYOUT_STATFIS = (1 << 8),
168faf0b2e5SLi Yang IE_ON_FATAL_ERR = (1 << 5),
169faf0b2e5SLi Yang IE_ON_PHYRDY_CHG = (1 << 4),
170faf0b2e5SLi Yang IE_ON_SIGNATURE_UPDATE = (1 << 3),
171faf0b2e5SLi Yang IE_ON_SNOTIFY_UPDATE = (1 << 2),
172faf0b2e5SLi Yang IE_ON_SINGL_DEVICE_ERR = (1 << 1),
173faf0b2e5SLi Yang IE_ON_CMD_COMPLETE = 1,
174faf0b2e5SLi Yang
175faf0b2e5SLi Yang DEFAULT_PORT_IRQ_ENABLE_MASK = IE_ON_FATAL_ERR | IE_ON_PHYRDY_CHG |
176fd6c29e3Sashish kalra IE_ON_SIGNATURE_UPDATE | IE_ON_SNOTIFY_UPDATE |
177faf0b2e5SLi Yang IE_ON_SINGL_DEVICE_ERR | IE_ON_CMD_COMPLETE,
178faf0b2e5SLi Yang
179faf0b2e5SLi Yang EXT_INDIRECT_SEG_PRD_FLAG = (1 << 31),
1802f957fc9SXulei DATA_SNOOP_ENABLE_V1 = (1 << 22),
1812f957fc9SXulei DATA_SNOOP_ENABLE_V2 = (1 << 28),
182faf0b2e5SLi Yang };
183faf0b2e5SLi Yang
184faf0b2e5SLi Yang /*
185faf0b2e5SLi Yang * SATA Superset Registers
186faf0b2e5SLi Yang */
187faf0b2e5SLi Yang enum {
188faf0b2e5SLi Yang SSTATUS = 0,
189faf0b2e5SLi Yang SERROR = 4,
190faf0b2e5SLi Yang SCONTROL = 8,
191faf0b2e5SLi Yang SNOTIFY = 0xC,
192faf0b2e5SLi Yang };
193faf0b2e5SLi Yang
194faf0b2e5SLi Yang /*
195faf0b2e5SLi Yang * Control Status Register Set
196faf0b2e5SLi Yang */
197faf0b2e5SLi Yang enum {
198faf0b2e5SLi Yang TRANSCFG = 0,
199faf0b2e5SLi Yang TRANSSTATUS = 4,
200faf0b2e5SLi Yang LINKCFG = 8,
201faf0b2e5SLi Yang LINKCFG1 = 0xC,
202faf0b2e5SLi Yang LINKCFG2 = 0x10,
203faf0b2e5SLi Yang LINKSTATUS = 0x14,
204faf0b2e5SLi Yang LINKSTATUS1 = 0x18,
205faf0b2e5SLi Yang PHYCTRLCFG = 0x1C,
206faf0b2e5SLi Yang COMMANDSTAT = 0x20,
207faf0b2e5SLi Yang };
208faf0b2e5SLi Yang
209578ca87cSPrabhakar Kushwaha /* TRANSCFG (transport-layer) configuration control */
210578ca87cSPrabhakar Kushwaha enum {
211578ca87cSPrabhakar Kushwaha TRANSCFG_RX_WATER_MARK = (1 << 4),
212578ca87cSPrabhakar Kushwaha };
213578ca87cSPrabhakar Kushwaha
214faf0b2e5SLi Yang /* PHY (link-layer) configuration control */
215faf0b2e5SLi Yang enum {
216faf0b2e5SLi Yang PHY_BIST_ENABLE = 0x01,
217faf0b2e5SLi Yang };
218faf0b2e5SLi Yang
219faf0b2e5SLi Yang /*
220faf0b2e5SLi Yang * Command Header Table entry, i.e, command slot
221faf0b2e5SLi Yang * 4 Dwords per command slot, command header size == 64 Dwords.
222faf0b2e5SLi Yang */
223faf0b2e5SLi Yang struct cmdhdr_tbl_entry {
224f8bc938eSDamien Le Moal __le32 cda;
225f8bc938eSDamien Le Moal __le32 prde_fis_len;
226f8bc938eSDamien Le Moal __le32 ttl;
227f8bc938eSDamien Le Moal __le32 desc_info;
228faf0b2e5SLi Yang };
229faf0b2e5SLi Yang
230faf0b2e5SLi Yang /*
231faf0b2e5SLi Yang * Description information bitdefs
232faf0b2e5SLi Yang */
233faf0b2e5SLi Yang enum {
234d3587243SDave Liu CMD_DESC_RES = (1 << 11),
235faf0b2e5SLi Yang VENDOR_SPECIFIC_BIST = (1 << 10),
236faf0b2e5SLi Yang CMD_DESC_SNOOP_ENABLE = (1 << 9),
237faf0b2e5SLi Yang FPDMA_QUEUED_CMD = (1 << 8),
238faf0b2e5SLi Yang SRST_CMD = (1 << 7),
239faf0b2e5SLi Yang BIST = (1 << 6),
240faf0b2e5SLi Yang ATAPI_CMD = (1 << 5),
241faf0b2e5SLi Yang };
242faf0b2e5SLi Yang
243faf0b2e5SLi Yang /*
244faf0b2e5SLi Yang * Command Descriptor
245faf0b2e5SLi Yang */
246faf0b2e5SLi Yang struct command_desc {
247faf0b2e5SLi Yang u8 cfis[8 * 4];
248faf0b2e5SLi Yang u8 sfis[8 * 4];
24923c72ffeSKees Cook struct_group(cdb,
250faf0b2e5SLi Yang u8 acmd[4 * 4];
251faf0b2e5SLi Yang u8 fill[4 * 4];
25223c72ffeSKees Cook );
253faf0b2e5SLi Yang u32 prdt[SATA_FSL_MAX_PRD_DIRECT * 4];
254faf0b2e5SLi Yang u32 prdt_indirect[(SATA_FSL_MAX_PRD - SATA_FSL_MAX_PRD_DIRECT) * 4];
255faf0b2e5SLi Yang };
256faf0b2e5SLi Yang
257faf0b2e5SLi Yang /*
258faf0b2e5SLi Yang * Physical region table descriptor(PRD)
259faf0b2e5SLi Yang */
260faf0b2e5SLi Yang
261faf0b2e5SLi Yang struct prde {
262f8bc938eSDamien Le Moal __le32 dba;
263faf0b2e5SLi Yang u8 fill[2 * 4];
264f8bc938eSDamien Le Moal __le32 ddc_and_ext;
265faf0b2e5SLi Yang };
266faf0b2e5SLi Yang
267faf0b2e5SLi Yang /*
268faf0b2e5SLi Yang * ata_port private data
269faf0b2e5SLi Yang * This is our per-port instance data.
270faf0b2e5SLi Yang */
271faf0b2e5SLi Yang struct sata_fsl_port_priv {
272faf0b2e5SLi Yang struct cmdhdr_tbl_entry *cmdslot;
273faf0b2e5SLi Yang dma_addr_t cmdslot_paddr;
274faf0b2e5SLi Yang struct command_desc *cmdentry;
275faf0b2e5SLi Yang dma_addr_t cmdentry_paddr;
276faf0b2e5SLi Yang };
277faf0b2e5SLi Yang
278faf0b2e5SLi Yang /*
279faf0b2e5SLi Yang * ata_port->host_set private data
280faf0b2e5SLi Yang */
281faf0b2e5SLi Yang struct sata_fsl_host_priv {
282faf0b2e5SLi Yang void __iomem *hcr_base;
283faf0b2e5SLi Yang void __iomem *ssr_base;
284faf0b2e5SLi Yang void __iomem *csr_base;
28579b3edc9SLi Yang int irq;
2862f957fc9SXulei int data_snoop;
2876b4b8fc8SQiang Liu struct device_attribute intr_coalescing;
2887551c40dSQiang Liu struct device_attribute rx_watermark;
289faf0b2e5SLi Yang };
290faf0b2e5SLi Yang
fsl_sata_set_irq_coalescing(struct ata_host * host,unsigned int count,unsigned int ticks)2916b4b8fc8SQiang Liu static void fsl_sata_set_irq_coalescing(struct ata_host *host,
2926b4b8fc8SQiang Liu unsigned int count, unsigned int ticks)
2936b4b8fc8SQiang Liu {
2946b4b8fc8SQiang Liu struct sata_fsl_host_priv *host_priv = host->private_data;
2956b4b8fc8SQiang Liu void __iomem *hcr_base = host_priv->hcr_base;
29699bbdfa6SAnthony Foiani unsigned long flags;
2976b4b8fc8SQiang Liu
2986b4b8fc8SQiang Liu if (count > ICC_MAX_INT_COUNT_THRESHOLD)
2996b4b8fc8SQiang Liu count = ICC_MAX_INT_COUNT_THRESHOLD;
3006b4b8fc8SQiang Liu else if (count < ICC_MIN_INT_COUNT_THRESHOLD)
3016b4b8fc8SQiang Liu count = ICC_MIN_INT_COUNT_THRESHOLD;
3026b4b8fc8SQiang Liu
3036b4b8fc8SQiang Liu if (ticks > ICC_MAX_INT_TICKS_THRESHOLD)
3046b4b8fc8SQiang Liu ticks = ICC_MAX_INT_TICKS_THRESHOLD;
3056b4b8fc8SQiang Liu else if ((ICC_MIN_INT_TICKS_THRESHOLD == ticks) &&
3066b4b8fc8SQiang Liu (count > ICC_MIN_INT_COUNT_THRESHOLD))
3076b4b8fc8SQiang Liu ticks = ICC_SAFE_INT_TICKS;
3086b4b8fc8SQiang Liu
30999bbdfa6SAnthony Foiani spin_lock_irqsave(&host->lock, flags);
3106b4b8fc8SQiang Liu iowrite32((count << 24 | ticks), hcr_base + ICC);
3116b4b8fc8SQiang Liu
3126b4b8fc8SQiang Liu intr_coalescing_count = count;
3136b4b8fc8SQiang Liu intr_coalescing_ticks = ticks;
31499bbdfa6SAnthony Foiani spin_unlock_irqrestore(&host->lock, flags);
3156b4b8fc8SQiang Liu
31665945144SHannes Reinecke dev_dbg(host->dev, "interrupt coalescing, count = 0x%x, ticks = %x\n",
3176b4b8fc8SQiang Liu intr_coalescing_count, intr_coalescing_ticks);
31865945144SHannes Reinecke dev_dbg(host->dev, "ICC register status: (hcr base: 0x%p) = 0x%x\n",
3196b4b8fc8SQiang Liu hcr_base, ioread32(hcr_base + ICC));
3206b4b8fc8SQiang Liu }
3216b4b8fc8SQiang Liu
fsl_sata_intr_coalescing_show(struct device * dev,struct device_attribute * attr,char * buf)3226b4b8fc8SQiang Liu static ssize_t fsl_sata_intr_coalescing_show(struct device *dev,
3236b4b8fc8SQiang Liu struct device_attribute *attr, char *buf)
3246b4b8fc8SQiang Liu {
325921d2eb0SDamien Le Moal return sysfs_emit(buf, "%u %u\n",
3266b4b8fc8SQiang Liu intr_coalescing_count, intr_coalescing_ticks);
3276b4b8fc8SQiang Liu }
3286b4b8fc8SQiang Liu
fsl_sata_intr_coalescing_store(struct device * dev,struct device_attribute * attr,const char * buf,size_t count)3296b4b8fc8SQiang Liu static ssize_t fsl_sata_intr_coalescing_store(struct device *dev,
3306b4b8fc8SQiang Liu struct device_attribute *attr,
3316b4b8fc8SQiang Liu const char *buf, size_t count)
3326b4b8fc8SQiang Liu {
3336b4b8fc8SQiang Liu unsigned int coalescing_count, coalescing_ticks;
3346b4b8fc8SQiang Liu
335921d2eb0SDamien Le Moal if (sscanf(buf, "%u%u", &coalescing_count, &coalescing_ticks) != 2) {
336921d2eb0SDamien Le Moal dev_err(dev, "fsl-sata: wrong parameter format.\n");
3376b4b8fc8SQiang Liu return -EINVAL;
3386b4b8fc8SQiang Liu }
3396b4b8fc8SQiang Liu
3406b4b8fc8SQiang Liu fsl_sata_set_irq_coalescing(dev_get_drvdata(dev),
3416b4b8fc8SQiang Liu coalescing_count, coalescing_ticks);
3426b4b8fc8SQiang Liu
3436b4b8fc8SQiang Liu return strlen(buf);
3446b4b8fc8SQiang Liu }
3456b4b8fc8SQiang Liu
fsl_sata_rx_watermark_show(struct device * dev,struct device_attribute * attr,char * buf)3467551c40dSQiang Liu static ssize_t fsl_sata_rx_watermark_show(struct device *dev,
3477551c40dSQiang Liu struct device_attribute *attr, char *buf)
3487551c40dSQiang Liu {
3497551c40dSQiang Liu unsigned int rx_watermark;
3507551c40dSQiang Liu unsigned long flags;
3517551c40dSQiang Liu struct ata_host *host = dev_get_drvdata(dev);
3527551c40dSQiang Liu struct sata_fsl_host_priv *host_priv = host->private_data;
3537551c40dSQiang Liu void __iomem *csr_base = host_priv->csr_base;
3547551c40dSQiang Liu
3557551c40dSQiang Liu spin_lock_irqsave(&host->lock, flags);
3567551c40dSQiang Liu rx_watermark = ioread32(csr_base + TRANSCFG);
3577551c40dSQiang Liu rx_watermark &= 0x1f;
3587551c40dSQiang Liu spin_unlock_irqrestore(&host->lock, flags);
359ab0efc06SDamien Le Moal
360921d2eb0SDamien Le Moal return sysfs_emit(buf, "%u\n", rx_watermark);
3617551c40dSQiang Liu }
3627551c40dSQiang Liu
fsl_sata_rx_watermark_store(struct device * dev,struct device_attribute * attr,const char * buf,size_t count)3637551c40dSQiang Liu static ssize_t fsl_sata_rx_watermark_store(struct device *dev,
3647551c40dSQiang Liu struct device_attribute *attr,
3657551c40dSQiang Liu const char *buf, size_t count)
3667551c40dSQiang Liu {
3677551c40dSQiang Liu unsigned int rx_watermark;
3687551c40dSQiang Liu unsigned long flags;
3697551c40dSQiang Liu struct ata_host *host = dev_get_drvdata(dev);
3707551c40dSQiang Liu struct sata_fsl_host_priv *host_priv = host->private_data;
3717551c40dSQiang Liu void __iomem *csr_base = host_priv->csr_base;
3727551c40dSQiang Liu u32 temp;
3737551c40dSQiang Liu
374921d2eb0SDamien Le Moal if (kstrtouint(buf, 10, &rx_watermark) < 0) {
375921d2eb0SDamien Le Moal dev_err(dev, "fsl-sata: wrong parameter format.\n");
3767551c40dSQiang Liu return -EINVAL;
3777551c40dSQiang Liu }
3787551c40dSQiang Liu
3797551c40dSQiang Liu spin_lock_irqsave(&host->lock, flags);
3807551c40dSQiang Liu temp = ioread32(csr_base + TRANSCFG);
3817551c40dSQiang Liu temp &= 0xffffffe0;
3827551c40dSQiang Liu iowrite32(temp | rx_watermark, csr_base + TRANSCFG);
3837551c40dSQiang Liu spin_unlock_irqrestore(&host->lock, flags);
384921d2eb0SDamien Le Moal
3857551c40dSQiang Liu return strlen(buf);
3867551c40dSQiang Liu }
3877551c40dSQiang Liu
sata_fsl_tag(struct ata_port * ap,unsigned int tag,void __iomem * hcr_base)38865945144SHannes Reinecke static inline unsigned int sata_fsl_tag(struct ata_port *ap,
38965945144SHannes Reinecke unsigned int tag,
390faf0b2e5SLi Yang void __iomem *hcr_base)
391faf0b2e5SLi Yang {
392faf0b2e5SLi Yang /* We let libATA core do actual (queue) tag allocation */
393faf0b2e5SLi Yang
394faf0b2e5SLi Yang if (unlikely(tag >= SATA_FSL_QUEUE_DEPTH)) {
39565945144SHannes Reinecke ata_port_dbg(ap, "tag %d invalid : out of range\n", tag);
396faf0b2e5SLi Yang return 0;
397faf0b2e5SLi Yang }
398faf0b2e5SLi Yang
399faf0b2e5SLi Yang if (unlikely((ioread32(hcr_base + CQ)) & (1 << tag))) {
40065945144SHannes Reinecke ata_port_dbg(ap, "tag %d invalid : in use!!\n", tag);
401faf0b2e5SLi Yang return 0;
402faf0b2e5SLi Yang }
403faf0b2e5SLi Yang
404faf0b2e5SLi Yang return tag;
405faf0b2e5SLi Yang }
406faf0b2e5SLi Yang
sata_fsl_setup_cmd_hdr_entry(struct ata_port * ap,struct sata_fsl_port_priv * pp,unsigned int tag,u32 desc_info,u32 data_xfer_len,u8 num_prde,u8 fis_len)40714d36306SHannes Reinecke static void sata_fsl_setup_cmd_hdr_entry(struct ata_port *ap,
40814d36306SHannes Reinecke struct sata_fsl_port_priv *pp,
409faf0b2e5SLi Yang unsigned int tag, u32 desc_info,
410faf0b2e5SLi Yang u32 data_xfer_len, u8 num_prde,
411faf0b2e5SLi Yang u8 fis_len)
412faf0b2e5SLi Yang {
413faf0b2e5SLi Yang dma_addr_t cmd_descriptor_address;
414faf0b2e5SLi Yang
415faf0b2e5SLi Yang cmd_descriptor_address = pp->cmdentry_paddr +
416faf0b2e5SLi Yang tag * SATA_FSL_CMD_DESC_SIZE;
417faf0b2e5SLi Yang
418faf0b2e5SLi Yang /* NOTE: both data_xfer_len & fis_len are Dword counts */
419faf0b2e5SLi Yang
420faf0b2e5SLi Yang pp->cmdslot[tag].cda = cpu_to_le32(cmd_descriptor_address);
421faf0b2e5SLi Yang pp->cmdslot[tag].prde_fis_len =
422faf0b2e5SLi Yang cpu_to_le32((num_prde << 16) | (fis_len << 2));
423faf0b2e5SLi Yang pp->cmdslot[tag].ttl = cpu_to_le32(data_xfer_len & ~0x03);
424520d3a1aSLi Yang pp->cmdslot[tag].desc_info = cpu_to_le32(desc_info | (tag & 0x1F));
425faf0b2e5SLi Yang
42614d36306SHannes Reinecke ata_port_dbg(ap, "cda=0x%x, prde_fis_len=0x%x, ttl=0x%x, di=0x%x\n",
427f8bc938eSDamien Le Moal le32_to_cpu(pp->cmdslot[tag].cda),
428f8bc938eSDamien Le Moal le32_to_cpu(pp->cmdslot[tag].prde_fis_len),
429f8bc938eSDamien Le Moal le32_to_cpu(pp->cmdslot[tag].ttl),
430f8bc938eSDamien Le Moal le32_to_cpu(pp->cmdslot[tag].desc_info));
431faf0b2e5SLi Yang }
432faf0b2e5SLi Yang
sata_fsl_fill_sg(struct ata_queued_cmd * qc,void * cmd_desc,u32 * ttl,dma_addr_t cmd_desc_paddr,int data_snoop)433faf0b2e5SLi Yang static unsigned int sata_fsl_fill_sg(struct ata_queued_cmd *qc, void *cmd_desc,
4342f957fc9SXulei u32 *ttl, dma_addr_t cmd_desc_paddr,
4352f957fc9SXulei int data_snoop)
436faf0b2e5SLi Yang {
437faf0b2e5SLi Yang struct scatterlist *sg;
438faf0b2e5SLi Yang unsigned int num_prde = 0;
439faf0b2e5SLi Yang u32 ttl_dwords = 0;
440faf0b2e5SLi Yang
441faf0b2e5SLi Yang /*
442af901ca1SAndré Goddard Rosa * NOTE : direct & indirect prdt's are contiguously allocated
443faf0b2e5SLi Yang */
444faf0b2e5SLi Yang struct prde *prd = (struct prde *)&((struct command_desc *)
445faf0b2e5SLi Yang cmd_desc)->prdt;
446faf0b2e5SLi Yang
447faf0b2e5SLi Yang struct prde *prd_ptr_to_indirect_ext = NULL;
448faf0b2e5SLi Yang unsigned indirect_ext_segment_sz = 0;
449faf0b2e5SLi Yang dma_addr_t indirect_ext_segment_paddr;
450ff2aeb1eSTejun Heo unsigned int si;
451faf0b2e5SLi Yang
452faf0b2e5SLi Yang indirect_ext_segment_paddr = cmd_desc_paddr +
453faf0b2e5SLi Yang SATA_FSL_CMD_DESC_OFFSET_TO_PRDT + SATA_FSL_MAX_PRD_DIRECT * 16;
454faf0b2e5SLi Yang
455ff2aeb1eSTejun Heo for_each_sg(qc->sg, sg, qc->n_elem, si) {
456faf0b2e5SLi Yang dma_addr_t sg_addr = sg_dma_address(sg);
457faf0b2e5SLi Yang u32 sg_len = sg_dma_len(sg);
458faf0b2e5SLi Yang
459faf0b2e5SLi Yang /* warn if each s/g element is not dword aligned */
4606b4b8fc8SQiang Liu if (unlikely(sg_addr & 0x03))
461a9a79dfeSJoe Perches ata_port_err(qc->ap, "s/g addr unaligned : 0x%llx\n",
462f48c019fSKumar Gala (unsigned long long)sg_addr);
4636b4b8fc8SQiang Liu if (unlikely(sg_len & 0x03))
464a9a79dfeSJoe Perches ata_port_err(qc->ap, "s/g len unaligned : 0x%x\n",
465a9a79dfeSJoe Perches sg_len);
466faf0b2e5SLi Yang
46737198e30SJames Bottomley if (num_prde == (SATA_FSL_MAX_PRD_DIRECT - 1) &&
46837198e30SJames Bottomley sg_next(sg) != NULL) {
469faf0b2e5SLi Yang prd_ptr_to_indirect_ext = prd;
470faf0b2e5SLi Yang prd->dba = cpu_to_le32(indirect_ext_segment_paddr);
471faf0b2e5SLi Yang indirect_ext_segment_sz = 0;
472faf0b2e5SLi Yang ++prd;
473faf0b2e5SLi Yang ++num_prde;
474faf0b2e5SLi Yang }
475faf0b2e5SLi Yang
476faf0b2e5SLi Yang ttl_dwords += sg_len;
477faf0b2e5SLi Yang prd->dba = cpu_to_le32(sg_addr);
4782f957fc9SXulei prd->ddc_and_ext = cpu_to_le32(data_snoop | (sg_len & ~0x03));
479faf0b2e5SLi Yang
480faf0b2e5SLi Yang ++num_prde;
481faf0b2e5SLi Yang ++prd;
482faf0b2e5SLi Yang if (prd_ptr_to_indirect_ext)
483faf0b2e5SLi Yang indirect_ext_segment_sz += sg_len;
484faf0b2e5SLi Yang }
485faf0b2e5SLi Yang
486faf0b2e5SLi Yang if (prd_ptr_to_indirect_ext) {
487faf0b2e5SLi Yang /* set indirect extension flag along with indirect ext. size */
488faf0b2e5SLi Yang prd_ptr_to_indirect_ext->ddc_and_ext =
489faf0b2e5SLi Yang cpu_to_le32((EXT_INDIRECT_SEG_PRD_FLAG |
4902f957fc9SXulei data_snoop |
491faf0b2e5SLi Yang (indirect_ext_segment_sz & ~0x03)));
492faf0b2e5SLi Yang }
493faf0b2e5SLi Yang
494faf0b2e5SLi Yang *ttl = ttl_dwords;
495faf0b2e5SLi Yang return num_prde;
496faf0b2e5SLi Yang }
497faf0b2e5SLi Yang
sata_fsl_qc_prep(struct ata_queued_cmd * qc)49895364f36SJiri Slaby static enum ata_completion_errors sata_fsl_qc_prep(struct ata_queued_cmd *qc)
499faf0b2e5SLi Yang {
500faf0b2e5SLi Yang struct ata_port *ap = qc->ap;
501faf0b2e5SLi Yang struct sata_fsl_port_priv *pp = ap->private_data;
502faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
503faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
50465945144SHannes Reinecke unsigned int tag = sata_fsl_tag(ap, qc->hw_tag, hcr_base);
505faf0b2e5SLi Yang struct command_desc *cd;
506d3587243SDave Liu u32 desc_info = CMD_DESC_RES | CMD_DESC_SNOOP_ENABLE;
507faf0b2e5SLi Yang u32 num_prde = 0;
508faf0b2e5SLi Yang u32 ttl_dwords = 0;
509faf0b2e5SLi Yang dma_addr_t cd_paddr;
510faf0b2e5SLi Yang
511faf0b2e5SLi Yang cd = (struct command_desc *)pp->cmdentry + tag;
512faf0b2e5SLi Yang cd_paddr = pp->cmdentry_paddr + tag * SATA_FSL_CMD_DESC_SIZE;
513faf0b2e5SLi Yang
514034d8e8fSAshish Kalra ata_tf_to_fis(&qc->tf, qc->dev->link->pmp, 1, (u8 *) &cd->cfis);
515faf0b2e5SLi Yang
516faf0b2e5SLi Yang /* setup "ACMD - atapi command" in cmd. desc. if this is ATAPI cmd */
517405e66b3STejun Heo if (ata_is_atapi(qc->tf.protocol)) {
518faf0b2e5SLi Yang desc_info |= ATAPI_CMD;
51923c72ffeSKees Cook memset(&cd->cdb, 0, sizeof(cd->cdb));
52023c72ffeSKees Cook memcpy(&cd->cdb, qc->cdb, qc->dev->cdb_len);
521faf0b2e5SLi Yang }
522faf0b2e5SLi Yang
523faf0b2e5SLi Yang if (qc->flags & ATA_QCFLAG_DMAMAP)
524faf0b2e5SLi Yang num_prde = sata_fsl_fill_sg(qc, (void *)cd,
5252f957fc9SXulei &ttl_dwords, cd_paddr,
5262f957fc9SXulei host_priv->data_snoop);
527faf0b2e5SLi Yang
528faf0b2e5SLi Yang if (qc->tf.protocol == ATA_PROT_NCQ)
529faf0b2e5SLi Yang desc_info |= FPDMA_QUEUED_CMD;
530faf0b2e5SLi Yang
53114d36306SHannes Reinecke sata_fsl_setup_cmd_hdr_entry(ap, pp, tag, desc_info, ttl_dwords,
532faf0b2e5SLi Yang num_prde, 5);
533faf0b2e5SLi Yang
53414d36306SHannes Reinecke ata_port_dbg(ap, "SATA FSL : di = 0x%x, ttl = %d, num_prde = %d\n",
535faf0b2e5SLi Yang desc_info, ttl_dwords, num_prde);
53695364f36SJiri Slaby
53795364f36SJiri Slaby return AC_ERR_OK;
538faf0b2e5SLi Yang }
539faf0b2e5SLi Yang
sata_fsl_qc_issue(struct ata_queued_cmd * qc)540faf0b2e5SLi Yang static unsigned int sata_fsl_qc_issue(struct ata_queued_cmd *qc)
541faf0b2e5SLi Yang {
542faf0b2e5SLi Yang struct ata_port *ap = qc->ap;
543faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
544faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
54565945144SHannes Reinecke unsigned int tag = sata_fsl_tag(ap, qc->hw_tag, hcr_base);
546faf0b2e5SLi Yang
54714d36306SHannes Reinecke ata_port_dbg(ap, "CQ=0x%x,CA=0x%x,CE=0x%x,CC=0x%x\n",
548faf0b2e5SLi Yang ioread32(CQ + hcr_base),
549faf0b2e5SLi Yang ioread32(CA + hcr_base),
550faf0b2e5SLi Yang ioread32(CE + hcr_base), ioread32(CC + hcr_base));
551faf0b2e5SLi Yang
552034d8e8fSAshish Kalra iowrite32(qc->dev->link->pmp, CQPMP + hcr_base);
553034d8e8fSAshish Kalra
554faf0b2e5SLi Yang /* Simply queue command to the controller/device */
555faf0b2e5SLi Yang iowrite32(1 << tag, CQ + hcr_base);
556faf0b2e5SLi Yang
55714d36306SHannes Reinecke ata_port_dbg(ap, "tag=%d, CQ=0x%x, CA=0x%x\n",
558faf0b2e5SLi Yang tag, ioread32(CQ + hcr_base), ioread32(CA + hcr_base));
559faf0b2e5SLi Yang
56014d36306SHannes Reinecke ata_port_dbg(ap, "CE=0x%x, DE=0x%x, CC=0x%x, CmdStat = 0x%x\n",
561faf0b2e5SLi Yang ioread32(CE + hcr_base),
562faf0b2e5SLi Yang ioread32(DE + hcr_base),
563b1f5dc48SAnton Vorontsov ioread32(CC + hcr_base),
564b1f5dc48SAnton Vorontsov ioread32(COMMANDSTAT + host_priv->csr_base));
565faf0b2e5SLi Yang
566faf0b2e5SLi Yang return 0;
567faf0b2e5SLi Yang }
568faf0b2e5SLi Yang
sata_fsl_qc_fill_rtf(struct ata_queued_cmd * qc)569931139afSDamien Le Moal static void sata_fsl_qc_fill_rtf(struct ata_queued_cmd *qc)
5704c9bf4e7STejun Heo {
5714c9bf4e7STejun Heo struct sata_fsl_port_priv *pp = qc->ap->private_data;
5724c9bf4e7STejun Heo struct sata_fsl_host_priv *host_priv = qc->ap->host->private_data;
5734c9bf4e7STejun Heo void __iomem *hcr_base = host_priv->hcr_base;
57465945144SHannes Reinecke unsigned int tag = sata_fsl_tag(qc->ap, qc->hw_tag, hcr_base);
5754c9bf4e7STejun Heo struct command_desc *cd;
5764c9bf4e7STejun Heo
5774c9bf4e7STejun Heo cd = pp->cmdentry + tag;
5784c9bf4e7STejun Heo
5794c9bf4e7STejun Heo ata_tf_from_fis(cd->sfis, &qc->result_tf);
5804c9bf4e7STejun Heo }
5814c9bf4e7STejun Heo
sata_fsl_scr_write(struct ata_link * link,unsigned int sc_reg_in,u32 val)58282ef04fbSTejun Heo static int sata_fsl_scr_write(struct ata_link *link,
58382ef04fbSTejun Heo unsigned int sc_reg_in, u32 val)
584faf0b2e5SLi Yang {
58582ef04fbSTejun Heo struct sata_fsl_host_priv *host_priv = link->ap->host->private_data;
586faf0b2e5SLi Yang void __iomem *ssr_base = host_priv->ssr_base;
587faf0b2e5SLi Yang unsigned int sc_reg;
588faf0b2e5SLi Yang
589faf0b2e5SLi Yang switch (sc_reg_in) {
590faf0b2e5SLi Yang case SCR_STATUS:
591faf0b2e5SLi Yang case SCR_ERROR:
592faf0b2e5SLi Yang case SCR_CONTROL:
593faf0b2e5SLi Yang case SCR_ACTIVE:
5949465d532SJeff Garzik sc_reg = sc_reg_in;
595faf0b2e5SLi Yang break;
596faf0b2e5SLi Yang default:
597faf0b2e5SLi Yang return -EINVAL;
598faf0b2e5SLi Yang }
599faf0b2e5SLi Yang
60014d36306SHannes Reinecke ata_link_dbg(link, "reg_in = %d\n", sc_reg);
601faf0b2e5SLi Yang
6022a52e8d4SJeff Garzik iowrite32(val, ssr_base + (sc_reg * 4));
603faf0b2e5SLi Yang return 0;
604faf0b2e5SLi Yang }
605faf0b2e5SLi Yang
sata_fsl_scr_read(struct ata_link * link,unsigned int sc_reg_in,u32 * val)60682ef04fbSTejun Heo static int sata_fsl_scr_read(struct ata_link *link,
60782ef04fbSTejun Heo unsigned int sc_reg_in, u32 *val)
608faf0b2e5SLi Yang {
60982ef04fbSTejun Heo struct sata_fsl_host_priv *host_priv = link->ap->host->private_data;
610faf0b2e5SLi Yang void __iomem *ssr_base = host_priv->ssr_base;
611faf0b2e5SLi Yang unsigned int sc_reg;
612faf0b2e5SLi Yang
613faf0b2e5SLi Yang switch (sc_reg_in) {
614faf0b2e5SLi Yang case SCR_STATUS:
615faf0b2e5SLi Yang case SCR_ERROR:
616faf0b2e5SLi Yang case SCR_CONTROL:
617faf0b2e5SLi Yang case SCR_ACTIVE:
6189465d532SJeff Garzik sc_reg = sc_reg_in;
619faf0b2e5SLi Yang break;
620faf0b2e5SLi Yang default:
621faf0b2e5SLi Yang return -EINVAL;
622faf0b2e5SLi Yang }
623faf0b2e5SLi Yang
62414d36306SHannes Reinecke ata_link_dbg(link, "reg_in = %d\n", sc_reg);
625faf0b2e5SLi Yang
6262a52e8d4SJeff Garzik *val = ioread32(ssr_base + (sc_reg * 4));
627faf0b2e5SLi Yang return 0;
628faf0b2e5SLi Yang }
629faf0b2e5SLi Yang
sata_fsl_freeze(struct ata_port * ap)630faf0b2e5SLi Yang static void sata_fsl_freeze(struct ata_port *ap)
631faf0b2e5SLi Yang {
632faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
633faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
634faf0b2e5SLi Yang u32 temp;
635faf0b2e5SLi Yang
63614d36306SHannes Reinecke ata_port_dbg(ap, "CQ=0x%x, CA=0x%x, CE=0x%x, DE=0x%x\n",
637faf0b2e5SLi Yang ioread32(CQ + hcr_base),
638faf0b2e5SLi Yang ioread32(CA + hcr_base),
639faf0b2e5SLi Yang ioread32(CE + hcr_base), ioread32(DE + hcr_base));
64014d36306SHannes Reinecke ata_port_dbg(ap, "CmdStat = 0x%x\n",
641b1f5dc48SAnton Vorontsov ioread32(host_priv->csr_base + COMMANDSTAT));
642faf0b2e5SLi Yang
643faf0b2e5SLi Yang /* disable interrupts on the controller/port */
644faf0b2e5SLi Yang temp = ioread32(hcr_base + HCONTROL);
645faf0b2e5SLi Yang iowrite32((temp & ~0x3F), hcr_base + HCONTROL);
646faf0b2e5SLi Yang
64714d36306SHannes Reinecke ata_port_dbg(ap, "HControl = 0x%x, HStatus = 0x%x\n",
648faf0b2e5SLi Yang ioread32(hcr_base + HCONTROL), ioread32(hcr_base + HSTATUS));
649faf0b2e5SLi Yang }
650faf0b2e5SLi Yang
sata_fsl_thaw(struct ata_port * ap)651faf0b2e5SLi Yang static void sata_fsl_thaw(struct ata_port *ap)
652faf0b2e5SLi Yang {
653faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
654faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
655faf0b2e5SLi Yang u32 temp;
656faf0b2e5SLi Yang
657faf0b2e5SLi Yang /* ack. any pending IRQs for this controller/port */
658faf0b2e5SLi Yang temp = ioread32(hcr_base + HSTATUS);
659faf0b2e5SLi Yang
66014d36306SHannes Reinecke ata_port_dbg(ap, "pending IRQs = 0x%x\n", (temp & 0x3F));
661faf0b2e5SLi Yang
662faf0b2e5SLi Yang if (temp & 0x3F)
663faf0b2e5SLi Yang iowrite32((temp & 0x3F), hcr_base + HSTATUS);
664faf0b2e5SLi Yang
665faf0b2e5SLi Yang /* enable interrupts on the controller/port */
666faf0b2e5SLi Yang temp = ioread32(hcr_base + HCONTROL);
667faf0b2e5SLi Yang iowrite32((temp | DEFAULT_PORT_IRQ_ENABLE_MASK), hcr_base + HCONTROL);
668faf0b2e5SLi Yang
66914d36306SHannes Reinecke ata_port_dbg(ap, "HControl = 0x%x, HStatus = 0x%x\n",
670faf0b2e5SLi Yang ioread32(hcr_base + HCONTROL), ioread32(hcr_base + HSTATUS));
671faf0b2e5SLi Yang }
672faf0b2e5SLi Yang
sata_fsl_pmp_attach(struct ata_port * ap)673034d8e8fSAshish Kalra static void sata_fsl_pmp_attach(struct ata_port *ap)
674034d8e8fSAshish Kalra {
675034d8e8fSAshish Kalra struct sata_fsl_host_priv *host_priv = ap->host->private_data;
676034d8e8fSAshish Kalra void __iomem *hcr_base = host_priv->hcr_base;
677034d8e8fSAshish Kalra u32 temp;
678034d8e8fSAshish Kalra
679034d8e8fSAshish Kalra temp = ioread32(hcr_base + HCONTROL);
680034d8e8fSAshish Kalra iowrite32((temp | HCONTROL_PMP_ATTACHED), hcr_base + HCONTROL);
681034d8e8fSAshish Kalra }
682034d8e8fSAshish Kalra
sata_fsl_pmp_detach(struct ata_port * ap)683034d8e8fSAshish Kalra static void sata_fsl_pmp_detach(struct ata_port *ap)
684034d8e8fSAshish Kalra {
685034d8e8fSAshish Kalra struct sata_fsl_host_priv *host_priv = ap->host->private_data;
686034d8e8fSAshish Kalra void __iomem *hcr_base = host_priv->hcr_base;
687034d8e8fSAshish Kalra u32 temp;
688034d8e8fSAshish Kalra
689034d8e8fSAshish Kalra temp = ioread32(hcr_base + HCONTROL);
690034d8e8fSAshish Kalra temp &= ~HCONTROL_PMP_ATTACHED;
691034d8e8fSAshish Kalra iowrite32(temp, hcr_base + HCONTROL);
692034d8e8fSAshish Kalra
693034d8e8fSAshish Kalra /* enable interrupts on the controller/port */
694034d8e8fSAshish Kalra temp = ioread32(hcr_base + HCONTROL);
695034d8e8fSAshish Kalra iowrite32((temp | DEFAULT_PORT_IRQ_ENABLE_MASK), hcr_base + HCONTROL);
696034d8e8fSAshish Kalra
697034d8e8fSAshish Kalra }
698034d8e8fSAshish Kalra
sata_fsl_port_start(struct ata_port * ap)699faf0b2e5SLi Yang static int sata_fsl_port_start(struct ata_port *ap)
700faf0b2e5SLi Yang {
701faf0b2e5SLi Yang struct device *dev = ap->host->dev;
702faf0b2e5SLi Yang struct sata_fsl_port_priv *pp;
703faf0b2e5SLi Yang void *mem;
704faf0b2e5SLi Yang dma_addr_t mem_dma;
705faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
706faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
707faf0b2e5SLi Yang u32 temp;
708faf0b2e5SLi Yang
709faf0b2e5SLi Yang pp = kzalloc(sizeof(*pp), GFP_KERNEL);
710faf0b2e5SLi Yang if (!pp)
711faf0b2e5SLi Yang return -ENOMEM;
712faf0b2e5SLi Yang
713750afb08SLuis Chamberlain mem = dma_alloc_coherent(dev, SATA_FSL_PORT_PRIV_DMA_SZ, &mem_dma,
714faf0b2e5SLi Yang GFP_KERNEL);
715faf0b2e5SLi Yang if (!mem) {
716faf0b2e5SLi Yang kfree(pp);
717faf0b2e5SLi Yang return -ENOMEM;
718faf0b2e5SLi Yang }
719faf0b2e5SLi Yang
720faf0b2e5SLi Yang pp->cmdslot = mem;
721faf0b2e5SLi Yang pp->cmdslot_paddr = mem_dma;
722faf0b2e5SLi Yang
723faf0b2e5SLi Yang mem += SATA_FSL_CMD_SLOT_SIZE;
724faf0b2e5SLi Yang mem_dma += SATA_FSL_CMD_SLOT_SIZE;
725faf0b2e5SLi Yang
726faf0b2e5SLi Yang pp->cmdentry = mem;
727faf0b2e5SLi Yang pp->cmdentry_paddr = mem_dma;
728faf0b2e5SLi Yang
729faf0b2e5SLi Yang ap->private_data = pp;
730faf0b2e5SLi Yang
73114d36306SHannes Reinecke ata_port_dbg(ap, "CHBA = 0x%lx, cmdentry_phys = 0x%lx\n",
73214d36306SHannes Reinecke (unsigned long)pp->cmdslot_paddr,
73314d36306SHannes Reinecke (unsigned long)pp->cmdentry_paddr);
734faf0b2e5SLi Yang
735faf0b2e5SLi Yang /* Now, update the CHBA register in host controller cmd register set */
736faf0b2e5SLi Yang iowrite32(pp->cmdslot_paddr & 0xffffffff, hcr_base + CHBA);
737faf0b2e5SLi Yang
738faf0b2e5SLi Yang /*
739faf0b2e5SLi Yang * Now, we can bring the controller on-line & also initiate
740faf0b2e5SLi Yang * the COMINIT sequence, we simply return here and the boot-probing
741faf0b2e5SLi Yang * & device discovery process is re-initiated by libATA using a
742faf0b2e5SLi Yang * Softreset EH (dummy) session. Hence, boot probing and device
743faf0b2e5SLi Yang * discovey will be part of sata_fsl_softreset() callback.
744faf0b2e5SLi Yang */
745faf0b2e5SLi Yang
746faf0b2e5SLi Yang temp = ioread32(hcr_base + HCONTROL);
747faf0b2e5SLi Yang iowrite32((temp | HCONTROL_ONLINE_PHY_RST), hcr_base + HCONTROL);
748faf0b2e5SLi Yang
74914d36306SHannes Reinecke ata_port_dbg(ap, "HStatus = 0x%x\n", ioread32(hcr_base + HSTATUS));
75014d36306SHannes Reinecke ata_port_dbg(ap, "HControl = 0x%x\n", ioread32(hcr_base + HCONTROL));
75114d36306SHannes Reinecke ata_port_dbg(ap, "CHBA = 0x%x\n", ioread32(hcr_base + CHBA));
752faf0b2e5SLi Yang
753faf0b2e5SLi Yang return 0;
754faf0b2e5SLi Yang }
755faf0b2e5SLi Yang
sata_fsl_port_stop(struct ata_port * ap)756faf0b2e5SLi Yang static void sata_fsl_port_stop(struct ata_port *ap)
757faf0b2e5SLi Yang {
758faf0b2e5SLi Yang struct device *dev = ap->host->dev;
759faf0b2e5SLi Yang struct sata_fsl_port_priv *pp = ap->private_data;
760faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
761faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
762faf0b2e5SLi Yang u32 temp;
763faf0b2e5SLi Yang
764faf0b2e5SLi Yang /*
765faf0b2e5SLi Yang * Force host controller to go off-line, aborting current operations
766faf0b2e5SLi Yang */
767faf0b2e5SLi Yang temp = ioread32(hcr_base + HCONTROL);
768faf0b2e5SLi Yang temp &= ~HCONTROL_ONLINE_PHY_RST;
769faf0b2e5SLi Yang temp |= HCONTROL_FORCE_OFFLINE;
770faf0b2e5SLi Yang iowrite32(temp, hcr_base + HCONTROL);
771faf0b2e5SLi Yang
772faf0b2e5SLi Yang /* Poll for controller to go offline - should happen immediately */
77397750cebSTejun Heo ata_wait_register(ap, hcr_base + HSTATUS, ONLINE, ONLINE, 1, 1);
774faf0b2e5SLi Yang
775faf0b2e5SLi Yang ap->private_data = NULL;
776faf0b2e5SLi Yang dma_free_coherent(dev, SATA_FSL_PORT_PRIV_DMA_SZ,
777faf0b2e5SLi Yang pp->cmdslot, pp->cmdslot_paddr);
778faf0b2e5SLi Yang
779faf0b2e5SLi Yang kfree(pp);
780faf0b2e5SLi Yang }
781faf0b2e5SLi Yang
sata_fsl_dev_classify(struct ata_port * ap)782faf0b2e5SLi Yang static unsigned int sata_fsl_dev_classify(struct ata_port *ap)
783faf0b2e5SLi Yang {
784faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
785faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
786faf0b2e5SLi Yang struct ata_taskfile tf;
787faf0b2e5SLi Yang u32 temp;
788faf0b2e5SLi Yang
789faf0b2e5SLi Yang temp = ioread32(hcr_base + SIGNATURE);
790faf0b2e5SLi Yang
79114d36306SHannes Reinecke ata_port_dbg(ap, "HStatus = 0x%x\n", ioread32(hcr_base + HSTATUS));
79214d36306SHannes Reinecke ata_port_dbg(ap, "HControl = 0x%x\n", ioread32(hcr_base + HCONTROL));
793faf0b2e5SLi Yang
794faf0b2e5SLi Yang tf.lbah = (temp >> 24) & 0xff;
795faf0b2e5SLi Yang tf.lbam = (temp >> 16) & 0xff;
796faf0b2e5SLi Yang tf.lbal = (temp >> 8) & 0xff;
797faf0b2e5SLi Yang tf.nsect = temp & 0xff;
798faf0b2e5SLi Yang
7996c952a0dSHannes Reinecke return ata_port_classify(ap, &tf);
800faf0b2e5SLi Yang }
801faf0b2e5SLi Yang
sata_fsl_hardreset(struct ata_link * link,unsigned int * class,unsigned long deadline)802a0a74d1eSJiang Yutang static int sata_fsl_hardreset(struct ata_link *link, unsigned int *class,
803faf0b2e5SLi Yang unsigned long deadline)
804faf0b2e5SLi Yang {
8051bf617b7SLi Yang struct ata_port *ap = link->ap;
806faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
807faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
808faf0b2e5SLi Yang u32 temp;
809faf0b2e5SLi Yang int i = 0;
810faf0b2e5SLi Yang unsigned long start_jiffies;
811faf0b2e5SLi Yang
812faf0b2e5SLi Yang try_offline_again:
813faf0b2e5SLi Yang /*
814faf0b2e5SLi Yang * Force host controller to go off-line, aborting current operations
815faf0b2e5SLi Yang */
816faf0b2e5SLi Yang temp = ioread32(hcr_base + HCONTROL);
817faf0b2e5SLi Yang temp &= ~HCONTROL_ONLINE_PHY_RST;
818faf0b2e5SLi Yang iowrite32(temp, hcr_base + HCONTROL);
819faf0b2e5SLi Yang
820faf0b2e5SLi Yang /* Poll for controller to go offline */
82197750cebSTejun Heo temp = ata_wait_register(ap, hcr_base + HSTATUS, ONLINE, ONLINE,
82297750cebSTejun Heo 1, 500);
823faf0b2e5SLi Yang
824faf0b2e5SLi Yang if (temp & ONLINE) {
825a9a79dfeSJoe Perches ata_port_err(ap, "Hardreset failed, not off-lined %d\n", i);
826faf0b2e5SLi Yang
827faf0b2e5SLi Yang /*
828faf0b2e5SLi Yang * Try to offline controller atleast twice
829faf0b2e5SLi Yang */
830faf0b2e5SLi Yang i++;
831faf0b2e5SLi Yang if (i == 2)
832faf0b2e5SLi Yang goto err;
833faf0b2e5SLi Yang else
834faf0b2e5SLi Yang goto try_offline_again;
835faf0b2e5SLi Yang }
836faf0b2e5SLi Yang
83765945144SHannes Reinecke ata_port_dbg(ap, "hardreset, controller off-lined\n"
83865945144SHannes Reinecke "HStatus = 0x%x HControl = 0x%x\n",
83965945144SHannes Reinecke ioread32(hcr_base + HSTATUS),
84065945144SHannes Reinecke ioread32(hcr_base + HCONTROL));
841faf0b2e5SLi Yang
842faf0b2e5SLi Yang /*
843faf0b2e5SLi Yang * PHY reset should remain asserted for atleast 1ms
844faf0b2e5SLi Yang */
84597750cebSTejun Heo ata_msleep(ap, 1);
846faf0b2e5SLi Yang
84729200f12SMartin Hicks sata_set_spd(link);
84829200f12SMartin Hicks
849faf0b2e5SLi Yang /*
850faf0b2e5SLi Yang * Now, bring the host controller online again, this can take time
851faf0b2e5SLi Yang * as PHY reset and communication establishment, 1st D2H FIS and
852faf0b2e5SLi Yang * device signature update is done, on safe side assume 500ms
853faf0b2e5SLi Yang * NOTE : Host online status may be indicated immediately!!
854faf0b2e5SLi Yang */
855faf0b2e5SLi Yang
856faf0b2e5SLi Yang temp = ioread32(hcr_base + HCONTROL);
857faf0b2e5SLi Yang temp |= (HCONTROL_ONLINE_PHY_RST | HCONTROL_SNOOP_ENABLE);
858034d8e8fSAshish Kalra temp |= HCONTROL_PMP_ATTACHED;
859faf0b2e5SLi Yang iowrite32(temp, hcr_base + HCONTROL);
860faf0b2e5SLi Yang
86197750cebSTejun Heo temp = ata_wait_register(ap, hcr_base + HSTATUS, ONLINE, 0, 1, 500);
862faf0b2e5SLi Yang
863faf0b2e5SLi Yang if (!(temp & ONLINE)) {
864a9a79dfeSJoe Perches ata_port_err(ap, "Hardreset failed, not on-lined\n");
865faf0b2e5SLi Yang goto err;
866faf0b2e5SLi Yang }
867faf0b2e5SLi Yang
86865945144SHannes Reinecke ata_port_dbg(ap, "controller off-lined & on-lined\n"
86965945144SHannes Reinecke "HStatus = 0x%x HControl = 0x%x\n",
87065945144SHannes Reinecke ioread32(hcr_base + HSTATUS),
87165945144SHannes Reinecke ioread32(hcr_base + HCONTROL));
872faf0b2e5SLi Yang
873faf0b2e5SLi Yang /*
874faf0b2e5SLi Yang * First, wait for the PHYRDY change to occur before waiting for
875faf0b2e5SLi Yang * the signature, and also verify if SStatus indicates device
876faf0b2e5SLi Yang * presence
877faf0b2e5SLi Yang */
878faf0b2e5SLi Yang
87997750cebSTejun Heo temp = ata_wait_register(ap, hcr_base + HSTATUS, 0xFF, 0, 1, 500);
8801bf617b7SLi Yang if ((!(temp & 0x10)) || ata_link_offline(link)) {
881a9a79dfeSJoe Perches ata_port_warn(ap, "No Device OR PHYRDY change,Hstatus = 0x%x\n",
882faf0b2e5SLi Yang ioread32(hcr_base + HSTATUS));
883034d8e8fSAshish Kalra *class = ATA_DEV_NONE;
884a0a74d1eSJiang Yutang return 0;
885faf0b2e5SLi Yang }
886faf0b2e5SLi Yang
887faf0b2e5SLi Yang /*
888faf0b2e5SLi Yang * Wait for the first D2H from device,i.e,signature update notification
889faf0b2e5SLi Yang */
890faf0b2e5SLi Yang start_jiffies = jiffies;
89197750cebSTejun Heo temp = ata_wait_register(ap, hcr_base + HSTATUS, 0xFF, 0x10,
892faf0b2e5SLi Yang 500, jiffies_to_msecs(deadline - start_jiffies));
893faf0b2e5SLi Yang
894faf0b2e5SLi Yang if ((temp & 0xFF) != 0x18) {
895a9a79dfeSJoe Perches ata_port_warn(ap, "No Signature Update\n");
896034d8e8fSAshish Kalra *class = ATA_DEV_NONE;
897a0a74d1eSJiang Yutang goto do_followup_srst;
898faf0b2e5SLi Yang } else {
899a9a79dfeSJoe Perches ata_port_info(ap, "Signature Update detected @ %d msecs\n",
900faf0b2e5SLi Yang jiffies_to_msecs(jiffies - start_jiffies));
901a0a74d1eSJiang Yutang *class = sata_fsl_dev_classify(ap);
902a0a74d1eSJiang Yutang return 0;
903a0a74d1eSJiang Yutang }
904a0a74d1eSJiang Yutang
905a0a74d1eSJiang Yutang do_followup_srst:
906a0a74d1eSJiang Yutang /*
907a0a74d1eSJiang Yutang * request libATA to perform follow-up softreset
908a0a74d1eSJiang Yutang */
909a0a74d1eSJiang Yutang return -EAGAIN;
910a0a74d1eSJiang Yutang
911a0a74d1eSJiang Yutang err:
912a0a74d1eSJiang Yutang return -EIO;
913a0a74d1eSJiang Yutang }
914a0a74d1eSJiang Yutang
sata_fsl_softreset(struct ata_link * link,unsigned int * class,unsigned long deadline)915a0a74d1eSJiang Yutang static int sata_fsl_softreset(struct ata_link *link, unsigned int *class,
916a0a74d1eSJiang Yutang unsigned long deadline)
917a0a74d1eSJiang Yutang {
918a0a74d1eSJiang Yutang struct ata_port *ap = link->ap;
919a0a74d1eSJiang Yutang struct sata_fsl_port_priv *pp = ap->private_data;
920a0a74d1eSJiang Yutang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
921a0a74d1eSJiang Yutang void __iomem *hcr_base = host_priv->hcr_base;
922a0a74d1eSJiang Yutang int pmp = sata_srst_pmp(link);
923a0a74d1eSJiang Yutang u32 temp;
924a0a74d1eSJiang Yutang struct ata_taskfile tf;
925a0a74d1eSJiang Yutang u8 *cfis;
926a0a74d1eSJiang Yutang u32 Serror;
927a0a74d1eSJiang Yutang
928a0a74d1eSJiang Yutang if (ata_link_offline(link)) {
929a0a74d1eSJiang Yutang *class = ATA_DEV_NONE;
930a0a74d1eSJiang Yutang return 0;
931faf0b2e5SLi Yang }
932faf0b2e5SLi Yang
933faf0b2e5SLi Yang /*
934faf0b2e5SLi Yang * Send a device reset (SRST) explicitly on command slot #0
935faf0b2e5SLi Yang * Check : will the command queue (reg) be cleared during offlining ??
936faf0b2e5SLi Yang * Also we will be online only if Phy commn. has been established
937faf0b2e5SLi Yang * and device presence has been detected, therefore if we have
938faf0b2e5SLi Yang * reached here, we can send a command to the target device
939faf0b2e5SLi Yang */
940faf0b2e5SLi Yang
9411bf617b7SLi Yang ata_tf_init(link->device, &tf);
942faf0b2e5SLi Yang cfis = (u8 *) &pp->cmdentry->cfis;
943faf0b2e5SLi Yang
944faf0b2e5SLi Yang /* device reset/SRST is a control register update FIS, uses tag0 */
94514d36306SHannes Reinecke sata_fsl_setup_cmd_hdr_entry(ap, pp, 0,
946d3587243SDave Liu SRST_CMD | CMD_DESC_RES | CMD_DESC_SNOOP_ENABLE, 0, 0, 5);
947faf0b2e5SLi Yang
948faf0b2e5SLi Yang tf.ctl |= ATA_SRST; /* setup SRST bit in taskfile control reg */
949034d8e8fSAshish Kalra ata_tf_to_fis(&tf, pmp, 0, cfis);
950faf0b2e5SLi Yang
95165945144SHannes Reinecke ata_port_dbg(ap, "Dumping cfis : 0x%x, 0x%x, 0x%x, 0x%x\n",
952faf0b2e5SLi Yang cfis[0], cfis[1], cfis[2], cfis[3]);
953faf0b2e5SLi Yang
954faf0b2e5SLi Yang /*
955faf0b2e5SLi Yang * Queue SRST command to the controller/device, ensure that no
956faf0b2e5SLi Yang * other commands are active on the controller/device
957faf0b2e5SLi Yang */
958faf0b2e5SLi Yang
95965945144SHannes Reinecke ata_port_dbg(ap, "CQ = 0x%x, CA = 0x%x, CC = 0x%x\n",
960faf0b2e5SLi Yang ioread32(CQ + hcr_base),
961faf0b2e5SLi Yang ioread32(CA + hcr_base), ioread32(CC + hcr_base));
962faf0b2e5SLi Yang
963faf0b2e5SLi Yang iowrite32(0xFFFF, CC + hcr_base);
964a0a74d1eSJiang Yutang if (pmp != SATA_PMP_CTRL_PORT)
965a0a74d1eSJiang Yutang iowrite32(pmp, CQPMP + hcr_base);
966faf0b2e5SLi Yang iowrite32(1, CQ + hcr_base);
967faf0b2e5SLi Yang
96897750cebSTejun Heo temp = ata_wait_register(ap, CQ + hcr_base, 0x1, 0x1, 1, 5000);
969faf0b2e5SLi Yang if (temp & 0x1) {
970a9a79dfeSJoe Perches ata_port_warn(ap, "ATA_SRST issue failed\n");
971faf0b2e5SLi Yang
97265945144SHannes Reinecke ata_port_dbg(ap, "Softreset@5000,CQ=0x%x,CA=0x%x,CC=0x%x\n",
973faf0b2e5SLi Yang ioread32(CQ + hcr_base),
974faf0b2e5SLi Yang ioread32(CA + hcr_base), ioread32(CC + hcr_base));
975faf0b2e5SLi Yang
97682ef04fbSTejun Heo sata_fsl_scr_read(&ap->link, SCR_ERROR, &Serror);
977faf0b2e5SLi Yang
97865945144SHannes Reinecke ata_port_dbg(ap, "HStatus = 0x%x HControl = 0x%x Serror = 0x%x\n",
97965945144SHannes Reinecke ioread32(hcr_base + HSTATUS),
98065945144SHannes Reinecke ioread32(hcr_base + HCONTROL),
98165945144SHannes Reinecke Serror);
982faf0b2e5SLi Yang goto err;
983faf0b2e5SLi Yang }
984faf0b2e5SLi Yang
98597750cebSTejun Heo ata_msleep(ap, 1);
986faf0b2e5SLi Yang
987faf0b2e5SLi Yang /*
98825985edcSLucas De Marchi * SATA device enters reset state after receiving a Control register
989faf0b2e5SLi Yang * FIS with SRST bit asserted and it awaits another H2D Control reg.
990faf0b2e5SLi Yang * FIS with SRST bit cleared, then the device does internal diags &
991faf0b2e5SLi Yang * initialization, followed by indicating it's initialization status
992faf0b2e5SLi Yang * using ATA signature D2H register FIS to the host controller.
993faf0b2e5SLi Yang */
994faf0b2e5SLi Yang
99514d36306SHannes Reinecke sata_fsl_setup_cmd_hdr_entry(ap, pp, 0,
99614d36306SHannes Reinecke CMD_DESC_RES | CMD_DESC_SNOOP_ENABLE,
997d3587243SDave Liu 0, 0, 5);
998faf0b2e5SLi Yang
999faf0b2e5SLi Yang tf.ctl &= ~ATA_SRST; /* 2nd H2D Ctl. register FIS */
1000034d8e8fSAshish Kalra ata_tf_to_fis(&tf, pmp, 0, cfis);
1001faf0b2e5SLi Yang
1002034d8e8fSAshish Kalra if (pmp != SATA_PMP_CTRL_PORT)
1003034d8e8fSAshish Kalra iowrite32(pmp, CQPMP + hcr_base);
1004faf0b2e5SLi Yang iowrite32(1, CQ + hcr_base);
100597750cebSTejun Heo ata_msleep(ap, 150); /* ?? */
1006faf0b2e5SLi Yang
1007faf0b2e5SLi Yang /*
1008faf0b2e5SLi Yang * The above command would have signalled an interrupt on command
1009faf0b2e5SLi Yang * complete, which needs special handling, by clearing the Nth
1010faf0b2e5SLi Yang * command bit of the CCreg
1011faf0b2e5SLi Yang */
1012faf0b2e5SLi Yang iowrite32(0x01, CC + hcr_base); /* We know it will be cmd#0 always */
1013faf0b2e5SLi Yang
1014faf0b2e5SLi Yang *class = ATA_DEV_NONE;
1015faf0b2e5SLi Yang
1016faf0b2e5SLi Yang /* Verify if SStatus indicates device presence */
10171bf617b7SLi Yang if (ata_link_online(link)) {
1018faf0b2e5SLi Yang /*
1019faf0b2e5SLi Yang * if we are here, device presence has been detected,
1020faf0b2e5SLi Yang * 1st D2H FIS would have been received, but sfis in
1021faf0b2e5SLi Yang * command desc. is not updated, but signature register
1022faf0b2e5SLi Yang * would have been updated
1023faf0b2e5SLi Yang */
1024faf0b2e5SLi Yang
1025faf0b2e5SLi Yang *class = sata_fsl_dev_classify(ap);
1026faf0b2e5SLi Yang
102714d36306SHannes Reinecke ata_port_dbg(ap, "ccreg = 0x%x\n", ioread32(hcr_base + CC));
102814d36306SHannes Reinecke ata_port_dbg(ap, "cereg = 0x%x\n", ioread32(hcr_base + CE));
1029faf0b2e5SLi Yang }
1030faf0b2e5SLi Yang
1031faf0b2e5SLi Yang return 0;
1032faf0b2e5SLi Yang
1033faf0b2e5SLi Yang err:
1034faf0b2e5SLi Yang return -EIO;
1035faf0b2e5SLi Yang }
1036faf0b2e5SLi Yang
sata_fsl_error_handler(struct ata_port * ap)1037034d8e8fSAshish Kalra static void sata_fsl_error_handler(struct ata_port *ap)
1038034d8e8fSAshish Kalra {
1039034d8e8fSAshish Kalra sata_pmp_error_handler(ap);
1040034d8e8fSAshish Kalra }
1041034d8e8fSAshish Kalra
sata_fsl_post_internal_cmd(struct ata_queued_cmd * qc)1042faf0b2e5SLi Yang static void sata_fsl_post_internal_cmd(struct ata_queued_cmd *qc)
1043faf0b2e5SLi Yang {
104487629312SNiklas Cassel if (qc->flags & ATA_QCFLAG_EH)
1045faf0b2e5SLi Yang qc->err_mask |= AC_ERR_OTHER;
1046faf0b2e5SLi Yang
1047faf0b2e5SLi Yang if (qc->err_mask) {
1048faf0b2e5SLi Yang /* make DMA engine forget about the failed command */
1049faf0b2e5SLi Yang
1050faf0b2e5SLi Yang }
1051faf0b2e5SLi Yang }
1052faf0b2e5SLi Yang
sata_fsl_error_intr(struct ata_port * ap)1053faf0b2e5SLi Yang static void sata_fsl_error_intr(struct ata_port *ap)
1054faf0b2e5SLi Yang {
1055faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
1056faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
1057034d8e8fSAshish Kalra u32 hstatus, dereg=0, cereg = 0, SError = 0;
1058faf0b2e5SLi Yang unsigned int err_mask = 0, action = 0;
1059034d8e8fSAshish Kalra int freeze = 0, abort=0;
1060034d8e8fSAshish Kalra struct ata_link *link = NULL;
1061034d8e8fSAshish Kalra struct ata_queued_cmd *qc = NULL;
1062034d8e8fSAshish Kalra struct ata_eh_info *ehi;
1063faf0b2e5SLi Yang
1064faf0b2e5SLi Yang hstatus = ioread32(hcr_base + HSTATUS);
1065faf0b2e5SLi Yang cereg = ioread32(hcr_base + CE);
1066faf0b2e5SLi Yang
1067034d8e8fSAshish Kalra /* first, analyze and record host port events */
1068034d8e8fSAshish Kalra link = &ap->link;
1069034d8e8fSAshish Kalra ehi = &link->eh_info;
1070faf0b2e5SLi Yang ata_ehi_clear_desc(ehi);
1071faf0b2e5SLi Yang
1072faf0b2e5SLi Yang /*
1073faf0b2e5SLi Yang * Handle & Clear SError
1074faf0b2e5SLi Yang */
1075faf0b2e5SLi Yang
107682ef04fbSTejun Heo sata_fsl_scr_read(&ap->link, SCR_ERROR, &SError);
1077fd6c29e3Sashish kalra if (unlikely(SError & 0xFFFF0000))
107882ef04fbSTejun Heo sata_fsl_scr_write(&ap->link, SCR_ERROR, SError);
1079faf0b2e5SLi Yang
108065945144SHannes Reinecke ata_port_dbg(ap, "hStat=0x%x,CE=0x%x,DE =0x%x,SErr=0x%x\n",
1081faf0b2e5SLi Yang hstatus, cereg, ioread32(hcr_base + DE), SError);
1082faf0b2e5SLi Yang
1083034d8e8fSAshish Kalra /* handle fatal errors */
1084034d8e8fSAshish Kalra if (hstatus & FATAL_ERROR_DECODE) {
1085034d8e8fSAshish Kalra ehi->err_mask |= AC_ERR_ATA_BUS;
1086034d8e8fSAshish Kalra ehi->action |= ATA_EH_SOFTRESET;
1087034d8e8fSAshish Kalra
1088034d8e8fSAshish Kalra freeze = 1;
1089034d8e8fSAshish Kalra }
1090034d8e8fSAshish Kalra
1091fd6c29e3Sashish kalra /* Handle SDB FIS receive & notify update */
1092fd6c29e3Sashish kalra if (hstatus & INT_ON_SNOTIFY_UPDATE)
1093fd6c29e3Sashish kalra sata_async_notification(ap);
1094fd6c29e3Sashish kalra
1095034d8e8fSAshish Kalra /* Handle PHYRDY change notification */
1096034d8e8fSAshish Kalra if (hstatus & INT_ON_PHYRDY_CHG) {
109765945144SHannes Reinecke ata_port_dbg(ap, "PHYRDY change indication\n");
1098034d8e8fSAshish Kalra
1099034d8e8fSAshish Kalra /* Setup a soft-reset EH action */
1100034d8e8fSAshish Kalra ata_ehi_hotplugged(ehi);
1101034d8e8fSAshish Kalra ata_ehi_push_desc(ehi, "%s", "PHY RDY changed");
1102034d8e8fSAshish Kalra freeze = 1;
1103034d8e8fSAshish Kalra }
1104034d8e8fSAshish Kalra
1105faf0b2e5SLi Yang /* handle single device errors */
1106faf0b2e5SLi Yang if (cereg) {
1107faf0b2e5SLi Yang /*
1108faf0b2e5SLi Yang * clear the command error, also clears queue to the device
1109faf0b2e5SLi Yang * in error, and we can (re)issue commands to this device.
1110faf0b2e5SLi Yang * When a device is in error all commands queued into the
1111faf0b2e5SLi Yang * host controller and at the device are considered aborted
1112faf0b2e5SLi Yang * and the queue for that device is stopped. Now, after
1113faf0b2e5SLi Yang * clearing the device error, we can issue commands to the
1114faf0b2e5SLi Yang * device to interrogate it to find the source of the error.
1115faf0b2e5SLi Yang */
1116034d8e8fSAshish Kalra abort = 1;
1117034d8e8fSAshish Kalra
111865945144SHannes Reinecke ata_port_dbg(ap, "single device error, CE=0x%x, DE=0x%x\n",
1119034d8e8fSAshish Kalra ioread32(hcr_base + CE), ioread32(hcr_base + DE));
1120034d8e8fSAshish Kalra
1121034d8e8fSAshish Kalra /* find out the offending link and qc */
1122034d8e8fSAshish Kalra if (ap->nr_pmp_links) {
11234ac7534aSPrabhakar Kushwaha unsigned int dev_num;
11244ac7534aSPrabhakar Kushwaha
1125faf0b2e5SLi Yang dereg = ioread32(hcr_base + DE);
1126faf0b2e5SLi Yang iowrite32(dereg, hcr_base + DE);
1127faf0b2e5SLi Yang iowrite32(cereg, hcr_base + CE);
1128faf0b2e5SLi Yang
11294ac7534aSPrabhakar Kushwaha dev_num = ffs(dereg) - 1;
11304ac7534aSPrabhakar Kushwaha if (dev_num < ap->nr_pmp_links && dereg != 0) {
11314ac7534aSPrabhakar Kushwaha link = &ap->pmp_link[dev_num];
1132034d8e8fSAshish Kalra ehi = &link->eh_info;
1133034d8e8fSAshish Kalra qc = ata_qc_from_tag(ap, link->active_tag);
1134faf0b2e5SLi Yang /*
1135034d8e8fSAshish Kalra * We should consider this as non fatal error,
1136034d8e8fSAshish Kalra * and TF must be updated as done below.
1137faf0b2e5SLi Yang */
1138faf0b2e5SLi Yang
1139faf0b2e5SLi Yang err_mask |= AC_ERR_DEV;
1140faf0b2e5SLi Yang
1141034d8e8fSAshish Kalra } else {
1142034d8e8fSAshish Kalra err_mask |= AC_ERR_HSM;
1143034d8e8fSAshish Kalra action |= ATA_EH_HARDRESET;
1144faf0b2e5SLi Yang freeze = 1;
1145faf0b2e5SLi Yang }
1146034d8e8fSAshish Kalra } else {
1147034d8e8fSAshish Kalra dereg = ioread32(hcr_base + DE);
1148034d8e8fSAshish Kalra iowrite32(dereg, hcr_base + DE);
1149034d8e8fSAshish Kalra iowrite32(cereg, hcr_base + CE);
1150faf0b2e5SLi Yang
1151034d8e8fSAshish Kalra qc = ata_qc_from_tag(ap, link->active_tag);
1152034d8e8fSAshish Kalra /*
1153034d8e8fSAshish Kalra * We should consider this as non fatal error,
1154034d8e8fSAshish Kalra * and TF must be updated as done below.
1155034d8e8fSAshish Kalra */
1156034d8e8fSAshish Kalra err_mask |= AC_ERR_DEV;
1157034d8e8fSAshish Kalra }
1158faf0b2e5SLi Yang }
1159faf0b2e5SLi Yang
1160faf0b2e5SLi Yang /* record error info */
1161fd6c29e3Sashish kalra if (qc)
1162faf0b2e5SLi Yang qc->err_mask |= err_mask;
1163fd6c29e3Sashish kalra else
1164faf0b2e5SLi Yang ehi->err_mask |= err_mask;
1165faf0b2e5SLi Yang
1166faf0b2e5SLi Yang ehi->action |= action;
1167faf0b2e5SLi Yang
1168faf0b2e5SLi Yang /* freeze or abort */
1169faf0b2e5SLi Yang if (freeze)
1170faf0b2e5SLi Yang ata_port_freeze(ap);
1171034d8e8fSAshish Kalra else if (abort) {
1172034d8e8fSAshish Kalra if (qc)
1173034d8e8fSAshish Kalra ata_link_abort(qc->dev->link);
1174faf0b2e5SLi Yang else
1175faf0b2e5SLi Yang ata_port_abort(ap);
1176faf0b2e5SLi Yang }
1177034d8e8fSAshish Kalra }
1178faf0b2e5SLi Yang
sata_fsl_host_intr(struct ata_port * ap)1179faf0b2e5SLi Yang static void sata_fsl_host_intr(struct ata_port *ap)
1180faf0b2e5SLi Yang {
1181faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = ap->host->private_data;
1182faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
1183752e386cSTejun Heo u32 hstatus, done_mask = 0;
1184faf0b2e5SLi Yang struct ata_queued_cmd *qc;
1185faf0b2e5SLi Yang u32 SError;
1186100f586bSShaohui Xie u32 tag;
1187100f586bSShaohui Xie u32 status_mask = INT_ON_ERROR;
1188faf0b2e5SLi Yang
1189faf0b2e5SLi Yang hstatus = ioread32(hcr_base + HSTATUS);
1190faf0b2e5SLi Yang
119182ef04fbSTejun Heo sata_fsl_scr_read(&ap->link, SCR_ERROR, &SError);
1192faf0b2e5SLi Yang
1193100f586bSShaohui Xie /* Read command completed register */
1194100f586bSShaohui Xie done_mask = ioread32(hcr_base + CC);
1195100f586bSShaohui Xie
1196100f586bSShaohui Xie /* Workaround for data length mismatch errata */
1197100f586bSShaohui Xie if (unlikely(hstatus & INT_ON_DATA_LENGTH_MISMATCH)) {
1198d3543b4dSJens Axboe ata_qc_for_each_with_internal(ap, qc, tag) {
1199100f586bSShaohui Xie if (qc && ata_is_atapi(qc->tf.protocol)) {
1200100f586bSShaohui Xie u32 hcontrol;
1201100f586bSShaohui Xie /* Set HControl[27] to clear error registers */
1202100f586bSShaohui Xie hcontrol = ioread32(hcr_base + HCONTROL);
1203100f586bSShaohui Xie iowrite32(hcontrol | CLEAR_ERROR,
1204100f586bSShaohui Xie hcr_base + HCONTROL);
1205100f586bSShaohui Xie
1206100f586bSShaohui Xie /* Clear HControl[27] */
1207100f586bSShaohui Xie iowrite32(hcontrol & ~CLEAR_ERROR,
1208100f586bSShaohui Xie hcr_base + HCONTROL);
1209100f586bSShaohui Xie
1210100f586bSShaohui Xie /* Clear SError[E] bit */
1211100f586bSShaohui Xie sata_fsl_scr_write(&ap->link, SCR_ERROR,
1212100f586bSShaohui Xie SError);
1213100f586bSShaohui Xie
1214100f586bSShaohui Xie /* Ignore fatal error and device error */
1215100f586bSShaohui Xie status_mask &= ~(INT_ON_SINGL_DEVICE_ERR
1216100f586bSShaohui Xie | INT_ON_FATAL_ERR);
1217100f586bSShaohui Xie break;
1218100f586bSShaohui Xie }
1219100f586bSShaohui Xie }
1220100f586bSShaohui Xie }
1221100f586bSShaohui Xie
1222faf0b2e5SLi Yang if (unlikely(SError & 0xFFFF0000)) {
122365945144SHannes Reinecke ata_port_dbg(ap, "serror @host_intr : 0x%x\n", SError);
1224faf0b2e5SLi Yang sata_fsl_error_intr(ap);
1225faf0b2e5SLi Yang }
1226faf0b2e5SLi Yang
1227100f586bSShaohui Xie if (unlikely(hstatus & status_mask)) {
122865945144SHannes Reinecke ata_port_dbg(ap, "error interrupt!!\n");
1229faf0b2e5SLi Yang sata_fsl_error_intr(ap);
1230faf0b2e5SLi Yang return;
1231faf0b2e5SLi Yang }
1232faf0b2e5SLi Yang
123314d36306SHannes Reinecke ata_port_dbg(ap, "Status of all queues :\n");
123414d36306SHannes Reinecke ata_port_dbg(ap, "done_mask/CC = 0x%x, CA = 0x%x, CE=0x%x,CQ=0x%x,apqa=0x%llx\n",
1235752e386cSTejun Heo done_mask,
1236034d8e8fSAshish Kalra ioread32(hcr_base + CA),
1237034d8e8fSAshish Kalra ioread32(hcr_base + CE),
1238034d8e8fSAshish Kalra ioread32(hcr_base + CQ),
1239034d8e8fSAshish Kalra ap->qc_active);
1240034d8e8fSAshish Kalra
1241752e386cSTejun Heo if (done_mask & ap->qc_active) {
1242034d8e8fSAshish Kalra int i;
1243faf0b2e5SLi Yang /* clear CC bit, this will also complete the interrupt */
1244752e386cSTejun Heo iowrite32(done_mask, hcr_base + CC);
1245faf0b2e5SLi Yang
124665945144SHannes Reinecke ata_port_dbg(ap, "Status of all queues: done_mask/CC = 0x%x, CA = 0x%x, CE=0x%x\n",
1247752e386cSTejun Heo done_mask, ioread32(hcr_base + CA),
1248faf0b2e5SLi Yang ioread32(hcr_base + CE));
1249faf0b2e5SLi Yang
1250faf0b2e5SLi Yang for (i = 0; i < SATA_FSL_QUEUE_DEPTH; i++) {
12511aadf5c3STejun Heo if (done_mask & (1 << i))
125265945144SHannes Reinecke ata_port_dbg(ap, "completing ncq cmd,tag=%d,CC=0x%x,CA=0x%x\n",
1253faf0b2e5SLi Yang i, ioread32(hcr_base + CC),
1254faf0b2e5SLi Yang ioread32(hcr_base + CA));
1255faf0b2e5SLi Yang }
12568385d756SSascha Hauer ata_qc_complete_multiple(ap, ata_qc_get_active(ap) ^ done_mask);
1257faf0b2e5SLi Yang return;
1258faf0b2e5SLi Yang
125988e10092SJens Axboe } else if ((ap->qc_active & (1ULL << ATA_TAG_INTERNAL))) {
1260faf0b2e5SLi Yang iowrite32(1, hcr_base + CC);
1261034d8e8fSAshish Kalra qc = ata_qc_from_tag(ap, ATA_TAG_INTERNAL);
1262faf0b2e5SLi Yang
126365945144SHannes Reinecke ata_port_dbg(ap, "completing non-ncq cmd, CC=0x%x\n",
1264034d8e8fSAshish Kalra ioread32(hcr_base + CC));
1265faf0b2e5SLi Yang
1266034d8e8fSAshish Kalra if (qc) {
1267faf0b2e5SLi Yang ata_qc_complete(qc);
1268034d8e8fSAshish Kalra }
1269faf0b2e5SLi Yang } else {
1270faf0b2e5SLi Yang /* Spurious Interrupt!! */
127165945144SHannes Reinecke ata_port_dbg(ap, "spurious interrupt!!, CC = 0x%x\n",
1272faf0b2e5SLi Yang ioread32(hcr_base + CC));
1273752e386cSTejun Heo iowrite32(done_mask, hcr_base + CC);
1274faf0b2e5SLi Yang return;
1275faf0b2e5SLi Yang }
1276faf0b2e5SLi Yang }
1277faf0b2e5SLi Yang
sata_fsl_interrupt(int irq,void * dev_instance)1278faf0b2e5SLi Yang static irqreturn_t sata_fsl_interrupt(int irq, void *dev_instance)
1279faf0b2e5SLi Yang {
1280faf0b2e5SLi Yang struct ata_host *host = dev_instance;
1281faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = host->private_data;
1282faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
1283faf0b2e5SLi Yang u32 interrupt_enables;
1284faf0b2e5SLi Yang unsigned handled = 0;
1285faf0b2e5SLi Yang struct ata_port *ap;
1286faf0b2e5SLi Yang
1287faf0b2e5SLi Yang /* ack. any pending IRQs for this controller/port */
1288faf0b2e5SLi Yang interrupt_enables = ioread32(hcr_base + HSTATUS);
1289faf0b2e5SLi Yang interrupt_enables &= 0x3F;
1290faf0b2e5SLi Yang
1291faf0b2e5SLi Yang if (!interrupt_enables)
1292faf0b2e5SLi Yang return IRQ_NONE;
1293faf0b2e5SLi Yang
1294faf0b2e5SLi Yang spin_lock(&host->lock);
1295faf0b2e5SLi Yang
1296faf0b2e5SLi Yang /* Assuming one port per host controller */
1297faf0b2e5SLi Yang
1298faf0b2e5SLi Yang ap = host->ports[0];
1299faf0b2e5SLi Yang if (ap) {
1300faf0b2e5SLi Yang sata_fsl_host_intr(ap);
1301faf0b2e5SLi Yang } else {
1302a44fec1fSJoe Perches dev_warn(host->dev, "interrupt on disabled port 0\n");
1303faf0b2e5SLi Yang }
1304faf0b2e5SLi Yang
1305faf0b2e5SLi Yang iowrite32(interrupt_enables, hcr_base + HSTATUS);
1306faf0b2e5SLi Yang handled = 1;
1307faf0b2e5SLi Yang
1308faf0b2e5SLi Yang spin_unlock(&host->lock);
1309faf0b2e5SLi Yang
1310faf0b2e5SLi Yang return IRQ_RETVAL(handled);
1311faf0b2e5SLi Yang }
1312faf0b2e5SLi Yang
1313faf0b2e5SLi Yang /*
1314faf0b2e5SLi Yang * Multiple ports are represented by multiple SATA controllers with
1315faf0b2e5SLi Yang * one port per controller
1316faf0b2e5SLi Yang */
sata_fsl_init_controller(struct ata_host * host)1317faf0b2e5SLi Yang static int sata_fsl_init_controller(struct ata_host *host)
1318faf0b2e5SLi Yang {
1319faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = host->private_data;
1320faf0b2e5SLi Yang void __iomem *hcr_base = host_priv->hcr_base;
1321faf0b2e5SLi Yang u32 temp;
1322faf0b2e5SLi Yang
1323faf0b2e5SLi Yang /*
1324faf0b2e5SLi Yang * NOTE : We cannot bring the controller online before setting
1325faf0b2e5SLi Yang * the CHBA, hence main controller initialization is done as
1326faf0b2e5SLi Yang * part of the port_start() callback
1327faf0b2e5SLi Yang */
1328faf0b2e5SLi Yang
132993272b13SJerry Huang /* sata controller to operate in enterprise mode */
133093272b13SJerry Huang temp = ioread32(hcr_base + HCONTROL);
133193272b13SJerry Huang iowrite32(temp & ~HCONTROL_LEGACY, hcr_base + HCONTROL);
133293272b13SJerry Huang
1333faf0b2e5SLi Yang /* ack. any pending IRQs for this controller/port */
1334faf0b2e5SLi Yang temp = ioread32(hcr_base + HSTATUS);
1335faf0b2e5SLi Yang if (temp & 0x3F)
1336faf0b2e5SLi Yang iowrite32((temp & 0x3F), hcr_base + HSTATUS);
1337faf0b2e5SLi Yang
1338faf0b2e5SLi Yang /* Keep interrupts disabled on the controller */
1339faf0b2e5SLi Yang temp = ioread32(hcr_base + HCONTROL);
1340faf0b2e5SLi Yang iowrite32((temp & ~0x3F), hcr_base + HCONTROL);
1341faf0b2e5SLi Yang
1342faf0b2e5SLi Yang /* Disable interrupt coalescing control(icc), for the moment */
134365945144SHannes Reinecke dev_dbg(host->dev, "icc = 0x%x\n", ioread32(hcr_base + ICC));
1344faf0b2e5SLi Yang iowrite32(0x01000000, hcr_base + ICC);
1345faf0b2e5SLi Yang
1346faf0b2e5SLi Yang /* clear error registers, SError is cleared by libATA */
1347faf0b2e5SLi Yang iowrite32(0x00000FFFF, hcr_base + CE);
1348faf0b2e5SLi Yang iowrite32(0x00000FFFF, hcr_base + DE);
1349faf0b2e5SLi Yang
1350faf0b2e5SLi Yang /*
13516b4b8fc8SQiang Liu * reset the number of command complete bits which will cause the
13526b4b8fc8SQiang Liu * interrupt to be signaled
13536b4b8fc8SQiang Liu */
13546b4b8fc8SQiang Liu fsl_sata_set_irq_coalescing(host, intr_coalescing_count,
13556b4b8fc8SQiang Liu intr_coalescing_ticks);
13566b4b8fc8SQiang Liu
13576b4b8fc8SQiang Liu /*
1358faf0b2e5SLi Yang * host controller will be brought on-line, during xx_port_start()
1359faf0b2e5SLi Yang * callback, that should also initiate the OOB, COMINIT sequence
1360faf0b2e5SLi Yang */
1361faf0b2e5SLi Yang
136265945144SHannes Reinecke dev_dbg(host->dev, "HStatus = 0x%x HControl = 0x%x\n",
136365945144SHannes Reinecke ioread32(hcr_base + HSTATUS), ioread32(hcr_base + HCONTROL));
1364faf0b2e5SLi Yang
1365faf0b2e5SLi Yang return 0;
1366faf0b2e5SLi Yang }
1367faf0b2e5SLi Yang
sata_fsl_host_stop(struct ata_host * host)13686c8ad7e8SBaokun Li static void sata_fsl_host_stop(struct ata_host *host)
13696c8ad7e8SBaokun Li {
13706c8ad7e8SBaokun Li struct sata_fsl_host_priv *host_priv = host->private_data;
13716c8ad7e8SBaokun Li
13726c8ad7e8SBaokun Li iounmap(host_priv->hcr_base);
13736c8ad7e8SBaokun Li kfree(host_priv);
13746c8ad7e8SBaokun Li }
13756c8ad7e8SBaokun Li
1376faf0b2e5SLi Yang /*
1377faf0b2e5SLi Yang * scsi mid-layer and libata interface structures
1378faf0b2e5SLi Yang */
137925df73d9SBart Van Assche static const struct scsi_host_template sata_fsl_sht = {
1380e5b48ee3SDamien Le Moal ATA_NCQ_SHT_QD("sata_fsl", SATA_FSL_QUEUE_DEPTH),
1381faf0b2e5SLi Yang .sg_tablesize = SATA_FSL_MAX_PRD_USABLE,
1382faf0b2e5SLi Yang .dma_boundary = ATA_DMA_BOUNDARY,
1383faf0b2e5SLi Yang };
1384faf0b2e5SLi Yang
1385034d8e8fSAshish Kalra static struct ata_port_operations sata_fsl_ops = {
1386034d8e8fSAshish Kalra .inherits = &sata_pmp_port_ops,
1387029cfd6bSTejun Heo
1388f90f613cSAshish Kalra .qc_defer = ata_std_qc_defer,
1389faf0b2e5SLi Yang .qc_prep = sata_fsl_qc_prep,
1390faf0b2e5SLi Yang .qc_issue = sata_fsl_qc_issue,
13914c9bf4e7STejun Heo .qc_fill_rtf = sata_fsl_qc_fill_rtf,
1392faf0b2e5SLi Yang
1393faf0b2e5SLi Yang .scr_read = sata_fsl_scr_read,
1394faf0b2e5SLi Yang .scr_write = sata_fsl_scr_write,
1395faf0b2e5SLi Yang
1396faf0b2e5SLi Yang .freeze = sata_fsl_freeze,
1397faf0b2e5SLi Yang .thaw = sata_fsl_thaw,
1398a1efdabaSTejun Heo .softreset = sata_fsl_softreset,
1399a0a74d1eSJiang Yutang .hardreset = sata_fsl_hardreset,
1400034d8e8fSAshish Kalra .pmp_softreset = sata_fsl_softreset,
1401034d8e8fSAshish Kalra .error_handler = sata_fsl_error_handler,
1402faf0b2e5SLi Yang .post_internal_cmd = sata_fsl_post_internal_cmd,
1403faf0b2e5SLi Yang
1404faf0b2e5SLi Yang .port_start = sata_fsl_port_start,
1405faf0b2e5SLi Yang .port_stop = sata_fsl_port_stop,
1406034d8e8fSAshish Kalra
14076c8ad7e8SBaokun Li .host_stop = sata_fsl_host_stop,
14086c8ad7e8SBaokun Li
1409034d8e8fSAshish Kalra .pmp_attach = sata_fsl_pmp_attach,
1410034d8e8fSAshish Kalra .pmp_detach = sata_fsl_pmp_detach,
1411faf0b2e5SLi Yang };
1412faf0b2e5SLi Yang
1413faf0b2e5SLi Yang static const struct ata_port_info sata_fsl_port_info[] = {
1414faf0b2e5SLi Yang {
1415faf0b2e5SLi Yang .flags = SATA_FSL_HOST_FLAGS,
141614bdef98SErik Inge Bolsø .pio_mask = ATA_PIO4,
141714bdef98SErik Inge Bolsø .udma_mask = ATA_UDMA6,
1418faf0b2e5SLi Yang .port_ops = &sata_fsl_ops,
1419faf0b2e5SLi Yang },
1420faf0b2e5SLi Yang };
1421faf0b2e5SLi Yang
sata_fsl_probe(struct platform_device * ofdev)14221c48a5c9SGrant Likely static int sata_fsl_probe(struct platform_device *ofdev)
1423faf0b2e5SLi Yang {
1424e4ac522bSMichal Sojka int retval = -ENXIO;
1425faf0b2e5SLi Yang void __iomem *hcr_base = NULL;
1426faf0b2e5SLi Yang void __iomem *ssr_base = NULL;
1427faf0b2e5SLi Yang void __iomem *csr_base = NULL;
1428faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = NULL;
1429faf0b2e5SLi Yang int irq;
14306b4b8fc8SQiang Liu struct ata_host *host = NULL;
1431578ca87cSPrabhakar Kushwaha u32 temp;
1432faf0b2e5SLi Yang
1433faf0b2e5SLi Yang struct ata_port_info pi = sata_fsl_port_info[0];
1434faf0b2e5SLi Yang const struct ata_port_info *ppi[] = { &pi, NULL };
1435faf0b2e5SLi Yang
1436a44fec1fSJoe Perches dev_info(&ofdev->dev, "Sata FSL Platform/CSB Driver init\n");
1437faf0b2e5SLi Yang
143861c7a080SGrant Likely hcr_base = of_iomap(ofdev->dev.of_node, 0);
1439faf0b2e5SLi Yang if (!hcr_base)
1440faf0b2e5SLi Yang goto error_exit_with_cleanup;
1441faf0b2e5SLi Yang
1442faf0b2e5SLi Yang ssr_base = hcr_base + 0x100;
1443faf0b2e5SLi Yang csr_base = hcr_base + 0x140;
1444faf0b2e5SLi Yang
1445578ca87cSPrabhakar Kushwaha if (!of_device_is_compatible(ofdev->dev.of_node, "fsl,mpc8315-sata")) {
1446578ca87cSPrabhakar Kushwaha temp = ioread32(csr_base + TRANSCFG);
1447578ca87cSPrabhakar Kushwaha temp = temp & 0xffffffe0;
1448578ca87cSPrabhakar Kushwaha iowrite32(temp | TRANSCFG_RX_WATER_MARK, csr_base + TRANSCFG);
1449578ca87cSPrabhakar Kushwaha }
1450578ca87cSPrabhakar Kushwaha
145114d36306SHannes Reinecke dev_dbg(&ofdev->dev, "@reset i/o = 0x%x\n",
145214d36306SHannes Reinecke ioread32(csr_base + TRANSCFG));
1453faf0b2e5SLi Yang
1454faf0b2e5SLi Yang host_priv = kzalloc(sizeof(struct sata_fsl_host_priv), GFP_KERNEL);
1455faf0b2e5SLi Yang if (!host_priv)
1456faf0b2e5SLi Yang goto error_exit_with_cleanup;
1457faf0b2e5SLi Yang
1458faf0b2e5SLi Yang host_priv->hcr_base = hcr_base;
1459faf0b2e5SLi Yang host_priv->ssr_base = ssr_base;
1460faf0b2e5SLi Yang host_priv->csr_base = csr_base;
1461faf0b2e5SLi Yang
14626f48394cSBaokun Li irq = platform_get_irq(ofdev, 0);
14636f48394cSBaokun Li if (irq < 0) {
14646f48394cSBaokun Li retval = irq;
1465faf0b2e5SLi Yang goto error_exit_with_cleanup;
1466faf0b2e5SLi Yang }
146779b3edc9SLi Yang host_priv->irq = irq;
1468faf0b2e5SLi Yang
14692f957fc9SXulei if (of_device_is_compatible(ofdev->dev.of_node, "fsl,pq-sata-v2"))
14702f957fc9SXulei host_priv->data_snoop = DATA_SNOOP_ENABLE_V2;
14712f957fc9SXulei else
14722f957fc9SXulei host_priv->data_snoop = DATA_SNOOP_ENABLE_V1;
14732f957fc9SXulei
1474faf0b2e5SLi Yang /* allocate host structure */
1475faf0b2e5SLi Yang host = ata_host_alloc_pinfo(&ofdev->dev, ppi, SATA_FSL_MAX_PORTS);
14766b4b8fc8SQiang Liu if (!host) {
14776b4b8fc8SQiang Liu retval = -ENOMEM;
14786b4b8fc8SQiang Liu goto error_exit_with_cleanup;
14796b4b8fc8SQiang Liu }
1480faf0b2e5SLi Yang
1481faf0b2e5SLi Yang /* host->iomap is not used currently */
1482faf0b2e5SLi Yang host->private_data = host_priv;
1483faf0b2e5SLi Yang
1484faf0b2e5SLi Yang /* initialize host controller */
1485faf0b2e5SLi Yang sata_fsl_init_controller(host);
1486faf0b2e5SLi Yang
1487faf0b2e5SLi Yang /*
1488faf0b2e5SLi Yang * Now, register with libATA core, this will also initiate the
1489faf0b2e5SLi Yang * device discovery process, invoking our port_start() handler &
1490faf0b2e5SLi Yang * error_handler() to execute a dummy Softreset EH session
1491faf0b2e5SLi Yang */
1492faf0b2e5SLi Yang ata_host_activate(host, irq, sata_fsl_interrupt, SATA_FSL_IRQ_FLAG,
1493faf0b2e5SLi Yang &sata_fsl_sht);
1494faf0b2e5SLi Yang
14956b4b8fc8SQiang Liu host_priv->intr_coalescing.show = fsl_sata_intr_coalescing_show;
14966b4b8fc8SQiang Liu host_priv->intr_coalescing.store = fsl_sata_intr_coalescing_store;
14976b4b8fc8SQiang Liu sysfs_attr_init(&host_priv->intr_coalescing.attr);
14986b4b8fc8SQiang Liu host_priv->intr_coalescing.attr.name = "intr_coalescing";
14996b4b8fc8SQiang Liu host_priv->intr_coalescing.attr.mode = S_IRUGO | S_IWUSR;
15006b4b8fc8SQiang Liu retval = device_create_file(host->dev, &host_priv->intr_coalescing);
15016b4b8fc8SQiang Liu if (retval)
15026b4b8fc8SQiang Liu goto error_exit_with_cleanup;
15036b4b8fc8SQiang Liu
15047551c40dSQiang Liu host_priv->rx_watermark.show = fsl_sata_rx_watermark_show;
15057551c40dSQiang Liu host_priv->rx_watermark.store = fsl_sata_rx_watermark_store;
15067551c40dSQiang Liu sysfs_attr_init(&host_priv->rx_watermark.attr);
15077551c40dSQiang Liu host_priv->rx_watermark.attr.name = "rx_watermark";
15087551c40dSQiang Liu host_priv->rx_watermark.attr.mode = S_IRUGO | S_IWUSR;
15097551c40dSQiang Liu retval = device_create_file(host->dev, &host_priv->rx_watermark);
15107551c40dSQiang Liu if (retval) {
15117551c40dSQiang Liu device_remove_file(&ofdev->dev, &host_priv->intr_coalescing);
15127551c40dSQiang Liu goto error_exit_with_cleanup;
15137551c40dSQiang Liu }
15147551c40dSQiang Liu
1515faf0b2e5SLi Yang return 0;
1516faf0b2e5SLi Yang
1517faf0b2e5SLi Yang error_exit_with_cleanup:
1518faf0b2e5SLi Yang
1519d89995dbSJingoo Han if (host)
15206b4b8fc8SQiang Liu ata_host_detach(host);
15216b4b8fc8SQiang Liu
1522faf0b2e5SLi Yang if (hcr_base)
1523faf0b2e5SLi Yang iounmap(hcr_base);
1524faf0b2e5SLi Yang kfree(host_priv);
1525faf0b2e5SLi Yang
1526faf0b2e5SLi Yang return retval;
1527faf0b2e5SLi Yang }
1528faf0b2e5SLi Yang
sata_fsl_remove(struct platform_device * ofdev)1529*1a9bc02bSUwe Kleine-König static void sata_fsl_remove(struct platform_device *ofdev)
1530faf0b2e5SLi Yang {
1531d89995dbSJingoo Han struct ata_host *host = platform_get_drvdata(ofdev);
1532faf0b2e5SLi Yang struct sata_fsl_host_priv *host_priv = host->private_data;
1533faf0b2e5SLi Yang
15346b4b8fc8SQiang Liu device_remove_file(&ofdev->dev, &host_priv->intr_coalescing);
15357551c40dSQiang Liu device_remove_file(&ofdev->dev, &host_priv->rx_watermark);
15366b4b8fc8SQiang Liu
1537faf0b2e5SLi Yang ata_host_detach(host);
1538faf0b2e5SLi Yang }
1539faf0b2e5SLi Yang
154058eb8cd5SBartlomiej Zolnierkiewicz #ifdef CONFIG_PM_SLEEP
sata_fsl_suspend(struct platform_device * op,pm_message_t state)15412dc11581SGrant Likely static int sata_fsl_suspend(struct platform_device *op, pm_message_t state)
1542dc77ad4cSDave Liu {
1543d89995dbSJingoo Han struct ata_host *host = platform_get_drvdata(op);
1544ec87cf37SSergey Shtylyov
1545ec87cf37SSergey Shtylyov ata_host_suspend(host, state);
1546ec87cf37SSergey Shtylyov return 0;
1547dc77ad4cSDave Liu }
1548dc77ad4cSDave Liu
sata_fsl_resume(struct platform_device * op)15492dc11581SGrant Likely static int sata_fsl_resume(struct platform_device *op)
1550dc77ad4cSDave Liu {
1551d89995dbSJingoo Han struct ata_host *host = platform_get_drvdata(op);
1552dc77ad4cSDave Liu struct sata_fsl_host_priv *host_priv = host->private_data;
1553dc77ad4cSDave Liu int ret;
1554dc77ad4cSDave Liu void __iomem *hcr_base = host_priv->hcr_base;
1555dc77ad4cSDave Liu struct ata_port *ap = host->ports[0];
1556dc77ad4cSDave Liu struct sata_fsl_port_priv *pp = ap->private_data;
1557dc77ad4cSDave Liu
1558dc77ad4cSDave Liu ret = sata_fsl_init_controller(host);
1559dc77ad4cSDave Liu if (ret) {
1560a44fec1fSJoe Perches dev_err(&op->dev, "Error initializing hardware\n");
1561dc77ad4cSDave Liu return ret;
1562dc77ad4cSDave Liu }
1563dc77ad4cSDave Liu
1564dc77ad4cSDave Liu /* Recovery the CHBA register in host controller cmd register set */
1565dc77ad4cSDave Liu iowrite32(pp->cmdslot_paddr & 0xffffffff, hcr_base + CHBA);
1566dc77ad4cSDave Liu
156793272b13SJerry Huang iowrite32((ioread32(hcr_base + HCONTROL)
156893272b13SJerry Huang | HCONTROL_ONLINE_PHY_RST
156993272b13SJerry Huang | HCONTROL_SNOOP_ENABLE
157093272b13SJerry Huang | HCONTROL_PMP_ATTACHED),
157193272b13SJerry Huang hcr_base + HCONTROL);
157293272b13SJerry Huang
1573dc77ad4cSDave Liu ata_host_resume(host);
1574dc77ad4cSDave Liu return 0;
1575dc77ad4cSDave Liu }
1576dc77ad4cSDave Liu #endif
1577dc77ad4cSDave Liu
1578e3779f6aSBhumika Goyal static const struct of_device_id fsl_sata_match[] = {
15795e776d7bSGeert Uytterhoeven { .compatible = "fsl,pq-sata", },
15805e776d7bSGeert Uytterhoeven { .compatible = "fsl,pq-sata-v2", },
15815e776d7bSGeert Uytterhoeven { /* sentinel */ }
1582faf0b2e5SLi Yang };
1583faf0b2e5SLi Yang
1584faf0b2e5SLi Yang MODULE_DEVICE_TABLE(of, fsl_sata_match);
1585faf0b2e5SLi Yang
15861c48a5c9SGrant Likely static struct platform_driver fsl_sata_driver = {
15874018294bSGrant Likely .driver = {
1588faf0b2e5SLi Yang .name = "fsl-sata",
15894018294bSGrant Likely .of_match_table = fsl_sata_match,
15904018294bSGrant Likely },
1591faf0b2e5SLi Yang .probe = sata_fsl_probe,
1592*1a9bc02bSUwe Kleine-König .remove_new = sata_fsl_remove,
159358eb8cd5SBartlomiej Zolnierkiewicz #ifdef CONFIG_PM_SLEEP
1594dc77ad4cSDave Liu .suspend = sata_fsl_suspend,
1595dc77ad4cSDave Liu .resume = sata_fsl_resume,
1596dc77ad4cSDave Liu #endif
1597faf0b2e5SLi Yang };
1598faf0b2e5SLi Yang
159999c8ea3eSAxel Lin module_platform_driver(fsl_sata_driver);
1600faf0b2e5SLi Yang
1601faf0b2e5SLi Yang MODULE_LICENSE("GPL");
1602faf0b2e5SLi Yang MODULE_AUTHOR("Ashish Kalra, Freescale Semiconductor");
1603faf0b2e5SLi Yang MODULE_DESCRIPTION("Freescale 3.0Gbps SATA controller low level driver");
1604faf0b2e5SLi Yang MODULE_VERSION("1.10");
1605