18d7c56d0SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-or-later
2ae8723f8SBartlomiej Zolnierkiewicz /*
3ae8723f8SBartlomiej Zolnierkiewicz * DaVinci DA850 AHCI SATA platform driver
4ae8723f8SBartlomiej Zolnierkiewicz */
5ae8723f8SBartlomiej Zolnierkiewicz
6ae8723f8SBartlomiej Zolnierkiewicz #include <linux/kernel.h>
7ae8723f8SBartlomiej Zolnierkiewicz #include <linux/module.h>
8ae8723f8SBartlomiej Zolnierkiewicz #include <linux/pm.h>
9ae8723f8SBartlomiej Zolnierkiewicz #include <linux/device.h>
10ae8723f8SBartlomiej Zolnierkiewicz #include <linux/platform_device.h>
11ae8723f8SBartlomiej Zolnierkiewicz #include <linux/libata.h>
12ae8723f8SBartlomiej Zolnierkiewicz #include <linux/ahci_platform.h>
13ae8723f8SBartlomiej Zolnierkiewicz #include "ahci.h"
14ae8723f8SBartlomiej Zolnierkiewicz
15018d5ef2SAkinobu Mita #define DRV_NAME "ahci_da850"
16d3d557cfSBartosz Golaszewski #define HARDRESET_RETRIES 5
17018d5ef2SAkinobu Mita
18ae8723f8SBartlomiej Zolnierkiewicz /* SATA PHY Control Register offset from AHCI base */
19ae8723f8SBartlomiej Zolnierkiewicz #define SATA_P0PHYCR_REG 0x178
20ae8723f8SBartlomiej Zolnierkiewicz
21ae8723f8SBartlomiej Zolnierkiewicz #define SATA_PHY_MPY(x) ((x) << 0)
22ae8723f8SBartlomiej Zolnierkiewicz #define SATA_PHY_LOS(x) ((x) << 6)
23ae8723f8SBartlomiej Zolnierkiewicz #define SATA_PHY_RXCDR(x) ((x) << 10)
24ae8723f8SBartlomiej Zolnierkiewicz #define SATA_PHY_RXEQ(x) ((x) << 13)
25ae8723f8SBartlomiej Zolnierkiewicz #define SATA_PHY_TXSWING(x) ((x) << 19)
26ae8723f8SBartlomiej Zolnierkiewicz #define SATA_PHY_ENPLL(x) ((x) << 31)
27ae8723f8SBartlomiej Zolnierkiewicz
da850_sata_init(struct device * dev,void __iomem * pwrdn_reg,void __iomem * ahci_base,u32 mpy)28ae8723f8SBartlomiej Zolnierkiewicz static void da850_sata_init(struct device *dev, void __iomem *pwrdn_reg,
29cdf0ead3SBartosz Golaszewski void __iomem *ahci_base, u32 mpy)
30ae8723f8SBartlomiej Zolnierkiewicz {
31ae8723f8SBartlomiej Zolnierkiewicz unsigned int val;
32ae8723f8SBartlomiej Zolnierkiewicz
33ae8723f8SBartlomiej Zolnierkiewicz /* Enable SATA clock receiver */
34ae8723f8SBartlomiej Zolnierkiewicz val = readl(pwrdn_reg);
35ae8723f8SBartlomiej Zolnierkiewicz val &= ~BIT(0);
36ae8723f8SBartlomiej Zolnierkiewicz writel(val, pwrdn_reg);
37ae8723f8SBartlomiej Zolnierkiewicz
38cdf0ead3SBartosz Golaszewski val = SATA_PHY_MPY(mpy) | SATA_PHY_LOS(1) | SATA_PHY_RXCDR(4) |
39cdf0ead3SBartosz Golaszewski SATA_PHY_RXEQ(1) | SATA_PHY_TXSWING(3) | SATA_PHY_ENPLL(1);
40ae8723f8SBartlomiej Zolnierkiewicz
41ae8723f8SBartlomiej Zolnierkiewicz writel(val, ahci_base + SATA_P0PHYCR_REG);
42ae8723f8SBartlomiej Zolnierkiewicz }
43ae8723f8SBartlomiej Zolnierkiewicz
ahci_da850_calculate_mpy(unsigned long refclk_rate)44cdf0ead3SBartosz Golaszewski static u32 ahci_da850_calculate_mpy(unsigned long refclk_rate)
45cdf0ead3SBartosz Golaszewski {
46cdf0ead3SBartosz Golaszewski u32 pll_output = 1500000000, needed;
47cdf0ead3SBartosz Golaszewski
48cdf0ead3SBartosz Golaszewski /*
49cdf0ead3SBartosz Golaszewski * We need to determine the value of the multiplier (MPY) bits.
50cdf0ead3SBartosz Golaszewski * In order to include the 12.5 multiplier we need to first divide
51cdf0ead3SBartosz Golaszewski * the refclk rate by ten.
52cdf0ead3SBartosz Golaszewski *
53cdf0ead3SBartosz Golaszewski * __div64_32() turned out to be unreliable, sometimes returning
54cdf0ead3SBartosz Golaszewski * false results.
55cdf0ead3SBartosz Golaszewski */
56cdf0ead3SBartosz Golaszewski WARN((refclk_rate % 10) != 0, "refclk must be divisible by 10");
57cdf0ead3SBartosz Golaszewski needed = pll_output / (refclk_rate / 10);
58cdf0ead3SBartosz Golaszewski
59cdf0ead3SBartosz Golaszewski /*
60cdf0ead3SBartosz Golaszewski * What we have now is (multiplier * 10).
61cdf0ead3SBartosz Golaszewski *
62cdf0ead3SBartosz Golaszewski * Let's determine the actual register value we need to write.
63cdf0ead3SBartosz Golaszewski */
64cdf0ead3SBartosz Golaszewski
65cdf0ead3SBartosz Golaszewski switch (needed) {
66cdf0ead3SBartosz Golaszewski case 50:
67cdf0ead3SBartosz Golaszewski return 0x1;
68cdf0ead3SBartosz Golaszewski case 60:
69cdf0ead3SBartosz Golaszewski return 0x2;
70cdf0ead3SBartosz Golaszewski case 80:
71cdf0ead3SBartosz Golaszewski return 0x4;
72cdf0ead3SBartosz Golaszewski case 100:
73cdf0ead3SBartosz Golaszewski return 0x5;
74cdf0ead3SBartosz Golaszewski case 120:
75cdf0ead3SBartosz Golaszewski return 0x6;
76cdf0ead3SBartosz Golaszewski case 125:
77cdf0ead3SBartosz Golaszewski return 0x7;
78cdf0ead3SBartosz Golaszewski case 150:
79cdf0ead3SBartosz Golaszewski return 0x8;
80cdf0ead3SBartosz Golaszewski case 200:
81cdf0ead3SBartosz Golaszewski return 0x9;
82cdf0ead3SBartosz Golaszewski case 250:
83cdf0ead3SBartosz Golaszewski return 0xa;
84cdf0ead3SBartosz Golaszewski default:
85cdf0ead3SBartosz Golaszewski /*
86cdf0ead3SBartosz Golaszewski * We should have divided evenly - if not, return an invalid
87cdf0ead3SBartosz Golaszewski * value.
88cdf0ead3SBartosz Golaszewski */
89cdf0ead3SBartosz Golaszewski return 0;
90cdf0ead3SBartosz Golaszewski }
91cdf0ead3SBartosz Golaszewski }
92cdf0ead3SBartosz Golaszewski
ahci_da850_softreset(struct ata_link * link,unsigned int * class,unsigned long deadline)93f4d435f3SBartosz Golaszewski static int ahci_da850_softreset(struct ata_link *link,
94f4d435f3SBartosz Golaszewski unsigned int *class, unsigned long deadline)
95f4d435f3SBartosz Golaszewski {
96f4d435f3SBartosz Golaszewski int pmp, ret;
97f4d435f3SBartosz Golaszewski
98f4d435f3SBartosz Golaszewski pmp = sata_srst_pmp(link);
99f4d435f3SBartosz Golaszewski
100f4d435f3SBartosz Golaszewski /*
101f4d435f3SBartosz Golaszewski * There's an issue with the SATA controller on da850 SoCs: if we
102f4d435f3SBartosz Golaszewski * enable Port Multiplier support, but the drive is connected directly
103f4d435f3SBartosz Golaszewski * to the board, it can't be detected. As a workaround: if PMP is
104f4d435f3SBartosz Golaszewski * enabled, we first call ahci_do_softreset() and pass it the result of
105f4d435f3SBartosz Golaszewski * sata_srst_pmp(). If this call fails, we retry with pmp = 0.
106f4d435f3SBartosz Golaszewski */
107f4d435f3SBartosz Golaszewski ret = ahci_do_softreset(link, class, pmp, deadline, ahci_check_ready);
108f4d435f3SBartosz Golaszewski if (pmp && ret == -EBUSY)
109f4d435f3SBartosz Golaszewski return ahci_do_softreset(link, class, 0,
110f4d435f3SBartosz Golaszewski deadline, ahci_check_ready);
111f4d435f3SBartosz Golaszewski
112f4d435f3SBartosz Golaszewski return ret;
113f4d435f3SBartosz Golaszewski }
114f4d435f3SBartosz Golaszewski
ahci_da850_hardreset(struct ata_link * link,unsigned int * class,unsigned long deadline)115d3d557cfSBartosz Golaszewski static int ahci_da850_hardreset(struct ata_link *link,
116d3d557cfSBartosz Golaszewski unsigned int *class, unsigned long deadline)
117d3d557cfSBartosz Golaszewski {
118d3d557cfSBartosz Golaszewski int ret, retry = HARDRESET_RETRIES;
119d3d557cfSBartosz Golaszewski bool online;
120d3d557cfSBartosz Golaszewski
121d3d557cfSBartosz Golaszewski /*
122d3d557cfSBartosz Golaszewski * In order to correctly service the LCD controller of the da850 SoC,
123d3d557cfSBartosz Golaszewski * we increased the PLL0 frequency to 456MHz from the default 300MHz.
124d3d557cfSBartosz Golaszewski *
125d3d557cfSBartosz Golaszewski * This made the SATA controller unstable and the hardreset operation
126d3d557cfSBartosz Golaszewski * does not always succeed the first time. Before really giving up to
127d3d557cfSBartosz Golaszewski * bring up the link, retry the reset a couple times.
128d3d557cfSBartosz Golaszewski */
129d3d557cfSBartosz Golaszewski do {
130d3d557cfSBartosz Golaszewski ret = ahci_do_hardreset(link, class, deadline, &online);
131d3d557cfSBartosz Golaszewski if (online)
132d3d557cfSBartosz Golaszewski return ret;
133d3d557cfSBartosz Golaszewski } while (retry--);
134d3d557cfSBartosz Golaszewski
135d3d557cfSBartosz Golaszewski return ret;
136d3d557cfSBartosz Golaszewski }
137d3d557cfSBartosz Golaszewski
138f4d435f3SBartosz Golaszewski static struct ata_port_operations ahci_da850_port_ops = {
139f4d435f3SBartosz Golaszewski .inherits = &ahci_platform_ops,
140f4d435f3SBartosz Golaszewski .softreset = ahci_da850_softreset,
141f4d435f3SBartosz Golaszewski /*
142f4d435f3SBartosz Golaszewski * No need to override .pmp_softreset - it's only used for actual
143f4d435f3SBartosz Golaszewski * PMP-enabled ports.
144f4d435f3SBartosz Golaszewski */
145d3d557cfSBartosz Golaszewski .hardreset = ahci_da850_hardreset,
146d3d557cfSBartosz Golaszewski .pmp_hardreset = ahci_da850_hardreset,
147f4d435f3SBartosz Golaszewski };
148f4d435f3SBartosz Golaszewski
149ae8723f8SBartlomiej Zolnierkiewicz static const struct ata_port_info ahci_da850_port_info = {
150ae8723f8SBartlomiej Zolnierkiewicz .flags = AHCI_FLAG_COMMON,
151ae8723f8SBartlomiej Zolnierkiewicz .pio_mask = ATA_PIO4,
152ae8723f8SBartlomiej Zolnierkiewicz .udma_mask = ATA_UDMA6,
153f4d435f3SBartosz Golaszewski .port_ops = &ahci_da850_port_ops,
154ae8723f8SBartlomiej Zolnierkiewicz };
155ae8723f8SBartlomiej Zolnierkiewicz
156*25df73d9SBart Van Assche static const struct scsi_host_template ahci_platform_sht = {
157018d5ef2SAkinobu Mita AHCI_SHT(DRV_NAME),
158018d5ef2SAkinobu Mita };
159018d5ef2SAkinobu Mita
ahci_da850_probe(struct platform_device * pdev)160ae8723f8SBartlomiej Zolnierkiewicz static int ahci_da850_probe(struct platform_device *pdev)
161ae8723f8SBartlomiej Zolnierkiewicz {
162ae8723f8SBartlomiej Zolnierkiewicz struct device *dev = &pdev->dev;
163ae8723f8SBartlomiej Zolnierkiewicz struct ahci_host_priv *hpriv;
164ae8723f8SBartlomiej Zolnierkiewicz void __iomem *pwrdn_reg;
165cdf0ead3SBartosz Golaszewski struct resource *res;
166cdf0ead3SBartosz Golaszewski u32 mpy;
167ae8723f8SBartlomiej Zolnierkiewicz int rc;
168ae8723f8SBartlomiej Zolnierkiewicz
16916af2d65SKunihiko Hayashi hpriv = ahci_platform_get_resources(pdev, 0);
170ae8723f8SBartlomiej Zolnierkiewicz if (IS_ERR(hpriv))
171ae8723f8SBartlomiej Zolnierkiewicz return PTR_ERR(hpriv);
172ae8723f8SBartlomiej Zolnierkiewicz
17382dbe1a6SBartosz Golaszewski /*
174e28b3abfSSerge Semin * Internally ahci_platform_get_resources() calls the bulk clocks
175e28b3abfSSerge Semin * get method or falls back to using a single clk_get_optional().
176e28b3abfSSerge Semin * This AHCI SATA controller uses two clocks: functional clock
177e28b3abfSSerge Semin * with "fck" connection id and external reference clock with
178e28b3abfSSerge Semin * "refclk" id. If we haven't got all of them re-try the clocks
179e28b3abfSSerge Semin * getting procedure with the explicitly specified ids.
18082dbe1a6SBartosz Golaszewski */
181e28b3abfSSerge Semin if (hpriv->n_clks < 2) {
182e28b3abfSSerge Semin hpriv->clks = devm_kcalloc(dev, 2, sizeof(*hpriv->clks), GFP_KERNEL);
183e28b3abfSSerge Semin if (!hpriv->clks)
184e28b3abfSSerge Semin return -ENOMEM;
18582dbe1a6SBartosz Golaszewski
186e28b3abfSSerge Semin hpriv->clks[0].id = "fck";
187e28b3abfSSerge Semin hpriv->clks[1].id = "refclk";
188e28b3abfSSerge Semin hpriv->n_clks = 2;
189e28b3abfSSerge Semin
190e28b3abfSSerge Semin rc = devm_clk_bulk_get(dev, hpriv->n_clks, hpriv->clks);
191e28b3abfSSerge Semin if (rc)
192e28b3abfSSerge Semin return rc;
19382dbe1a6SBartosz Golaszewski }
19482dbe1a6SBartosz Golaszewski
195e28b3abfSSerge Semin mpy = ahci_da850_calculate_mpy(clk_get_rate(hpriv->clks[1].clk));
196cdf0ead3SBartosz Golaszewski if (mpy == 0) {
197cdf0ead3SBartosz Golaszewski dev_err(dev, "invalid REFCLK multiplier value: 0x%x", mpy);
198cdf0ead3SBartosz Golaszewski return -EINVAL;
199cdf0ead3SBartosz Golaszewski }
200cdf0ead3SBartosz Golaszewski
201ae8723f8SBartlomiej Zolnierkiewicz rc = ahci_platform_enable_resources(hpriv);
202ae8723f8SBartlomiej Zolnierkiewicz if (rc)
203ae8723f8SBartlomiej Zolnierkiewicz return rc;
204ae8723f8SBartlomiej Zolnierkiewicz
205ae8723f8SBartlomiej Zolnierkiewicz res = platform_get_resource(pdev, IORESOURCE_MEM, 1);
206c88c0949SChristophe JAILLET if (!res) {
207c88c0949SChristophe JAILLET rc = -ENODEV;
208ae8723f8SBartlomiej Zolnierkiewicz goto disable_resources;
209c88c0949SChristophe JAILLET }
210ae8723f8SBartlomiej Zolnierkiewicz
211ae8723f8SBartlomiej Zolnierkiewicz pwrdn_reg = devm_ioremap(dev, res->start, resource_size(res));
212c88c0949SChristophe JAILLET if (!pwrdn_reg) {
213c88c0949SChristophe JAILLET rc = -ENOMEM;
214ae8723f8SBartlomiej Zolnierkiewicz goto disable_resources;
215c88c0949SChristophe JAILLET }
216ae8723f8SBartlomiej Zolnierkiewicz
217cdf0ead3SBartosz Golaszewski da850_sata_init(dev, pwrdn_reg, hpriv->mmio, mpy);
218ae8723f8SBartlomiej Zolnierkiewicz
219018d5ef2SAkinobu Mita rc = ahci_platform_init_host(pdev, hpriv, &ahci_da850_port_info,
220018d5ef2SAkinobu Mita &ahci_platform_sht);
221ae8723f8SBartlomiej Zolnierkiewicz if (rc)
222ae8723f8SBartlomiej Zolnierkiewicz goto disable_resources;
223ae8723f8SBartlomiej Zolnierkiewicz
224ae8723f8SBartlomiej Zolnierkiewicz return 0;
225ae8723f8SBartlomiej Zolnierkiewicz disable_resources:
226ae8723f8SBartlomiej Zolnierkiewicz ahci_platform_disable_resources(hpriv);
227ae8723f8SBartlomiej Zolnierkiewicz return rc;
228ae8723f8SBartlomiej Zolnierkiewicz }
229ae8723f8SBartlomiej Zolnierkiewicz
230ae8723f8SBartlomiej Zolnierkiewicz static SIMPLE_DEV_PM_OPS(ahci_da850_pm_ops, ahci_platform_suspend,
231ae8723f8SBartlomiej Zolnierkiewicz ahci_platform_resume);
232ae8723f8SBartlomiej Zolnierkiewicz
233bf4ae3f0SBartosz Golaszewski static const struct of_device_id ahci_da850_of_match[] = {
234bf4ae3f0SBartosz Golaszewski { .compatible = "ti,da850-ahci", },
2355e776d7bSGeert Uytterhoeven { /* sentinel */ }
236bf4ae3f0SBartosz Golaszewski };
237bf4ae3f0SBartosz Golaszewski MODULE_DEVICE_TABLE(of, ahci_da850_of_match);
238bf4ae3f0SBartosz Golaszewski
239ae8723f8SBartlomiej Zolnierkiewicz static struct platform_driver ahci_da850_driver = {
240ae8723f8SBartlomiej Zolnierkiewicz .probe = ahci_da850_probe,
241ae8723f8SBartlomiej Zolnierkiewicz .remove_new = ata_platform_remove_one,
242ae8723f8SBartlomiej Zolnierkiewicz .driver = {
243018d5ef2SAkinobu Mita .name = DRV_NAME,
244bf4ae3f0SBartosz Golaszewski .of_match_table = ahci_da850_of_match,
245ae8723f8SBartlomiej Zolnierkiewicz .pm = &ahci_da850_pm_ops,
246ae8723f8SBartlomiej Zolnierkiewicz },
247ae8723f8SBartlomiej Zolnierkiewicz };
248ae8723f8SBartlomiej Zolnierkiewicz module_platform_driver(ahci_da850_driver);
249ae8723f8SBartlomiej Zolnierkiewicz
250ae8723f8SBartlomiej Zolnierkiewicz MODULE_DESCRIPTION("DaVinci DA850 AHCI SATA platform driver");
251ae8723f8SBartlomiej Zolnierkiewicz MODULE_AUTHOR("Bartlomiej Zolnierkiewicz <b.zolnierkie@samsung.com>");
252ae8723f8SBartlomiej Zolnierkiewicz MODULE_LICENSE("GPL");
253