xref: /openbmc/linux/arch/s390/include/asm/pci_insn.h (revision cb4deb69624c19980dded34a8cba7b67044c9fa9)
1cd248341SJan Glauber #ifndef _ASM_S390_PCI_INSN_H
2cd248341SJan Glauber #define _ASM_S390_PCI_INSN_H
3cd248341SJan Glauber 
4cd248341SJan Glauber /* Load/Store status codes */
5cd248341SJan Glauber #define ZPCI_PCI_ST_FUNC_NOT_ENABLED		4
6cd248341SJan Glauber #define ZPCI_PCI_ST_FUNC_IN_ERR			8
7cd248341SJan Glauber #define ZPCI_PCI_ST_BLOCKED			12
8cd248341SJan Glauber #define ZPCI_PCI_ST_INSUF_RES			16
9cd248341SJan Glauber #define ZPCI_PCI_ST_INVAL_AS			20
10cd248341SJan Glauber #define ZPCI_PCI_ST_FUNC_ALREADY_ENABLED	24
11cd248341SJan Glauber #define ZPCI_PCI_ST_DMA_AS_NOT_ENABLED		28
12cd248341SJan Glauber #define ZPCI_PCI_ST_2ND_OP_IN_INV_AS		36
13cd248341SJan Glauber #define ZPCI_PCI_ST_FUNC_NOT_AVAIL		40
14cd248341SJan Glauber #define ZPCI_PCI_ST_ALREADY_IN_RQ_STATE		44
15cd248341SJan Glauber 
16cd248341SJan Glauber /* Load/Store return codes */
17cd248341SJan Glauber #define ZPCI_PCI_LS_OK				0
18cd248341SJan Glauber #define ZPCI_PCI_LS_ERR				1
19cd248341SJan Glauber #define ZPCI_PCI_LS_BUSY			2
20cd248341SJan Glauber #define ZPCI_PCI_LS_INVAL_HANDLE		3
21cd248341SJan Glauber 
22cd248341SJan Glauber /* Load/Store address space identifiers */
23cd248341SJan Glauber #define ZPCI_PCIAS_MEMIO_0			0
24cd248341SJan Glauber #define ZPCI_PCIAS_MEMIO_1			1
25cd248341SJan Glauber #define ZPCI_PCIAS_MEMIO_2			2
26cd248341SJan Glauber #define ZPCI_PCIAS_MEMIO_3			3
27cd248341SJan Glauber #define ZPCI_PCIAS_MEMIO_4			4
28cd248341SJan Glauber #define ZPCI_PCIAS_MEMIO_5			5
29cd248341SJan Glauber #define ZPCI_PCIAS_CFGSPC			15
30cd248341SJan Glauber 
31cd248341SJan Glauber /* Modify PCI Function Controls */
32cd248341SJan Glauber #define ZPCI_MOD_FC_REG_INT	2
33cd248341SJan Glauber #define ZPCI_MOD_FC_DEREG_INT	3
34cd248341SJan Glauber #define ZPCI_MOD_FC_REG_IOAT	4
35cd248341SJan Glauber #define ZPCI_MOD_FC_DEREG_IOAT	5
36cd248341SJan Glauber #define ZPCI_MOD_FC_REREG_IOAT	6
37cd248341SJan Glauber #define ZPCI_MOD_FC_RESET_ERROR	7
38cd248341SJan Glauber #define ZPCI_MOD_FC_RESET_BLOCK	9
39cd248341SJan Glauber #define ZPCI_MOD_FC_SET_MEASURE	10
40cd248341SJan Glauber 
41cd248341SJan Glauber /* FIB function controls */
42cd248341SJan Glauber #define ZPCI_FIB_FC_ENABLED	0x80
43cd248341SJan Glauber #define ZPCI_FIB_FC_ERROR	0x40
44cd248341SJan Glauber #define ZPCI_FIB_FC_LS_BLOCKED	0x20
45cd248341SJan Glauber #define ZPCI_FIB_FC_DMAAS_REG	0x10
46cd248341SJan Glauber 
47cd248341SJan Glauber /* FIB function controls */
48cd248341SJan Glauber #define ZPCI_FIB_FC_ENABLED	0x80
49cd248341SJan Glauber #define ZPCI_FIB_FC_ERROR	0x40
50cd248341SJan Glauber #define ZPCI_FIB_FC_LS_BLOCKED	0x20
51cd248341SJan Glauber #define ZPCI_FIB_FC_DMAAS_REG	0x10
52cd248341SJan Glauber 
53cd248341SJan Glauber /* Function Information Block */
54cd248341SJan Glauber struct zpci_fib {
55cd248341SJan Glauber 	u32 fmt		:  8;	/* format */
56cd248341SJan Glauber 	u32		: 24;
57*cb4deb69SSebastian Ott 	u32		: 32;
58cd248341SJan Glauber 	u8 fc;			/* function controls */
59*cb4deb69SSebastian Ott 	u64		: 56;
60cd248341SJan Glauber 	u64 pba;		/* PCI base address */
61cd248341SJan Glauber 	u64 pal;		/* PCI address limit */
62cd248341SJan Glauber 	u64 iota;		/* I/O Translation Anchor */
63cd248341SJan Glauber 	u32		:  1;
64cd248341SJan Glauber 	u32 isc		:  3;	/* Interrupt subclass */
65cd248341SJan Glauber 	u32 noi		: 12;	/* Number of interrupts */
66cd248341SJan Glauber 	u32		:  2;
67cd248341SJan Glauber 	u32 aibvo	:  6;	/* Adapter interrupt bit vector offset */
68cd248341SJan Glauber 	u32 sum		:  1;	/* Adapter int summary bit enabled */
69cd248341SJan Glauber 	u32		:  1;
70cd248341SJan Glauber 	u32 aisbo	:  6;	/* Adapter int summary bit offset */
71*cb4deb69SSebastian Ott 	u32		: 32;
72cd248341SJan Glauber 	u64 aibv;		/* Adapter int bit vector address */
73cd248341SJan Glauber 	u64 aisb;		/* Adapter int summary bit address */
74cd248341SJan Glauber 	u64 fmb_addr;		/* Function measurement block address and key */
75*cb4deb69SSebastian Ott 	u32		: 32;
76*cb4deb69SSebastian Ott 	u32 gd;
77*cb4deb69SSebastian Ott } __packed __aligned(8);
78cd248341SJan Glauber 
799389339fSMartin Schwidefsky int zpci_mod_fc(u64 req, struct zpci_fib *fib);
809389339fSMartin Schwidefsky int zpci_refresh_trans(u64 fn, u64 addr, u64 range);
819389339fSMartin Schwidefsky int zpci_load(u64 *data, u64 req, u64 offset);
829389339fSMartin Schwidefsky int zpci_store(u64 data, u64 req, u64 offset);
839389339fSMartin Schwidefsky int zpci_store_block(const u64 *data, u64 req, u64 offset);
849389339fSMartin Schwidefsky void zpci_set_irq_ctrl(u16 ctl, char *unused, u8 isc);
85cd248341SJan Glauber 
86cd248341SJan Glauber #endif
87