xref: /openbmc/linux/arch/powerpc/sysdev/tsi108_pci.c (revision 1ac731c529cd4d6adbce134754b51ff7d822b145)
11a59d1b8SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-or-later
22b9d7467SZang Roy-r61911 /*
32b9d7467SZang Roy-r61911  * Common routines for Tundra Semiconductor TSI108 host bridge.
42b9d7467SZang Roy-r61911  *
52b9d7467SZang Roy-r61911  * 2004-2005 (c) Tundra Semiconductor Corp.
62b9d7467SZang Roy-r61911  * Author: Alex Bounine (alexandreb@tundra.com)
75873c9bdSZang Roy-r61911  * Author: Roy Zang (tie-fei.zang@freescale.com)
85873c9bdSZang Roy-r61911  * 	   Add pci interrupt router host
92b9d7467SZang Roy-r61911  */
102b9d7467SZang Roy-r61911 
112b9d7467SZang Roy-r61911 #include <linux/kernel.h>
122b9d7467SZang Roy-r61911 #include <linux/init.h>
132b9d7467SZang Roy-r61911 #include <linux/pci.h>
142b9d7467SZang Roy-r61911 #include <linux/irq.h>
15e6f6390aSChristophe Leroy #include <linux/irqdomain.h>
162b9d7467SZang Roy-r61911 #include <linux/interrupt.h>
17e6f6390aSChristophe Leroy #include <linux/of_address.h>
182b9d7467SZang Roy-r61911 
192b9d7467SZang Roy-r61911 #include <asm/byteorder.h>
202b9d7467SZang Roy-r61911 #include <asm/io.h>
212b9d7467SZang Roy-r61911 #include <asm/irq.h>
227c0f6ba6SLinus Torvalds #include <linux/uaccess.h>
232b9d7467SZang Roy-r61911 #include <asm/machdep.h>
242b9d7467SZang Roy-r61911 #include <asm/pci-bridge.h>
252b9d7467SZang Roy-r61911 #include <asm/tsi108.h>
2608390db0SJosh Boyer #include <asm/tsi108_pci.h>
272b9d7467SZang Roy-r61911 #include <asm/tsi108_irq.h>
282b9d7467SZang Roy-r61911 
292b9d7467SZang Roy-r61911 #undef DEBUG
302b9d7467SZang Roy-r61911 #ifdef DEBUG
312b9d7467SZang Roy-r61911 #define DBG(x...) printk(x)
322b9d7467SZang Roy-r61911 #else
332b9d7467SZang Roy-r61911 #define DBG(x...)
342b9d7467SZang Roy-r61911 #endif
352b9d7467SZang Roy-r61911 
362b9d7467SZang Roy-r61911 #define tsi_mk_config_addr(bus, devfunc, offset) \
372b9d7467SZang Roy-r61911 	((((bus)<<16) | ((devfunc)<<8) | (offset & 0xfc)) + tsi108_pci_cfg_base)
382b9d7467SZang Roy-r61911 
392b9d7467SZang Roy-r61911 u32 tsi108_pci_cfg_base;
4005ad6a91SJosh Boyer static u32 tsi108_pci_cfg_phys;
412b9d7467SZang Roy-r61911 u32 tsi108_csr_vir_base;
42bae1d8f1SGrant Likely static struct irq_domain *pci_irq_host;
432b9d7467SZang Roy-r61911 
442b9d7467SZang Roy-r61911 extern u32 get_vir_csrbase(void);
452b9d7467SZang Roy-r61911 extern u32 tsi108_read_reg(u32 reg_offset);
462b9d7467SZang Roy-r61911 extern void tsi108_write_reg(u32 reg_offset, u32 val);
472b9d7467SZang Roy-r61911 
482b9d7467SZang Roy-r61911 int
tsi108_direct_write_config(struct pci_bus * bus,unsigned int devfunc,int offset,int len,u32 val)492b9d7467SZang Roy-r61911 tsi108_direct_write_config(struct pci_bus *bus, unsigned int devfunc,
502b9d7467SZang Roy-r61911 			   int offset, int len, u32 val)
512b9d7467SZang Roy-r61911 {
522b9d7467SZang Roy-r61911 	volatile unsigned char *cfg_addr;
53bccd6f73SKumar Gala 	struct pci_controller *hose = pci_bus_to_host(bus);
542b9d7467SZang Roy-r61911 
552b9d7467SZang Roy-r61911 	if (ppc_md.pci_exclude_device)
567d52c7b0SKumar Gala 		if (ppc_md.pci_exclude_device(hose, bus->number, devfunc))
572b9d7467SZang Roy-r61911 			return PCIBIOS_DEVICE_NOT_FOUND;
582b9d7467SZang Roy-r61911 
592b9d7467SZang Roy-r61911 	cfg_addr = (unsigned char *)(tsi_mk_config_addr(bus->number,
602b9d7467SZang Roy-r61911 							devfunc, offset) |
612b9d7467SZang Roy-r61911 							(offset & 0x03));
622b9d7467SZang Roy-r61911 
632b9d7467SZang Roy-r61911 #ifdef DEBUG
642b9d7467SZang Roy-r61911 	printk("PCI CFG write : ");
652b9d7467SZang Roy-r61911 	printk("%d:0x%x:0x%x ", bus->number, devfunc, offset);
662b9d7467SZang Roy-r61911 	printk("%d ADDR=0x%08x ", len, (uint) cfg_addr);
672b9d7467SZang Roy-r61911 	printk("data = 0x%08x\n", val);
682b9d7467SZang Roy-r61911 #endif
692b9d7467SZang Roy-r61911 
702b9d7467SZang Roy-r61911 	switch (len) {
712b9d7467SZang Roy-r61911 	case 1:
722b9d7467SZang Roy-r61911 		out_8((u8 *) cfg_addr, val);
732b9d7467SZang Roy-r61911 		break;
742b9d7467SZang Roy-r61911 	case 2:
752b9d7467SZang Roy-r61911 		out_le16((u16 *) cfg_addr, val);
762b9d7467SZang Roy-r61911 		break;
772b9d7467SZang Roy-r61911 	default:
782b9d7467SZang Roy-r61911 		out_le32((u32 *) cfg_addr, val);
792b9d7467SZang Roy-r61911 		break;
802b9d7467SZang Roy-r61911 	}
812b9d7467SZang Roy-r61911 
822b9d7467SZang Roy-r61911 	return PCIBIOS_SUCCESSFUL;
832b9d7467SZang Roy-r61911 }
842b9d7467SZang Roy-r61911 
tsi108_clear_pci_error(u32 pci_cfg_base)852b9d7467SZang Roy-r61911 void tsi108_clear_pci_error(u32 pci_cfg_base)
862b9d7467SZang Roy-r61911 {
872b9d7467SZang Roy-r61911 	u32 err_stat, err_addr, pci_stat;
882b9d7467SZang Roy-r61911 
892b9d7467SZang Roy-r61911 	/*
902b9d7467SZang Roy-r61911 	 * Quietly clear PB and PCI error flags set as result
912b9d7467SZang Roy-r61911 	 * of PCI/X configuration read requests.
922b9d7467SZang Roy-r61911 	 */
932b9d7467SZang Roy-r61911 
942b9d7467SZang Roy-r61911 	/* Read PB Error Log Registers */
952b9d7467SZang Roy-r61911 
962b9d7467SZang Roy-r61911 	err_stat = tsi108_read_reg(TSI108_PB_OFFSET + TSI108_PB_ERRCS);
972b9d7467SZang Roy-r61911 	err_addr = tsi108_read_reg(TSI108_PB_OFFSET + TSI108_PB_AERR);
982b9d7467SZang Roy-r61911 
992b9d7467SZang Roy-r61911 	if (err_stat & TSI108_PB_ERRCS_ES) {
1002b9d7467SZang Roy-r61911 		/* Clear error flag */
1012b9d7467SZang Roy-r61911 		tsi108_write_reg(TSI108_PB_OFFSET + TSI108_PB_ERRCS,
1022b9d7467SZang Roy-r61911 				 TSI108_PB_ERRCS_ES);
1032b9d7467SZang Roy-r61911 
1042b9d7467SZang Roy-r61911 		/* Clear read error reported in PB_ISR */
1052b9d7467SZang Roy-r61911 		tsi108_write_reg(TSI108_PB_OFFSET + TSI108_PB_ISR,
1062b9d7467SZang Roy-r61911 				 TSI108_PB_ISR_PBS_RD_ERR);
1072b9d7467SZang Roy-r61911 
1082b9d7467SZang Roy-r61911 		/* Clear PCI/X bus cfg errors if applicable */
1092b9d7467SZang Roy-r61911 		if ((err_addr & 0xFF000000) == pci_cfg_base) {
1102b9d7467SZang Roy-r61911 			pci_stat =
1112b9d7467SZang Roy-r61911 			    tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_CSR);
1122b9d7467SZang Roy-r61911 			tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_CSR,
1132b9d7467SZang Roy-r61911 					 pci_stat);
1142b9d7467SZang Roy-r61911 		}
1152b9d7467SZang Roy-r61911 	}
1162b9d7467SZang Roy-r61911 
1172b9d7467SZang Roy-r61911 	return;
1182b9d7467SZang Roy-r61911 }
1192b9d7467SZang Roy-r61911 
1202b9d7467SZang Roy-r61911 #define __tsi108_read_pci_config(x, addr, op)		\
1212b9d7467SZang Roy-r61911 	__asm__ __volatile__(				\
1222b9d7467SZang Roy-r61911 		"	"op" %0,0,%1\n"		\
1232b9d7467SZang Roy-r61911 		"1:	eieio\n"			\
1242b9d7467SZang Roy-r61911 		"2:\n"					\
1252b9d7467SZang Roy-r61911 		".section .fixup,\"ax\"\n"		\
1262b9d7467SZang Roy-r61911 		"3:	li %0,-1\n"			\
1272b9d7467SZang Roy-r61911 		"	b 2b\n"				\
12824bfa6a9SNicholas Piggin 		".previous\n"				\
12924bfa6a9SNicholas Piggin 		EX_TABLE(1b, 3b)			\
1302b9d7467SZang Roy-r61911 		: "=r"(x) : "r"(addr))
1312b9d7467SZang Roy-r61911 
1322b9d7467SZang Roy-r61911 int
tsi108_direct_read_config(struct pci_bus * bus,unsigned int devfn,int offset,int len,u32 * val)1332b9d7467SZang Roy-r61911 tsi108_direct_read_config(struct pci_bus *bus, unsigned int devfn, int offset,
1342b9d7467SZang Roy-r61911 			  int len, u32 * val)
1352b9d7467SZang Roy-r61911 {
1362b9d7467SZang Roy-r61911 	volatile unsigned char *cfg_addr;
137bccd6f73SKumar Gala 	struct pci_controller *hose = pci_bus_to_host(bus);
1382b9d7467SZang Roy-r61911 	u32 temp;
1392b9d7467SZang Roy-r61911 
1402b9d7467SZang Roy-r61911 	if (ppc_md.pci_exclude_device)
1417d52c7b0SKumar Gala 		if (ppc_md.pci_exclude_device(hose, bus->number, devfn))
1422b9d7467SZang Roy-r61911 			return PCIBIOS_DEVICE_NOT_FOUND;
1432b9d7467SZang Roy-r61911 
1442b9d7467SZang Roy-r61911 	cfg_addr = (unsigned char *)(tsi_mk_config_addr(bus->number,
1452b9d7467SZang Roy-r61911 							devfn,
1462b9d7467SZang Roy-r61911 							offset) | (offset &
1472b9d7467SZang Roy-r61911 								   0x03));
1482b9d7467SZang Roy-r61911 
1492b9d7467SZang Roy-r61911 	switch (len) {
1502b9d7467SZang Roy-r61911 	case 1:
1512b9d7467SZang Roy-r61911 		__tsi108_read_pci_config(temp, cfg_addr, "lbzx");
1522b9d7467SZang Roy-r61911 		break;
1532b9d7467SZang Roy-r61911 	case 2:
1542b9d7467SZang Roy-r61911 		__tsi108_read_pci_config(temp, cfg_addr, "lhbrx");
1552b9d7467SZang Roy-r61911 		break;
1562b9d7467SZang Roy-r61911 	default:
1572b9d7467SZang Roy-r61911 		__tsi108_read_pci_config(temp, cfg_addr, "lwbrx");
1582b9d7467SZang Roy-r61911 		break;
1592b9d7467SZang Roy-r61911 	}
1602b9d7467SZang Roy-r61911 
1612b9d7467SZang Roy-r61911 	*val = temp;
1622b9d7467SZang Roy-r61911 
1632b9d7467SZang Roy-r61911 #ifdef DEBUG
1642b9d7467SZang Roy-r61911 	if ((0xFFFFFFFF != temp) && (0xFFFF != temp) && (0xFF != temp)) {
1652b9d7467SZang Roy-r61911 		printk("PCI CFG read : ");
1662b9d7467SZang Roy-r61911 		printk("%d:0x%x:0x%x ", bus->number, devfn, offset);
1672b9d7467SZang Roy-r61911 		printk("%d ADDR=0x%08x ", len, (uint) cfg_addr);
1682b9d7467SZang Roy-r61911 		printk("data = 0x%x\n", *val);
1692b9d7467SZang Roy-r61911 	}
1702b9d7467SZang Roy-r61911 #endif
1712b9d7467SZang Roy-r61911 	return PCIBIOS_SUCCESSFUL;
1722b9d7467SZang Roy-r61911 }
1732b9d7467SZang Roy-r61911 
tsi108_clear_pci_cfg_error(void)1742b9d7467SZang Roy-r61911 void tsi108_clear_pci_cfg_error(void)
1752b9d7467SZang Roy-r61911 {
17605ad6a91SJosh Boyer 	tsi108_clear_pci_error(tsi108_pci_cfg_phys);
1772b9d7467SZang Roy-r61911 }
1782b9d7467SZang Roy-r61911 
1792b9d7467SZang Roy-r61911 static struct pci_ops tsi108_direct_pci_ops = {
1808935fa0fSNathan Lynch 	.read = tsi108_direct_read_config,
1818935fa0fSNathan Lynch 	.write = tsi108_direct_write_config,
1822b9d7467SZang Roy-r61911 };
1832b9d7467SZang Roy-r61911 
tsi108_setup_pci(struct device_node * dev,u32 cfg_phys,int primary)18405ad6a91SJosh Boyer int __init tsi108_setup_pci(struct device_node *dev, u32 cfg_phys, int primary)
1852b9d7467SZang Roy-r61911 {
1862b9d7467SZang Roy-r61911 	int len;
1872b9d7467SZang Roy-r61911 	struct pci_controller *hose;
1882b9d7467SZang Roy-r61911 	struct resource rsrc;
18988c80594SJeremy Kerr 	const int *bus_range;
19005ad6a91SJosh Boyer 	int has_address = 0;
1912b9d7467SZang Roy-r61911 
1922b9d7467SZang Roy-r61911 	/* PCI Config mapping */
19305ad6a91SJosh Boyer 	tsi108_pci_cfg_base = (u32)ioremap(cfg_phys, TSI108_PCI_CFG_SIZE);
19405ad6a91SJosh Boyer 	tsi108_pci_cfg_phys = cfg_phys;
195e48b1b45SHarvey Harrison 	DBG("TSI_PCI: %s tsi108_pci_cfg_base=0x%x\n", __func__,
1962b9d7467SZang Roy-r61911 	    tsi108_pci_cfg_base);
1972b9d7467SZang Roy-r61911 
1982b9d7467SZang Roy-r61911 	/* Fetch host bridge registers address */
1992b9d7467SZang Roy-r61911 	has_address = (of_address_to_resource(dev, 0, &rsrc) == 0);
2002b9d7467SZang Roy-r61911 
2012b9d7467SZang Roy-r61911 	/* Get bus range if any */
202e2eb6392SStephen Rothwell 	bus_range = of_get_property(dev, "bus-range", &len);
2032b9d7467SZang Roy-r61911 	if (bus_range == NULL || len < 2 * sizeof(int)) {
204b7c670d6SRob Herring 		printk(KERN_WARNING "Can't get bus-range for %pOF, assume"
205b7c670d6SRob Herring 		       " bus 0\n", dev);
2062b9d7467SZang Roy-r61911 	}
2072b9d7467SZang Roy-r61911 
208dbf8471fSKumar Gala 	hose = pcibios_alloc_controller(dev);
2092b9d7467SZang Roy-r61911 
2102b9d7467SZang Roy-r61911 	if (!hose) {
2112b9d7467SZang Roy-r61911 		printk("PCI Host bridge init failed\n");
2122b9d7467SZang Roy-r61911 		return -ENOMEM;
2132b9d7467SZang Roy-r61911 	}
2142b9d7467SZang Roy-r61911 
2152b9d7467SZang Roy-r61911 	hose->first_busno = bus_range ? bus_range[0] : 0;
2162b9d7467SZang Roy-r61911 	hose->last_busno = bus_range ? bus_range[1] : 0xff;
2172b9d7467SZang Roy-r61911 
2182b9d7467SZang Roy-r61911 	(hose)->ops = &tsi108_direct_pci_ops;
2192b9d7467SZang Roy-r61911 
220*55d8bd02SRandy Dunlap 	pr_info("Found tsi108 PCI host bridge at 0x%pa. Firmware bus number: %d->%d\n",
221*55d8bd02SRandy Dunlap 		&rsrc.start, hose->first_busno, hose->last_busno);
2222b9d7467SZang Roy-r61911 
2232b9d7467SZang Roy-r61911 	/* Interpret the "ranges" property */
2242b9d7467SZang Roy-r61911 	/* This also maps the I/O region and sets isa_io/mem_base */
2252b9d7467SZang Roy-r61911 	pci_process_bridge_OF_ranges(hose, dev, primary);
2262b9d7467SZang Roy-r61911 	return 0;
2272b9d7467SZang Roy-r61911 }
2282b9d7467SZang Roy-r61911 
2292b9d7467SZang Roy-r61911 /*
2302b9d7467SZang Roy-r61911  * Low level utility functions
2312b9d7467SZang Roy-r61911  */
2322b9d7467SZang Roy-r61911 
tsi108_pci_int_mask(u_int irq)2332b9d7467SZang Roy-r61911 static void tsi108_pci_int_mask(u_int irq)
2342b9d7467SZang Roy-r61911 {
2352b9d7467SZang Roy-r61911 	u_int irp_cfg;
2362b9d7467SZang Roy-r61911 	int int_line = (irq - IRQ_PCI_INTAD_BASE);
2372b9d7467SZang Roy-r61911 
2382b9d7467SZang Roy-r61911 	irp_cfg = tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL);
2392b9d7467SZang Roy-r61911 	mb();
2402b9d7467SZang Roy-r61911 	irp_cfg |= (1 << int_line);	/* INTx_DIR = output */
2412b9d7467SZang Roy-r61911 	irp_cfg &= ~(3 << (8 + (int_line * 2)));	/* INTx_TYPE = unused */
2422b9d7467SZang Roy-r61911 	tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL, irp_cfg);
2432b9d7467SZang Roy-r61911 	mb();
2442b9d7467SZang Roy-r61911 	irp_cfg = tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL);
2452b9d7467SZang Roy-r61911 }
2462b9d7467SZang Roy-r61911 
tsi108_pci_int_unmask(u_int irq)2472b9d7467SZang Roy-r61911 static void tsi108_pci_int_unmask(u_int irq)
2482b9d7467SZang Roy-r61911 {
2492b9d7467SZang Roy-r61911 	u_int irp_cfg;
2502b9d7467SZang Roy-r61911 	int int_line = (irq - IRQ_PCI_INTAD_BASE);
2512b9d7467SZang Roy-r61911 
2522b9d7467SZang Roy-r61911 	irp_cfg = tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL);
2532b9d7467SZang Roy-r61911 	mb();
2542b9d7467SZang Roy-r61911 	irp_cfg &= ~(1 << int_line);
2552b9d7467SZang Roy-r61911 	irp_cfg |= (3 << (8 + (int_line * 2)));
2562b9d7467SZang Roy-r61911 	tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL, irp_cfg);
2572b9d7467SZang Roy-r61911 	mb();
2582b9d7467SZang Roy-r61911 }
2592b9d7467SZang Roy-r61911 
init_pci_source(void)2606c552983SNick Child static void __init init_pci_source(void)
2612b9d7467SZang Roy-r61911 {
2622b9d7467SZang Roy-r61911 	tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL,
2632b9d7467SZang Roy-r61911 			0x0000ff00);
2642b9d7467SZang Roy-r61911 	tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_ENABLE,
2652b9d7467SZang Roy-r61911 			TSI108_PCI_IRP_ENABLE_P_INT);
2662b9d7467SZang Roy-r61911 	mb();
2672b9d7467SZang Roy-r61911 }
2682b9d7467SZang Roy-r61911 
get_pci_source(void)269c4342ff9SZang Roy-r61911 static inline unsigned int get_pci_source(void)
2702b9d7467SZang Roy-r61911 {
2712b9d7467SZang Roy-r61911 	u_int temp = 0;
2722b9d7467SZang Roy-r61911 	int irq = -1;
2732b9d7467SZang Roy-r61911 	int i;
2742b9d7467SZang Roy-r61911 	u_int pci_irp_stat;
2752b9d7467SZang Roy-r61911 	static int mask = 0;
2762b9d7467SZang Roy-r61911 
2772b9d7467SZang Roy-r61911 	/* Read PCI/X block interrupt status register */
2782b9d7467SZang Roy-r61911 	pci_irp_stat = tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_STAT);
2792b9d7467SZang Roy-r61911 	mb();
2802b9d7467SZang Roy-r61911 
2812b9d7467SZang Roy-r61911 	if (pci_irp_stat & TSI108_PCI_IRP_STAT_P_INT) {
2822b9d7467SZang Roy-r61911 		/* Process Interrupt from PCI bus INTA# - INTD# lines */
2832b9d7467SZang Roy-r61911 		temp =
2842b9d7467SZang Roy-r61911 		    tsi108_read_reg(TSI108_PCI_OFFSET +
2852b9d7467SZang Roy-r61911 				    TSI108_PCI_IRP_INTAD) & 0xf;
2862b9d7467SZang Roy-r61911 		mb();
2872b9d7467SZang Roy-r61911 		for (i = 0; i < 4; i++, mask++) {
2882b9d7467SZang Roy-r61911 			if (temp & (1 << mask % 4)) {
2892b9d7467SZang Roy-r61911 				irq = IRQ_PCI_INTA + mask % 4;
2902b9d7467SZang Roy-r61911 				mask++;
2912b9d7467SZang Roy-r61911 				break;
2922b9d7467SZang Roy-r61911 			}
2932b9d7467SZang Roy-r61911 		}
2942b9d7467SZang Roy-r61911 
2952b9d7467SZang Roy-r61911 		/* Disable interrupts from PCI block */
2962b9d7467SZang Roy-r61911 		temp = tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_ENABLE);
2972b9d7467SZang Roy-r61911 		tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_ENABLE,
2982b9d7467SZang Roy-r61911 				temp & ~TSI108_PCI_IRP_ENABLE_P_INT);
2992b9d7467SZang Roy-r61911 		mb();
3002b9d7467SZang Roy-r61911 		(void)tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_ENABLE);
3012b9d7467SZang Roy-r61911 		mb();
3022b9d7467SZang Roy-r61911 	}
3032b9d7467SZang Roy-r61911 #ifdef DEBUG
3042b9d7467SZang Roy-r61911 	else {
3052b9d7467SZang Roy-r61911 		printk("TSI108_PIC: error in TSI108_PCI_IRP_STAT\n");
3062b9d7467SZang Roy-r61911 		pci_irp_stat =
3072b9d7467SZang Roy-r61911 		    tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_STAT);
3082b9d7467SZang Roy-r61911 		temp =
3092b9d7467SZang Roy-r61911 		    tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_INTAD);
3102b9d7467SZang Roy-r61911 		mb();
3112b9d7467SZang Roy-r61911 		printk(">> stat=0x%08x intad=0x%08x ", pci_irp_stat, temp);
3122b9d7467SZang Roy-r61911 		temp =
3132b9d7467SZang Roy-r61911 		    tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_CFG_CTL);
3142b9d7467SZang Roy-r61911 		mb();
3152b9d7467SZang Roy-r61911 		printk("cfg_ctl=0x%08x ", temp);
3162b9d7467SZang Roy-r61911 		temp =
3172b9d7467SZang Roy-r61911 		    tsi108_read_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_ENABLE);
3182b9d7467SZang Roy-r61911 		mb();
3192b9d7467SZang Roy-r61911 		printk("irp_enable=0x%08x\n", temp);
3202b9d7467SZang Roy-r61911 	}
3212b9d7467SZang Roy-r61911 #endif	/* end of DEBUG */
3222b9d7467SZang Roy-r61911 
3232b9d7467SZang Roy-r61911 	return irq;
3242b9d7467SZang Roy-r61911 }
3252b9d7467SZang Roy-r61911 
3262b9d7467SZang Roy-r61911 
3272b9d7467SZang Roy-r61911 /*
3282b9d7467SZang Roy-r61911  * Linux descriptor level callbacks
3292b9d7467SZang Roy-r61911  */
3302b9d7467SZang Roy-r61911 
tsi108_pci_irq_unmask(struct irq_data * d)33111afe2bdSLennert Buytenhek static void tsi108_pci_irq_unmask(struct irq_data *d)
3322b9d7467SZang Roy-r61911 {
33311afe2bdSLennert Buytenhek 	tsi108_pci_int_unmask(d->irq);
3342b9d7467SZang Roy-r61911 
3352b9d7467SZang Roy-r61911 	/* Enable interrupts from PCI block */
3362b9d7467SZang Roy-r61911 	tsi108_write_reg(TSI108_PCI_OFFSET + TSI108_PCI_IRP_ENABLE,
3372b9d7467SZang Roy-r61911 			 tsi108_read_reg(TSI108_PCI_OFFSET +
3382b9d7467SZang Roy-r61911 					 TSI108_PCI_IRP_ENABLE) |
3392b9d7467SZang Roy-r61911 			 TSI108_PCI_IRP_ENABLE_P_INT);
3402b9d7467SZang Roy-r61911 	mb();
3412b9d7467SZang Roy-r61911 }
3422b9d7467SZang Roy-r61911 
tsi108_pci_irq_mask(struct irq_data * d)34311afe2bdSLennert Buytenhek static void tsi108_pci_irq_mask(struct irq_data *d)
34411afe2bdSLennert Buytenhek {
34511afe2bdSLennert Buytenhek 	tsi108_pci_int_mask(d->irq);
34611afe2bdSLennert Buytenhek }
34711afe2bdSLennert Buytenhek 
tsi108_pci_irq_ack(struct irq_data * d)34811afe2bdSLennert Buytenhek static void tsi108_pci_irq_ack(struct irq_data *d)
34911afe2bdSLennert Buytenhek {
35011afe2bdSLennert Buytenhek 	tsi108_pci_int_mask(d->irq);
35111afe2bdSLennert Buytenhek }
35211afe2bdSLennert Buytenhek 
3532b9d7467SZang Roy-r61911 /*
3542b9d7467SZang Roy-r61911  * Interrupt controller descriptor for cascaded PCI interrupt controller.
3552b9d7467SZang Roy-r61911  */
3562b9d7467SZang Roy-r61911 
357c4342ff9SZang Roy-r61911 static struct irq_chip tsi108_pci_irq = {
358b27df672SThomas Gleixner 	.name = "tsi108_PCI_int",
35911afe2bdSLennert Buytenhek 	.irq_mask = tsi108_pci_irq_mask,
36011afe2bdSLennert Buytenhek 	.irq_ack = tsi108_pci_irq_ack,
36111afe2bdSLennert Buytenhek 	.irq_unmask = tsi108_pci_irq_unmask,
3622b9d7467SZang Roy-r61911 };
3632b9d7467SZang Roy-r61911 
pci_irq_host_xlate(struct irq_domain * h,struct device_node * ct,const u32 * intspec,unsigned int intsize,irq_hw_number_t * out_hwirq,unsigned int * out_flags)364bae1d8f1SGrant Likely static int pci_irq_host_xlate(struct irq_domain *h, struct device_node *ct,
36540d50cf7SRoman Fietze 			    const u32 *intspec, unsigned int intsize,
3665873c9bdSZang Roy-r61911 			    irq_hw_number_t *out_hwirq, unsigned int *out_flags)
3675873c9bdSZang Roy-r61911 {
3685873c9bdSZang Roy-r61911 	*out_hwirq = intspec[0];
3695873c9bdSZang Roy-r61911 	*out_flags = IRQ_TYPE_LEVEL_HIGH;
3705873c9bdSZang Roy-r61911 	return 0;
3715873c9bdSZang Roy-r61911 }
3725873c9bdSZang Roy-r61911 
pci_irq_host_map(struct irq_domain * h,unsigned int virq,irq_hw_number_t hw)373bae1d8f1SGrant Likely static int pci_irq_host_map(struct irq_domain *h, unsigned int virq,
3745873c9bdSZang Roy-r61911 			  irq_hw_number_t hw)
3755873c9bdSZang Roy-r61911 {	unsigned int irq;
376e48b1b45SHarvey Harrison 	DBG("%s(%d, 0x%lx)\n", __func__, virq, hw);
3775873c9bdSZang Roy-r61911 	if ((virq >= 1) && (virq <= 4)){
3785873c9bdSZang Roy-r61911 		irq = virq + IRQ_PCI_INTAD_BASE - 1;
37998488db9SThomas Gleixner 		irq_set_status_flags(irq, IRQ_LEVEL);
380ec775d0eSThomas Gleixner 		irq_set_chip(irq, &tsi108_pci_irq);
3815873c9bdSZang Roy-r61911 	}
3825873c9bdSZang Roy-r61911 	return 0;
3835873c9bdSZang Roy-r61911 }
3845873c9bdSZang Roy-r61911 
385202648a6SKrzysztof Kozlowski static const struct irq_domain_ops pci_irq_domain_ops = {
3865873c9bdSZang Roy-r61911 	.map = pci_irq_host_map,
3875873c9bdSZang Roy-r61911 	.xlate = pci_irq_host_xlate,
3885873c9bdSZang Roy-r61911 };
3895873c9bdSZang Roy-r61911 
3902b9d7467SZang Roy-r61911 /*
3912b9d7467SZang Roy-r61911  * Exported functions
3922b9d7467SZang Roy-r61911  */
3932b9d7467SZang Roy-r61911 
3942b9d7467SZang Roy-r61911 /*
3952b9d7467SZang Roy-r61911  * The Tsi108 PCI interrupts initialization routine.
3962b9d7467SZang Roy-r61911  *
3972b9d7467SZang Roy-r61911  * The INTA# - INTD# interrupts on the PCI bus are reported by the PCI block
3982b9d7467SZang Roy-r61911  * to the MPIC using single interrupt source (IRQ_TSI108_PCI). Therefore the
3992b9d7467SZang Roy-r61911  * PCI block has to be treated as a cascaded interrupt controller connected
4002b9d7467SZang Roy-r61911  * to the MPIC.
4012b9d7467SZang Roy-r61911  */
4022b9d7467SZang Roy-r61911 
tsi108_pci_int_init(struct device_node * node)4035873c9bdSZang Roy-r61911 void __init tsi108_pci_int_init(struct device_node *node)
4042b9d7467SZang Roy-r61911 {
4052b9d7467SZang Roy-r61911 	DBG("Tsi108_pci_int_init: initializing PCI interrupts\n");
4062b9d7467SZang Roy-r61911 
4077c576f4dSMarc Zyngier 	pci_irq_host = irq_domain_add_legacy(node, NR_IRQS_LEGACY, 0, 0,
4087c576f4dSMarc Zyngier 					     &pci_irq_domain_ops, NULL);
4095873c9bdSZang Roy-r61911 	if (pci_irq_host == NULL) {
410bae1d8f1SGrant Likely 		printk(KERN_ERR "pci_irq_host: failed to allocate irq domain!\n");
4115873c9bdSZang Roy-r61911 		return;
4122b9d7467SZang Roy-r61911 	}
4132b9d7467SZang Roy-r61911 
4142b9d7467SZang Roy-r61911 	init_pci_source();
4152b9d7467SZang Roy-r61911 }
4162b9d7467SZang Roy-r61911 
tsi108_irq_cascade(struct irq_desc * desc)417bd0b9ac4SThomas Gleixner void tsi108_irq_cascade(struct irq_desc *desc)
4182b9d7467SZang Roy-r61911 {
419ec775d0eSThomas Gleixner 	struct irq_chip *chip = irq_desc_get_chip(desc);
420c4342ff9SZang Roy-r61911 	unsigned int cascade_irq = get_pci_source();
42111afe2bdSLennert Buytenhek 
422ef24ba70SMichael Ellerman 	if (cascade_irq)
42349f19ce4SOlof Johansson 		generic_handle_irq(cascade_irq);
42411afe2bdSLennert Buytenhek 
42511afe2bdSLennert Buytenhek 	chip->irq_eoi(&desc->irq_data);
4262b9d7467SZang Roy-r61911 }
427