xref: /openbmc/linux/arch/powerpc/kernel/head_32.h (revision c03be0a3f3cc656eab5c427b78959b8f1b169a11)
18a23fdecSChristophe Leroy /* SPDX-License-Identifier: GPL-2.0 */
28a23fdecSChristophe Leroy #ifndef __HEAD_32_H__
38a23fdecSChristophe Leroy #define __HEAD_32_H__
48a23fdecSChristophe Leroy 
58a23fdecSChristophe Leroy #include <asm/ptrace.h>	/* for STACK_FRAME_REGS_MARKER */
68a23fdecSChristophe Leroy 
78a23fdecSChristophe Leroy /*
88a23fdecSChristophe Leroy  * Exception entry code.  This code runs with address translation
98a23fdecSChristophe Leroy  * turned off, i.e. using physical addresses.
108a23fdecSChristophe Leroy  * We assume sprg3 has the physical address of the current
118a23fdecSChristophe Leroy  * task's thread_struct.
128a23fdecSChristophe Leroy  */
13719e7e21SChristophe Leroy .macro EXCEPTION_PROLOG		trapno name handle_dar_dsisr=0
1402847487SChristophe Leroy 	EXCEPTION_PROLOG_0	handle_dar_dsisr=\handle_dar_dsisr
151f1c4d01SChristophe Leroy 	EXCEPTION_PROLOG_1
16719e7e21SChristophe Leroy 	EXCEPTION_PROLOG_2	\trapno \name handle_dar_dsisr=\handle_dar_dsisr
171f1c4d01SChristophe Leroy .endm
181f1c4d01SChristophe Leroy 
1902847487SChristophe Leroy .macro EXCEPTION_PROLOG_0 handle_dar_dsisr=0
208a23fdecSChristophe Leroy 	mtspr	SPRN_SPRG_SCRATCH0,r10
218a23fdecSChristophe Leroy 	mtspr	SPRN_SPRG_SCRATCH1,r11
2202847487SChristophe Leroy 	mfspr	r10, SPRN_SPRG_THREAD
2302847487SChristophe Leroy 	.if	\handle_dar_dsisr
240512aaddSChristophe Leroy #ifdef CONFIG_40x
250512aaddSChristophe Leroy 	mfspr	r11, SPRN_DEAR
260512aaddSChristophe Leroy #else
2702847487SChristophe Leroy 	mfspr	r11, SPRN_DAR
280512aaddSChristophe Leroy #endif
2902847487SChristophe Leroy 	stw	r11, DAR(r10)
300512aaddSChristophe Leroy #ifdef CONFIG_40x
310512aaddSChristophe Leroy 	mfspr	r11, SPRN_ESR
320512aaddSChristophe Leroy #else
3302847487SChristophe Leroy 	mfspr	r11, SPRN_DSISR
340512aaddSChristophe Leroy #endif
3502847487SChristophe Leroy 	stw	r11, DSISR(r10)
3602847487SChristophe Leroy 	.endif
3702847487SChristophe Leroy 	mfspr	r11, SPRN_SRR0
3802847487SChristophe Leroy 	stw	r11, SRR0(r10)
395ae8fabcSChristophe Leroy 	mfspr	r11, SPRN_SRR1		/* check whether user or kernel */
4002847487SChristophe Leroy 	stw	r11, SRR1(r10)
418a23fdecSChristophe Leroy 	mfcr	r10
425ae8fabcSChristophe Leroy 	andi.	r11, r11, MSR_PR
438a23fdecSChristophe Leroy .endm
448a23fdecSChristophe Leroy 
457aa8dd67SChristophe Leroy .macro EXCEPTION_PROLOG_1
46d2e00603SChristophe Leroy 	mtspr	SPRN_SPRG_SCRATCH2,r1
47da7bb43aSChristophe Leroy 	subi	r1, r1, INT_FRAME_SIZE		/* use r1 if kernel */
48da7bb43aSChristophe Leroy 	beq	1f
49da7bb43aSChristophe Leroy 	mfspr	r1,SPRN_SPRG_THREAD
50da7bb43aSChristophe Leroy 	lwz	r1,TASK_STACK-THREAD(r1)
51da7bb43aSChristophe Leroy 	addi	r1, r1, THREAD_SIZE - INT_FRAME_SIZE
526285f9cfSChristophe Leroy 1:
537aa8dd67SChristophe Leroy #ifdef CONFIG_VMAP_STACK
543642eb21SChristophe Leroy 	mtcrf	0x3f, r1
555b5e5bc5SChristophe Leroy 	bt	32 - THREAD_ALIGN_SHIFT, vmap_stack_overflow
563978eb78SChristophe Leroy #endif
578a23fdecSChristophe Leroy .endm
588a23fdecSChristophe Leroy 
59719e7e21SChristophe Leroy .macro EXCEPTION_PROLOG_2 trapno name handle_dar_dsisr=0
605b1c9a0dSChristophe Leroy #ifdef CONFIG_PPC_8xx
615b1c9a0dSChristophe Leroy 	.if	\handle_dar_dsisr
625b1c9a0dSChristophe Leroy 	li	r11, RPN_PATTERN
635b1c9a0dSChristophe Leroy 	mtspr	SPRN_DAR, r11	/* Tag DAR, to be used in DTLB Error */
645b1c9a0dSChristophe Leroy 	.endif
655b1c9a0dSChristophe Leroy #endif
669b6150fbSChristophe Leroy 	LOAD_REG_IMMEDIATE(r11, MSR_KERNEL & ~MSR_RI) /* re-enable MMU */
679b6150fbSChristophe Leroy 	mtspr	SPRN_SRR1, r11
689b6150fbSChristophe Leroy 	lis	r11, 1f@h
699b6150fbSChristophe Leroy 	ori	r11, r11, 1f@l
709b6150fbSChristophe Leroy 	mtspr	SPRN_SRR0, r11
71d2e00603SChristophe Leroy 	mfspr	r11, SPRN_SPRG_SCRATCH2
729b6150fbSChristophe Leroy 	rfi
73dc13b889SChristophe Leroy 
74dc13b889SChristophe Leroy 	.text
758f844c06SChristophe Leroy \name\()_virt:
769b6150fbSChristophe Leroy 1:
77da7bb43aSChristophe Leroy 	stw	r11,GPR1(r1)
78da7bb43aSChristophe Leroy 	stw	r11,0(r1)
79da7bb43aSChristophe Leroy 	mr	r11, r1
80d2e00603SChristophe Leroy 	stw	r10,_CCR(r11)		/* save registers */
818a23fdecSChristophe Leroy 	stw	r12,GPR12(r11)
828a23fdecSChristophe Leroy 	stw	r9,GPR9(r11)
83d2e00603SChristophe Leroy 	mfspr	r10,SPRN_SPRG_SCRATCH0
848a23fdecSChristophe Leroy 	mfspr	r12,SPRN_SPRG_SCRATCH1
85d2e00603SChristophe Leroy 	stw	r10,GPR10(r11)
868a23fdecSChristophe Leroy 	stw	r12,GPR11(r11)
878a23fdecSChristophe Leroy 	mflr	r10
888a23fdecSChristophe Leroy 	stw	r10,_LINK(r11)
8902847487SChristophe Leroy 	mfspr	r12, SPRN_SPRG_THREAD
9002847487SChristophe Leroy 	tovirt(r12, r12)
9102847487SChristophe Leroy 	.if	\handle_dar_dsisr
9202847487SChristophe Leroy 	lwz	r10, DAR(r12)
9302847487SChristophe Leroy 	stw	r10, _DAR(r11)
9402847487SChristophe Leroy 	lwz	r10, DSISR(r12)
9502847487SChristophe Leroy 	stw	r10, _DSISR(r11)
9602847487SChristophe Leroy 	.endif
9702847487SChristophe Leroy 	lwz	r9, SRR1(r12)
9802847487SChristophe Leroy 	lwz	r12, SRR0(r12)
9990f204b9SChristophe Leroy #ifdef CONFIG_40x
10090f204b9SChristophe Leroy 	rlwinm	r9,r9,0,14,12		/* clear MSR_WE (necessary?) */
101e464d92bSChristophe Leroy #elif defined(CONFIG_PPC_8xx)
102e464d92bSChristophe Leroy 	mtspr	SPRN_EID, r2		/* Set MSR_RI */
10390f204b9SChristophe Leroy #else
1049b6150fbSChristophe Leroy 	li	r10, MSR_KERNEL		/* can take exceptions */
10539bccfd1SChristophe Leroy 	mtmsr	r10			/* (except for mach check in rtas) */
10690f204b9SChristophe Leroy #endif
107a3055978SChristophe Leroy 	COMMON_EXCEPTION_PROLOG_END \trapno
108a3055978SChristophe Leroy _ASM_NOKPROBE_SYMBOL(\name\()_virt)
109a3055978SChristophe Leroy .endm
110a3055978SChristophe Leroy 
111a3055978SChristophe Leroy .macro COMMON_EXCEPTION_PROLOG_END trapno
112a3055978SChristophe Leroy 	stw	r0,GPR0(r1)
1138a23fdecSChristophe Leroy 	lis	r10,STACK_FRAME_REGS_MARKER@ha /* exception frame marker */
1148a23fdecSChristophe Leroy 	addi	r10,r10,STACK_FRAME_REGS_MARKER@l
115a3055978SChristophe Leroy 	stw	r10,8(r1)
116719e7e21SChristophe Leroy 	li	r10, \trapno
117a3055978SChristophe Leroy 	stw	r10,_TRAP(r1)
118aebd1fb4SNicholas Piggin 	SAVE_GPRS(3, 8, r1)
11916db5436SChristophe Leroy 	SAVE_NVGPRS(r1)
12016db5436SChristophe Leroy 	stw	r2,GPR2(r1)
12116db5436SChristophe Leroy 	stw	r12,_NIP(r1)
12216db5436SChristophe Leroy 	stw	r9,_MSR(r1)
12316db5436SChristophe Leroy 	mfctr	r10
12416db5436SChristophe Leroy 	mfspr	r2,SPRN_SPRG_THREAD
12516db5436SChristophe Leroy 	stw	r10,_CTR(r1)
12616db5436SChristophe Leroy 	tovirt(r2, r2)
12716db5436SChristophe Leroy 	mfspr	r10,SPRN_XER
12816db5436SChristophe Leroy 	addi	r2, r2, -THREAD
12916db5436SChristophe Leroy 	stw	r10,_XER(r1)
130*c03be0a3SNicholas Piggin 	addi	r3,r1,STACK_INT_FRAME_REGS
1318a23fdecSChristophe Leroy .endm
1328a23fdecSChristophe Leroy 
133bce4c26aSChristophe Leroy .macro prepare_transfer_to_handler
134a2b3e09aSChristophe Leroy #ifdef CONFIG_PPC_BOOK3S_32
135b5efec00SChristophe Leroy 	andi.	r12,r9,MSR_PR
136b5efec00SChristophe Leroy 	bne	777f
137bce4c26aSChristophe Leroy 	bl	prepare_transfer_to_handler
138526d4a4cSChristophe Leroy #ifdef CONFIG_PPC_KUEP
139526d4a4cSChristophe Leroy 	b	778f
140526d4a4cSChristophe Leroy 777:
141526d4a4cSChristophe Leroy 	bl	__kuep_lock
142526d4a4cSChristophe Leroy 778:
143526d4a4cSChristophe Leroy #endif
144b5efec00SChristophe Leroy 777:
145a2b3e09aSChristophe Leroy #endif
146bce4c26aSChristophe Leroy .endm
147bce4c26aSChristophe Leroy 
148b86fb888SChristophe Leroy .macro SYSCALL_ENTRY trapno
1499e270862SChristophe Leroy 	mfspr	r9, SPRN_SRR1
15010e9252fSChristophe Leroy 	mfspr	r12, SPRN_SRR0
1512c59e510SChristophe Leroy 	LOAD_REG_IMMEDIATE(r11, MSR_KERNEL)		/* can take exceptions */
15210e9252fSChristophe Leroy 	lis	r10, 1f@h
15310e9252fSChristophe Leroy 	ori	r10, r10, 1f@l
1542c59e510SChristophe Leroy 	mtspr	SPRN_SRR1, r11
15510e9252fSChristophe Leroy 	mtspr	SPRN_SRR0, r10
15610e9252fSChristophe Leroy 	mfspr	r10,SPRN_SPRG_THREAD
157d5c24398SChristophe Leroy 	mr	r11, r1
15810e9252fSChristophe Leroy 	lwz	r1,TASK_STACK-THREAD(r10)
15910e9252fSChristophe Leroy 	tovirt(r10, r10)
160d5c24398SChristophe Leroy 	addi	r1, r1, THREAD_SIZE - INT_FRAME_SIZE
16176249ddcSChristophe Leroy 	rfi
16276249ddcSChristophe Leroy 1:
163275dcf24SChristophe Leroy 	stw	r12,_NIP(r1)
16410e9252fSChristophe Leroy 	mfcr	r12
16510e9252fSChristophe Leroy 	rlwinm	r12,r12,0,4,2	/* Clear SO bit in CR */
166275dcf24SChristophe Leroy 	stw	r12,_CCR(r1)
16776249ddcSChristophe Leroy 	b	transfer_to_syscall		/* jump to handler */
168b86fb888SChristophe Leroy .endm
169b86fb888SChristophe Leroy 
1708a23fdecSChristophe Leroy /*
1718a23fdecSChristophe Leroy  * Note: code which follows this uses cr0.eq (set if from kernel),
1728a23fdecSChristophe Leroy  * r11, r12 (SRR0), and r9 (SRR1).
1738a23fdecSChristophe Leroy  *
1748a23fdecSChristophe Leroy  * Note2: once we have set r1 we are in a position to take exceptions
1758a23fdecSChristophe Leroy  * again, and we could thus set MSR:RI at that point.
1768a23fdecSChristophe Leroy  */
1778a23fdecSChristophe Leroy 
1788a23fdecSChristophe Leroy /*
1798a23fdecSChristophe Leroy  * Exception vectors.
1808a23fdecSChristophe Leroy  */
1818a23fdecSChristophe Leroy #ifdef CONFIG_PPC_BOOK3S
1828a23fdecSChristophe Leroy #define	START_EXCEPTION(n, label)		\
183dc13b889SChristophe Leroy 	__HEAD;					\
1848a23fdecSChristophe Leroy 	. = n;					\
1858a23fdecSChristophe Leroy 	DO_KVM n;				\
1868a23fdecSChristophe Leroy label:
1878a23fdecSChristophe Leroy 
1888a23fdecSChristophe Leroy #else
1898a23fdecSChristophe Leroy #define	START_EXCEPTION(n, label)		\
190dc13b889SChristophe Leroy 	__HEAD;					\
1918a23fdecSChristophe Leroy 	. = n;					\
1928a23fdecSChristophe Leroy label:
1938a23fdecSChristophe Leroy 
1948a23fdecSChristophe Leroy #endif
1958a23fdecSChristophe Leroy 
196acc142b6SChristophe Leroy #define EXCEPTION(n, label, hdlr)		\
1978a23fdecSChristophe Leroy 	START_EXCEPTION(n, label)		\
198719e7e21SChristophe Leroy 	EXCEPTION_PROLOG n label;		\
1994c0104a8SChristophe Leroy 	prepare_transfer_to_handler;		\
2000f2793e3SChristophe Leroy 	bl	hdlr;				\
2014c0104a8SChristophe Leroy 	b	interrupt_return
2028a23fdecSChristophe Leroy 
2033978eb78SChristophe Leroy .macro vmap_stack_overflow_exception
204dc13b889SChristophe Leroy 	__HEAD
2055b5e5bc5SChristophe Leroy vmap_stack_overflow:
2063978eb78SChristophe Leroy #ifdef CONFIG_SMP
207da7bb43aSChristophe Leroy 	mfspr	r1, SPRN_SPRG_THREAD
208da7bb43aSChristophe Leroy 	lwz	r1, TASK_CPU - THREAD(r1)
209da7bb43aSChristophe Leroy 	slwi	r1, r1, 3
2105bb60ea6SChristophe Leroy 	addis	r1, r1, emergency_ctx-PAGE_OFFSET@ha
2113978eb78SChristophe Leroy #else
2125bb60ea6SChristophe Leroy 	lis	r1, emergency_ctx-PAGE_OFFSET@ha
2133978eb78SChristophe Leroy #endif
2145bb60ea6SChristophe Leroy 	lwz	r1, emergency_ctx-PAGE_OFFSET@l(r1)
215a4719f5bSChristophe Leroy 	addi	r1, r1, THREAD_SIZE - INT_FRAME_SIZE
216719e7e21SChristophe Leroy 	EXCEPTION_PROLOG_2 0 vmap_stack_overflow
2174c0104a8SChristophe Leroy 	prepare_transfer_to_handler
2184c0104a8SChristophe Leroy 	bl	stack_overflow_exception
2194c0104a8SChristophe Leroy 	b	interrupt_return
2203978eb78SChristophe Leroy .endm
2213978eb78SChristophe Leroy 
2228a23fdecSChristophe Leroy #endif /* __HEAD_32_H__ */
223