xref: /openbmc/linux/arch/openrisc/include/asm/cache.h (revision 75bf465f0bc33e9b776a46d6a1b9b990f5fb7c37)
1*2874c5fdSThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-or-later */
261e85e36SJonas Bonn /*
361e85e36SJonas Bonn  * OpenRISC Linux
461e85e36SJonas Bonn  *
561e85e36SJonas Bonn  * Linux architectural port borrowing liberally from similar works of
661e85e36SJonas Bonn  * others.  All original copyrights apply as per the original source
761e85e36SJonas Bonn  * declaration.
861e85e36SJonas Bonn  *
961e85e36SJonas Bonn  * OpenRISC implementation:
1061e85e36SJonas Bonn  * Copyright (C) 2003 Matjaz Breskvar <phoenix@bsemi.com>
1161e85e36SJonas Bonn  * Copyright (C) 2010-2011 Jonas Bonn <jonas@southpole.se>
1261e85e36SJonas Bonn  * et al.
1361e85e36SJonas Bonn  */
1461e85e36SJonas Bonn 
1561e85e36SJonas Bonn #ifndef __ASM_OPENRISC_CACHE_H
1661e85e36SJonas Bonn #define __ASM_OPENRISC_CACHE_H
1761e85e36SJonas Bonn 
1861e85e36SJonas Bonn /* FIXME: How can we replace these with values from the CPU...
1961e85e36SJonas Bonn  * they shouldn't be hard-coded!
2061e85e36SJonas Bonn  */
2161e85e36SJonas Bonn 
222c7a5c5cSGuenter Roeck #define __ro_after_init __read_mostly
232c7a5c5cSGuenter Roeck 
2461e85e36SJonas Bonn #define L1_CACHE_BYTES 16
2561e85e36SJonas Bonn #define L1_CACHE_SHIFT 4
2661e85e36SJonas Bonn 
2761e85e36SJonas Bonn #endif /* __ASM_OPENRISC_CACHE_H */
28