xref: /openbmc/linux/arch/mips/txx9/generic/setup_tx4938.c (revision 740ebe4a54fae1705705ec87ce511b16ffb50659)
194a4c329SAtsushi Nemoto /*
294a4c329SAtsushi Nemoto  * TX4938/4937 setup routines
394a4c329SAtsushi Nemoto  * Based on linux/arch/mips/txx9/rbtx4938/setup.c,
494a4c329SAtsushi Nemoto  *	    and RBTX49xx patch from CELF patch archive.
594a4c329SAtsushi Nemoto  *
694a4c329SAtsushi Nemoto  * 2003-2005 (c) MontaVista Software, Inc.
794a4c329SAtsushi Nemoto  * (C) Copyright TOSHIBA CORPORATION 2000-2001, 2004-2007
894a4c329SAtsushi Nemoto  *
994a4c329SAtsushi Nemoto  * This file is subject to the terms and conditions of the GNU General Public
1094a4c329SAtsushi Nemoto  * License.  See the file "COPYING" in the main directory of this archive
1194a4c329SAtsushi Nemoto  * for more details.
1294a4c329SAtsushi Nemoto  */
1394a4c329SAtsushi Nemoto #include <linux/init.h>
1494a4c329SAtsushi Nemoto #include <linux/ioport.h>
1594a4c329SAtsushi Nemoto #include <linux/delay.h>
1694a4c329SAtsushi Nemoto #include <linux/param.h>
17ce8e7411SAtsushi Nemoto #include <linux/ptrace.h>
1851f607c7SAtsushi Nemoto #include <linux/mtd/physmap.h>
195d1d2f8cSAtsushi Nemoto #include <linux/platform_device.h>
20496a3b5cSAtsushi Nemoto #include <asm/reboot.h>
21ce8e7411SAtsushi Nemoto #include <asm/traps.h>
2294a4c329SAtsushi Nemoto #include <asm/txx9irq.h>
2394a4c329SAtsushi Nemoto #include <asm/txx9tmr.h>
2494a4c329SAtsushi Nemoto #include <asm/txx9pio.h>
2594a4c329SAtsushi Nemoto #include <asm/txx9/generic.h>
26a591f5d3SAtsushi Nemoto #include <asm/txx9/ndfmc.h>
2794a4c329SAtsushi Nemoto #include <asm/txx9/tx4938.h>
2894a4c329SAtsushi Nemoto 
2968314725SAtsushi Nemoto static void __init tx4938_wdr_init(void)
3094a4c329SAtsushi Nemoto {
31496a3b5cSAtsushi Nemoto 	/* report watchdog reset status */
32496a3b5cSAtsushi Nemoto 	if (____raw_readq(&tx4938_ccfgptr->ccfg) & TX4938_CCFG_WDRST)
33496a3b5cSAtsushi Nemoto 		pr_warning("Watchdog reset detected at 0x%lx\n",
34496a3b5cSAtsushi Nemoto 			   read_c0_errorepc());
3594a4c329SAtsushi Nemoto 	/* clear WatchDogReset (W1C) */
3694a4c329SAtsushi Nemoto 	tx4938_ccfg_set(TX4938_CCFG_WDRST);
3794a4c329SAtsushi Nemoto 	/* do reset on watchdog */
3894a4c329SAtsushi Nemoto 	tx4938_ccfg_set(TX4938_CCFG_WR);
3994a4c329SAtsushi Nemoto }
4094a4c329SAtsushi Nemoto 
4168314725SAtsushi Nemoto void __init tx4938_wdt_init(void)
4268314725SAtsushi Nemoto {
4368314725SAtsushi Nemoto 	txx9_wdt_init(TX4938_TMR_REG(2) & 0xfffffffffULL);
4468314725SAtsushi Nemoto }
4568314725SAtsushi Nemoto 
46496a3b5cSAtsushi Nemoto static void tx4938_machine_restart(char *command)
47496a3b5cSAtsushi Nemoto {
48496a3b5cSAtsushi Nemoto 	local_irq_disable();
49496a3b5cSAtsushi Nemoto 	pr_emerg("Rebooting (with %s watchdog reset)...\n",
50496a3b5cSAtsushi Nemoto 		 (____raw_readq(&tx4938_ccfgptr->ccfg) & TX4938_CCFG_WDREXEN) ?
51496a3b5cSAtsushi Nemoto 		 "external" : "internal");
52496a3b5cSAtsushi Nemoto 	/* clear watchdog status */
53496a3b5cSAtsushi Nemoto 	tx4938_ccfg_set(TX4938_CCFG_WDRST);	/* W1C */
54496a3b5cSAtsushi Nemoto 	txx9_wdt_now(TX4938_TMR_REG(2) & 0xfffffffffULL);
55496a3b5cSAtsushi Nemoto 	while (!(____raw_readq(&tx4938_ccfgptr->ccfg) & TX4938_CCFG_WDRST))
56496a3b5cSAtsushi Nemoto 		;
57496a3b5cSAtsushi Nemoto 	mdelay(10);
58496a3b5cSAtsushi Nemoto 	if (____raw_readq(&tx4938_ccfgptr->ccfg) & TX4938_CCFG_WDREXEN) {
59496a3b5cSAtsushi Nemoto 		pr_emerg("Rebooting (with internal watchdog reset)...\n");
60496a3b5cSAtsushi Nemoto 		/* External WDRST failed.  Do internal watchdog reset */
61496a3b5cSAtsushi Nemoto 		tx4938_ccfg_clear(TX4938_CCFG_WDREXEN);
62496a3b5cSAtsushi Nemoto 	}
63496a3b5cSAtsushi Nemoto 	/* fallback */
64496a3b5cSAtsushi Nemoto 	(*_machine_halt)();
65496a3b5cSAtsushi Nemoto }
66496a3b5cSAtsushi Nemoto 
67ce8e7411SAtsushi Nemoto void show_registers(struct pt_regs *regs);
68ce8e7411SAtsushi Nemoto static int tx4938_be_handler(struct pt_regs *regs, int is_fixup)
69ce8e7411SAtsushi Nemoto {
70ce8e7411SAtsushi Nemoto 	int data = regs->cp0_cause & 4;
71ce8e7411SAtsushi Nemoto 	console_verbose();
72ce8e7411SAtsushi Nemoto 	pr_err("%cBE exception at %#lx\n", data ? 'D' : 'I', regs->cp0_epc);
73ce8e7411SAtsushi Nemoto 	pr_err("ccfg:%llx, toea:%llx\n",
74ce8e7411SAtsushi Nemoto 	       (unsigned long long)____raw_readq(&tx4938_ccfgptr->ccfg),
75ce8e7411SAtsushi Nemoto 	       (unsigned long long)____raw_readq(&tx4938_ccfgptr->toea));
76ce8e7411SAtsushi Nemoto #ifdef CONFIG_PCI
77ce8e7411SAtsushi Nemoto 	tx4927_report_pcic_status();
78ce8e7411SAtsushi Nemoto #endif
79ce8e7411SAtsushi Nemoto 	show_registers(regs);
80ce8e7411SAtsushi Nemoto 	panic("BusError!");
81ce8e7411SAtsushi Nemoto }
82ce8e7411SAtsushi Nemoto static void __init tx4938_be_init(void)
83ce8e7411SAtsushi Nemoto {
84ce8e7411SAtsushi Nemoto 	board_be_handler = tx4938_be_handler;
85ce8e7411SAtsushi Nemoto }
86ce8e7411SAtsushi Nemoto 
8794a4c329SAtsushi Nemoto static struct resource tx4938_sdram_resource[4];
8894a4c329SAtsushi Nemoto static struct resource tx4938_sram_resource;
8994a4c329SAtsushi Nemoto 
9094a4c329SAtsushi Nemoto #define TX4938_SRAM_SIZE 0x800
9194a4c329SAtsushi Nemoto 
9294a4c329SAtsushi Nemoto void __init tx4938_setup(void)
9394a4c329SAtsushi Nemoto {
9494a4c329SAtsushi Nemoto 	int i;
9594a4c329SAtsushi Nemoto 	__u32 divmode;
96*740ebe4aSAtsushi Nemoto 	unsigned int cpuclk = 0;
9794a4c329SAtsushi Nemoto 	u64 ccfg;
9894a4c329SAtsushi Nemoto 
9994a4c329SAtsushi Nemoto 	txx9_reg_res_init(TX4938_REV_PCODE(), TX4938_REG_BASE,
10094a4c329SAtsushi Nemoto 			  TX4938_REG_SIZE);
101d10e025fSAtsushi Nemoto 	set_c0_config(TX49_CONF_CWFON);
10294a4c329SAtsushi Nemoto 
10394a4c329SAtsushi Nemoto 	/* SDRAMC,EBUSC are configured by PROM */
10494a4c329SAtsushi Nemoto 	for (i = 0; i < 8; i++) {
10594a4c329SAtsushi Nemoto 		if (!(TX4938_EBUSC_CR(i) & 0x8))
10694a4c329SAtsushi Nemoto 			continue;	/* disabled */
10794a4c329SAtsushi Nemoto 		txx9_ce_res[i].start = (unsigned long)TX4938_EBUSC_BA(i);
10894a4c329SAtsushi Nemoto 		txx9_ce_res[i].end =
10994a4c329SAtsushi Nemoto 			txx9_ce_res[i].start + TX4938_EBUSC_SIZE(i) - 1;
11094a4c329SAtsushi Nemoto 		request_resource(&iomem_resource, &txx9_ce_res[i]);
11194a4c329SAtsushi Nemoto 	}
11294a4c329SAtsushi Nemoto 
11394a4c329SAtsushi Nemoto 	/* clocks */
11494a4c329SAtsushi Nemoto 	ccfg = ____raw_readq(&tx4938_ccfgptr->ccfg);
11594a4c329SAtsushi Nemoto 	if (txx9_master_clock) {
11694a4c329SAtsushi Nemoto 		/* calculate gbus_clock and cpu_clock from master_clock */
11794a4c329SAtsushi Nemoto 		divmode = (__u32)ccfg & TX4938_CCFG_DIVMODE_MASK;
11894a4c329SAtsushi Nemoto 		switch (divmode) {
11994a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_8:
12094a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_10:
12194a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_12:
12294a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_16:
12394a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_18:
12494a4c329SAtsushi Nemoto 			txx9_gbus_clock = txx9_master_clock * 4; break;
12594a4c329SAtsushi Nemoto 		default:
12694a4c329SAtsushi Nemoto 			txx9_gbus_clock = txx9_master_clock;
12794a4c329SAtsushi Nemoto 		}
12894a4c329SAtsushi Nemoto 		switch (divmode) {
12994a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_2:
13094a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_8:
13194a4c329SAtsushi Nemoto 			cpuclk = txx9_gbus_clock * 2; break;
13294a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_2_5:
13394a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_10:
13494a4c329SAtsushi Nemoto 			cpuclk = txx9_gbus_clock * 5 / 2; break;
13594a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_3:
13694a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_12:
13794a4c329SAtsushi Nemoto 			cpuclk = txx9_gbus_clock * 3; break;
13894a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_4:
13994a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_16:
14094a4c329SAtsushi Nemoto 			cpuclk = txx9_gbus_clock * 4; break;
14194a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_4_5:
14294a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_18:
14394a4c329SAtsushi Nemoto 			cpuclk = txx9_gbus_clock * 9 / 2; break;
14494a4c329SAtsushi Nemoto 		}
14594a4c329SAtsushi Nemoto 		txx9_cpu_clock = cpuclk;
14694a4c329SAtsushi Nemoto 	} else {
14794a4c329SAtsushi Nemoto 		if (txx9_cpu_clock == 0)
14894a4c329SAtsushi Nemoto 			txx9_cpu_clock = 300000000;	/* 300MHz */
14994a4c329SAtsushi Nemoto 		/* calculate gbus_clock and master_clock from cpu_clock */
15094a4c329SAtsushi Nemoto 		cpuclk = txx9_cpu_clock;
15194a4c329SAtsushi Nemoto 		divmode = (__u32)ccfg & TX4938_CCFG_DIVMODE_MASK;
15294a4c329SAtsushi Nemoto 		switch (divmode) {
15394a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_2:
15494a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_8:
15594a4c329SAtsushi Nemoto 			txx9_gbus_clock = cpuclk / 2; break;
15694a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_2_5:
15794a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_10:
15894a4c329SAtsushi Nemoto 			txx9_gbus_clock = cpuclk * 2 / 5; break;
15994a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_3:
16094a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_12:
16194a4c329SAtsushi Nemoto 			txx9_gbus_clock = cpuclk / 3; break;
16294a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_4:
16394a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_16:
16494a4c329SAtsushi Nemoto 			txx9_gbus_clock = cpuclk / 4; break;
16594a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_4_5:
16694a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_18:
16794a4c329SAtsushi Nemoto 			txx9_gbus_clock = cpuclk * 2 / 9; break;
16894a4c329SAtsushi Nemoto 		}
16994a4c329SAtsushi Nemoto 		switch (divmode) {
17094a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_8:
17194a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_10:
17294a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_12:
17394a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_16:
17494a4c329SAtsushi Nemoto 		case TX4938_CCFG_DIVMODE_18:
17594a4c329SAtsushi Nemoto 			txx9_master_clock = txx9_gbus_clock / 4; break;
17694a4c329SAtsushi Nemoto 		default:
17794a4c329SAtsushi Nemoto 			txx9_master_clock = txx9_gbus_clock;
17894a4c329SAtsushi Nemoto 		}
17994a4c329SAtsushi Nemoto 	}
18094a4c329SAtsushi Nemoto 	/* change default value to udelay/mdelay take reasonable time */
18194a4c329SAtsushi Nemoto 	loops_per_jiffy = txx9_cpu_clock / HZ / 2;
18294a4c329SAtsushi Nemoto 
18394a4c329SAtsushi Nemoto 	/* CCFG */
18494a4c329SAtsushi Nemoto 	tx4938_wdr_init();
18594a4c329SAtsushi Nemoto 	/* clear BusErrorOnWrite flag (W1C) */
18694a4c329SAtsushi Nemoto 	tx4938_ccfg_set(TX4938_CCFG_BEOW);
18794a4c329SAtsushi Nemoto 	/* enable Timeout BusError */
18894a4c329SAtsushi Nemoto 	if (txx9_ccfg_toeon)
18994a4c329SAtsushi Nemoto 		tx4938_ccfg_set(TX4938_CCFG_TOE);
19094a4c329SAtsushi Nemoto 
19194a4c329SAtsushi Nemoto 	/* DMA selection */
19294a4c329SAtsushi Nemoto 	txx9_clear64(&tx4938_ccfgptr->pcfg, TX4938_PCFG_DMASEL_ALL);
19394a4c329SAtsushi Nemoto 
19494a4c329SAtsushi Nemoto 	/* Use external clock for external arbiter */
19594a4c329SAtsushi Nemoto 	if (!(____raw_readq(&tx4938_ccfgptr->ccfg) & TX4938_CCFG_PCIARB))
19694a4c329SAtsushi Nemoto 		txx9_clear64(&tx4938_ccfgptr->pcfg, TX4938_PCFG_PCICLKEN_ALL);
19794a4c329SAtsushi Nemoto 
19894a4c329SAtsushi Nemoto 	printk(KERN_INFO "%s -- %dMHz(M%dMHz) CRIR:%08x CCFG:%llx PCFG:%llx\n",
19994a4c329SAtsushi Nemoto 	       txx9_pcode_str,
20094a4c329SAtsushi Nemoto 	       (cpuclk + 500000) / 1000000,
20194a4c329SAtsushi Nemoto 	       (txx9_master_clock + 500000) / 1000000,
20294a4c329SAtsushi Nemoto 	       (__u32)____raw_readq(&tx4938_ccfgptr->crir),
20394a4c329SAtsushi Nemoto 	       (unsigned long long)____raw_readq(&tx4938_ccfgptr->ccfg),
20494a4c329SAtsushi Nemoto 	       (unsigned long long)____raw_readq(&tx4938_ccfgptr->pcfg));
20594a4c329SAtsushi Nemoto 
20694a4c329SAtsushi Nemoto 	printk(KERN_INFO "%s SDRAMC --", txx9_pcode_str);
20794a4c329SAtsushi Nemoto 	for (i = 0; i < 4; i++) {
20894a4c329SAtsushi Nemoto 		__u64 cr = TX4938_SDRAMC_CR(i);
20994a4c329SAtsushi Nemoto 		unsigned long base, size;
21094a4c329SAtsushi Nemoto 		if (!((__u32)cr & 0x00000400))
21194a4c329SAtsushi Nemoto 			continue;	/* disabled */
21294a4c329SAtsushi Nemoto 		base = (unsigned long)(cr >> 49) << 21;
21394a4c329SAtsushi Nemoto 		size = (((unsigned long)(cr >> 33) & 0x7fff) + 1) << 21;
21494a4c329SAtsushi Nemoto 		printk(" CR%d:%016llx", i, (unsigned long long)cr);
21594a4c329SAtsushi Nemoto 		tx4938_sdram_resource[i].name = "SDRAM";
21694a4c329SAtsushi Nemoto 		tx4938_sdram_resource[i].start = base;
21794a4c329SAtsushi Nemoto 		tx4938_sdram_resource[i].end = base + size - 1;
21894a4c329SAtsushi Nemoto 		tx4938_sdram_resource[i].flags = IORESOURCE_MEM;
21994a4c329SAtsushi Nemoto 		request_resource(&iomem_resource, &tx4938_sdram_resource[i]);
22094a4c329SAtsushi Nemoto 	}
22194a4c329SAtsushi Nemoto 	printk(" TR:%09llx\n",
22294a4c329SAtsushi Nemoto 	       (unsigned long long)____raw_readq(&tx4938_sdramcptr->tr));
22394a4c329SAtsushi Nemoto 
22494a4c329SAtsushi Nemoto 	/* SRAM */
22594a4c329SAtsushi Nemoto 	if (txx9_pcode == 0x4938 && ____raw_readq(&tx4938_sramcptr->cr) & 1) {
22694a4c329SAtsushi Nemoto 		unsigned int size = TX4938_SRAM_SIZE;
22794a4c329SAtsushi Nemoto 		tx4938_sram_resource.name = "SRAM";
22894a4c329SAtsushi Nemoto 		tx4938_sram_resource.start =
22994a4c329SAtsushi Nemoto 			(____raw_readq(&tx4938_sramcptr->cr) >> (39-11))
23094a4c329SAtsushi Nemoto 			& ~(size - 1);
23194a4c329SAtsushi Nemoto 		tx4938_sram_resource.end =
23294a4c329SAtsushi Nemoto 			tx4938_sram_resource.start + TX4938_SRAM_SIZE - 1;
23394a4c329SAtsushi Nemoto 		tx4938_sram_resource.flags = IORESOURCE_MEM;
23494a4c329SAtsushi Nemoto 		request_resource(&iomem_resource, &tx4938_sram_resource);
23594a4c329SAtsushi Nemoto 	}
23694a4c329SAtsushi Nemoto 
23794a4c329SAtsushi Nemoto 	/* TMR */
23894a4c329SAtsushi Nemoto 	/* disable all timers */
23994a4c329SAtsushi Nemoto 	for (i = 0; i < TX4938_NR_TMR; i++)
24094a4c329SAtsushi Nemoto 		txx9_tmr_init(TX4938_TMR_REG(i) & 0xfffffffffULL);
24194a4c329SAtsushi Nemoto 
24294a4c329SAtsushi Nemoto 	/* DMA */
24394a4c329SAtsushi Nemoto 	for (i = 0; i < 2; i++)
24494a4c329SAtsushi Nemoto 		____raw_writeq(TX4938_DMA_MCR_MSTEN,
24594a4c329SAtsushi Nemoto 			       (void __iomem *)(TX4938_DMA_REG(i) + 0x50));
24694a4c329SAtsushi Nemoto 
24794a4c329SAtsushi Nemoto 	/* PIO */
24894a4c329SAtsushi Nemoto 	txx9_gpio_init(TX4938_PIO_REG & 0xfffffffffULL, 0, TX4938_NUM_PIO);
24994a4c329SAtsushi Nemoto 	__raw_writel(0, &tx4938_pioptr->maskcpu);
25094a4c329SAtsushi Nemoto 	__raw_writel(0, &tx4938_pioptr->maskext);
25194a4c329SAtsushi Nemoto 
25294a4c329SAtsushi Nemoto 	if (txx9_pcode == 0x4938) {
25394a4c329SAtsushi Nemoto 		__u64 pcfg = ____raw_readq(&tx4938_ccfgptr->pcfg);
25494a4c329SAtsushi Nemoto 		/* set PCIC1 reset */
25594a4c329SAtsushi Nemoto 		txx9_set64(&tx4938_ccfgptr->clkctr, TX4938_CLKCTR_PCIC1RST);
25694a4c329SAtsushi Nemoto 		if (pcfg & (TX4938_PCFG_ETH0_SEL | TX4938_PCFG_ETH1_SEL)) {
25794a4c329SAtsushi Nemoto 			mdelay(1);	/* at least 128 cpu clock */
25894a4c329SAtsushi Nemoto 			/* clear PCIC1 reset */
25994a4c329SAtsushi Nemoto 			txx9_clear64(&tx4938_ccfgptr->clkctr,
26094a4c329SAtsushi Nemoto 				     TX4938_CLKCTR_PCIC1RST);
26194a4c329SAtsushi Nemoto 		} else {
26294a4c329SAtsushi Nemoto 			printk(KERN_INFO "%s: stop PCIC1\n", txx9_pcode_str);
26394a4c329SAtsushi Nemoto 			/* stop PCIC1 */
26494a4c329SAtsushi Nemoto 			txx9_set64(&tx4938_ccfgptr->clkctr,
26594a4c329SAtsushi Nemoto 				   TX4938_CLKCTR_PCIC1CKD);
26694a4c329SAtsushi Nemoto 		}
26794a4c329SAtsushi Nemoto 		if (!(pcfg & TX4938_PCFG_ETH0_SEL)) {
26894a4c329SAtsushi Nemoto 			printk(KERN_INFO "%s: stop ETH0\n", txx9_pcode_str);
26994a4c329SAtsushi Nemoto 			txx9_set64(&tx4938_ccfgptr->clkctr,
27094a4c329SAtsushi Nemoto 				   TX4938_CLKCTR_ETH0RST);
27194a4c329SAtsushi Nemoto 			txx9_set64(&tx4938_ccfgptr->clkctr,
27294a4c329SAtsushi Nemoto 				   TX4938_CLKCTR_ETH0CKD);
27394a4c329SAtsushi Nemoto 		}
27494a4c329SAtsushi Nemoto 		if (!(pcfg & TX4938_PCFG_ETH1_SEL)) {
27594a4c329SAtsushi Nemoto 			printk(KERN_INFO "%s: stop ETH1\n", txx9_pcode_str);
27694a4c329SAtsushi Nemoto 			txx9_set64(&tx4938_ccfgptr->clkctr,
27794a4c329SAtsushi Nemoto 				   TX4938_CLKCTR_ETH1RST);
27894a4c329SAtsushi Nemoto 			txx9_set64(&tx4938_ccfgptr->clkctr,
27994a4c329SAtsushi Nemoto 				   TX4938_CLKCTR_ETH1CKD);
28094a4c329SAtsushi Nemoto 		}
28194a4c329SAtsushi Nemoto 	}
282496a3b5cSAtsushi Nemoto 
283496a3b5cSAtsushi Nemoto 	_machine_restart = tx4938_machine_restart;
284ce8e7411SAtsushi Nemoto 	board_be_init = tx4938_be_init;
28594a4c329SAtsushi Nemoto }
28694a4c329SAtsushi Nemoto 
28794a4c329SAtsushi Nemoto void __init tx4938_time_init(unsigned int tmrnr)
28894a4c329SAtsushi Nemoto {
28994a4c329SAtsushi Nemoto 	if (____raw_readq(&tx4938_ccfgptr->ccfg) & TX4938_CCFG_TINTDIS)
29094a4c329SAtsushi Nemoto 		txx9_clockevent_init(TX4938_TMR_REG(tmrnr) & 0xfffffffffULL,
29194a4c329SAtsushi Nemoto 				     TXX9_IRQ_BASE + TX4938_IR_TMR(tmrnr),
29294a4c329SAtsushi Nemoto 				     TXX9_IMCLK);
29394a4c329SAtsushi Nemoto }
29494a4c329SAtsushi Nemoto 
2957779a5e0SAtsushi Nemoto void __init tx4938_sio_init(unsigned int sclk, unsigned int cts_mask)
29694a4c329SAtsushi Nemoto {
29794a4c329SAtsushi Nemoto 	int i;
29894a4c329SAtsushi Nemoto 	unsigned int ch_mask = 0;
29994a4c329SAtsushi Nemoto 
30094a4c329SAtsushi Nemoto 	if (__raw_readq(&tx4938_ccfgptr->pcfg) & TX4938_PCFG_ETH0_SEL)
30194a4c329SAtsushi Nemoto 		ch_mask |= 1 << 1; /* disable SIO1 by PCFG setting */
30294a4c329SAtsushi Nemoto 	for (i = 0; i < 2; i++) {
30394a4c329SAtsushi Nemoto 		if ((1 << i) & ch_mask)
30494a4c329SAtsushi Nemoto 			continue;
3057779a5e0SAtsushi Nemoto 		txx9_sio_init(TX4938_SIO_REG(i) & 0xfffffffffULL,
3067779a5e0SAtsushi Nemoto 			      TXX9_IRQ_BASE + TX4938_IR_SIO(i),
3077779a5e0SAtsushi Nemoto 			      i, sclk, (1 << i) & cts_mask);
30894a4c329SAtsushi Nemoto 	}
30994a4c329SAtsushi Nemoto }
310c49f91f5SAtsushi Nemoto 
311c49f91f5SAtsushi Nemoto void __init tx4938_spi_init(int busid)
312c49f91f5SAtsushi Nemoto {
313c49f91f5SAtsushi Nemoto 	txx9_spi_init(busid, TX4938_SPI_REG & 0xfffffffffULL,
314c49f91f5SAtsushi Nemoto 		      TXX9_IRQ_BASE + TX4938_IR_SPI);
315c49f91f5SAtsushi Nemoto }
316c49f91f5SAtsushi Nemoto 
317c49f91f5SAtsushi Nemoto void __init tx4938_ethaddr_init(unsigned char *addr0, unsigned char *addr1)
318c49f91f5SAtsushi Nemoto {
319c49f91f5SAtsushi Nemoto 	u64 pcfg = __raw_readq(&tx4938_ccfgptr->pcfg);
320c49f91f5SAtsushi Nemoto 
321c49f91f5SAtsushi Nemoto 	if (addr0 && (pcfg & TX4938_PCFG_ETH0_SEL))
322c49f91f5SAtsushi Nemoto 		txx9_ethaddr_init(TXX9_IRQ_BASE + TX4938_IR_ETH0, addr0);
323c49f91f5SAtsushi Nemoto 	if (addr1 && (pcfg & TX4938_PCFG_ETH1_SEL))
324c49f91f5SAtsushi Nemoto 		txx9_ethaddr_init(TXX9_IRQ_BASE + TX4938_IR_ETH1, addr1);
325c49f91f5SAtsushi Nemoto }
32651f607c7SAtsushi Nemoto 
32751f607c7SAtsushi Nemoto void __init tx4938_mtd_init(int ch)
32851f607c7SAtsushi Nemoto {
32951f607c7SAtsushi Nemoto 	struct physmap_flash_data pdata = {
33051f607c7SAtsushi Nemoto 		.width = TX4938_EBUSC_WIDTH(ch) / 8,
33151f607c7SAtsushi Nemoto 	};
33251f607c7SAtsushi Nemoto 	unsigned long start = txx9_ce_res[ch].start;
33351f607c7SAtsushi Nemoto 	unsigned long size = txx9_ce_res[ch].end - start + 1;
33451f607c7SAtsushi Nemoto 
33551f607c7SAtsushi Nemoto 	if (!(TX4938_EBUSC_CR(ch) & 0x8))
33651f607c7SAtsushi Nemoto 		return;	/* disabled */
33751f607c7SAtsushi Nemoto 	txx9_physmap_flash_init(ch, start, size, &pdata);
33851f607c7SAtsushi Nemoto }
339f6d9831bSAtsushi Nemoto 
3405d1d2f8cSAtsushi Nemoto void __init tx4938_ata_init(unsigned int irq, unsigned int shift, int tune)
3415d1d2f8cSAtsushi Nemoto {
3425d1d2f8cSAtsushi Nemoto 	struct platform_device *pdev;
3435d1d2f8cSAtsushi Nemoto 	struct resource res[] = {
3445d1d2f8cSAtsushi Nemoto 		{
3455d1d2f8cSAtsushi Nemoto 			/* .start and .end are filled in later */
3465d1d2f8cSAtsushi Nemoto 			.flags = IORESOURCE_MEM,
3475d1d2f8cSAtsushi Nemoto 		}, {
3485d1d2f8cSAtsushi Nemoto 			.start = irq,
3495d1d2f8cSAtsushi Nemoto 			.flags = IORESOURCE_IRQ,
3505d1d2f8cSAtsushi Nemoto 		},
3515d1d2f8cSAtsushi Nemoto 	};
3525d1d2f8cSAtsushi Nemoto 	struct tx4938ide_platform_info pdata = {
3535d1d2f8cSAtsushi Nemoto 		.ioport_shift = shift,
3545d1d2f8cSAtsushi Nemoto 		/*
3555d1d2f8cSAtsushi Nemoto 		 * The IDE driver should not change bus timings if other ISA
3565d1d2f8cSAtsushi Nemoto 		 * devices existed.
3575d1d2f8cSAtsushi Nemoto 		 */
3585d1d2f8cSAtsushi Nemoto 		.gbus_clock = tune ? txx9_gbus_clock : 0,
3595d1d2f8cSAtsushi Nemoto 	};
3605d1d2f8cSAtsushi Nemoto 	u64 ebccr;
3615d1d2f8cSAtsushi Nemoto 	int i;
3625d1d2f8cSAtsushi Nemoto 
3635d1d2f8cSAtsushi Nemoto 	if ((__raw_readq(&tx4938_ccfgptr->pcfg) &
3645d1d2f8cSAtsushi Nemoto 	     (TX4938_PCFG_ATA_SEL | TX4938_PCFG_NDF_SEL))
3655d1d2f8cSAtsushi Nemoto 	    != TX4938_PCFG_ATA_SEL)
3665d1d2f8cSAtsushi Nemoto 		return;
3675d1d2f8cSAtsushi Nemoto 	for (i = 0; i < 8; i++) {
3685d1d2f8cSAtsushi Nemoto 		/* check EBCCRn.ISA, EBCCRn.BSZ, EBCCRn.ME */
3695d1d2f8cSAtsushi Nemoto 		ebccr = __raw_readq(&tx4938_ebuscptr->cr[i]);
3705d1d2f8cSAtsushi Nemoto 		if ((ebccr & 0x00f00008) == 0x00e00008)
3715d1d2f8cSAtsushi Nemoto 			break;
3725d1d2f8cSAtsushi Nemoto 	}
3735d1d2f8cSAtsushi Nemoto 	if (i == 8)
3745d1d2f8cSAtsushi Nemoto 		return;
3755d1d2f8cSAtsushi Nemoto 	pdata.ebus_ch = i;
3765d1d2f8cSAtsushi Nemoto 	res[0].start = ((ebccr >> 48) << 20) + 0x10000;
3775d1d2f8cSAtsushi Nemoto 	res[0].end = res[0].start + 0x20000 - 1;
3785d1d2f8cSAtsushi Nemoto 	pdev = platform_device_alloc("tx4938ide", -1);
3795d1d2f8cSAtsushi Nemoto 	if (!pdev ||
3805d1d2f8cSAtsushi Nemoto 	    platform_device_add_resources(pdev, res, ARRAY_SIZE(res)) ||
3815d1d2f8cSAtsushi Nemoto 	    platform_device_add_data(pdev, &pdata, sizeof(pdata)) ||
3825d1d2f8cSAtsushi Nemoto 	    platform_device_add(pdev))
3835d1d2f8cSAtsushi Nemoto 		platform_device_put(pdev);
3845d1d2f8cSAtsushi Nemoto }
3855d1d2f8cSAtsushi Nemoto 
386a591f5d3SAtsushi Nemoto void __init tx4938_ndfmc_init(unsigned int hold, unsigned int spw)
387a591f5d3SAtsushi Nemoto {
388a591f5d3SAtsushi Nemoto 	struct txx9ndfmc_platform_data plat_data = {
389a591f5d3SAtsushi Nemoto 		.shift = 1,
390a591f5d3SAtsushi Nemoto 		.gbus_clock = txx9_gbus_clock,
391a591f5d3SAtsushi Nemoto 		.hold = hold,
392a591f5d3SAtsushi Nemoto 		.spw = spw,
393a591f5d3SAtsushi Nemoto 		.ch_mask = 1,
394a591f5d3SAtsushi Nemoto 	};
395a591f5d3SAtsushi Nemoto 	unsigned long baseaddr = TX4938_NDFMC_REG & 0xfffffffffULL;
396a591f5d3SAtsushi Nemoto 
397a591f5d3SAtsushi Nemoto #ifdef __BIG_ENDIAN
398a591f5d3SAtsushi Nemoto 	baseaddr += 4;
399a591f5d3SAtsushi Nemoto #endif
400a591f5d3SAtsushi Nemoto 	if ((__raw_readq(&tx4938_ccfgptr->pcfg) &
401a591f5d3SAtsushi Nemoto 	     (TX4938_PCFG_ATA_SEL|TX4938_PCFG_ISA_SEL|TX4938_PCFG_NDF_SEL)) ==
402a591f5d3SAtsushi Nemoto 	    TX4938_PCFG_NDF_SEL)
403a591f5d3SAtsushi Nemoto 		txx9_ndfmc_init(baseaddr, &plat_data);
404a591f5d3SAtsushi Nemoto }
405a591f5d3SAtsushi Nemoto 
406f6d9831bSAtsushi Nemoto static void __init tx4938_stop_unused_modules(void)
407f6d9831bSAtsushi Nemoto {
408f6d9831bSAtsushi Nemoto 	__u64 pcfg, rst = 0, ckd = 0;
409f6d9831bSAtsushi Nemoto 	char buf[128];
410f6d9831bSAtsushi Nemoto 
411f6d9831bSAtsushi Nemoto 	buf[0] = '\0';
412f6d9831bSAtsushi Nemoto 	local_irq_disable();
413f6d9831bSAtsushi Nemoto 	pcfg = ____raw_readq(&tx4938_ccfgptr->pcfg);
414f6d9831bSAtsushi Nemoto 	switch (txx9_pcode) {
415f6d9831bSAtsushi Nemoto 	case 0x4937:
416f6d9831bSAtsushi Nemoto 		if (!(pcfg & TX4938_PCFG_SEL2)) {
417f6d9831bSAtsushi Nemoto 			rst |= TX4938_CLKCTR_ACLRST;
418f6d9831bSAtsushi Nemoto 			ckd |= TX4938_CLKCTR_ACLCKD;
419f6d9831bSAtsushi Nemoto 			strcat(buf, " ACLC");
420f6d9831bSAtsushi Nemoto 		}
421f6d9831bSAtsushi Nemoto 		break;
422f6d9831bSAtsushi Nemoto 	case 0x4938:
423f6d9831bSAtsushi Nemoto 		if (!(pcfg & TX4938_PCFG_SEL2) ||
424f6d9831bSAtsushi Nemoto 		    (pcfg & TX4938_PCFG_ETH0_SEL)) {
425f6d9831bSAtsushi Nemoto 			rst |= TX4938_CLKCTR_ACLRST;
426f6d9831bSAtsushi Nemoto 			ckd |= TX4938_CLKCTR_ACLCKD;
427f6d9831bSAtsushi Nemoto 			strcat(buf, " ACLC");
428f6d9831bSAtsushi Nemoto 		}
429f6d9831bSAtsushi Nemoto 		if ((pcfg &
430f6d9831bSAtsushi Nemoto 		     (TX4938_PCFG_ATA_SEL | TX4938_PCFG_ISA_SEL |
431f6d9831bSAtsushi Nemoto 		      TX4938_PCFG_NDF_SEL))
432f6d9831bSAtsushi Nemoto 		    != TX4938_PCFG_NDF_SEL) {
433f6d9831bSAtsushi Nemoto 			rst |= TX4938_CLKCTR_NDFRST;
434f6d9831bSAtsushi Nemoto 			ckd |= TX4938_CLKCTR_NDFCKD;
435f6d9831bSAtsushi Nemoto 			strcat(buf, " NDFMC");
436f6d9831bSAtsushi Nemoto 		}
437f6d9831bSAtsushi Nemoto 		if (!(pcfg & TX4938_PCFG_SPI_SEL)) {
438f6d9831bSAtsushi Nemoto 			rst |= TX4938_CLKCTR_SPIRST;
439f6d9831bSAtsushi Nemoto 			ckd |= TX4938_CLKCTR_SPICKD;
440f6d9831bSAtsushi Nemoto 			strcat(buf, " SPI");
441f6d9831bSAtsushi Nemoto 		}
442f6d9831bSAtsushi Nemoto 		break;
443f6d9831bSAtsushi Nemoto 	}
444f6d9831bSAtsushi Nemoto 	if (rst | ckd) {
445f6d9831bSAtsushi Nemoto 		txx9_set64(&tx4938_ccfgptr->clkctr, rst);
446f6d9831bSAtsushi Nemoto 		txx9_set64(&tx4938_ccfgptr->clkctr, ckd);
447f6d9831bSAtsushi Nemoto 	}
448f6d9831bSAtsushi Nemoto 	local_irq_enable();
449f6d9831bSAtsushi Nemoto 	if (buf[0])
450f6d9831bSAtsushi Nemoto 		pr_info("%s: stop%s\n", txx9_pcode_str, buf);
451f6d9831bSAtsushi Nemoto }
452f6d9831bSAtsushi Nemoto 
453f6d9831bSAtsushi Nemoto static int __init tx4938_late_init(void)
454f6d9831bSAtsushi Nemoto {
455f6d9831bSAtsushi Nemoto 	if (txx9_pcode != 0x4937 && txx9_pcode != 0x4938)
456f6d9831bSAtsushi Nemoto 		return -ENODEV;
457f6d9831bSAtsushi Nemoto 	tx4938_stop_unused_modules();
458f6d9831bSAtsushi Nemoto 	return 0;
459f6d9831bSAtsushi Nemoto }
460f6d9831bSAtsushi Nemoto late_initcall(tx4938_late_init);
461