169c75fb4SMaciej W. Rozycki /* 269c75fb4SMaciej W. Rozycki * linux/arch/mips/dec/kn01-berr.c 369c75fb4SMaciej W. Rozycki * 469c75fb4SMaciej W. Rozycki * Bus error event handling code for DECstation/DECsystem 3100 569c75fb4SMaciej W. Rozycki * and 2100 (KN01) systems equipped with parity error detection 669c75fb4SMaciej W. Rozycki * logic. 769c75fb4SMaciej W. Rozycki * 869c75fb4SMaciej W. Rozycki * Copyright (c) 2005 Maciej W. Rozycki 969c75fb4SMaciej W. Rozycki * 1069c75fb4SMaciej W. Rozycki * This program is free software; you can redistribute it and/or 1169c75fb4SMaciej W. Rozycki * modify it under the terms of the GNU General Public License 1269c75fb4SMaciej W. Rozycki * as published by the Free Software Foundation; either version 1369c75fb4SMaciej W. Rozycki * 2 of the License, or (at your option) any later version. 1469c75fb4SMaciej W. Rozycki */ 1569c75fb4SMaciej W. Rozycki 1669c75fb4SMaciej W. Rozycki #include <linux/init.h> 1769c75fb4SMaciej W. Rozycki #include <linux/interrupt.h> 1869c75fb4SMaciej W. Rozycki #include <linux/kernel.h> 1969c75fb4SMaciej W. Rozycki #include <linux/spinlock.h> 2069c75fb4SMaciej W. Rozycki #include <linux/types.h> 2169c75fb4SMaciej W. Rozycki 2269c75fb4SMaciej W. Rozycki #include <asm/inst.h> 2369c75fb4SMaciej W. Rozycki #include <asm/mipsregs.h> 2469c75fb4SMaciej W. Rozycki #include <asm/page.h> 2569c75fb4SMaciej W. Rozycki #include <asm/system.h> 2669c75fb4SMaciej W. Rozycki #include <asm/traps.h> 2769c75fb4SMaciej W. Rozycki #include <asm/uaccess.h> 2869c75fb4SMaciej W. Rozycki 2969c75fb4SMaciej W. Rozycki #include <asm/dec/kn01.h> 3069c75fb4SMaciej W. Rozycki 3169c75fb4SMaciej W. Rozycki 3269c75fb4SMaciej W. Rozycki /* CP0 hazard avoidance. */ 3369c75fb4SMaciej W. Rozycki #define BARRIER \ 3469c75fb4SMaciej W. Rozycki __asm__ __volatile__( \ 3569c75fb4SMaciej W. Rozycki ".set push\n\t" \ 3669c75fb4SMaciej W. Rozycki ".set noreorder\n\t" \ 3769c75fb4SMaciej W. Rozycki "nop\n\t" \ 3869c75fb4SMaciej W. Rozycki ".set pop\n\t") 3969c75fb4SMaciej W. Rozycki 4069c75fb4SMaciej W. Rozycki /* 4169c75fb4SMaciej W. Rozycki * Bits 7:0 of the Control Register are write-only -- the 4269c75fb4SMaciej W. Rozycki * corresponding bits of the Status Register have a different 4369c75fb4SMaciej W. Rozycki * meaning. Hence we use a cache. It speeds up things a bit 4469c75fb4SMaciej W. Rozycki * as well. 4569c75fb4SMaciej W. Rozycki * 4669c75fb4SMaciej W. Rozycki * There is no default value -- it has to be initialized. 4769c75fb4SMaciej W. Rozycki */ 4869c75fb4SMaciej W. Rozycki u16 cached_kn01_csr; 4969c75fb4SMaciej W. Rozycki DEFINE_SPINLOCK(kn01_lock); 5069c75fb4SMaciej W. Rozycki 5169c75fb4SMaciej W. Rozycki 5269c75fb4SMaciej W. Rozycki static inline void dec_kn01_be_ack(void) 5369c75fb4SMaciej W. Rozycki { 54a5fc9c0bSMaciej W. Rozycki volatile u16 *csr = (void *)CKSEG1ADDR(KN01_SLOT_BASE + KN01_CSR); 5569c75fb4SMaciej W. Rozycki unsigned long flags; 5669c75fb4SMaciej W. Rozycki 5769c75fb4SMaciej W. Rozycki spin_lock_irqsave(&kn01_lock, flags); 5869c75fb4SMaciej W. Rozycki 5969c75fb4SMaciej W. Rozycki *csr = cached_kn01_csr | KN01_CSR_MEMERR; /* Clear bus IRQ. */ 6069c75fb4SMaciej W. Rozycki iob(); 6169c75fb4SMaciej W. Rozycki 6269c75fb4SMaciej W. Rozycki spin_unlock_irqrestore(&kn01_lock, flags); 6369c75fb4SMaciej W. Rozycki } 6469c75fb4SMaciej W. Rozycki 6569c75fb4SMaciej W. Rozycki static int dec_kn01_be_backend(struct pt_regs *regs, int is_fixup, int invoker) 6669c75fb4SMaciej W. Rozycki { 67a5fc9c0bSMaciej W. Rozycki volatile u32 *kn01_erraddr = (void *)CKSEG1ADDR(KN01_SLOT_BASE + 68a5fc9c0bSMaciej W. Rozycki KN01_ERRADDR); 6969c75fb4SMaciej W. Rozycki 7069c75fb4SMaciej W. Rozycki static const char excstr[] = "exception"; 7169c75fb4SMaciej W. Rozycki static const char intstr[] = "interrupt"; 7269c75fb4SMaciej W. Rozycki static const char cpustr[] = "CPU"; 7369c75fb4SMaciej W. Rozycki static const char mreadstr[] = "memory read"; 7469c75fb4SMaciej W. Rozycki static const char readstr[] = "read"; 7569c75fb4SMaciej W. Rozycki static const char writestr[] = "write"; 7669c75fb4SMaciej W. Rozycki static const char timestr[] = "timeout"; 7769c75fb4SMaciej W. Rozycki static const char paritystr[] = "parity error"; 7869c75fb4SMaciej W. Rozycki 7969c75fb4SMaciej W. Rozycki int data = regs->cp0_cause & 4; 8069c75fb4SMaciej W. Rozycki unsigned int __user *pc = (unsigned int __user *)regs->cp0_epc + 8169c75fb4SMaciej W. Rozycki ((regs->cp0_cause & CAUSEF_BD) != 0); 8269c75fb4SMaciej W. Rozycki union mips_instruction insn; 8369c75fb4SMaciej W. Rozycki unsigned long entrylo, offset; 8469c75fb4SMaciej W. Rozycki long asid, entryhi, vaddr; 8569c75fb4SMaciej W. Rozycki 8669c75fb4SMaciej W. Rozycki const char *kind, *agent, *cycle, *event; 8769c75fb4SMaciej W. Rozycki unsigned long address; 8869c75fb4SMaciej W. Rozycki 8969c75fb4SMaciej W. Rozycki u32 erraddr = *kn01_erraddr; 9069c75fb4SMaciej W. Rozycki int action = MIPS_BE_FATAL; 9169c75fb4SMaciej W. Rozycki 9269c75fb4SMaciej W. Rozycki /* Ack ASAP, so that any subsequent errors get caught. */ 9369c75fb4SMaciej W. Rozycki dec_kn01_be_ack(); 9469c75fb4SMaciej W. Rozycki 9569c75fb4SMaciej W. Rozycki kind = invoker ? intstr : excstr; 9669c75fb4SMaciej W. Rozycki 9769c75fb4SMaciej W. Rozycki agent = cpustr; 9869c75fb4SMaciej W. Rozycki 9969c75fb4SMaciej W. Rozycki if (invoker) 10069c75fb4SMaciej W. Rozycki address = erraddr; 10169c75fb4SMaciej W. Rozycki else { 10269c75fb4SMaciej W. Rozycki /* Bloody hardware doesn't record the address for reads... */ 10369c75fb4SMaciej W. Rozycki if (data) { 10469c75fb4SMaciej W. Rozycki /* This never faults. */ 10569c75fb4SMaciej W. Rozycki __get_user(insn.word, pc); 10669c75fb4SMaciej W. Rozycki vaddr = regs->regs[insn.i_format.rs] + 10769c75fb4SMaciej W. Rozycki insn.i_format.simmediate; 10869c75fb4SMaciej W. Rozycki } else 10969c75fb4SMaciej W. Rozycki vaddr = (long)pc; 11069c75fb4SMaciej W. Rozycki if (KSEGX(vaddr) == CKSEG0 || KSEGX(vaddr) == CKSEG1) 11169c75fb4SMaciej W. Rozycki address = CPHYSADDR(vaddr); 11269c75fb4SMaciej W. Rozycki else { 11369c75fb4SMaciej W. Rozycki /* Peek at what physical address the CPU used. */ 11469c75fb4SMaciej W. Rozycki asid = read_c0_entryhi(); 11569c75fb4SMaciej W. Rozycki entryhi = asid & (PAGE_SIZE - 1); 11669c75fb4SMaciej W. Rozycki entryhi |= vaddr & ~(PAGE_SIZE - 1); 11769c75fb4SMaciej W. Rozycki write_c0_entryhi(entryhi); 11869c75fb4SMaciej W. Rozycki BARRIER; 11969c75fb4SMaciej W. Rozycki tlb_probe(); 12069c75fb4SMaciej W. Rozycki /* No need to check for presence. */ 12169c75fb4SMaciej W. Rozycki tlb_read(); 12269c75fb4SMaciej W. Rozycki entrylo = read_c0_entrylo0(); 12369c75fb4SMaciej W. Rozycki write_c0_entryhi(asid); 12469c75fb4SMaciej W. Rozycki offset = vaddr & (PAGE_SIZE - 1); 12569c75fb4SMaciej W. Rozycki address = (entrylo & ~(PAGE_SIZE - 1)) | offset; 12669c75fb4SMaciej W. Rozycki } 12769c75fb4SMaciej W. Rozycki } 12869c75fb4SMaciej W. Rozycki 12969c75fb4SMaciej W. Rozycki /* Treat low 256MB as memory, high -- as I/O. */ 13069c75fb4SMaciej W. Rozycki if (address < 0x10000000) { 13169c75fb4SMaciej W. Rozycki cycle = mreadstr; 13269c75fb4SMaciej W. Rozycki event = paritystr; 13369c75fb4SMaciej W. Rozycki } else { 13469c75fb4SMaciej W. Rozycki cycle = invoker ? writestr : readstr; 13569c75fb4SMaciej W. Rozycki event = timestr; 13669c75fb4SMaciej W. Rozycki } 13769c75fb4SMaciej W. Rozycki 13869c75fb4SMaciej W. Rozycki if (is_fixup) 13969c75fb4SMaciej W. Rozycki action = MIPS_BE_FIXUP; 14069c75fb4SMaciej W. Rozycki 14169c75fb4SMaciej W. Rozycki if (action != MIPS_BE_FIXUP) 14269c75fb4SMaciej W. Rozycki printk(KERN_ALERT "Bus error %s: %s %s %s at %#010lx\n", 14369c75fb4SMaciej W. Rozycki kind, agent, cycle, event, address); 14469c75fb4SMaciej W. Rozycki 14569c75fb4SMaciej W. Rozycki return action; 14669c75fb4SMaciej W. Rozycki } 14769c75fb4SMaciej W. Rozycki 14869c75fb4SMaciej W. Rozycki int dec_kn01_be_handler(struct pt_regs *regs, int is_fixup) 14969c75fb4SMaciej W. Rozycki { 15069c75fb4SMaciej W. Rozycki return dec_kn01_be_backend(regs, is_fixup, 0); 15169c75fb4SMaciej W. Rozycki } 15269c75fb4SMaciej W. Rozycki 153*6dab2f45SRalf Baechle irqreturn_t dec_kn01_be_interrupt(int irq, void *dev_id) 15469c75fb4SMaciej W. Rozycki { 155a5fc9c0bSMaciej W. Rozycki volatile u16 *csr = (void *)CKSEG1ADDR(KN01_SLOT_BASE + KN01_CSR); 156*6dab2f45SRalf Baechle struct pt_regs *regs = get_irq_regs(); 15769c75fb4SMaciej W. Rozycki int action; 15869c75fb4SMaciej W. Rozycki 15969c75fb4SMaciej W. Rozycki if (!(*csr & KN01_CSR_MEMERR)) 16069c75fb4SMaciej W. Rozycki return IRQ_NONE; /* Must have been video. */ 16169c75fb4SMaciej W. Rozycki 16269c75fb4SMaciej W. Rozycki action = dec_kn01_be_backend(regs, 0, 1); 16369c75fb4SMaciej W. Rozycki 16469c75fb4SMaciej W. Rozycki if (action == MIPS_BE_DISCARD) 16569c75fb4SMaciej W. Rozycki return IRQ_HANDLED; 16669c75fb4SMaciej W. Rozycki 16769c75fb4SMaciej W. Rozycki /* 16869c75fb4SMaciej W. Rozycki * FIXME: Find the affected processes and kill them, otherwise 16969c75fb4SMaciej W. Rozycki * we must die. 17069c75fb4SMaciej W. Rozycki * 17169c75fb4SMaciej W. Rozycki * The interrupt is asynchronously delivered thus EPC and RA 17269c75fb4SMaciej W. Rozycki * may be irrelevant, but are printed for a reference. 17369c75fb4SMaciej W. Rozycki */ 17469c75fb4SMaciej W. Rozycki printk(KERN_ALERT "Fatal bus interrupt, epc == %08lx, ra == %08lx\n", 17569c75fb4SMaciej W. Rozycki regs->cp0_epc, regs->regs[31]); 17669c75fb4SMaciej W. Rozycki die("Unrecoverable bus error", regs); 17769c75fb4SMaciej W. Rozycki } 17869c75fb4SMaciej W. Rozycki 17969c75fb4SMaciej W. Rozycki 18069c75fb4SMaciej W. Rozycki void __init dec_kn01_be_init(void) 18169c75fb4SMaciej W. Rozycki { 182a5fc9c0bSMaciej W. Rozycki volatile u16 *csr = (void *)CKSEG1ADDR(KN01_SLOT_BASE + KN01_CSR); 18369c75fb4SMaciej W. Rozycki unsigned long flags; 18469c75fb4SMaciej W. Rozycki 18569c75fb4SMaciej W. Rozycki spin_lock_irqsave(&kn01_lock, flags); 18669c75fb4SMaciej W. Rozycki 18769c75fb4SMaciej W. Rozycki /* Preset write-only bits of the Control Register cache. */ 18869c75fb4SMaciej W. Rozycki cached_kn01_csr = *csr; 18969c75fb4SMaciej W. Rozycki cached_kn01_csr &= KN01_CSR_STATUS | KN01_CSR_PARDIS | KN01_CSR_TXDIS; 19069c75fb4SMaciej W. Rozycki cached_kn01_csr |= KN01_CSR_LEDS; 19169c75fb4SMaciej W. Rozycki 19269c75fb4SMaciej W. Rozycki /* Enable parity error detection. */ 19369c75fb4SMaciej W. Rozycki cached_kn01_csr &= ~KN01_CSR_PARDIS; 19469c75fb4SMaciej W. Rozycki *csr = cached_kn01_csr; 19569c75fb4SMaciej W. Rozycki iob(); 19669c75fb4SMaciej W. Rozycki 19769c75fb4SMaciej W. Rozycki spin_unlock_irqrestore(&kn01_lock, flags); 19869c75fb4SMaciej W. Rozycki 19969c75fb4SMaciej W. Rozycki /* Clear any leftover errors from the firmware. */ 20069c75fb4SMaciej W. Rozycki dec_kn01_be_ack(); 20169c75fb4SMaciej W. Rozycki } 202