xref: /openbmc/linux/arch/mips/dec/kn01-berr.c (revision 69c75fb458cd81bb29e1d9580469110b00316748)
1*69c75fb4SMaciej W. Rozycki /*
2*69c75fb4SMaciej W. Rozycki  *	linux/arch/mips/dec/kn01-berr.c
3*69c75fb4SMaciej W. Rozycki  *
4*69c75fb4SMaciej W. Rozycki  *	Bus error event handling code for DECstation/DECsystem 3100
5*69c75fb4SMaciej W. Rozycki  *	and 2100 (KN01) systems equipped with parity error detection
6*69c75fb4SMaciej W. Rozycki  *	logic.
7*69c75fb4SMaciej W. Rozycki  *
8*69c75fb4SMaciej W. Rozycki  *	Copyright (c) 2005  Maciej W. Rozycki
9*69c75fb4SMaciej W. Rozycki  *
10*69c75fb4SMaciej W. Rozycki  *	This program is free software; you can redistribute it and/or
11*69c75fb4SMaciej W. Rozycki  *	modify it under the terms of the GNU General Public License
12*69c75fb4SMaciej W. Rozycki  *	as published by the Free Software Foundation; either version
13*69c75fb4SMaciej W. Rozycki  *	2 of the License, or (at your option) any later version.
14*69c75fb4SMaciej W. Rozycki  */
15*69c75fb4SMaciej W. Rozycki 
16*69c75fb4SMaciej W. Rozycki #include <linux/init.h>
17*69c75fb4SMaciej W. Rozycki #include <linux/interrupt.h>
18*69c75fb4SMaciej W. Rozycki #include <linux/kernel.h>
19*69c75fb4SMaciej W. Rozycki #include <linux/spinlock.h>
20*69c75fb4SMaciej W. Rozycki #include <linux/types.h>
21*69c75fb4SMaciej W. Rozycki 
22*69c75fb4SMaciej W. Rozycki #include <asm/inst.h>
23*69c75fb4SMaciej W. Rozycki #include <asm/mipsregs.h>
24*69c75fb4SMaciej W. Rozycki #include <asm/page.h>
25*69c75fb4SMaciej W. Rozycki #include <asm/system.h>
26*69c75fb4SMaciej W. Rozycki #include <asm/traps.h>
27*69c75fb4SMaciej W. Rozycki #include <asm/uaccess.h>
28*69c75fb4SMaciej W. Rozycki 
29*69c75fb4SMaciej W. Rozycki #include <asm/dec/kn01.h>
30*69c75fb4SMaciej W. Rozycki 
31*69c75fb4SMaciej W. Rozycki 
32*69c75fb4SMaciej W. Rozycki /* CP0 hazard avoidance. */
33*69c75fb4SMaciej W. Rozycki #define BARRIER				\
34*69c75fb4SMaciej W. Rozycki 	__asm__ __volatile__(		\
35*69c75fb4SMaciej W. Rozycki 		".set	push\n\t"	\
36*69c75fb4SMaciej W. Rozycki 		".set	noreorder\n\t"	\
37*69c75fb4SMaciej W. Rozycki 		"nop\n\t"		\
38*69c75fb4SMaciej W. Rozycki 		".set	pop\n\t")
39*69c75fb4SMaciej W. Rozycki 
40*69c75fb4SMaciej W. Rozycki /*
41*69c75fb4SMaciej W. Rozycki  * Bits 7:0 of the Control Register are write-only -- the
42*69c75fb4SMaciej W. Rozycki  * corresponding bits of the Status Register have a different
43*69c75fb4SMaciej W. Rozycki  * meaning.  Hence we use a cache.  It speeds up things a bit
44*69c75fb4SMaciej W. Rozycki  * as well.
45*69c75fb4SMaciej W. Rozycki  *
46*69c75fb4SMaciej W. Rozycki  * There is no default value -- it has to be initialized.
47*69c75fb4SMaciej W. Rozycki  */
48*69c75fb4SMaciej W. Rozycki u16 cached_kn01_csr;
49*69c75fb4SMaciej W. Rozycki DEFINE_SPINLOCK(kn01_lock);
50*69c75fb4SMaciej W. Rozycki 
51*69c75fb4SMaciej W. Rozycki 
52*69c75fb4SMaciej W. Rozycki static inline void dec_kn01_be_ack(void)
53*69c75fb4SMaciej W. Rozycki {
54*69c75fb4SMaciej W. Rozycki 	volatile u16 *csr = (void *)(KN01_SLOT_BASE + KN01_CSR);
55*69c75fb4SMaciej W. Rozycki 	unsigned long flags;
56*69c75fb4SMaciej W. Rozycki 
57*69c75fb4SMaciej W. Rozycki 	spin_lock_irqsave(&kn01_lock, flags);
58*69c75fb4SMaciej W. Rozycki 
59*69c75fb4SMaciej W. Rozycki 	*csr = cached_kn01_csr | KN01_CSR_MEMERR;	/* Clear bus IRQ. */
60*69c75fb4SMaciej W. Rozycki 	iob();
61*69c75fb4SMaciej W. Rozycki 
62*69c75fb4SMaciej W. Rozycki 	spin_unlock_irqrestore(&kn01_lock, flags);
63*69c75fb4SMaciej W. Rozycki }
64*69c75fb4SMaciej W. Rozycki 
65*69c75fb4SMaciej W. Rozycki static int dec_kn01_be_backend(struct pt_regs *regs, int is_fixup, int invoker)
66*69c75fb4SMaciej W. Rozycki {
67*69c75fb4SMaciej W. Rozycki 	volatile u32 *kn01_erraddr = (void *)(KN01_SLOT_BASE + KN01_ERRADDR);
68*69c75fb4SMaciej W. Rozycki 
69*69c75fb4SMaciej W. Rozycki 	static const char excstr[] = "exception";
70*69c75fb4SMaciej W. Rozycki 	static const char intstr[] = "interrupt";
71*69c75fb4SMaciej W. Rozycki 	static const char cpustr[] = "CPU";
72*69c75fb4SMaciej W. Rozycki 	static const char mreadstr[] = "memory read";
73*69c75fb4SMaciej W. Rozycki 	static const char readstr[] = "read";
74*69c75fb4SMaciej W. Rozycki 	static const char writestr[] = "write";
75*69c75fb4SMaciej W. Rozycki 	static const char timestr[] = "timeout";
76*69c75fb4SMaciej W. Rozycki 	static const char paritystr[] = "parity error";
77*69c75fb4SMaciej W. Rozycki 
78*69c75fb4SMaciej W. Rozycki 	int data = regs->cp0_cause & 4;
79*69c75fb4SMaciej W. Rozycki 	unsigned int __user *pc = (unsigned int __user *)regs->cp0_epc +
80*69c75fb4SMaciej W. Rozycki 				  ((regs->cp0_cause & CAUSEF_BD) != 0);
81*69c75fb4SMaciej W. Rozycki 	union mips_instruction insn;
82*69c75fb4SMaciej W. Rozycki 	unsigned long entrylo, offset;
83*69c75fb4SMaciej W. Rozycki 	long asid, entryhi, vaddr;
84*69c75fb4SMaciej W. Rozycki 
85*69c75fb4SMaciej W. Rozycki 	const char *kind, *agent, *cycle, *event;
86*69c75fb4SMaciej W. Rozycki 	unsigned long address;
87*69c75fb4SMaciej W. Rozycki 
88*69c75fb4SMaciej W. Rozycki 	u32 erraddr = *kn01_erraddr;
89*69c75fb4SMaciej W. Rozycki 	int action = MIPS_BE_FATAL;
90*69c75fb4SMaciej W. Rozycki 
91*69c75fb4SMaciej W. Rozycki 	/* Ack ASAP, so that any subsequent errors get caught. */
92*69c75fb4SMaciej W. Rozycki 	dec_kn01_be_ack();
93*69c75fb4SMaciej W. Rozycki 
94*69c75fb4SMaciej W. Rozycki 	kind = invoker ? intstr : excstr;
95*69c75fb4SMaciej W. Rozycki 
96*69c75fb4SMaciej W. Rozycki 	agent = cpustr;
97*69c75fb4SMaciej W. Rozycki 
98*69c75fb4SMaciej W. Rozycki 	if (invoker)
99*69c75fb4SMaciej W. Rozycki 		address = erraddr;
100*69c75fb4SMaciej W. Rozycki 	else {
101*69c75fb4SMaciej W. Rozycki 		/* Bloody hardware doesn't record the address for reads... */
102*69c75fb4SMaciej W. Rozycki 		if (data) {
103*69c75fb4SMaciej W. Rozycki 			/* This never faults. */
104*69c75fb4SMaciej W. Rozycki 			__get_user(insn.word, pc);
105*69c75fb4SMaciej W. Rozycki 			vaddr = regs->regs[insn.i_format.rs] +
106*69c75fb4SMaciej W. Rozycki 				insn.i_format.simmediate;
107*69c75fb4SMaciej W. Rozycki 		} else
108*69c75fb4SMaciej W. Rozycki 			vaddr = (long)pc;
109*69c75fb4SMaciej W. Rozycki 		if (KSEGX(vaddr) == CKSEG0 || KSEGX(vaddr) == CKSEG1)
110*69c75fb4SMaciej W. Rozycki 			address = CPHYSADDR(vaddr);
111*69c75fb4SMaciej W. Rozycki 		else {
112*69c75fb4SMaciej W. Rozycki 			/* Peek at what physical address the CPU used. */
113*69c75fb4SMaciej W. Rozycki 			asid = read_c0_entryhi();
114*69c75fb4SMaciej W. Rozycki 			entryhi = asid & (PAGE_SIZE - 1);
115*69c75fb4SMaciej W. Rozycki 			entryhi |= vaddr & ~(PAGE_SIZE - 1);
116*69c75fb4SMaciej W. Rozycki 			write_c0_entryhi(entryhi);
117*69c75fb4SMaciej W. Rozycki 			BARRIER;
118*69c75fb4SMaciej W. Rozycki 			tlb_probe();
119*69c75fb4SMaciej W. Rozycki 			/* No need to check for presence. */
120*69c75fb4SMaciej W. Rozycki 			tlb_read();
121*69c75fb4SMaciej W. Rozycki 			entrylo = read_c0_entrylo0();
122*69c75fb4SMaciej W. Rozycki 			write_c0_entryhi(asid);
123*69c75fb4SMaciej W. Rozycki 			offset = vaddr & (PAGE_SIZE - 1);
124*69c75fb4SMaciej W. Rozycki 			address = (entrylo & ~(PAGE_SIZE - 1)) | offset;
125*69c75fb4SMaciej W. Rozycki 		}
126*69c75fb4SMaciej W. Rozycki 	}
127*69c75fb4SMaciej W. Rozycki 
128*69c75fb4SMaciej W. Rozycki 	/* Treat low 256MB as memory, high -- as I/O. */
129*69c75fb4SMaciej W. Rozycki 	if (address < 0x10000000) {
130*69c75fb4SMaciej W. Rozycki 		cycle = mreadstr;
131*69c75fb4SMaciej W. Rozycki 		event = paritystr;
132*69c75fb4SMaciej W. Rozycki 	} else {
133*69c75fb4SMaciej W. Rozycki 		cycle = invoker ? writestr : readstr;
134*69c75fb4SMaciej W. Rozycki 		event = timestr;
135*69c75fb4SMaciej W. Rozycki 	}
136*69c75fb4SMaciej W. Rozycki 
137*69c75fb4SMaciej W. Rozycki 	if (is_fixup)
138*69c75fb4SMaciej W. Rozycki 		action = MIPS_BE_FIXUP;
139*69c75fb4SMaciej W. Rozycki 
140*69c75fb4SMaciej W. Rozycki 	if (action != MIPS_BE_FIXUP)
141*69c75fb4SMaciej W. Rozycki 		printk(KERN_ALERT "Bus error %s: %s %s %s at %#010lx\n",
142*69c75fb4SMaciej W. Rozycki 			kind, agent, cycle, event, address);
143*69c75fb4SMaciej W. Rozycki 
144*69c75fb4SMaciej W. Rozycki 	return action;
145*69c75fb4SMaciej W. Rozycki }
146*69c75fb4SMaciej W. Rozycki 
147*69c75fb4SMaciej W. Rozycki int dec_kn01_be_handler(struct pt_regs *regs, int is_fixup)
148*69c75fb4SMaciej W. Rozycki {
149*69c75fb4SMaciej W. Rozycki 	return dec_kn01_be_backend(regs, is_fixup, 0);
150*69c75fb4SMaciej W. Rozycki }
151*69c75fb4SMaciej W. Rozycki 
152*69c75fb4SMaciej W. Rozycki irqreturn_t dec_kn01_be_interrupt(int irq, void *dev_id,
153*69c75fb4SMaciej W. Rozycki 				    struct pt_regs *regs)
154*69c75fb4SMaciej W. Rozycki {
155*69c75fb4SMaciej W. Rozycki 	volatile u16 *csr = (void *)(KN01_SLOT_BASE + KN01_CSR);
156*69c75fb4SMaciej W. Rozycki 	int action;
157*69c75fb4SMaciej W. Rozycki 
158*69c75fb4SMaciej W. Rozycki 	if (!(*csr & KN01_CSR_MEMERR))
159*69c75fb4SMaciej W. Rozycki 		return IRQ_NONE;		/* Must have been video. */
160*69c75fb4SMaciej W. Rozycki 
161*69c75fb4SMaciej W. Rozycki 	action = dec_kn01_be_backend(regs, 0, 1);
162*69c75fb4SMaciej W. Rozycki 
163*69c75fb4SMaciej W. Rozycki 	if (action == MIPS_BE_DISCARD)
164*69c75fb4SMaciej W. Rozycki 		return IRQ_HANDLED;
165*69c75fb4SMaciej W. Rozycki 
166*69c75fb4SMaciej W. Rozycki 	/*
167*69c75fb4SMaciej W. Rozycki 	 * FIXME: Find the affected processes and kill them, otherwise
168*69c75fb4SMaciej W. Rozycki 	 * we must die.
169*69c75fb4SMaciej W. Rozycki 	 *
170*69c75fb4SMaciej W. Rozycki 	 * The interrupt is asynchronously delivered thus EPC and RA
171*69c75fb4SMaciej W. Rozycki 	 * may be irrelevant, but are printed for a reference.
172*69c75fb4SMaciej W. Rozycki 	 */
173*69c75fb4SMaciej W. Rozycki 	printk(KERN_ALERT "Fatal bus interrupt, epc == %08lx, ra == %08lx\n",
174*69c75fb4SMaciej W. Rozycki 	       regs->cp0_epc, regs->regs[31]);
175*69c75fb4SMaciej W. Rozycki 	die("Unrecoverable bus error", regs);
176*69c75fb4SMaciej W. Rozycki }
177*69c75fb4SMaciej W. Rozycki 
178*69c75fb4SMaciej W. Rozycki 
179*69c75fb4SMaciej W. Rozycki void __init dec_kn01_be_init(void)
180*69c75fb4SMaciej W. Rozycki {
181*69c75fb4SMaciej W. Rozycki 	volatile u16 *csr = (void *)(KN01_SLOT_BASE + KN01_CSR);
182*69c75fb4SMaciej W. Rozycki 	unsigned long flags;
183*69c75fb4SMaciej W. Rozycki 
184*69c75fb4SMaciej W. Rozycki 	spin_lock_irqsave(&kn01_lock, flags);
185*69c75fb4SMaciej W. Rozycki 
186*69c75fb4SMaciej W. Rozycki 	/* Preset write-only bits of the Control Register cache. */
187*69c75fb4SMaciej W. Rozycki 	cached_kn01_csr = *csr;
188*69c75fb4SMaciej W. Rozycki 	cached_kn01_csr &= KN01_CSR_STATUS | KN01_CSR_PARDIS | KN01_CSR_TXDIS;
189*69c75fb4SMaciej W. Rozycki 	cached_kn01_csr |= KN01_CSR_LEDS;
190*69c75fb4SMaciej W. Rozycki 
191*69c75fb4SMaciej W. Rozycki 	/* Enable parity error detection. */
192*69c75fb4SMaciej W. Rozycki 	cached_kn01_csr &= ~KN01_CSR_PARDIS;
193*69c75fb4SMaciej W. Rozycki 	*csr = cached_kn01_csr;
194*69c75fb4SMaciej W. Rozycki 	iob();
195*69c75fb4SMaciej W. Rozycki 
196*69c75fb4SMaciej W. Rozycki 	spin_unlock_irqrestore(&kn01_lock, flags);
197*69c75fb4SMaciej W. Rozycki 
198*69c75fb4SMaciej W. Rozycki 	/* Clear any leftover errors from the firmware. */
199*69c75fb4SMaciej W. Rozycki 	dec_kn01_be_ack();
200*69c75fb4SMaciej W. Rozycki }
201