xref: /openbmc/linux/arch/arm/common/bL_switcher.c (revision ed96762e3241f57aa812977cf1920d3ee0363f4d)
11c33be57SNicolas Pitre /*
21c33be57SNicolas Pitre  * arch/arm/common/bL_switcher.c -- big.LITTLE cluster switcher core driver
31c33be57SNicolas Pitre  *
41c33be57SNicolas Pitre  * Created by:	Nicolas Pitre, March 2012
51c33be57SNicolas Pitre  * Copyright:	(C) 2012-2013  Linaro Limited
61c33be57SNicolas Pitre  *
71c33be57SNicolas Pitre  * This program is free software; you can redistribute it and/or modify
81c33be57SNicolas Pitre  * it under the terms of the GNU General Public License version 2 as
91c33be57SNicolas Pitre  * published by the Free Software Foundation.
101c33be57SNicolas Pitre  */
111c33be57SNicolas Pitre 
121c33be57SNicolas Pitre #include <linux/init.h>
131c33be57SNicolas Pitre #include <linux/kernel.h>
141c33be57SNicolas Pitre #include <linux/module.h>
151c33be57SNicolas Pitre #include <linux/sched.h>
161c33be57SNicolas Pitre #include <linux/interrupt.h>
171c33be57SNicolas Pitre #include <linux/cpu_pm.h>
1871ce1deeSNicolas Pitre #include <linux/cpu.h>
193f09d479SLorenzo Pieralisi #include <linux/cpumask.h>
2071ce1deeSNicolas Pitre #include <linux/kthread.h>
2171ce1deeSNicolas Pitre #include <linux/wait.h>
223f09d479SLorenzo Pieralisi #include <linux/clockchips.h>
233f09d479SLorenzo Pieralisi #include <linux/hrtimer.h>
243f09d479SLorenzo Pieralisi #include <linux/tick.h>
251c33be57SNicolas Pitre #include <linux/mm.h>
261c33be57SNicolas Pitre #include <linux/string.h>
271c33be57SNicolas Pitre #include <linux/irqchip/arm-gic.h>
281c33be57SNicolas Pitre 
291c33be57SNicolas Pitre #include <asm/smp_plat.h>
301c33be57SNicolas Pitre #include <asm/suspend.h>
311c33be57SNicolas Pitre #include <asm/mcpm.h>
321c33be57SNicolas Pitre #include <asm/bL_switcher.h>
331c33be57SNicolas Pitre 
341c33be57SNicolas Pitre 
351c33be57SNicolas Pitre /*
361c33be57SNicolas Pitre  * Use our own MPIDR accessors as the generic ones in asm/cputype.h have
371c33be57SNicolas Pitre  * __attribute_const__ and we don't want the compiler to assume any
381c33be57SNicolas Pitre  * constness here as the value _does_ change along some code paths.
391c33be57SNicolas Pitre  */
401c33be57SNicolas Pitre 
411c33be57SNicolas Pitre static int read_mpidr(void)
421c33be57SNicolas Pitre {
431c33be57SNicolas Pitre 	unsigned int id;
441c33be57SNicolas Pitre 	asm volatile ("mrc p15, 0, %0, c0, c0, 5" : "=r" (id));
451c33be57SNicolas Pitre 	return id & MPIDR_HWID_BITMASK;
461c33be57SNicolas Pitre }
471c33be57SNicolas Pitre 
481c33be57SNicolas Pitre /*
491c33be57SNicolas Pitre  * bL switcher core code.
501c33be57SNicolas Pitre  */
511c33be57SNicolas Pitre 
521c33be57SNicolas Pitre static void bL_do_switch(void *_unused)
531c33be57SNicolas Pitre {
541c33be57SNicolas Pitre 	unsigned mpidr, cpuid, clusterid, ob_cluster, ib_cluster;
551c33be57SNicolas Pitre 
561c33be57SNicolas Pitre 	pr_debug("%s\n", __func__);
571c33be57SNicolas Pitre 
581c33be57SNicolas Pitre 	mpidr = read_mpidr();
591c33be57SNicolas Pitre 	cpuid = MPIDR_AFFINITY_LEVEL(mpidr, 0);
601c33be57SNicolas Pitre 	clusterid = MPIDR_AFFINITY_LEVEL(mpidr, 1);
611c33be57SNicolas Pitre 	ob_cluster = clusterid;
621c33be57SNicolas Pitre 	ib_cluster = clusterid ^ 1;
631c33be57SNicolas Pitre 
641c33be57SNicolas Pitre 	/*
651c33be57SNicolas Pitre 	 * Our state has been saved at this point.  Let's release our
661c33be57SNicolas Pitre 	 * inbound CPU.
671c33be57SNicolas Pitre 	 */
681c33be57SNicolas Pitre 	mcpm_set_entry_vector(cpuid, ib_cluster, cpu_resume);
691c33be57SNicolas Pitre 	sev();
701c33be57SNicolas Pitre 
711c33be57SNicolas Pitre 	/*
721c33be57SNicolas Pitre 	 * From this point, we must assume that our counterpart CPU might
731c33be57SNicolas Pitre 	 * have taken over in its parallel world already, as if execution
741c33be57SNicolas Pitre 	 * just returned from cpu_suspend().  It is therefore important to
751c33be57SNicolas Pitre 	 * be very careful not to make any change the other guy is not
761c33be57SNicolas Pitre 	 * expecting.  This is why we need stack isolation.
771c33be57SNicolas Pitre 	 *
781c33be57SNicolas Pitre 	 * Fancy under cover tasks could be performed here.  For now
791c33be57SNicolas Pitre 	 * we have none.
801c33be57SNicolas Pitre 	 */
811c33be57SNicolas Pitre 
821c33be57SNicolas Pitre 	/* Let's put ourself down. */
831c33be57SNicolas Pitre 	mcpm_cpu_power_down();
841c33be57SNicolas Pitre 
851c33be57SNicolas Pitre 	/* should never get here */
861c33be57SNicolas Pitre 	BUG();
871c33be57SNicolas Pitre }
881c33be57SNicolas Pitre 
891c33be57SNicolas Pitre /*
90c052de26SNicolas Pitre  * Stack isolation.  To ensure 'current' remains valid, we just use another
91c052de26SNicolas Pitre  * piece of our thread's stack space which should be fairly lightly used.
92c052de26SNicolas Pitre  * The selected area starts just above the thread_info structure located
93c052de26SNicolas Pitre  * at the very bottom of the stack, aligned to a cache line, and indexed
94c052de26SNicolas Pitre  * with the cluster number.
951c33be57SNicolas Pitre  */
96c052de26SNicolas Pitre #define STACK_SIZE 512
971c33be57SNicolas Pitre extern void call_with_stack(void (*fn)(void *), void *arg, void *sp);
981c33be57SNicolas Pitre static int bL_switchpoint(unsigned long _arg)
991c33be57SNicolas Pitre {
1001c33be57SNicolas Pitre 	unsigned int mpidr = read_mpidr();
1011c33be57SNicolas Pitre 	unsigned int clusterid = MPIDR_AFFINITY_LEVEL(mpidr, 1);
102c052de26SNicolas Pitre 	void *stack = current_thread_info() + 1;
1031c33be57SNicolas Pitre 	stack = PTR_ALIGN(stack, L1_CACHE_BYTES);
104c052de26SNicolas Pitre 	stack += clusterid * STACK_SIZE + STACK_SIZE;
1051c33be57SNicolas Pitre 	call_with_stack(bL_do_switch, (void *)_arg, stack);
1061c33be57SNicolas Pitre 	BUG();
1071c33be57SNicolas Pitre }
1081c33be57SNicolas Pitre 
1091c33be57SNicolas Pitre /*
1101c33be57SNicolas Pitre  * Generic switcher interface
1111c33be57SNicolas Pitre  */
1121c33be57SNicolas Pitre 
113*ed96762eSNicolas Pitre static unsigned int bL_gic_id[MAX_CPUS_PER_CLUSTER][MAX_NR_CLUSTERS];
114*ed96762eSNicolas Pitre 
1151c33be57SNicolas Pitre /*
1161c33be57SNicolas Pitre  * bL_switch_to - Switch to a specific cluster for the current CPU
1171c33be57SNicolas Pitre  * @new_cluster_id: the ID of the cluster to switch to.
1181c33be57SNicolas Pitre  *
1191c33be57SNicolas Pitre  * This function must be called on the CPU to be switched.
1201c33be57SNicolas Pitre  * Returns 0 on success, else a negative status code.
1211c33be57SNicolas Pitre  */
1221c33be57SNicolas Pitre static int bL_switch_to(unsigned int new_cluster_id)
1231c33be57SNicolas Pitre {
1241c33be57SNicolas Pitre 	unsigned int mpidr, cpuid, clusterid, ob_cluster, ib_cluster, this_cpu;
1253f09d479SLorenzo Pieralisi 	struct tick_device *tdev;
1263f09d479SLorenzo Pieralisi 	enum clock_event_mode tdev_mode;
1271c33be57SNicolas Pitre 	int ret;
1281c33be57SNicolas Pitre 
1291c33be57SNicolas Pitre 	mpidr = read_mpidr();
1301c33be57SNicolas Pitre 	cpuid = MPIDR_AFFINITY_LEVEL(mpidr, 0);
1311c33be57SNicolas Pitre 	clusterid = MPIDR_AFFINITY_LEVEL(mpidr, 1);
1321c33be57SNicolas Pitre 	ob_cluster = clusterid;
1331c33be57SNicolas Pitre 	ib_cluster = clusterid ^ 1;
1341c33be57SNicolas Pitre 
1351c33be57SNicolas Pitre 	if (new_cluster_id == clusterid)
1361c33be57SNicolas Pitre 		return 0;
1371c33be57SNicolas Pitre 
1381c33be57SNicolas Pitre 	pr_debug("before switch: CPU %d in cluster %d\n", cpuid, clusterid);
1391c33be57SNicolas Pitre 
1401c33be57SNicolas Pitre 	/* Close the gate for our entry vectors */
1411c33be57SNicolas Pitre 	mcpm_set_entry_vector(cpuid, ob_cluster, NULL);
1421c33be57SNicolas Pitre 	mcpm_set_entry_vector(cpuid, ib_cluster, NULL);
1431c33be57SNicolas Pitre 
1441c33be57SNicolas Pitre 	/*
1451c33be57SNicolas Pitre 	 * Let's wake up the inbound CPU now in case it requires some delay
1461c33be57SNicolas Pitre 	 * to come online, but leave it gated in our entry vector code.
1471c33be57SNicolas Pitre 	 */
1481c33be57SNicolas Pitre 	ret = mcpm_cpu_power_up(cpuid, ib_cluster);
1491c33be57SNicolas Pitre 	if (ret) {
1501c33be57SNicolas Pitre 		pr_err("%s: mcpm_cpu_power_up() returned %d\n", __func__, ret);
1511c33be57SNicolas Pitre 		return ret;
1521c33be57SNicolas Pitre 	}
1531c33be57SNicolas Pitre 
1541c33be57SNicolas Pitre 	/*
1551c33be57SNicolas Pitre 	 * From this point we are entering the switch critical zone
1561c33be57SNicolas Pitre 	 * and can't take any interrupts anymore.
1571c33be57SNicolas Pitre 	 */
1581c33be57SNicolas Pitre 	local_irq_disable();
1591c33be57SNicolas Pitre 	local_fiq_disable();
1601c33be57SNicolas Pitre 
1611c33be57SNicolas Pitre 	this_cpu = smp_processor_id();
1621c33be57SNicolas Pitre 
1631c33be57SNicolas Pitre 	/* redirect GIC's SGIs to our counterpart */
164*ed96762eSNicolas Pitre 	gic_migrate_target(bL_gic_id[cpuid][ib_cluster]);
1651c33be57SNicolas Pitre 
1661c33be57SNicolas Pitre 	/*
1671c33be57SNicolas Pitre 	 * Raise a SGI on the inbound CPU to make sure it doesn't stall
1681c33be57SNicolas Pitre 	 * in a possible WFI, such as in mcpm_power_down().
1691c33be57SNicolas Pitre 	 */
1701c33be57SNicolas Pitre 	arch_send_wakeup_ipi_mask(cpumask_of(this_cpu));
1711c33be57SNicolas Pitre 
1723f09d479SLorenzo Pieralisi 	tdev = tick_get_device(this_cpu);
1733f09d479SLorenzo Pieralisi 	if (tdev && !cpumask_equal(tdev->evtdev->cpumask, cpumask_of(this_cpu)))
1743f09d479SLorenzo Pieralisi 		tdev = NULL;
1753f09d479SLorenzo Pieralisi 	if (tdev) {
1763f09d479SLorenzo Pieralisi 		tdev_mode = tdev->evtdev->mode;
1773f09d479SLorenzo Pieralisi 		clockevents_set_mode(tdev->evtdev, CLOCK_EVT_MODE_SHUTDOWN);
1783f09d479SLorenzo Pieralisi 	}
1793f09d479SLorenzo Pieralisi 
1801c33be57SNicolas Pitre 	ret = cpu_pm_enter();
1811c33be57SNicolas Pitre 
1821c33be57SNicolas Pitre 	/* we can not tolerate errors at this point */
1831c33be57SNicolas Pitre 	if (ret)
1841c33be57SNicolas Pitre 		panic("%s: cpu_pm_enter() returned %d\n", __func__, ret);
1851c33be57SNicolas Pitre 
1861c33be57SNicolas Pitre 	/* Flip the cluster in the CPU logical map for this CPU. */
1871c33be57SNicolas Pitre 	cpu_logical_map(this_cpu) ^= (1 << 8);
1881c33be57SNicolas Pitre 
1891c33be57SNicolas Pitre 	/* Let's do the actual CPU switch. */
1901c33be57SNicolas Pitre 	ret = cpu_suspend(0, bL_switchpoint);
1911c33be57SNicolas Pitre 	if (ret > 0)
1921c33be57SNicolas Pitre 		panic("%s: cpu_suspend() returned %d\n", __func__, ret);
1931c33be57SNicolas Pitre 
1941c33be57SNicolas Pitre 	/* We are executing on the inbound CPU at this point */
1951c33be57SNicolas Pitre 	mpidr = read_mpidr();
1961c33be57SNicolas Pitre 	cpuid = MPIDR_AFFINITY_LEVEL(mpidr, 0);
1971c33be57SNicolas Pitre 	clusterid = MPIDR_AFFINITY_LEVEL(mpidr, 1);
1981c33be57SNicolas Pitre 	pr_debug("after switch: CPU %d in cluster %d\n", cpuid, clusterid);
1991c33be57SNicolas Pitre 	BUG_ON(clusterid != ib_cluster);
2001c33be57SNicolas Pitre 
2011c33be57SNicolas Pitre 	mcpm_cpu_powered_up();
2021c33be57SNicolas Pitre 
2031c33be57SNicolas Pitre 	ret = cpu_pm_exit();
2041c33be57SNicolas Pitre 
2053f09d479SLorenzo Pieralisi 	if (tdev) {
2063f09d479SLorenzo Pieralisi 		clockevents_set_mode(tdev->evtdev, tdev_mode);
2073f09d479SLorenzo Pieralisi 		clockevents_program_event(tdev->evtdev,
2083f09d479SLorenzo Pieralisi 					  tdev->evtdev->next_event, 1);
2093f09d479SLorenzo Pieralisi 	}
2103f09d479SLorenzo Pieralisi 
2111c33be57SNicolas Pitre 	local_fiq_enable();
2121c33be57SNicolas Pitre 	local_irq_enable();
2131c33be57SNicolas Pitre 
2141c33be57SNicolas Pitre 	if (ret)
2151c33be57SNicolas Pitre 		pr_err("%s exiting with error %d\n", __func__, ret);
2161c33be57SNicolas Pitre 	return ret;
2171c33be57SNicolas Pitre }
2181c33be57SNicolas Pitre 
21971ce1deeSNicolas Pitre struct bL_thread {
22071ce1deeSNicolas Pitre 	struct task_struct *task;
22171ce1deeSNicolas Pitre 	wait_queue_head_t wq;
22271ce1deeSNicolas Pitre 	int wanted_cluster;
2231c33be57SNicolas Pitre };
2241c33be57SNicolas Pitre 
22571ce1deeSNicolas Pitre static struct bL_thread bL_threads[NR_CPUS];
22671ce1deeSNicolas Pitre 
22771ce1deeSNicolas Pitre static int bL_switcher_thread(void *arg)
2281c33be57SNicolas Pitre {
22971ce1deeSNicolas Pitre 	struct bL_thread *t = arg;
23071ce1deeSNicolas Pitre 	struct sched_param param = { .sched_priority = 1 };
23171ce1deeSNicolas Pitre 	int cluster;
23271ce1deeSNicolas Pitre 
23371ce1deeSNicolas Pitre 	sched_setscheduler_nocheck(current, SCHED_FIFO, &param);
23471ce1deeSNicolas Pitre 
23571ce1deeSNicolas Pitre 	do {
23671ce1deeSNicolas Pitre 		if (signal_pending(current))
23771ce1deeSNicolas Pitre 			flush_signals(current);
23871ce1deeSNicolas Pitre 		wait_event_interruptible(t->wq,
23971ce1deeSNicolas Pitre 				t->wanted_cluster != -1 ||
24071ce1deeSNicolas Pitre 				kthread_should_stop());
24171ce1deeSNicolas Pitre 		cluster = xchg(&t->wanted_cluster, -1);
24271ce1deeSNicolas Pitre 		if (cluster != -1)
24371ce1deeSNicolas Pitre 			bL_switch_to(cluster);
24471ce1deeSNicolas Pitre 	} while (!kthread_should_stop());
24571ce1deeSNicolas Pitre 
24671ce1deeSNicolas Pitre 	return 0;
24771ce1deeSNicolas Pitre }
24871ce1deeSNicolas Pitre 
24971ce1deeSNicolas Pitre static struct task_struct * __init bL_switcher_thread_create(int cpu, void *arg)
25071ce1deeSNicolas Pitre {
25171ce1deeSNicolas Pitre 	struct task_struct *task;
25271ce1deeSNicolas Pitre 
25371ce1deeSNicolas Pitre 	task = kthread_create_on_node(bL_switcher_thread, arg,
25471ce1deeSNicolas Pitre 				      cpu_to_node(cpu), "kswitcher_%d", cpu);
25571ce1deeSNicolas Pitre 	if (!IS_ERR(task)) {
25671ce1deeSNicolas Pitre 		kthread_bind(task, cpu);
25771ce1deeSNicolas Pitre 		wake_up_process(task);
25871ce1deeSNicolas Pitre 	} else
25971ce1deeSNicolas Pitre 		pr_err("%s failed for CPU %d\n", __func__, cpu);
26071ce1deeSNicolas Pitre 	return task;
2611c33be57SNicolas Pitre }
2621c33be57SNicolas Pitre 
2631c33be57SNicolas Pitre /*
2641c33be57SNicolas Pitre  * bL_switch_request - Switch to a specific cluster for the given CPU
2651c33be57SNicolas Pitre  *
2661c33be57SNicolas Pitre  * @cpu: the CPU to switch
2671c33be57SNicolas Pitre  * @new_cluster_id: the ID of the cluster to switch to.
2681c33be57SNicolas Pitre  *
26971ce1deeSNicolas Pitre  * This function causes a cluster switch on the given CPU by waking up
27071ce1deeSNicolas Pitre  * the appropriate switcher thread.  This function may or may not return
27171ce1deeSNicolas Pitre  * before the switch has occurred.
2721c33be57SNicolas Pitre  */
27371ce1deeSNicolas Pitre int bL_switch_request(unsigned int cpu, unsigned int new_cluster_id)
2741c33be57SNicolas Pitre {
27571ce1deeSNicolas Pitre 	struct bL_thread *t;
2761c33be57SNicolas Pitre 
27771ce1deeSNicolas Pitre 	if (cpu >= ARRAY_SIZE(bL_threads)) {
27871ce1deeSNicolas Pitre 		pr_err("%s: cpu %d out of bounds\n", __func__, cpu);
27971ce1deeSNicolas Pitre 		return -EINVAL;
2801c33be57SNicolas Pitre 	}
2811c33be57SNicolas Pitre 
28271ce1deeSNicolas Pitre 	t = &bL_threads[cpu];
28371ce1deeSNicolas Pitre 	if (IS_ERR(t->task))
28471ce1deeSNicolas Pitre 		return PTR_ERR(t->task);
28571ce1deeSNicolas Pitre 	if (!t->task)
28671ce1deeSNicolas Pitre 		return -ESRCH;
28771ce1deeSNicolas Pitre 
28871ce1deeSNicolas Pitre 	t->wanted_cluster = new_cluster_id;
28971ce1deeSNicolas Pitre 	wake_up(&t->wq);
29071ce1deeSNicolas Pitre 	return 0;
2911c33be57SNicolas Pitre }
2921c33be57SNicolas Pitre EXPORT_SYMBOL_GPL(bL_switch_request);
29371ce1deeSNicolas Pitre 
2949797a0e9SNicolas Pitre /*
2959797a0e9SNicolas Pitre  * Activation and configuration code.
2969797a0e9SNicolas Pitre  */
2979797a0e9SNicolas Pitre 
2989797a0e9SNicolas Pitre static cpumask_t bL_switcher_removed_logical_cpus;
2999797a0e9SNicolas Pitre 
3009797a0e9SNicolas Pitre static void __init bL_switcher_restore_cpus(void)
3019797a0e9SNicolas Pitre {
3029797a0e9SNicolas Pitre 	int i;
3039797a0e9SNicolas Pitre 
3049797a0e9SNicolas Pitre 	for_each_cpu(i, &bL_switcher_removed_logical_cpus)
3059797a0e9SNicolas Pitre 		cpu_up(i);
3069797a0e9SNicolas Pitre }
3079797a0e9SNicolas Pitre 
3089797a0e9SNicolas Pitre static int __init bL_switcher_halve_cpus(void)
3099797a0e9SNicolas Pitre {
3109797a0e9SNicolas Pitre 	int cpu, cluster, i, ret;
3119797a0e9SNicolas Pitre 	cpumask_t cluster_mask[2], common_mask;
3129797a0e9SNicolas Pitre 
3139797a0e9SNicolas Pitre 	cpumask_clear(&bL_switcher_removed_logical_cpus);
3149797a0e9SNicolas Pitre 	cpumask_clear(&cluster_mask[0]);
3159797a0e9SNicolas Pitre 	cpumask_clear(&cluster_mask[1]);
3169797a0e9SNicolas Pitre 
3179797a0e9SNicolas Pitre 	for_each_online_cpu(i) {
3189797a0e9SNicolas Pitre 		cpu = cpu_logical_map(i) & 0xff;
3199797a0e9SNicolas Pitre 		cluster = (cpu_logical_map(i) >> 8) & 0xff;
3209797a0e9SNicolas Pitre 		if (cluster >= 2) {
3219797a0e9SNicolas Pitre 			pr_err("%s: only dual cluster systems are supported\n", __func__);
3229797a0e9SNicolas Pitre 			return -EINVAL;
3239797a0e9SNicolas Pitre 		}
3249797a0e9SNicolas Pitre 		cpumask_set_cpu(cpu, &cluster_mask[cluster]);
3259797a0e9SNicolas Pitre 	}
3269797a0e9SNicolas Pitre 
3279797a0e9SNicolas Pitre 	if (!cpumask_and(&common_mask, &cluster_mask[0], &cluster_mask[1])) {
3289797a0e9SNicolas Pitre 		pr_err("%s: no common set of CPUs\n", __func__);
3299797a0e9SNicolas Pitre 		return -EINVAL;
3309797a0e9SNicolas Pitre 	}
3319797a0e9SNicolas Pitre 
3329797a0e9SNicolas Pitre 	for_each_online_cpu(i) {
3339797a0e9SNicolas Pitre 		cpu = cpu_logical_map(i) & 0xff;
3349797a0e9SNicolas Pitre 		cluster = (cpu_logical_map(i) >> 8) & 0xff;
3359797a0e9SNicolas Pitre 
3369797a0e9SNicolas Pitre 		if (cpumask_test_cpu(cpu, &common_mask)) {
337*ed96762eSNicolas Pitre 			/* Let's take note of the GIC ID for this CPU */
338*ed96762eSNicolas Pitre 			int gic_id = gic_get_cpu_id(i);
339*ed96762eSNicolas Pitre 			if (gic_id < 0) {
340*ed96762eSNicolas Pitre 				pr_err("%s: bad GIC ID for CPU %d\n", __func__, i);
341*ed96762eSNicolas Pitre 				return -EINVAL;
342*ed96762eSNicolas Pitre 			}
343*ed96762eSNicolas Pitre 			bL_gic_id[cpu][cluster] = gic_id;
344*ed96762eSNicolas Pitre 			pr_info("GIC ID for CPU %u cluster %u is %u\n",
345*ed96762eSNicolas Pitre 				cpu, cluster, gic_id);
346*ed96762eSNicolas Pitre 
3479797a0e9SNicolas Pitre 			/*
3489797a0e9SNicolas Pitre 			 * We keep only those logical CPUs which number
3499797a0e9SNicolas Pitre 			 * is equal to their physical CPU number. This is
3509797a0e9SNicolas Pitre 			 * not perfect but good enough for now.
3519797a0e9SNicolas Pitre 			 */
3529797a0e9SNicolas Pitre 			if (cpu == i)
3539797a0e9SNicolas Pitre 				continue;
3549797a0e9SNicolas Pitre 		}
3559797a0e9SNicolas Pitre 
3569797a0e9SNicolas Pitre 		ret = cpu_down(i);
3579797a0e9SNicolas Pitre 		if (ret) {
3589797a0e9SNicolas Pitre 			bL_switcher_restore_cpus();
3599797a0e9SNicolas Pitre 			return ret;
3609797a0e9SNicolas Pitre 		}
3619797a0e9SNicolas Pitre 		cpumask_set_cpu(i, &bL_switcher_removed_logical_cpus);
3629797a0e9SNicolas Pitre 	}
3639797a0e9SNicolas Pitre 
3649797a0e9SNicolas Pitre 	return 0;
3659797a0e9SNicolas Pitre }
3669797a0e9SNicolas Pitre 
36771ce1deeSNicolas Pitre static int __init bL_switcher_init(void)
36871ce1deeSNicolas Pitre {
3699797a0e9SNicolas Pitre 	int cpu, ret;
37071ce1deeSNicolas Pitre 
37171ce1deeSNicolas Pitre 	pr_info("big.LITTLE switcher initializing\n");
37271ce1deeSNicolas Pitre 
3739797a0e9SNicolas Pitre 	if (MAX_NR_CLUSTERS != 2) {
3749797a0e9SNicolas Pitre 		pr_err("%s: only dual cluster systems are supported\n", __func__);
3759797a0e9SNicolas Pitre 		return -EINVAL;
3769797a0e9SNicolas Pitre 	}
3779797a0e9SNicolas Pitre 
3789797a0e9SNicolas Pitre 	cpu_hotplug_driver_lock();
3799797a0e9SNicolas Pitre 	ret = bL_switcher_halve_cpus();
3809797a0e9SNicolas Pitre 	if (ret) {
3819797a0e9SNicolas Pitre 		cpu_hotplug_driver_unlock();
3829797a0e9SNicolas Pitre 		return ret;
3839797a0e9SNicolas Pitre 	}
3849797a0e9SNicolas Pitre 
38571ce1deeSNicolas Pitre 	for_each_online_cpu(cpu) {
38671ce1deeSNicolas Pitre 		struct bL_thread *t = &bL_threads[cpu];
38771ce1deeSNicolas Pitre 		init_waitqueue_head(&t->wq);
38871ce1deeSNicolas Pitre 		t->wanted_cluster = -1;
38971ce1deeSNicolas Pitre 		t->task = bL_switcher_thread_create(cpu, t);
39071ce1deeSNicolas Pitre 	}
3919797a0e9SNicolas Pitre 	cpu_hotplug_driver_unlock();
39271ce1deeSNicolas Pitre 
39371ce1deeSNicolas Pitre 	pr_info("big.LITTLE switcher initialized\n");
39471ce1deeSNicolas Pitre 	return 0;
39571ce1deeSNicolas Pitre }
39671ce1deeSNicolas Pitre 
39771ce1deeSNicolas Pitre late_initcall(bL_switcher_init);
398