Home
last modified time | relevance | path

Searched refs:CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT (Results 1 – 12 of 12) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_7_2_sh_mask.h1498 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT 0x18 macro
H A Dgfx_8_1_sh_mask.h2454 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT 0x18 macro
H A Dgfx_8_0_sh_mask.h1932 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT 0x18 macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h11876 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_1_sh_mask.h13306 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_2_1_sh_mask.h13084 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_4_3_sh_mask.h15087 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_4_2_sh_mask.h3282 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_11_0_0_sh_mask.h16317 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_10_1_0_sh_mask.h18860 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_11_0_3_sh_mask.h18560 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_10_3_0_sh_mask.h17208 #define CPC_INT_CNTL__OPCODE_ERROR_INT_ENABLE__SHIFT macro