Lines Matching refs:V2M_PA_CS3
34 #define V2M_PA_CS3 0x1c000000 macro
39 #define V2M_SYSREGS (V2M_PA_CS3 + V2M_PERIPH_OFFSET(1))
40 #define V2M_SYSCTL (V2M_PA_CS3 + V2M_PERIPH_OFFSET(2))
41 #define V2M_SERIAL_BUS_PCI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(3))
46 #define V2M_AACI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(4))
47 #define V2M_MMCI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(5))
48 #define V2M_KMI0 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(6))
49 #define V2M_KMI1 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(7))
55 #define V2M_UART0 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(9))
56 #define V2M_UART1 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(10))
57 #define V2M_UART2 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(11))
58 #define V2M_UART3 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(12))
61 #define V2M_WDT (V2M_PA_CS3 + V2M_PERIPH_OFFSET(15))
63 #define V2M_TIMER01 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(17))
64 #define V2M_TIMER23 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(18))
66 #define V2M_SERIAL_BUS_DVI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(22))
67 #define V2M_RTC (V2M_PA_CS3 + V2M_PERIPH_OFFSET(23))
69 #define V2M_CF (V2M_PA_CS3 + V2M_PERIPH_OFFSET(26))
71 #define V2M_CLCD (V2M_PA_CS3 + V2M_PERIPH_OFFSET(31))