Lines Matching refs:out_le32
71 out_le32(&out_win->tarl, dev_base); in mpc83xx_pcie_remap_cfg()
104 PCIE_OP(write, dword, u32, out_le32) in PCIE_OP()
191 out_le32(&pex->bridge.pex_csb_ctrl, in mpc83xx_pcie_init_bus()
196 out_le32(&pex->bridge.pex_csb_obctrl, PEX_CSB_OBCTRL_PIOE | in mpc83xx_pcie_init_bus()
201 out_le32(&out_win->ar, PEX_OWAR_EN | PEX_OWAR_TYPE_CFG | in mpc83xx_pcie_init_bus()
203 out_le32(&out_win->bar, mpc83xx_pcie_cfg_space[bus].base); in mpc83xx_pcie_init_bus()
204 out_le32(&out_win->tarl, 0); in mpc83xx_pcie_init_bus()
205 out_le32(&out_win->tarh, 0); in mpc83xx_pcie_init_bus()
214 out_le32(&out_win->bar, reg[i].phys_start); in mpc83xx_pcie_init_bus()
215 out_le32(&out_win->tarl, reg[i].bus_start); in mpc83xx_pcie_init_bus()
216 out_le32(&out_win->tarh, 0); in mpc83xx_pcie_init_bus()
222 out_le32(&out_win->ar, ar); in mpc83xx_pcie_init_bus()
225 out_le32(&pex->bridge.pex_csb_ibctrl, PEX_CSB_IBCTRL_PIOE); in mpc83xx_pcie_init_bus()
233 out_le32(&in_win->barl, barl); in mpc83xx_pcie_init_bus()
234 out_le32(&in_win->barh, 0x0); in mpc83xx_pcie_init_bus()
235 out_le32(&in_win->tar, tar); in mpc83xx_pcie_init_bus()
238 out_le32(&in_win->ar, PEX_IWAR_EN | PEX_IWAR_NSOV | in mpc83xx_pcie_init_bus()
251 out_le32(&in_win->ar, PEX_IWAR_EN | PEX_IWAR_NSOV | in mpc83xx_pcie_init_bus()
259 out_le32(&in_win->barl, CONFIG_SYS_IMMR); in mpc83xx_pcie_init_bus()
260 out_le32(&in_win->barh, 0); in mpc83xx_pcie_init_bus()
261 out_le32(&in_win->tar, CONFIG_SYS_IMMR); in mpc83xx_pcie_init_bus()
262 out_le32(&in_win->ar, PEX_IWAR_EN | in mpc83xx_pcie_init_bus()
266 out_le32(&pex->bridge.pex_int_axi_misc_enb, in mpc83xx_pcie_init_bus()
274 out_le32(hose_cfg_base + PEX_GCLK_RATIO, in mpc83xx_pcie_init_bus()