Lines Matching +full:0 +full:x00048000

11 #define IRAM_BASE_ADDR      0x3E800000	/* internal ram */
12 #define IRAM_SIZE 0x00400000 /* 4MB */
14 #define AIPS0_BASE_ADDR (0x40000000UL)
15 #define AIPS1_BASE_ADDR (0x40080000UL)
17 /* AIPS 0 */
18 #define AXBS_BASE_ADDR (AIPS0_BASE_ADDR + 0x00000000)
19 #define CSE3_BASE_ADDR (AIPS0_BASE_ADDR + 0x00001000)
20 #define EDMA_BASE_ADDR (AIPS0_BASE_ADDR + 0x00002000)
21 #define XRDC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00004000)
22 #define SWT0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000A000)
23 #define SWT1_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000B000)
24 #define STM0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000D000)
25 #define NIC301_BASE_ADDR (AIPS0_BASE_ADDR + 0x00010000)
26 #define GC3000_BASE_ADDR (AIPS0_BASE_ADDR + 0x00020000)
27 #define DEC200_DECODER_BASE_ADDR (AIPS0_BASE_ADDR + 0x00026000)
28 #define DEC200_ENCODER_BASE_ADDR (AIPS0_BASE_ADDR + 0x00027000)
29 #define TWOD_ACE_BASE_ADDR (AIPS0_BASE_ADDR + 0x00028000)
30 #define MIPI_CSI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00030000)
31 #define DMAMUX0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00031000)
32 #define ENET_BASE_ADDR (AIPS0_BASE_ADDR + 0x00032000)
33 #define FLEXRAY_BASE_ADDR (AIPS0_BASE_ADDR + 0x00034000)
34 #define MMDC0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00036000)
35 #define MEW0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00037000)
36 #define MONITOR_DDR0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00038000)
37 #define MONITOR_CCI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00039000)
38 #define PIT0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003A000)
39 #define MC_CGM0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003C000)
40 #define MC_CGM1_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003F000)
41 #define MC_CGM2_BASE_ADDR (AIPS0_BASE_ADDR + 0x00042000)
42 #define MC_CGM3_BASE_ADDR (AIPS0_BASE_ADDR + 0x00045000)
43 #define MC_RGM_BASE_ADDR (AIPS0_BASE_ADDR + 0x00048000)
44 #define MC_ME_BASE_ADDR (AIPS0_BASE_ADDR + 0x0004A000)
45 #define MC_PCU_BASE_ADDR (AIPS0_BASE_ADDR + 0x0004B000)
46 #define ADC0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0004D000)
47 #define FLEXTIMER_BASE_ADDR (AIPS0_BASE_ADDR + 0x0004F000)
48 #define I2C0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00051000)
49 #define LINFLEXD0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00053000)
50 #define FLEXCAN0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00055000)
51 #define SPI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00057000)
52 #define SPI2_BASE_ADDR (AIPS0_BASE_ADDR + 0x00059000)
53 #define CRC0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0005B000)
54 #define USDHC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0005D000)
55 #define OCOTP_CONTROLLER_BASE_ADDR (AIPS0_BASE_ADDR + 0x0005F000)
56 #define WKPU_BASE_ADDR (AIPS0_BASE_ADDR + 0x00063000)
57 #define VIU0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00064000)
58 #define HPSMI_SRAM_CONTROLLER_BASE_ADDR (AIPS0_BASE_ADDR + 0x00068000)
59 #define SIUL2_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006C000)
60 #define SIPI_BASE_ADDR (AIPS0_BASE_ADDR + 0x00074000)
61 #define LFAST_BASE_ADDR (AIPS0_BASE_ADDR + 0x00078000)
62 #define SSE_BASE_ADDR (AIPS0_BASE_ADDR + 0x00079000)
63 #define SRC_SOC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0007C000)
66 #define ERM_BASE_ADDR (AIPS1_BASE_ADDR + 0X000000000)
67 #define MSCM_BASE_ADDR (AIPS1_BASE_ADDR + 0X000001000)
68 #define SEMA42_BASE_ADDR (AIPS1_BASE_ADDR + 0X000002000)
69 #define INTC_MON_BASE_ADDR (AIPS1_BASE_ADDR + 0X000003000)
70 #define SWT2_BASE_ADDR (AIPS1_BASE_ADDR + 0X000004000)
71 #define SWT3_BASE_ADDR (AIPS1_BASE_ADDR + 0X000005000)
72 #define SWT4_BASE_ADDR (AIPS1_BASE_ADDR + 0X000006000)
73 #define STM1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000007000)
74 #define EIM_BASE_ADDR (AIPS1_BASE_ADDR + 0X000008000)
75 #define APB_BASE_ADDR (AIPS1_BASE_ADDR + 0X000009000)
76 #define XBIC_BASE_ADDR (AIPS1_BASE_ADDR + 0X000012000)
77 #define MIPI_BASE_ADDR (AIPS1_BASE_ADDR + 0X000020000)
78 #define DMAMUX1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000021000)
79 #define MMDC1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000022000)
80 #define MEW1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000023000)
81 #define DDR1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000024000)
82 #define CCI1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000025000)
83 #define QUADSPI0_BASE_ADDR (AIPS1_BASE_ADDR + 0X000026000)
84 #define PIT1_BASE_ADDR (AIPS1_BASE_ADDR + 0X00002A000)
85 #define FCCU_BASE_ADDR (AIPS1_BASE_ADDR + 0X000030000)
86 #define FLEXTIMER_FTM1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000036000)
87 #define I2C1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000038000)
88 #define I2C2_BASE_ADDR (AIPS1_BASE_ADDR + 0X00003A000)
89 #define LINFLEXD1_BASE_ADDR (AIPS1_BASE_ADDR + 0X00003C000)
90 #define FLEXCAN1_BASE_ADDR (AIPS1_BASE_ADDR + 0X00003E000)
91 #define SPI1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000040000)
92 #define SPI3_BASE_ADDR (AIPS1_BASE_ADDR + 0X000042000)
93 #define IPL_BASE_ADDR (AIPS1_BASE_ADDR + 0X000043000)
94 #define CGM_CMU_BASE_ADDR (AIPS1_BASE_ADDR + 0X000044000)
95 #define PMC_BASE_ADDR (AIPS1_BASE_ADDR + 0X000048000)
96 #define CRC1_BASE_ADDR (AIPS1_BASE_ADDR + 0X00004C000)
97 #define TMU_BASE_ADDR (AIPS1_BASE_ADDR + 0X00004E000)
98 #define VIU1_BASE_ADDR (AIPS1_BASE_ADDR + 0X000050000)
99 #define JPEG_BASE_ADDR (AIPS1_BASE_ADDR + 0X000054000)
100 #define H264_DEC_BASE_ADDR (AIPS1_BASE_ADDR + 0X000058000)
101 #define H264_ENC_BASE_ADDR (AIPS1_BASE_ADDR + 0X00005C000)
102 #define MEMU_BASE_ADDR (AIPS1_BASE_ADDR + 0X000060000)
103 #define STCU_BASE_ADDR (AIPS1_BASE_ADDR + 0X000064000)
104 #define SLFTST_CTRL_BASE_ADDR (AIPS1_BASE_ADDR + 0X000066000)
105 #define MCT_BASE_ADDR (AIPS1_BASE_ADDR + 0X000068000)
106 #define REP_BASE_ADDR (AIPS1_BASE_ADDR + 0X00006A000)
107 #define MBIST_CONTROLLER_BASE_ADDR (AIPS1_BASE_ADDR + 0X00006C000)
108 #define BOOT_LOADER_BASE_ADDR (AIPS1_BASE_ADDR + 0X00006F000)
122 #define MSCM_CPXTYPE_RYPZ_MASK 0xFF
123 #define MSCM_CPXTYPE_RYPZ_OFFSET 0
124 #define MSCM_CPXTYPE_PERS_MASK 0xFFFFFF00
126 #define MSCM_CPXTYPE_PERS_A53 0x413533
127 #define MSCM_CPXTYPE_PERS_CM4 0x434d34
179 #define SRC_GPR1_PLL_SOURCE_MASK (0x1)
182 #define SRC_GPR1_FIRC_CLK_SOURCE (0x0)
183 #define SRC_GPR1_XOSC_CLK_SOURCE (0x1)
279 u32 cpxcfg0; /* Processor x Configuration 0 Register */
283 u32 cp0type; /* Processor 0 Type Register */
284 u32 cp0num; /* Processor 0 Number Register */
285 u32 cp0master; /* Processor 0 Master Number Register */
286 u32 cp0count; /* Processor 0 Count Register */
287 u32 cp0cfg0; /* Processor 0 Configuration 0 Register */
288 u32 cp0cfg1; /* Processor 0 Configuration 1 Register */
289 u32 cp0cfg2; /* Processor 0 Configuration 2 Register */
290 u32 cp0cfg3; /* Processor 0 Configuration 3 Register */
295 u32 cp1cfg0; /* Processor 1 Configuration 0 Register */
306 u32 cpce0; /* Core Parity Checking Enable Register 0 */