Lines Matching +full:sel +full:- +full:clk
1 // SPDX-License-Identifier: GPL-2.0+
8 * bcm235xx-specific clock tables
16 #include <asm/kona-common/clk.h>
17 #include "clk-core.h"
25 .clk = { \
43 DECLARE_REF_CLK(ref_104m, &ref_312m.clk, 104 * CLOCK_1M, 3);
44 DECLARE_REF_CLK(ref_52m, &ref_104m.clk, 52 * CLOCK_1M, 2);
45 DECLARE_REF_CLK(ref_13m, &ref_52m.clk, 13 * CLOCK_1M, 4);
47 DECLARE_REF_CLK(var_104m, &var_312m.clk, 104 * CLOCK_1M, 3);
48 DECLARE_REF_CLK(var_52m, &var_104m.clk, 52 * CLOCK_1M, 2);
49 DECLARE_REF_CLK(var_13m, &var_52m.clk, 13 * CLOCK_1M, 4);
56 /* Lookup table for string to clk tranlation */
73 if (!(strcmp(name, tblp->name))) in refclk_str_to_clk()
74 return tblp->procclk; in refclk_str_to_clk()
150 .sel = SELECTOR(0x0a28, 0, 3),
162 .sel = SELECTOR(0x0a2c, 0, 3),
174 .sel = SELECTOR(0x0a34, 0, 3),
186 .sel = SELECTOR(0x0a30, 0, 3),
239 .sel = SELECTOR(0x0a64, 0, 3),
250 .sel = SELECTOR(0x0a68, 0, 3),
261 .sel = SELECTOR(0x0a84, 0, 3),
270 .clk = {
289 .clk = {
309 .clk = {
334 .clk = {
336 .parent = &kpm_ccu_clk.clk,
345 .clk = {
347 .parent = &kpm_ccu_clk.clk,
356 .clk = {
358 .parent = &kpm_ccu_clk.clk,
367 .clk = {
369 .parent = &kpm_ccu_clk.clk,
378 .clk = {
380 .parent = &kpm_ccu_clk.clk,
389 .clk = {
391 .parent = &kps_ccu_clk.clk,
400 .clk = {
402 .parent = &kps_ccu_clk.clk,
411 .clk = {
413 .parent = &kps_ccu_clk.clk,
423 .clk = {
425 .parent = &ref_52m.clk,
433 .clk = {
435 .parent = &ref_52m.clk,
443 .clk = {
445 .parent = &ref_52m.clk,
453 .clk = {
455 .parent = &ref_52m.clk,
463 .clk = {
465 .parent = &kpm_ccu_clk.clk,
473 .clk = {
475 .parent = &kpm_ccu_clk.clk,
483 .clk = {
485 .parent = &kpm_ccu_clk.clk,
493 .clk = {
495 .parent = &kpm_ccu_clk.clk,
504 .clk = {
506 .parent = &ref_13m.clk,
516 .clk = {
518 .parent = &ref_13m.clk,
528 .clk = {
530 .parent = &ref_13m.clk,