Searched refs:UDCCSR0_SA (Results 1 – 5 of 5) sorted by relevance
218 if ((udccsr0 & UDCCSR0_SA) != 0 && ep0state != EP0_IDLE) in udc_handle_ep0()226 if ((udccsr0 & (UDCCSR0_OPC | UDCCSR0_SA | UDCCSR0_RNE)) in udc_handle_ep0()227 == (UDCCSR0_OPC | UDCCSR0_SA | UDCCSR0_RNE)) { in udc_handle_ep0()241 writel(readl(UDCCSR0) | UDCCSR0_OPC | UDCCSR0_SA, UDCCSR0); in udc_handle_ep0()285 writel(UDCCSR0_SA | in udc_handle_ep0()302 } else if ((udccsr0 & (UDCCSR0_OPC | UDCCSR0_SA)) in udc_handle_ep0()303 == (UDCCSR0_OPC|UDCCSR0_SA)) { in udc_handle_ep0()313 writel(udccsr0 & (UDCCSR0_SA | UDCCSR0_OPC), UDCCSR0); in udc_handle_ep0()319 if ((udccsr0 & UDCCSR0_OPC) && !(udccsr0 & UDCCSR0_SA)) { in udc_handle_ep0()
122 #define UDCCSR0_SA (1 << 7) /* Setup Active */ macro196 #define UDCCSR0_CTRL_REQ_MASK (UDCCSR0_OPC | UDCCSR0_SA | UDCCSR0_RNE)
183 (tmp & UDCCSR0_SA) ? " sa" : "", in eps_dbg_show()1865 ep_write_UDCCSR(ep, UDCCSR0_SA | UDCCSR0_OPC); in handle_ep0_ctrl_req()1953 if (udccsr0 & UDCCSR0_SA) { in handle_ep0()
107 #define UDCCSR0_SA (1 << 7) /* Setup Active */ macro
651 #define UDCCSR0_SA (1 << 7) /* Setup Active */ macro