Home
last modified time | relevance | path

Searched refs:SQ_IND_INDEX__AUTO_INCR_MASK (Results 1 – 20 of 20) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/amdgpu/
H A Dgfx_v6_0.c2966 (SQ_IND_INDEX__AUTO_INCR_MASK)); in wave_read_regs()
H A Dgfx_v7_0.c4107 (SQ_IND_INDEX__AUTO_INCR_MASK)); in wave_read_regs()
H A Dgfx_v9_4_3.c570 (SQ_IND_INDEX__AUTO_INCR_MASK)); in wave_read_regs()
H A Dgfx_v11_0.c775 (SQ_IND_INDEX__AUTO_INCR_MASK)); in wave_read_regs()
H A Dgfx_v8_0.c5213 (SQ_IND_INDEX__AUTO_INCR_MASK)); in wave_read_regs()
H A Dgfx_v9_0.c1766 (SQ_IND_INDEX__AUTO_INCR_MASK)); in wave_read_regs()
H A Dgfx_v10_0.c4265 (SQ_IND_INDEX__AUTO_INCR_MASK)); in wave_read_regs()
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_6_0_sh_mask.h9002 #define SQ_IND_INDEX__AUTO_INCR_MASK 0x00001000L macro
H A Dgfx_7_2_sh_mask.h12405 #define SQ_IND_INDEX__AUTO_INCR_MASK 0x1000 macro
H A Dgfx_8_0_sh_mask.h14275 #define SQ_IND_INDEX__AUTO_INCR_MASK 0x1000 macro
H A Dgfx_8_1_sh_mask.h14673 #define SQ_IND_INDEX__AUTO_INCR_MASK 0x1000 macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h2631 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_9_2_1_sh_mask.h2437 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_9_1_sh_mask.h2479 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_9_4_3_sh_mask.h2830 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_9_4_2_sh_mask.h26067 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_11_0_0_sh_mask.h7212 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_11_0_3_sh_mask.h8071 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_10_1_0_sh_mask.h8114 #define SQ_IND_INDEX__AUTO_INCR_MASK macro
H A Dgc_10_3_0_sh_mask.h8446 #define SQ_IND_INDEX__AUTO_INCR_MASK macro