Home
last modified time | relevance | path

Searched refs:SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT (Results 1 – 12 of 12) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_7_2_sh_mask.h9034 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT 0x10 macro
H A Dgfx_8_1_sh_mask.h11092 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT 0x10 macro
H A Dgfx_8_0_sh_mask.h10694 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT 0x10 macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h12523 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_9_1_sh_mask.h13827 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_9_2_1_sh_mask.h13692 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_9_4_3_sh_mask.h16053 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_9_4_2_sh_mask.h25117 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_11_0_0_sh_mask.h26365 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_10_1_0_sh_mask.h19897 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_11_0_3_sh_mask.h28865 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro
H A Dgc_10_3_0_sh_mask.h18190 #define SPI_RESOURCE_RESERVE_EN_CU_1__QUEUE_MASK__SHIFT macro